Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Mips
CPP
next_suggestion
CPU
627,800
[ "const", "MachineFunction", "*", "MF", "=", "MI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";" ]
[ "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "case", "Mips", "::", "LOAD_IMM_PSEUDO", ":", "return", "<NUM_LIT>", ";", "default", ":", "return", "MI", "->", "getDesc", "(", ")", ".", "getSize", "(", ")", ";", "case", "TargetOpcode", "::"...
LLVM
Hexagon
TD
stmt_completion
DSP
627,801
[ "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
GCC
rs6000
CPP
code_generation
CPU
627,802
[ "static", "unsigned", "rs6000_add_stmt_cost", "(", "void", "*", "data", ",", "int", "count", ",", "enum", "vect_cost_for_stmt", "kind", ",", "struct", "_", "stmt_vec_info", "*", "stmt_info", ",", "int", "misalign", ",", "enum", "vect_cost_model_location", "where",...
[ "Implement", "targetm.vectorize.add_stmt_cost", "." ]
GCC
stormy16
CPP
code_generation
CPU
627,803
[ "poly_int64", "xstormy16_push_rounding", "(", "poly_int64", "bytes", ")", "{", "return", "(", "bytes", "+", "<NUM_LIT>", ")", "&", "~", "<NUM_LIT>", ";", "}" ]
[ "Implement", "PUSH_ROUNDING", "." ]
LLVM
ARM
CPP
program_repair
CPU
627,804
[ "<FIXS>", "bool", "MaybeParseRegister", "(", "ARMOperand", "&", "Op", ",", "bool", "ParseWriteBack", ")", ";", "<FIXE>", "<FIXS>", "bool", "ParseMemoryOffsetReg", "(", "bool", "&", "Negative", ",", "bool", "&", "OffsetRegShifted", ",", "enum", "ShiftType", "&", ...
[ "bool", "Error", "(", "SMLoc", "L", ",", "const", "Twine", "&", "Msg", ")", "{", "return", "Parser", ".", "Error", "(", "L", ",", "Msg", ")", ";", "}", "<BUGS>", "bool", "ParseRegister", "(", "ARMOperand", "&", "Op", ")", ";", "<BUGE>", "bool", "Pa...
GCC
xtensa
CPP
stmt_completion
MPU
627,805
[ "v", ")", "{" ]
[ "bool", "xtensa_simm8", "(", "HOST_WIDE_INT" ]
LLVM
Hexagon
TD
stmt_completion
DSP
627,806
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
GCC
sh
MD
stmt_completion
CPU
627,807
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "return", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "eq_attr" ]
GCC
aarch64
CPP
code_generation
CPU
627,808
[ "static", "bool", "aarch64_evpc_ext", "(", "struct", "expand_vec_perm_d", "*", "d", ")", "{", "unsigned", "int", "i", ",", "nelt", "=", "d", "->", "nelt", ";", "rtx", "(", "*", "gen", ")", "(", "rtx", ",", "rtx", ",", "rtx", ",", "rtx", ")", ";", ...
[ "Recognize", "patterns", "for", "the", "EXT", "insn", "." ]
GCC
aarch64
MD
next_suggestion
CPU
627,809
[ "VNx4SF", "VNx2SF" ]
[ "VNx8HI", "VNx4HI", "VNx2HI", "VNx8HF", "VNx4HF", "VNx2HF", "VNx8BF", "VNx4BF", "VNx2BF", "VNx4SI", "VNx2SI" ]
GCC
aarch64
MD
stmt_completion
CPU
627,810
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
ARM64
TD
next_suggestion
CPU
627,811
[ "bits", "<", "<NUM_LIT>", ">", "Form", "=", "F", ".", "Value", ";" ]
[ "class", "ARM64Inst", "<", "Format", "f", ",", "string", "cstr", ">", ":", "Instruction", "{", "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "Unpredictable", "=", "<NUM_LIT>", ";", "field", "bits", "<", "<NU...
LLVM
AArch64
TD
stmt_completion
CPU
627,812
[ ")", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MCOperandPredicate", "=", "[", "{", "if", "(", "!", "MCOp", ".", "isImm", "(", ")", ")", "return", "false", ";", "int64_t", "Val", "=", "AArch64_AM", ":", ":", "decodeLogicalImmediate", "(", "MCOp", "....
LLVM
Hexagon
TD
next_suggestion
DSP
627,813
[ "}" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "DecoderNamespace", "=", "<STR_...
GCC
rs6000
MD
stmt_completion
CPU
627,814
[ ")", "(", "KF", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "IFKF_reg", "[", "(", "IF", "<STR_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
627,815
[ "}" ]
[ "VecVal1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "VecVT", ",", "In1", ")", ";", "VecVal2", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "VecVT", ",", "In2", ")", ";", "}", "}", "els...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
627,816
[ "SMLoc", "End", ";" ]
[ "Operands", ".", "push_back", "(", "make_unique", "<", "WebAssemblyOperand", ">", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "NameLoc", ",", "SMLoc", "::", "getFromPointer", "(", "NameLoc", ".", "getPointer", "(", ")", "+", "Name", ".", "size", "(", ")", ")...
GCC
arm
CPP
stmt_completion
CPU
627,817
[ "c", ")", ";" ]
[ "_", "_", "arm_vabavq", "(", "uint32_t", "_", "_", "a", ",", "uint32x4_t", "_", "_", "b", ",", "uint32x4_t", "_", "_", "c", ")", "{", "return", "_", "_", "arm_vabavq_u32", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_" ]
GCC
rs6000
CPP
code_generation
CPU
627,818
[ "static", "rtx", "rs6000_legitimize_tls_address", "(", "rtx", "addr", ",", "enum", "tls_model", "model", ")", "{", "rtx", "dest", ",", "insn", ";", "if", "(", "TARGET_XCOFF", ")", "return", "rs6000_legitimize_tls_address_aix", "(", "addr", ",", "model", ")", "...
[ "ADDR", "contains", "a", "thread-local", "SYMBOL_REF", ".", "Generate", "code", "to", "compute", "this", "(", "thread-local", ")", "address", "." ]
LLVM
X86
CPP
next_suggestion
CPU
627,819
[ "if", "(", "SDValue", "Src", "=", "getSplitVectorSrc", "(", "VecOp0", ",", "VecOp1", ",", "true", ")", ")", "{" ]
[ "V", "=", "DAG", ".", "getBitcast", "(", "VecVT", ".", "getHalfNumVectorElementsVT", "(", ")", ",", "V", ")", ";", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "i32", ",", "DAG", ".", "getNode", "...
LLVM
X86
TD
program_repair
CPU
627,820
[ "<FIXS>", "def", "KnightPfmCounters", ":", "ProcPfmCounters", "{", "let", "CycleCounter", "=", "UnhaltedCoreCyclesPfmCounter", ";", "let", "UopsCounter", "=", "PfmCounter", "<STR_LIT>", ">", ";", "}", "def", ":", "PfmCountersBinding", "<STR_LIT>", ",", "KnightPfmCount...
[ "def", ":", "PfmCountersBinding", "<STR_LIT>", ",", "SLMPfmCounters", ">", ";", "def", ":", "PfmCountersBinding", "<STR_LIT>", ",", "SLMPfmCounters", ">", ";", "def", ":", "PfmCountersBinding", "<STR_LIT>", ",", "SLMPfmCounters", ">", ";", "<BUGS>", "def", ":", ...
LLVM
ARM
CPP
next_suggestion
CPU
627,821
[ "}" ]
[ "for", "(", "unsigned", "j", "=", "<NUM_LIT>", ";", "j", "<", "NumElts", ";", "++", "j", ")", "{", "if", "(", "M", "[", "i", "+", "j", "]", ">=", "<NUM_LIT>", "&&", "(", "unsigned", ")", "M", "[", "i", "+", "j", "]", "!=", "<NUM_LIT>", "*", ...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
627,822
[ "(", ")", ")", ";" ]
[ "auto", "Ptr", "=", "AllOpCodes", ".", "equal_range", "(", "OpCodeKey", "{", "Slot", ",", "OpCode", "}", ")", ";", "assert", "(", "Ptr", ".", "first", "!=", "AllOpCodes", ".", "end" ]
LLVM
Hexagon
TD
stmt_completion
DSP
627,823
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
X86
CPP
code_generation
CPU
627,824
[ "bool", "X86FastISel", "::", "tryToFoldLoadIntoMI", "(", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ",", "const", "LoadInst", "*", "LI", ")", "{", "X86AddressMode", "AM", ";", "if", "(", "!", "X86SelectAddress", "(", "LI", "->", "getOperand", "(", ...
[ "The", "specified", "machine", "instr", "operand", "is", "a", "vreg", ",", "and", "that", "vreg", "is", "being", "provided", "by", "the", "specified", "load", "instruction", "." ]
GCC
ia64
MD
next_suggestion
CPU
627,825
[ "{" ]
[ "(", "not", ":", "IMODE", "(", "match_operand", ":", "IMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "IMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,826
[ "}" ]
[ "if", "(", "const", "GlobalVariable", "*", "GV", "=", "dyn_cast", "<", "GlobalVariable", ">", "(", "Base", ")", ")", "{", "if", "(", "GV", "->", "isConstant", "(", ")", ")", "return", "true", ";", "}", "else", "if", "(", "const", "Argument", "*", "...
GCC
mips
MD
program_repair
CPU
627,827
[ "<FIXS>", "<FIXE>", "<FIXS>", "(", "if_then_else", "(", "ne", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")", "<FIXE>" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")", "<BUGS>", "<BUGE>", "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "(", "const", "(", "if_then_else", "(", "ne", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_i...
LLVM
ARM64
CPP
code_generation
CPU
627,828
[ "void", "ARM64BranchRelaxation", "::", "verify", "(", ")", "{", "unsigned", "PrevNum", "=", "MF", "->", "begin", "(", ")", "->", "getNumber", "(", ")", ";", "for", "(", "MachineBasicBlock", "&", "MBB", ":", "*", "MF", ")", "{", "unsigned", "Align", "="...
[ "Check", "if", "this", "register", "bank", "is", "valid", "." ]
LLVM
AMDGPU
TD
next_suggestion
GPU
627,829
[ "}" ]
[ "string", "DPP", "=", "<STR_LIT>", ";", "int", "DPP_ID", "=", "<NUM_LIT>", ";", "string", "Disable", "=", "<STR_LIT>", ";", "int", "Disable_ID", "=", "<NUM_LIT>", ";" ]
GCC
arm
CPP
stmt_completion
CPU
627,830
[ "p", ")", "{" ]
[ "_", "_", "arm_vcvtq_x_s32_f32", "(", "float32x4_t", "_", "_", "a", ",", "mve_pred16_t", "_", "_" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
627,831
[ "}" ]
[ "MachineFunctionProperties", "getRequiredProperties", "(", ")", "const", "override", "{", "return", "MachineFunctionProperties", "(", ")", ".", "set", "(", "MachineFunctionProperties", "::", "Property", "::", "NoVRegs", ")", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
627,832
[ "=", "<NUM_LIT>", ";" ]
[ "let", "accessSize", "=", "WordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>",...
LLVM
X86
CPP
code_generation
CPU
627,833
[ "bool", "X86AtomicExpandPass", "::", "runOnFunction", "(", "Function", "&", "F", ")", "{", "SmallVector", "<", "Instruction", "*", ",", "<NUM_LIT>", ">", "AtomicInsts", ";", "for", "(", "BasicBlock", "&", "BB", ":", "F", ")", "for", "(", "Instruction", "&"...
[ "runOnFunction", "-", "Virtual", "method", "overriden", "by", "subclasses", "to", "do", "the", "per-function", "processing", "of", "the", "pass", "." ]
GCC
xtensa
MD
stmt_completion
MPU
627,834
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
GCC
vms
CPP
code_generation
Virtual ISA
627,835
[ "void", "vms_c_register_includes", "(", "const", "char", "*", "sysroot", ",", "const", "char", "*", "iprefix", "ATTRIBUTE_UNUSED", ",", "int", "stdinc", ")", "{", "static", "const", "char", "dir_separator_str", "[", "]", "=", "{", "DIR_SEPARATOR", ",", "<NUM_L...
[ "Find", "include", "modules", "in", "the", "include", "path", "." ]
LLVM
X86
TD
program_repair
CPU
627,836
[ "<FIXS>", "def", ":", "InstRW", "[", "SKLWriteResGroup100", "]", ",", "(", "instregex", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ">", ";", "<FIXE>" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";", "}", "<BUGS>", "def", ":", "InstRW", "[", "SKLWriteResGroup100", "]", ",", "(", "instregex", "<STR_LI...
LLVM
ARM
CPP
next_suggestion
CPU
627,837
[ "case", "ISD", "::", "FP_TO_UINT", ":", "return", "LowerFP_TO_INT", "(", "Op", ",", "DAG", ")", ";" ]
[ "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Don't know how to custom lower this!", "<STR_LIT>", ")", ";", "case", "ISD", "::", "ConstantPool", ":", "return", "LowerConstantPool", "(", "Op", ",...
GCC
arm
CPP
stmt_completion
CPU
627,838
[ "dwarf", ")", ";" ]
[ "}", "else", "{", "amount", "=", "offsets", "->", "outgoing_args", "-", "offsets", "->", "saved_regs", ";", "if", "(", "amount", ")", "{", "rtx_insn", "*", "tmp", ";", "emit_insn", "(", "gen_blockage", "(", ")", ")", ";", "tmp", "=", "emit_insn", "(", ...
LLVM
XCore
CPP
code_generation
MPU
627,839
[ "void", "XCoreFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MachineBasicBlock", "::", "iterator", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
627,840
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "class", "T_loadalign_pcr", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "MajOp", ",", "MemAccessSize", "AccessSz", ">", ":", "LDInst", "<", "(", "outs", "DoubleRegs", ":", "$", "dst", ",", "IntRegs", ":", "$", "_dst_", ")", ",", "(", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
627,841
[ "}" ]
[ "void", "printU16ImmOperand", "(", "const", "MachineInstr", "*", "MI", ",", "int", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "(", "uint16_t", ")", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getImm", "(", ")", ";" ]
GCC
powerpcspe
CPP
stmt_completion
CPU
627,842
[ ",", "<NUM_LIT>", "}", ")", ")", ";" ]
[ "static", "inline", "_", "_", "ev64_opaque__", "_", "_", "internal_ev_mwhgssfan", "(", "_", "_", "ev64_opaque__", "a", ",", "_", "_", "ev64_opaque__", "b", ")", "{", "_", "_", "ev64_opaque__", "t", ";", "t", "=", "_", "_", "ev_mwhssf", "(", "a", ",", ...
GCC
aarch64
MD
next_suggestion
CPU
627,843
[ ")" ]
[ "(", "unspec", ":", "<", "VPRED", ">", "[", "(", "match_operand", ":", "VNx16BI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "<", "VPRED", ">", "[", "(", "match_operand", ...
GCC
loongarch
CPP
stmt_completion
CPU
627,844
[ "x", ")", ")", ";" ]
[ "return", "(", "SYMBOL_REF_DECL", "(", "x", ")", "?", "targetm", ".", "binds_local_p", "(", "SYMBOL_REF_DECL", "(", "x", ")", ")", ":", "SYMBOL_REF_LOCAL_P", "(" ]
GCC
pa
MD
next_suggestion
CPU
627,845
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI...
LLVM
TVM
CPP
stmt_completion
Virtual ISA
627,846
[ ";" ]
[ "unsigned", "roadEnd", "(", ")", "const", "{", "return", "RoadEnd" ]
GCC
m68k
CPP
stmt_completion
MPU
627,847
[ "<STR_LIT>", ";" ]
[ "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "CONST_INT", "&&", "(", "logval", "=", "exact_log2", "(", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", ")", ">=", "<NUM_LIT>", "&&", "(", "DATA_REG_P", "(", "opera...
GCC
m68k
MD
next_suggestion
MPU
627,848
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
MD
next_suggestion
CPU
627,849
[ "{" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "parity", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
627,850
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
GCC
rs6000
CPP
stmt_completion
CPU
627,851
[ ",", "b", ")", ")", ")", ";" ]
[ "return", "(", "(", "vec_uint4", ")", "(", "si_mpyui", "(", "(", "qword", ")", "(", "a", ")" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
627,852
[ "}" ]
[ "Kind", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "BTFType", ".", "Info", "=", "Kind", "<<", "<NUM_LIT>", ";", "BTFType", ".", "Type", "=", "NextTypeId", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
627,853
[ "}" ]
[ "return", "emitMSACBranchPseudo", "(", "MI", ",", "BB", ",", "Mips", "::", "BZ_B", ")", ";", "case", "Mips", "::", "SZ_H_PSEUDO", ":", "return", "emitMSACBranchPseudo", "(", "MI", ",", "BB", ",", "Mips", "::", "BZ_H", ")", ";", "case", "Mips", "::", "S...
LLVM
AArch64
TD
next_suggestion
CPU
627,854
[ "let", "ParserMatchClass", "=", "Imm0_31Operand", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
X86
TD
program_repair
CPU
627,855
[ "<FIXS>", "def", ":", "Pat", "(", "v4i32", "(", "X86cvttp2ui", "(", "v2f64", "(", "X86VBroadcastld64", "addr", ":", "$", "src", ")", ")", ")", ")", ",", "<FIXE>", "<FIXS>", "def", ":", "Pat", "(", "X86mcvttp2ui", "(", "v2f64", "(", "X86VBroadcastld64", ...
[ "VK2WM", ":", "$", "mask", ")", ",", "(", "VCVTTPD2UDQZ128rmkz", "VK2WM", ":", "$", "mask", ",", "addr", ":", "$", "src", ")", ">", ";", "<BUGS>", "def", ":", "Pat", "(", "v4i32", "(", "X86cvttp2ui", "(", "v2f64", "(", "X86VBroadcast", "(", "loadf64"...
GCC
aarch64
CPP
stmt_completion
CPU
627,856
[ "uint64_t", "_", "_", "b", ")", "{" ]
[ "vcltd_u64", "(", "uint64_t", "_", "_", "a", "," ]
GCC
arm
MD
next_suggestion
CPU
627,857
[ "offset", "=", "<NUM_LIT>" ]
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "...
LLVM
ARM64
TD
next_suggestion
CPU
627,858
[ "let", "ParserMatchClass", "=", "ExtendOperand64", ";" ]
[ "def", "arith_extend64", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
program_repair
GPU
627,859
[ "<FIXS>", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", "->", "get", "(", "AMDGPU", "::", "COPY", ")", ",", "CopyReg", ")", "<FIXE>" ]
[ "MachineInstr", "*", "CopyExec", "=", "<BUGS>", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", "->", "get", "(", "AMDGPU", "::", "COPY", ")", ",", "SaveExecReg", ")", "<BUGE>", ".", "addReg", "(", "AMDGPU", "::", "EXEC", ")", ".", "addReg", ...
LLVM
Sparc
CPP
stmt_completion
CPU
627,860
[ "=", "S", ";" ]
[ "auto", "Op", "=", "std", "::", "make_unique", "<", "SparcOperand", ">", "(", "k_Token", ")", ";", "Op", "->", "Tok", ".", "Data", "=", "Str", ".", "data", "(", ")", ";", "Op", "->", "Tok", ".", "Length", "=", "Str", ".", "size", "(", ")", ";",...
GCC
rs6000
CPP
next_suggestion
CPU
627,861
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_blend_ps", "(", "_", "_", "m128", "_", "_", "A", ",", ...
LLVM
AArch64
TD
stmt_completion
CPU
627,862
[ ",", "V128", ":", "$", "src1", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", "#", "<STR_LIT>", ",", "(", "CMGTv2i64", "V128", ":", "$", "dst", ",", "V128", ":", "$", "src2" ]
LLVM
MCS51
CPP
next_suggestion
MPU
627,863
[ "ExpandCount", "++", ";" ]
[ "for", "(", "Block", "&", "MBB", ":", "MF", ")", "{", "bool", "ContinueExpanding", "=", "true", ";", "unsigned", "ExpandCount", "=", "<NUM_LIT>", ";", "do", "{", "assert", "(", "ExpandCount", "<", "<NUM_LIT>", "&&", "<STR_LIT>", "pseudo expand limit reached", ...
LLVM
ARM
TD
stmt_completion
CPU
627,864
[ ",", "<STR_LIT>", ">", "{" ]
[ "def", "VLD3LNd8", ":", "VLD3LN", "<", "<NUM_LIT>", ",", "{", "?", ",", "?", ",", "?", ",", "<NUM_LIT>", "}" ]
GCC
rs6000
MD
next_suggestion
CPU
627,865
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
627,866
[ "value", ")", ">", ",", "Requires", "<", "[", "IsLE", "]", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "hword_alignedstore", "(", "v2f64", "QPR", ":", "$", "value", ")", ",", "addrmode6", ":", "$", "addr", ")", ",", "(", "VST1q16", "addrmode6", ":", "$", "addr", ",", "QPR", ":", "$" ]
LLVM
Hexagon
TD
next_suggestion
DSP
627,867
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isTak", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs", ";", "bits", "<", "<NUM_LIT>", ">", "r13_2", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LI...
GCC
aarch64
MD
program_repair
CPU
627,868
[ "<FIXS>", "emit_insn", "(", "gen_aarch64_vcond_internal", "mode", ">", "mode", ">", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<FIXE>" ]
[ "(", "match_operand", ":", "VDQ", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "<BUGS>", "emit_insn", "(", "gen_aarch64_vcond_internal", "mode", ">", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<BU...
GCC
cris
CPP
code_generation
MPU
627,869
[ "void", "cris_asm_output_case_end", "(", "FILE", "*", "stream", ",", "int", "num", ",", "rtx_insn", "*", "table", ")", "{", "rtx_insn", "*", "whole_jump_insn", "=", "prev_nonnote_nondebug_insn", "(", "table", ")", ";", "gcc_assert", "(", "whole_jump_insn", "!=",...
[ "The", "ASM_OUTPUT_CASE_END", "worker", "." ]
GCC
iq2000
MD
next_suggestion
CPU
627,870
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
627,871
[ "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "void", "addPostIdxRegShiftedOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperan...
GCC
arm
CPP
stmt_completion
CPU
627,872
[ "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vcmlaq_rot270_m_f32", "(", "float32x4_t", "_", "_", "a", ",", "float32x4_t", "_", "_", "b", ",", "float32x4_t", "_", "_", "c", "," ]
GCC
c6x
MD
stmt_completion
VLIW
627,873
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
627,874
[ "{" ]
[ "vreinterpret_u16_s64", "(", "int64x1_t", "_", "_", "a", ")" ]
LLVM
Mips
TD
stmt_completion
CPU
627,875
[ ">", ";" ]
[ "def", "HasMips32", ":", "Predicate", "<", "<STR_LIT>", ">", ",", "AssemblerPredicate", "<", "<STR_LIT>" ]
GCC
sh
CPP
next_suggestion
CPU
627,876
[ "if", "(", "cost", ">", "<NUM_LIT>", "+", "SH_DYNAMIC_SHIFT_COST", ")", "cost", "=", "<NUM_LIT>", "+", "SH_DYNAMIC_SHIFT_COST", ";" ]
[ "static", "inline", "int", "shiftcosts", "(", "rtx", "x", ")", "{", "if", "(", "GET_MODE_SIZE", "(", "GET_MODE", "(", "x", ")", ")", ">", "UNITS_PER_WORD", ")", "{", "if", "(", "GET_MODE", "(", "x", ")", "==", "DImode", "&&", "CONST_INT_P", "(", "XEX...
GCC
pa
MD
next_suggestion
CPU
627,877
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "pc", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "DI", "<NUM_LIT>", ")", ")", "]" ]
GCC
arm
CPP
next_suggestion
CPU
627,878
[ "}" ]
[ "_", "_", "arm_vstrhq_scatter_offset_u32", "(", "uint16_t", "*", "_", "_", "base", ",", "uint32x4_t", "_", "_", "offset", ",", "uint32x4_t", "_", "_", "value", ")", "{", "_", "_", "builtin_mve_vstrhq_scatter_offset_uv4si", "(", "(", "_", "_", "builtin_neon_hi"...
LLVM
Hexagon
TD
stmt_completion
DSP
627,879
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
TD
next_suggestion
DSP
627,880
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C4_addipc", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_a813cf9a", ",", "TypeCR", ">", ",", "Enc_607661", "{", "let", "Inst", "{", "<NUM_LIT>",...
LLVM
SystemZ
CPP
stmt_completion
CPU
627,881
[ ",", "DL", ",", "MVT", "::", "i32", ")", ",", "Dest", ",", "CCReg", ")", ";" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "Comparison", "C", "(", "getCmp", "(", "DAG", ",", "CmpOp0", ",", "CmpOp1", ",", "CC", ",", "DL", ")", ")", ";", "SDValue", "CCReg", "=", "emitCmp", "(", "DAG", ",", "DL", ",", "C", ")", ";", "return", "DAG",...
LLVM
CellSPU
CPP
next_suggestion
MPU
627,882
[ "}" ]
[ "O", "<<", "<STR_LIT>", "\\t.global\\t", "<STR_LIT>", "<<", "CurrentFnName", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", "<<", "<STR_LIT>", "\\t.type\\t", "<STR_LIT>", "<<", "CurrentFnName", "<<", "<STR_LIT>", ", @function\\n", "<STR_LIT>", ";", "break", ";", "case", "Fu...
LLVM
AArch64
CPP
stmt_completion
CPU
627,883
[ "Outs", "[", "<NUM_LIT>", "]", ".", "Flags", ".", "isSExt", "(", ")", ")", "return", "false", ";" ]
[ "const", "ReturnInst", "*", "Ret", "=", "cast", "<", "ReturnInst", ">", "(", "I", ")", ";", "const", "Function", "&", "F", "=", "*", "I", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "if", "(", "!", "FuncInfo", ".", "CanLowerRetur...
LLVM
X86
CPP
program_repair
CPU
627,884
[ "<FIXS>", "using", "BlockExitState", "=", "enum", "{", "PASS_THROUGH", ",", "EXITS_CLEAN", ",", "EXITS_DIRTY", "}", ";", "<FIXE>" ]
[ "class", "VZeroUpperInserter", ":", "public", "MachineFunctionPass", "{", "public", ":", "VZeroUpperInserter", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "}", "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "override", ";", ...
GCC
aarch64
MD
program_repair
CPU
627,885
[ "<FIXS>", "case", "UNLT", ":", "<FIXE>", "<FIXS>", "case", "UNGT", ":", "<FIXE>" ]
[ "break", "}", "<BUGS>", "case", "UNGE", ":", "<BUGE>", "std", ":", ":", "swap", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", "<BUGS>", "case", "UNLE", ":", "<BUGE>", "case", "GT", ":", "comparison", "=", "gen_aar...
LLVM
Hexagon
CPP
program_repair
DSP
627,886
[ "<FIXS>", "Register", "R", "=", "MO", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "for", "(", "const", "MachineOperand", "&", "MO", ":", "MI", ".", "operands", "(", ")", ")", "{", "if", "(", "!", "MO", ".", "isReg", "(", ")", "||", "!", "MO", ".", "isDef", "(", ")", ")", "continue", ";", "<BUGS>", "unsigned", "R", "=", "MO",...
LLVM
Hexagon
TD
next_suggestion
DSP
627,887
[ "bits", "<", "<NUM_LIT>", ">", "Rx32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
X86
CPP
program_repair
CPU
627,888
[ "<FIXS>", "<FIXE>", "<FIXS>", "CurOp", "++", ";", "<FIXE>", "<FIXS>", "VEX_4V", "=", "getVEXRegisterEncoding", "(", "MI", ",", "IsDestMem", "?", "CurOp", "-", "<NUM_LIT>", ":", "CurOp", ")", ";", "<FIXE>" ]
[ "unsigned", "NumOps", "=", "MI", ".", "getNumOperands", "(", ")", ";", "unsigned", "CurOp", "=", "<NUM_LIT>", ";", "switch", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "assert", "(", "<NUM_LI...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
627,889
[ ")", ";" ]
[ "print", "(", "dbgs", "(", ")" ]
GCC
arm
CPP
next_suggestion
CPU
627,890
[ "}" ]
[ "_", "_", "arm_vrndmq_f32", "(", "float32x4_t", "_", "_", "a", ")", "{", "return", "_", "_", "builtin_mve_vrndmq_fv4sf", "(", "_", "_", "a", ")", ";" ]
LLVM
Mips
TD
next_suggestion
CPU
627,891
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "offset", ";", "bits", "<", "<NUM_LIT>", ">", "Inst", ";" ]
LLVM
X86
TD
stmt_completion
CPU
627,892
[ ":", "$", "dst", ")", ",", "CL", ")", ",", "addr", ":", "$", "dst", ")", "]", ">", ";" ]
[ "def", "ROL64mCL", ":", "RI", "<", "<NUM_LIT>", ",", "MRM0m", ",", "(", "outs", ")", ",", "(", "ins", "i64mem", ":", "$", "dst", ")", ",", "<STR_LIT>", ",", "[", "(", "store", "(", "rotl", "(", "loadi64", "addr" ]
LLVM
Hexagon
TD
stmt_completion
DSP
627,893
[ "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqi_fp0_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", "...
GCC
s390
CPP
program_repair
MPU
627,894
[ "<FIXS>", "rtx", "tmp", ";", "tmp", "=", "op0", ";", "op0", "=", "op1", ";", "op1", "=", "tmp", ";", "<FIXE>", "<FIXS>", "emit_insn", "(", "gen_cmpint", "(", "target", ",", "ccreg", ")", ")", ";", "<FIXE>" ]
[ "s390_expand_cmpmem", "(", "rtx", "target", ",", "rtx", "op0", ",", "rtx", "op1", ",", "rtx", "len", ")", "{", "rtx", "ccreg", "=", "gen_rtx_REG", "(", "CCUmode", ",", "CC_REGNUM", ")", ";", "<BUGS>", "rtx", "result", "=", "gen_rtx_UNSPEC", "(", "SImode"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,895
[ "return", "MI", ".", "readsRegister", "(", "CondReg", ",", "TRI", ")", ";" ]
[ "MachineOperand", "*", "Op2", "=", "TII", "->", "getNamedOperand", "(", "*", "Cmp", ",", "AMDGPU", "::", "OpName", "::", "src1", ")", ";", "if", "(", "Op1", "->", "isImm", "(", ")", "&&", "Op2", "->", "isReg", "(", ")", ")", "std", "::", "swap", ...
LLVM
X86
CPP
next_suggestion
CPU
627,896
[ "break", ";" ]
[ "ResultPtr", "=", "ResultPtr", "-", "(", "intptr_t", ")", "RelocPos", "-", "<NUM_LIT>", "-", "MR", "->", "getConstantVal", "(", ")", ";", "*", "(", "(", "unsigned", "*", ")", "RelocPos", ")", "+=", "(", "unsigned", ")", "ResultPtr", ";", "break", ";", ...
LLVM
Mips
CPP
program_repair
CPU
627,897
[ "<FIXS>", "const", "DataLayout", "*", "DL", "=", "TM", ".", "getDataLayout", "(", ")", ";", "<FIXE>" ]
[ "void", "MipsAsmPrinter", "::", "printOperand", "(", "const", "MachineInstr", "*", "MI", ",", "int", "opNum", ",", "raw_ostream", "&", "O", ")", "{", "<BUGS>", "const", "DataLayout", "*", "DL", "=", "TM", ".", "getSubtargetImpl", "(", ")", "->", "getDataLa...
LLVM
AArch64
TD
stmt_completion
CPU
627,898
[ ",", "(", "v16i8", "VPR128", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v16i8", "(", "bitconvert", "(", "v4i32", "VPR128", ":", "$", "src", ")", ")", ")" ]
LLVM
ARM
CPP
program_repair
CPU
627,899
[ "<FIXS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM Loops: Will use tail predication.\\n", "<STR_LIT>", ")", ";", "}", "bool", "LowOverheadLoop", "::", "RecordVPTBlocks", "(", "MachineInstr", "*", "MI", ")", "{", "if", "(", "isVCTP", "(", "MI"...
[ "MBB", "=", "*", "MBB", "->", "pred_begin", "(", ")", ";", "}", "<BUGS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM Loops: Will use tail predication to convert:\\n", "<STR_LIT>", ";", "for", "(", "auto", "*", "MI", ":", "VPTUsers", ")", "d...