Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
microblaze
CPP
stmt_completion
MPU
1,100
[ ";" ]
[ "if", "(", "!", "crtl", "->", "is_leaf", ")", "{", "if", "(", "regno", "==", "MB_ABI_SUB_RETURN_ADDR_REGNUM", ")", "return", "<NUM_LIT>", ";", "if", "(", "(", "microblaze_is_interrupt_variant", "(", ")", "||", "save_volatiles", ")", "&&", "(", "regno", ">=",...
GCC
i386
CPP
stmt_completion
CPU
1,101
[ ",", "_", "_", "m256i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_cvtepi16_epi8", "(", "_", "_", "m128i", "_", "_", ...
LLVM
ARM
CPP
next_suggestion
CPU
1,102
[ "}" ]
[ "if", "(", "!", "Val", ")", "return", "MCDisassembler", "::", "Fail", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "Val", ")", ")", ";", "return", "MCDisassembler", "::", "Success", ";" ]
GCC
mep
CPP
program_repair
CPU
1,103
[ "<FIXS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "p0s", "-", "p1", "-", "isa", "(", "SLOTS", "P0S", ",", "P1", ")", "(", "INTRINSIC", "<STR_LIT>", "cpcmpge_w", "<STR_LIT>", ")", "(", "CPTYPE", "V2SI", ")", "VOLATILE", ")", "<FIXE>" ]
[ ";", "<NUM_LIT>", "qqqqq", "ppppp", "<NUM_LIT>", "cpcmpge", ".", "w", "crqp", ",", "crpp", "(", "p0_1", ")", "(", "dni", "cpcmpge_w_P0S_P1", "<STR_LIT>", "cpcmpge.w $crqp,$crpp Pn", "<STR_LIT>", "<BUGS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "p0s", "-", "p1", ...
LLVM
ARM
CPP
next_suggestion
CPU
1,104
[ "}" ]
[ "unsigned", "char", "getPCAdjustment", "(", ")", "const", "{", "return", "PCAdjust", ";" ]
LLVM
AArch64
CPP
code_generation
CPU
1,105
[ "unsigned", "int", "AArch64InstrInfo", "::", "getTailDuplicateSize", "(", "CodeGenOptLevel", "OptLevel", ")", "const", "{", "return", "OptLevel", ">=", "CodeGenOptLevel", "::", "Aggressive", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "}" ]
[ "Returns", "the", "target-specific", "default", "value", "for", "tail", "duplication", "." ]
LLVM
Xtensa
CPP
stmt_completion
MPU
1,106
[ ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "RetLocs", ";", "CCState", "RetCCInfo", "(", "CallConv", ",", "IsVarArg", ",", "MF", ",", "RetLocs", ",", "*", "DA...
LLVM
ARM
CPP
next_suggestion
CPU
1,107
[ "unsigned", "Opc", ";" ]
[ "static", "SDValue", "LowerINT_TO_FP", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", "VT", ".", "isVector", "(", ")", ")", "return", "LowerVectorINT_TO_FP", "(", ...
LLVM
AArch64
TD
next_suggestion
CPU
1,108
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "BaseSIMDThreeScalar", "<", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<...
GCC
alpha
MD
program_repair
MPU
1,109
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "match_operator", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "float_extend", ":", "DF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", ")", ")", "...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>...
GCC
sparc
CPP
stmt_completion
CPU
1,110
[ "POINTER_TYPE_P", "(", "type", ")", ")", "{" ]
[ "static", "machine_mode", "sparc_promote_function_mode", "(", "const_tree", "type", ",", "machine_mode", "mode", ",", "int", "*", "punsignedp", ",", "const_tree", "fntype", "ATTRIBUTE_UNUSED", ",", "int", "for_return", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "type"...
GCC
aarch64
MD
stmt_completion
CPU
1,111
[ "<STR_LIT>", ")" ]
[ "(", "UNSPEC_SQRSHRUNT", "<STR_LIT>", ")", "(", "UNSPEC_SQSHL", "<STR_LIT>", ")", "(", "UNSPEC_SQSHLU", "<STR_LIT>", ")", "(", "UNSPEC_SQSHRNB", "<STR_LIT>", ")", "(", "UNSPEC_SQSHRNT", "<STR_LIT>", ")", "(", "UNSPEC_SQSHRUNB", "<STR_LIT>", ")", "(", "UNSPEC_SQSHRUN...
LLVM
X86
CPP
next_suggestion
CPU
1,112
[ "if", "(", "I", "->", "isDebugValue", "(", ")", ")", "DBGInstructions", ".", "push_back", "(", "&", "*", "I", ")", ";" ]
[ "SmallVector", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "DBGInstructions", ";", "for", "(", "auto", "I", "=", "First", "->", "getIterator", "(", ")", ",", "E", "=", "Last", "->", "getIterator", "(", ")", ";", "I", "!=", "E", ";", "I", "++", ...
LLVM
ARM
CPP
next_suggestion
CPU
1,113
[ "if", "(", "(", "DstVT", "==", "MVT", "::", "i16", "||", "DstVT", "==", "MVT", "::", "i32", ")", "&&", "(", "SrcVT", "==", "MVT", "::", "f16", "||", "SrcVT", "==", "MVT", "::", "bf16", ")", ")", "return", "DAG", ".", "getNode", "(", "ISD", "::"...
[ "EVT", "SrcVT", "=", "Op", ".", "getValueType", "(", ")", ";", "EVT", "DstVT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "(", "SrcVT", "==", "MVT", "::", "i16", "||", "SrcVT", "==", "MVT", "::", "i32", ")", "&&", "(",...
LLVM
PowerPC
CPP
stmt_completion
CPU
1,114
[ ",", "MFI", ".", "getObjectAlignment", "(", "FrameIdx", ")", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "NewMIs", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "MBB", ".", "insert", "(", "MI", ",", "NewMIs", "[", "i", "]", ")", ";", "const", "MachineFrameInfo", "&", ...
GCC
m68k
MD
next_suggestion
MPU
1,115
[ "<STR_LIT>" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "minus", ":", "SI", "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "label_ref", "(", "...
GCC
arm
MD
stmt_completion
CPU
1,116
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,117
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rss32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rss32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rtt32", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
1,118
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "s...
GCC
mips
MD
next_suggestion
CPU
1,119
[ "}", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "MSA", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "addr", "=", "plus_co...
GCC
arm
CPP
stmt_completion
CPU
1,120
[ "b", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vcmpleq_sv16qi", "(", "_", "_", "a", ",", "_", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,121
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
Hexagon
CPP
stmt_completion
DSP
1,122
[ ",", "N", ")", ";" ]
[ "addImmOperands", "(", "Inst" ]
LLVM
SystemZ
TD
next_suggestion
CPU
1,123
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "R2", ";", "bits", "<", "<NUM_LIT>", ">", "I3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", ...
LLVM
AArch64
CPP
next_suggestion
CPU
1,124
[ "Operands", "[", "<NUM_LIT>", "]", "=", "AArch64Operand", "::", "CreateToken", "(", "<STR_LIT>", "movz", "<STR_LIT>", ",", "false", ",", "Loc", ",", "Ctx", ")", ";" ]
[ "uint64_t", "IntVal", "=", "RealVal", ".", "bitcastToAPInt", "(", ")", ".", "getZExtValue", "(", ")", ";", "if", "(", "Mnemonic", "!=", "<STR_LIT>", "fcmp", "<STR_LIT>", "&&", "Mnemonic", "!=", "<STR_LIT>", "fcmpe", "<STR_LIT>", "&&", "Mnemonic", "!=", "<STR...
LLVM
Mips
CPP
stmt_completion
CPU
1,125
[ "Changed", ";" ]
[ "if", "(", "Changed", ")", "F", ".", "getRegInfo", "(", ")", ".", "invalidateLiveness", "(", ")", ";", "return" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
1,126
[ "(", "MII", "->", "getOperand", "(", "i", ")", ")", ";" ]
[ "case", "Hexagon", "::", "J2_loop1r", ":", "new", "Op", "=", "Hexagon", "::", "J2_loop1rext", ";", "break", ";", "case", "Hexagon", "::", "J2_loop1i", ":", "new", "Op", "=", "Hexagon", "::", "J2_loop1iext", ";", "break", ";", "default", ":", "llvm_unreacha...
LLVM
AMDGPU
CPP
stmt_completion
GPU
1,127
[ "FractVals", "[", "I", "]", "}", ")", ";" ]
[ "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "FractVals", ".", "size", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "ResultVals", "[", "I", "]", "=", "Builder", ".", "CreateIntrinsic", "(", "Intrinsic", "::", "amdgcn_fr...
LLVM
Mips
CPP
next_suggestion
CPU
1,128
[ "errs", "(", ")", "<<", "<STR_LIT>", "warning: the 'dsp' ASE requires MIPS64 revision 2 or ", "<STR_LIT>", "<<", "<STR_LIT>", "greater\\n", "<STR_LIT>", ";" ]
[ "if", "(", "hasMips64r6", "(", ")", "&&", "InMicroMipsMode", ")", "report_fatal_error", "(", "<STR_LIT>", "microMIPS64R6 is not supported", "<STR_LIT>", ",", "false", ")", ";", "if", "(", "!", "isABI_O32", "(", ")", "&&", "InMicroMipsMode", ")", "report_fatal_erro...
LLVM
X86
TD
program_repair
CPU
1,129
[ "<FIXS>", "VEX_4V", ",", "VEX_WIG", ";", "<FIXE>", "<FIXS>", "VEX_4V", ",", "VEX_WIG", ";", "<FIXE>", "<FIXS>", "VEX_4V", ",", "VEX_L", ",", "VEX_WIG", ";", "<FIXE>", "<FIXS>", "VEX_4V", ",", "VEX_L", ",", "VEX_WIG", ";", "<FIXE>" ]
[ "let", "Predicates", "=", "[", "HasAVX", ",", "NoVLX", "]", "in", "{", "defm", "VPMULLD", ":", "SS48I_binop_rm", "<NUM_LIT>", ",", "<STR_LIT>", ",", "mul", ",", "v4i32", ",", "VR128", ",", "loadv2i64", ",", "i128mem", ",", "<NUM_LIT>", ",", "SSE_PMULLD_ITI...
LLVM
R600
CPP
stmt_completion
GPU
1,130
[ "(", ")", "{" ]
[ "void", "CFStack", "::", "popLoop" ]
GCC
s390
MD
stmt_completion
MPU
1,131
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
mips
MD
stmt_completion
CPU
1,132
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
sh
MD
next_suggestion
CPU
1,133
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,134
[ "}" ]
[ "FB", "=", "Builder", ".", "CreateUnaryIntrinsic", "(", "Intrinsic", "::", "fabs", ",", "FB", ",", "FQ", ")", ";", "Value", "*", "CV", "=", "Builder", ".", "CreateFCmpOGE", "(", "FR", ",", "FB", ")", ";", "JQ", "=", "Builder", ".", "CreateSelect", "(...
GCC
aarch64
CPP
stmt_completion
CPU
1,135
[ "CONST", ":" ]
[ "if", "(", "!", "CONST_INT_P", "(", "x", ")", "||", "(", "n", "=", "exact_log2", "(", "INTVAL", "(", "x", ")", "&", "~", "<NUM_LIT>", ")", ")", "<=", "<NUM_LIT>", ")", "{", "output_operand_lossage", "(", "<STR_LIT>", "invalid operand for '%%%c'", "<STR_LIT...
LLVM
TGSI
CPP
stmt_completion
Virtual ISA
1,136
[ ";" ]
[ "const", "SelectionDAGTargetInfo", "*", "getSelectionDAGInfo", "(", ")", "const", "override", "{", "return", "&", "TSInfo" ]
LLVM
PowerPC
TD
next_suggestion
CPU
1,137
[ "let", "Pattern", "=", "pattern", ";" ]
[ "class", "XLForm_S", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bits", "<", "<NUM_LIT>", ">", "xo", ",", "dag", "OOL", ",", "dag", "IOL", ",", "string", "asmstr", ",", "InstrItinClass", "itin", ",", "list", "<", "dag", ">", "pattern", ">", "...
LLVM
ARM
CPP
next_suggestion
CPU
1,138
[ "return", "PerformADDCombineWithOperands", "(", "N", ",", "N1", ",", "N0", ",", "DCI", ",", "Subtarget", ")", ";" ]
[ "static", "SDValue", "PerformADDCombine", "(", "SDNode", "*", "N", ",", "TargetLowering", "::", "DAGCombinerInfo", "&", "DCI", ",", "const", "ARMSubtarget", "*", "Subtarget", ")", "{", "SDValue", "N0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";"...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
1,139
[ "return", "spoiled", ";" ]
[ "unsigned", "brother", "=", "hwloops", "[", "rooti", "]", ".", "RightLoop", ";", "spoiled", "|=", "IsLoopTreeSpoiled", "(", "elderson", ")", ";", "spoiled", "|=", "IsLoopTreeSpoiled", "(", "brother", ")", ";" ]
GCC
lm32
MD
stmt_completion
MPU
1,140
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
1,141
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pm", ";", "let", "Inst", "{", "<N...
GCC
i386
MD
program_repair
CPU
1,142
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "<STR_LIT>", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "float_truncate", ":", "SF", "<BUGS>", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR...
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,143
[ "}" ]
[ "static", "unsigned", "getScratchScaleFactor", "(", "const", "GCNSubtarget", "&", "ST", ")", "{", "return", "ST", ".", "enableFlatScratch", "(", ")", "?", "<NUM_LIT>", ":", "ST", ".", "getWavefrontSize", "(", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,144
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LI...
LLVM
Mips
CPP
stmt_completion
CPU
1,145
[ ";" ]
[ "CCValAssign", "&", "VA", "=", "ValLocs", "[", "<NUM_LIT>", "]", ";", "const", "Value", "*", "RV", "=", "Ret", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "(", "VA", ".", "getLocInfo", "(", ")", "!=", "CCValAssign", "::", "Full", ")", ...
LLVM
ARM
CPP
code_generation
CPU
1,146
[ "void", "ARMBaseRegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "II", ",", "int", "SPAdj", ",", "RegScavenger", "*", "RS", ")", "const", "{", "unsigned", "i", "=", "<NUM_LIT>", ";", "MachineInstr", "&", "MI", "=", "*", ...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
1,147
[ "InvokeWrappers", "[", "Sig", "]", "=", "F", ";" ]
[ "auto", "*", "CalleeTy", "=", "dyn_cast", "<", "PointerType", ">", "(", "Callee", "->", "getType", "(", ")", ")", "->", "getElementType", "(", ")", ";", "CalleeFTy", "=", "dyn_cast", "<", "FunctionType", ">", "(", "CalleeTy", ")", ";", "}", "std", "::"...
LLVM
Hexagon
TD
next_suggestion
DSP
1,148
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_ploop1si", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "b30_2Imm", ":", "$", "Ii", ",", "u10_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_1c4528a2", ",", "TypeCR", ">", ",", "Enc_4dc228", "{", "let", "Inst", "{", "<NU...
GCC
i386
CPP
program_repair
CPU
1,149
[ "<FIXS>", "if", "(", "TARGET_MACHO", "&&", "!", "TARGET_64BIT", ")", "{", "if", "(", "reg", "==", "<NUM_LIT>", ")", "reg", "=", "gen_reg_rtx", "(", "Pmode", ")", ";", "return", "machopic_legitimize_pic_address", "(", "or", "ig", ",", "GET_MODE", "(", "or",...
[ "rtx", "base", ";", "#", "if", "TARGET_MACHO", "<BUGS>", "if", "(", "reg", "==", "<NUM_LIT>", ")", "reg", "=", "gen_reg_rtx", "(", "Pmode", ")", ";", "return", "machopic_legitimize_pic_address", "(", "or", "ig", ",", "GET_MODE", "(", "or", "ig", ")", ","...
LLVM
PowerPC
CPP
next_suggestion
CPU
1,150
[ "Value", "*", "Lo", "=", "Builder", ".", "CreateExtractValue", "(", "LoHi", ",", "<NUM_LIT>", ",", "<STR_LIT>", "lo", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "ValTy", "->", "getPrimitiveSizeInBits", "(", ")", "==", "<NUM_LIT>", ")", ";", "Function", "*", "IntCmpXchg", "=", "Intrinsic", "::", "getDeclaration", "(", "M", ",", "Intrinsic", "::", "ppc_cmpxchg_i128", ")", ";", "Type", "*", "Int64Ty", "=...
LLVM
ARM
CPP
next_suggestion
CPU
1,151
[ "return", "true", ";" ]
[ "Info", ".", "ptrVal", "=", "I", ".", "getArgOperand", "(", "<NUM_LIT>", ")", ";", "Info", ".", "offset", "=", "<NUM_LIT>", ";", "Value", "*", "AlignArg", "=", "I", ".", "getArgOperand", "(", "I", ".", "getNumArgOperands", "(", ")", "-", "<NUM_LIT>", "...
LLVM
Z80old
CPP
stmt_completion
MPU
1,152
[ ")", "{" ]
[ "Attribute", "CPUAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "target-cpu", "<STR_LIT>", ")", ";", "Attribute", "FSAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "target-features", "<STR_LIT>", ")", ";", "StringRef", "CPU", "=", "!", "C...
LLVM
AMDGPU
CPP
stmt_completion
GPU
1,153
[ ".", "getNode", "(", ")", ")", ")", ")", "return", "false", ";" ]
[ "if", "(", "allUsesHaveSourceMods", "(", "N", ",", "<NUM_LIT>", ")", ")", "return", "false", ";", "}", "else", "{", "if", "(", "fnegFoldsIntoOp", "(", "N0", ".", "getNode", "(", ")", ")", "&&", "(", "allUsesHaveSourceMods", "(", "N", ")", "||", "!", ...
GCC
avr
MD
stmt_completion
MPU
1,154
[ "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "not", ":", "QI", "(", "any_shiftrt", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "m...
GCC
arm
CPP
stmt_completion
CPU
1,155
[ "_", "_", "b", ";" ]
[ "vorr_s8", "(", "int8x8_t", "_", "_", "a", ",", "int8x8_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "|" ]
GCC
i386
MD
program_repair
CPU
1,156
[ "<FIXS>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "<FIXE>" ]
[ "(", "plus", ":", "QI", "(", "subreg", ":", "QI", "(", "match_op_dup", "<NUM_LIT>", "<BUGS>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "<NUM_LIT>", ")", "(", "match_dup", "...
GCC
mn10300
MD
next_suggestion
MPU
1,157
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
1,158
[ "false", ";" ]
[ "else", "if", "(", "LoadSDNode", "*", "LN", "=", "dyn_cast", "<", "LoadSDNode", ">", "(", "N", ")", ")", "{", "if", "(", "LN", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", "||", "!", "...
LLVM
ARM
CPP
stmt_completion
CPU
1,159
[ ":" ]
[ "}", "case", "ARM", "::", "STRD", ":", "{", "unsigned", "Rm", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "if", "(", "Rm", ")", "return", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", ".", "getOperand", "(",...
LLVM
Hexagon
TD
next_suggestion
DSP
1,160
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", ...
LLVM
ARM64
TD
next_suggestion
CPU
1,161
[ "}" ]
[ "def", "simm7s16", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "SImm7s16Operand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
1,162
[ "if", "(", "Op", "!=", "ISD", "::", "SMAX", "&&", "Op", "!=", "ISD", "::", "UMAX", "&&", "Op", "!=", "ISD", "::", "SMIN", "&&", "Op", "!=", "ISD", "::", "UMIN", ")", "return", "SDValue", "(", ")", ";" ]
[ "static", "SDValue", "performAcrossLaneMinMaxReductionCombine", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "const", "AArch64Subtarget", "*", "Subtarget", ")", "{", "if", "(", "!", "Subtarget", "->", "hasNEON", "(", ")", ")", "return", "SDVa...
LLVM
Hexagon
TD
next_suggestion
DSP
1,163
[ "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode"...
GCC
rs6000
MD
next_suggestion
CPU
1,164
[ "if", "(", "operands", "[", "<NUM_LIT>", "]", "!", "=", "const0_rtx", ")" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{" ]
LLVM
AArch64
TD
stmt_completion
CPU
1,165
[ ">", "(", "NAME", "#", "<STR_LIT>", ")", ",", "GPR32", ",", "VectorIndexS", ">", ";" ]
[ "def", ":", "SIMDMovAlias", "<", "<STR_LIT>", ",", "<STR_LIT>", ",", "!", "cast", "<", "Instruction" ]
LLVM
AArch64
CPP
next_suggestion
CPU
1,166
[ "}" ]
[ "bool", "AArch64IndirectThunks", "::", "doInitialization", "(", "Module", "&", "M", ")", "{", "initTIs", "(", "M", ",", "TIs", ")", ";", "return", "false", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
1,167
[ "let", "ParserMatchClass", "=", "SImm4s4Operand", ";" ]
[ "def", "simm4s4", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", ">", "=", "-", "<NUM_LIT>", "&", "&", "Imm", "<", "=", "<NUM_LIT>", "&", "&", "(", "Imm", "%", "<NUM_LIT>", ")", "=", "=", "<NUM_LIT>",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,168
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumBytes", ";", "++", "i", ")", "Data", "[", "Offset", "+", "i", "]", "|=", "static_cast", "<", "uint8_t", ">", "(", "(", "Value", ">>", "(", "i", "*", "<NUM_LIT>", ")", ")", "&", ...
[ "MCFixupKindInfo", "Info", "=", "getFixupKindInfo", "(", "Fixup", ".", "getKind", "(", ")", ")", ";", "Value", "<<=", "Info", ".", "TargetOffset", ";", "unsigned", "NumBytes", "=", "getFixupKindNumBytes", "(", "Fixup", ".", "getKind", "(", ")", ")", ";", "...
LLVM
Hexagon
TD
next_suggestion
DSP
1,169
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
1,170
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getZExtValue", "(", ")", "&", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i32", ")", ";" ]
[ "assert", "(", "ARM", ":", ":", "dsub_7", "=", "=", "ARM", ":", ":", "dsub_0", "+", "<NUM_LIT>", "&", "&", "<STR_LIT>", ")", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "ARM", ":", ":", "dsub_0", "+", "N", "-", ">", "getZExtValue", ...
LLVM
TL45
CPP
stmt_completion
MPU
1,171
[ ")", ";" ]
[ "Register", "TL45RegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "TL45Subtarget", "&", "Subtarget", "=", "MF", ".", "getSubtarget", "<", "TL45Subtarget", ">", "(", ")", ";", "const", "TargetFrameLo...
LLVM
ARM
TD
next_suggestion
CPU
1,172
[ "}" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "ShiftedImmAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "GPR", ",", "i32imm",...
GCC
i386
CPP
stmt_completion
CPU
1,173
[ "_", "_", "m256i", "_", "_", "W", ")", "{" ]
[ "extern", "_", "_", "inline", "char", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_reduce_add_epi8", "(" ]
LLVM
Hexagon
CPP
code_generation
DSP
1,174
[ "bool", "HexagonInstrInfo", "::", "PredicateInstruction", "(", "MachineInstr", "&", "MI", ",", "ArrayRef", "<", "MachineOperand", ">", "Cond", ")", "const", "{", "if", "(", "Cond", ".", "empty", "(", ")", "||", "isNewValueJump", "(", "Cond", "[", "<NUM_LIT>"...
[ "Convert", "the", "instruction", "into", "a", "predicated", "instruction", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
1,175
[ "I", "!=", "E", ";", "++", "I", ")", "{" ]
[ "assert", "(", "SU", "->", "getInstr", "(", ")", "&&", "<STR_LIT>", "Scheduled SUnit must have instr", "<STR_LIT>", ")", ";", "for", "(", "SUnit", "::", "succ_iterator", "I", "=", "SU", "->", "Succs", ".", "begin", "(", ")", ",", "E", "=", "SU", "->", ...
GCC
arm
CPP
next_suggestion
CPU
1,176
[ "}" ]
[ "vld1_lane_p8", "(", "const", "poly8_t", "*", "_", "_", "a", ",", "poly8x8_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "return", "(", "poly8x8_t", ")", "_", "_", "builtin_neon_vld1_lanev8qi", "(", "(", "const", "_", "_", "builtin...
LLVM
ARM
CPP
next_suggestion
CPU
1,177
[ "}" ]
[ "auto", "*", "TLIP", "=", "getAnalysisIfAvailable", "<", "TargetLibraryInfoWrapperPass", ">", "(", ")", ";", "TLI", "=", "TLIP", "?", "&", "TLIP", "->", "getTLI", "(", "*", "L", "->", "getHeader", "(", ")", "->", "getParent", "(", ")", ")", ":", "nullp...
GCC
i386
MD
program_repair
CPU
1,178
[ "<FIXS>", "if", "(", "ssevecmode", ">", "mode", "=", "=", "V4SFmode", ")", "emit_insn", "(", "gen_floatv4siv4sf2", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "elseemit_insn", "(", "gen_sse2_cvtdq2pd", "(", "oper...
[ "emit_insn", "(", "gen_sse2_loadld", "(", "operands", "[", "<NUM_LIT>", "]", ",", "CONST0_RTX", "(", "V4SImode", ")", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "<BUGS>", "emit_insn", "(", "gen_sse2_cvtdq2", "ssevecmodesuffix", ">", "(", "operands", "["...
GCC
msp430
CPP
stmt_completion
MPU
1,179
[ ")", "return", "true", ";" ]
[ "if", "(", "m", "==", "PSImode", "&&", "msp430x", ")", "return", "true", ";", "if", "(", "m", "==", "TImode" ]
LLVM
ARM
CPP
stmt_completion
CPU
1,180
[ "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "CPAddr", "=", "DAG", ".", "getTargetConstantPool", "(", "CPV", ",", "PtrVT", ",", "<NUM_LIT>", ")", ";", "CPAddr", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "i32", ",", "CPAddr", ")", ";", "SDValue",...
LLVM
ARM64
TD
next_suggestion
CPU
1,181
[ "let", "Pattern", "=", "[", "]", ";" ]
[ "Format", "F", "=", "f", ";", "bits", "<", "<NUM_LIT>", ">", "Form", "=", "F", ".", "Value", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,182
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
GCC
mips
MD
stmt_completion
CPU
1,183
[ ")" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", ...
LLVM
AMDGPU
CPP
program_repair
GPU
1,184
[ "<FIXS>", "if", "(", "VGPR32", ".", "contains", "(", "Sub", ")", "&&", "(", "(", "Sub", "-", "AMDGPU", "::", "VGPR0", ")", "&", "<NUM_LIT>", ")", ")", "<FIXE>", "<FIXS>", "if", "(", "AGPR32", ".", "contains", "(", "Sub", ")", "&&", "(", "(", "Sub...
[ "if", "(", "!", "Sub", ")", "continue", ";", "<BUGS>", "if", "(", "VGRP32", ".", "contains", "(", "Sub", ")", "&&", "(", "(", "Sub", "-", "AMDGPU", "::", "VGPR0", ")", "&", "<NUM_LIT>", ")", ")", "<BUGE>", "return", "false", ";", "<BUGS>", "if", ...
LLVM
X86
CPP
program_repair
CPU
1,185
[ "<FIXS>", "if", "(", "Cond", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SETCC", "&&", "!", "isSoftFP16", "(", "Cond", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSimpleValueType", "(", ")", ")", ")", "{", "<FIXE>" ]
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "Cmp", ",", "Op1", ",", "Op2", ")", ";", "}", "<BUGS>", "if", "(", "Cond", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SETCC", ")", "{", "<BUGE>"...
GCC
s390
MD
stmt_completion
MPU
1,186
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
1,187
[ "CC", "FLAGS_REG", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "absneg", ":", "MODEF", "(", "match_operand", ":", "MODEF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", "<NUM_LIT>", ")", ")", "(", "c...
GCC
aarch64
CPP
stmt_completion
CPU
1,188
[ "_", "_", "b", ")", ";" ]
[ "return", "(", "uint16x8_t", ")", "_", "_", "builtin_aarch64_ushll2_nv16qi", "(", "(", "int8x16_t", ")", "_", "_", "a", "," ]
LLVM
Mips
CPP
next_suggestion
CPU
1,189
[ "}" ]
[ "EVT", "MipsTargetLowering", "::", "getOptimalMemOpType", "(", "uint64_t", "Size", ",", "unsigned", "DstAlign", ",", "unsigned", "SrcAlign", ",", "bool", "IsMemset", ",", "bool", "ZeroMemset", ",", "bool", "MemcpyStrSrc", ",", "const", "AttributeList", "&", "FuncA...
LLVM
Hexagon
TD
next_suggestion
DSP
1,190
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
i386
MD
next_suggestion
CPU
1,191
[ "(", "V8HF", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_iterator", "REDUC_SSE_PLUS_MODE", "[", "(", "V2DF", "<STR_LIT>", ")", "(", "V4SF", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,192
[ "let", "isMoveImm", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
1,193
[ "}" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";", "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
GCC
nios2
MD
stmt_completion
MPU
1,194
[ "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "set", "(", "mem", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")...
LLVM
M68k
CPP
code_generation
MPU
1,195
[ "void", "applyFixup", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCValue", "&", "Target", ",", "MutableArrayRef", "<", "char", ">", "Data", ",", "uint64_t", "Value", ",", "bool", "IsResolved", ",", "const...
[ "Apply", "the", "Value", "for", "given", "Fixup", "into", "the", "provided", "data", "fragment", ",", "at", "the", "offset", "specified", "by", "the", "fixup", "and", "following", "the", "fixup", "kind", "as", "appropriate", "." ]
GCC
loongarch
CPP
stmt_completion
CPU
1,196
[ ")", "_", "<NUM_LIT>", ",", "(", "v4f64", ")", "_", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_lasx_xvfcmp_saf_d", "(", "(", "v4f64" ]
LLVM
Hexagon
TD
stmt_completion
DSP
1,197
[ "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
PowerPC
TD
next_suggestion
CPU
1,198
[ "dag", "ZELi8i64", "=", "(", "i64", "(", "zextloadi8", "xoaddr", ":", "$", "src", ")", ")", ";" ]
[ "dag", "Li8", "=", "(", "i32", "(", "extloadi8", "xoaddr", ":", "$", "src", ")", ")", ";", "dag", "ZELi8", "=", "(", "i32", "(", "zextloadi8", "xoaddr", ":", "$", "src", ")", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
1,199
[ "}" ]
[ "intptr_t", "LazyPtr", "=", "getIndirectSymAddr", "(", "Fn", ")", ";", "if", "(", "!", "LazyPtr", ")", "{", "LazyPtr", "=", "(", "intptr_t", ")", "emitGlobalValueIndirectSym", "(", "(", "GlobalValue", "*", ")", "F", ",", "Fn", ",", "JCE", ")", ";", "if...