Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Nios2
CPP
next_suggestion
MPU
635,800
[ "}" ]
[ "unsigned", "getSRetReturnReg", "(", ")", "const", "{", "return", "SRetReturnReg", ";" ]
LLVM
X86
TD
next_suggestion
CPU
635,801
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
m68k
CPP
program_repair
MPU
635,802
[ "<FIXS>", "handle_reg_adjust", "(", "operands", "[", "<NUM_LIT>", "]", ",", "-", "size", ")", ";", "<FIXE>" ]
[ "if", "(", "optype0", "==", "PUSHOP", "&&", "optype1", "==", "POPOP", ")", "{", "operands", "[", "<NUM_LIT>", "]", "=", "XEXP", "(", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ";", "<BUGS>", "if", "(...
LLVM
M680x0
CPP
code_generation
MPU
635,803
[ "void", "M680x0AsmPrinter", "::", "EmitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "{", "if", "(", "MI", "->", "isPseudo", "(", ")", ")", "{", "LLVM_DEBUG"...
[ "EmitInstruction", "-", "This", "callback", "is", "invoked", "when", "an", "instruction", "is", "emitted", ",", "to", "advance", "the", "hazard", "state", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
635,804
[ "}" ]
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
635,805
[ "'", "'", ";" ]
[ "else", "if", "(", "keep_spaces", ")", "*", "p", "++", "=", "'", "'", ";", "if", "(", "(", "mask", "&", "RELOAD_REG_MULTIPLE", ")", "!=", "<NUM_LIT>", ")", "*", "p", "++", "=", "'", "m", "'", ";", "else", "if", "(", "keep_spaces", ")", "*", "p"...
GCC
sparc
CPP
program_repair
CPU
635,806
[ "<FIXS>", "gmask", "&", "~", "(", "HARD_FRAME_POINTER_MASK", "|", "RETURN_ADDR_MASK", ")", ",", "<FIXE>" ]
[ "offset", "+=", "<NUM_LIT>", ";", "}", "sparc_flat_save_restore", "(", "file", ",", "sp_str", ",", "offset", ",", "<BUGS>", "gmask", "&", "~", "(", "FRAME_POINTER_MASK", "|", "RETURN_ADDR_MASK", ")", ",", "<BUGE>", "current_frame_info", ".", "fmask", ",", "<ST...
LLVM
Z80
CPP
code_generation
MPU
635,807
[ "MachineInstr", "*", "Z80InstrInfo", "::", "foldMemoryOperandImpl", "(", "MachineFunction", "&", "MF", ",", "MachineInstr", "&", "MI", ",", "ArrayRef", "<", "unsigned", ">", "Ops", ",", "MachineBasicBlock", "::", "iterator", "InsertPt", ",", "MachineInstr", "&", ...
[ "foldMemoryOperand", "-", "Same", "as", "the", "previous", "version", "except", "it", "allows", "folding", "of", "any", "load", "and", "store", "from", "/", "to", "any", "address", ",", "not", "just", "from", "a", "specific", "stack", "slot", "." ]
GCC
i386
CPP
stmt_completion
CPU
635,808
[ "_", "_", "artificial__", ")", ")", "_", "mm_cvtusepi32_epi8", "(", "_", "_", "m128i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", "," ]
GCC
rs6000
CPP
stmt_completion
CPU
635,809
[ "(", "void", ")", "{" ]
[ "extern", "_", "_", "inline", "long", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "TM_end" ]
LLVM
X86
CPP
program_repair
CPU
635,810
[ "<FIXS>", "&&", "AM", ".", "Base_Reg", ".", "getNode", "(", ")", "==", "<NUM_LIT>", ")", "{", "<FIXE>", "<FIXS>", "AM", ".", "Base_FrameIndex", "=", "cast", "FrameIndexSDNode", ">", "(", "N", ")", "->", "getIndex", "(", ")", ";", "<FIXE>" ]
[ "case", "ISD", "::", "FrameIndex", ":", "if", "(", "AM", ".", "BaseType", "==", "X86ISelAddressMode", "::", "RegBase", "<BUGS>", "&&", "AM", ".", "Base", ".", "Reg", ".", "getNode", "(", ")", "==", "<NUM_LIT>", ")", "{", "<BUGE>", "AM", ".", "BaseType"...
GCC
sh
CPP
next_suggestion
CPU
635,811
[ "return", "NULL_RTX", ";" ]
[ "if", "(", "crtl", "->", "is_leaf", "&&", "!", "sh_pr_n_sets", "(", ")", ")", "return", "hard_reg", ";", "else", "return", "gen_frame_mem", "(", "Pmode", ",", "return_address_pointer_rtx", ")", ";", "}" ]
GCC
i386
MD
stmt_completion
CPU
635,812
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
635,813
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
pa
MD
next_suggestion
CPU
635,814
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
635,815
[ "case", "PPC", "::", "fixup_ppc_br24", ":" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown fixup kind!", "<STR_LIT>", ")", ";", "case", "FK_Data_1", ":", "case", "FK_Data_2", ":", "case", "FK_Data_4", ":", "case", "FK_Data_8", ":", "case", "PPC", "::", "fixup_ppc_toc", ":", "return", "Valu...
GCC
arm
CPP
stmt_completion
CPU
635,816
[ "_", "_", "a", ";" ]
[ "return", "(", "poly16x8_t", ")" ]
LLVM
Z80
CPP
next_suggestion
MPU
635,817
[ "if", "(", "GVKind", ".", "isBSS", "(", ")", ")", "TS", "->", "emitBlock", "(", "Size", ")", ";" ]
[ "if", "(", "GVSym", "->", "isDefined", "(", ")", "||", "GVSym", "->", "isVariable", "(", ")", ")", "report_fatal_error", "(", "<STR_LIT>", "symbol '", "<STR_LIT>", "+", "Twine", "(", "GVSym", "->", "getName", "(", ")", ")", "+", "<STR_LIT>", "' is already ...
LLVM
XCore
CPP
code_generation
MPU
635,818
[ "Register", "getExceptionSelectorRegister", "(", "const", "Constant", "*", "PersonalityFn", ")", "const", "override", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}" ]
[ "If", "a", "physical", "register", ",", "this", "returns", "the", "register", "that", "receives", "the", "exception", "typeid", "on", "entry", "to", "a", "landing", "pad", "." ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
635,819
[ "for", "(", "auto", "*", "Pred", ":", "MBB", "->", "predecessors", "(", ")", ")", "{" ]
[ "for", "(", "auto", "*", "MBB", ":", "Blocks", ")", "{", "if", "(", "MBB", "!=", "Entry", ")", "{" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
635,820
[ "llvm_unreachable", "(", "<STR_LIT>", "Unexpected value type", "<STR_LIT>", ")", ";" ]
[ "SDNode", "*", "Result_3", "=", "CurDAG", "->", "getMachineNode", "(", "Hexagon", "::", "COMBINE_rr", ",", "dl", ",", "MVT", "::", "i64", ",", "MVT", "::", "Other", ",", "SDValue", "(", "Result_2", ",", "<NUM_LIT>", ")", ",", "SDValue", "(", "Result_1", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
635,821
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "VReg32OrOffClass", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
635,822
[ "<STR_LIT>", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "WriteAdr", ",", "KryoWrite_1cyc_LS_Y_XY_LS_Y_LS_Y_366ln", "]", ",", "(", "instregex" ]
GCC
frv
MD
next_suggestion
VLIW
635,823
[ "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,824
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT>", ";", "let", "opExtentBits", "=", "<NUM...
GCC
ia64
MD
program_repair
CPU
635,825
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "t0", ",", "x", ")", ")", "<FIXE>" ]
[ "x", "=", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "const1_rtx", ",", "const0_rtx", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ",", "const2_rtx", ")", ")", "x", "=", "gen_rtx_VEC_SELECT", "(", "V4HImode", ",", "op1h", ",", ...
GCC
arm
CPP
stmt_completion
CPU
635,826
[ "a", ",", "_", "_", "b", ",", "_", "_", "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vhsubq_m_n_sv4si", "(", "_", "_", "inactive", ",", "_", "_" ]
GCC
mips
MD
next_suggestion
CPU
635,827
[ "(", "any_extend", ":", "V2DI" ]
[ "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "V2DI", "(", "mult", ":", "V2DI", "(", "any_extend", ":", "V2DI", "(", "vec_select", ":", "V2SI", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
ARM
CPP
program_repair
CPU
635,828
[ "<FIXS>", "MergeLDR_STR", "(", "MBB", ",", "<NUM_LIT>", ",", "CurrBase", ",", "CurrOpc", ",", "CurrSize", ",", "Scratch", ",", "MemOps", ")", ";", "<FIXE>", "<FIXS>", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumMemOps", ";", "++", ...
[ "if", "(", "TryMerge", ")", "{", "if", "(", "NumMemOps", ">", "<NUM_LIT>", ")", "{", "SmallVector", "MachineBasicBlock", "::", "iterator", ",", "<NUM_LIT>", ">", "MBBII", "=", "<BUGS>", "MergeLDR_STR", "(", "MBB", ",", "<NUM_LIT>", ",", "CurrBase", ",", "C...
LLVM
X86
CPP
stmt_completion
CPU
635,829
[ ";" ]
[ "++", "Idx", ";", "if", "(", "F", "->", "getAttributes", "(", ")", ".", "hasAttribute", "(", "Idx", ",", "Attribute", "::", "ByVal", ")", "||", "F", "->", "getAttributes", "(", ")", ".", "hasAttribute", "(", "Idx", ",", "Attribute", "::", "InReg", ")...
LLVM
Hexagon
CPP
code_generation
DSP
635,830
[ "DecodeStatus", "HexagonDisassembler", "::", "getInstruction", "(", "MCInst", "&", "MI", ",", "uint64_t", "&", "Size", ",", "ArrayRef", "<", "uint8_t", ">", "Bytes", ",", "uint64_t", "Address", ",", "raw_ostream", "&", "os", ",", "raw_ostream", "&", "cs", ")...
[ "Returns", "the", "disassembly", "of", "a", "single", "instruction", "." ]
GCC
rs6000
CPP
next_suggestion
CPU
635,831
[ "TREE_NOTHROW", "(", "t", ")", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "type", "==", "NULL_TREE", ")", "return", ";", "gcc_assert", "(", "name", "!=", "NULL", ")", ";", "gcc_assert", "(", "IN_RANGE", "(", "(", "int", ")", "code", ",", "<NUM_LIT>", ",", "(", "int", ")", "RS6000_BUILTIN_COUNT", ")", ")", ";", "...
GCC
sh
MD
program_repair
CPU
635,832
[ "<FIXS>", "emit_insn", "(", "gen_fsca", "(", "operands", "[", "<NUM_LIT>", "]", ",", "x", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "<FIXE>" ]
[ "gcc_assert", "(", "GET_CODE", "(", "x", ")", "=", "=", "FIX", "|", "|", "GET_CODE", "(", "x", ")", "=", "=", "FLOAT", ")", "x", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", "}", "gcc_assert", "(", "x", "!", "=", "NULL_RTX", "&", "&", "fpul_op...
GCC
visium
MD
stmt_completion
Virtual ISA
635,833
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", ...
GCC
ia64
CPP
stmt_completion
CPU
635,834
[ "MAX_ARGUMENT_SLOTS", ")", "return", "<NUM_LIT>", ";" ]
[ "CUMULATIVE_ARGS", "*", "cum", "=", "get_cumulative_args", "(", "cum_v", ")", ";", "int", "words", "=", "ia64_function_arg_words", "(", "arg", ".", "type", ",", "arg", ".", "mode", ")", ";", "int", "offset", "=", "ia64_function_arg_offset", "(", "cum", ",", ...
LLVM
CellSPU
TD
stmt_completion
MPU
635,835
[ "rA", ")", ">", ";" ]
[ "class", "LRRegInst", "<", "RegisterClass", "rclass", ">", ":", "LRInst", "<", "(", "outs", "rclass", ":", "$", "rT", ")", ",", "(", "ins", "rclass", ":", "$" ]
LLVM
ARM64
TD
next_suggestion
CPU
635,836
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";" ]
[ "class", "TestBranch", "<", "bit", "op", ",", "string", "asm", ",", "SDNode", "node", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "GPR64", ":", "$", "Rt", ",", "imm0_63", ":", "$", "bit_off", ",", "am_tbrcond", ":", "$", "target", ")",...
GCC
i386
CPP
stmt_completion
CPU
635,837
[ ")", "_", "mm512_i64gather_epi32", "(", "_", "_", "m512i", "_", "_", "index", ",", "void", "const", "*", "_", "_", "addr", ",", "int", "_", "_", "scale", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
635,838
[ "if", "(", "OffImm", "!=", "<NUM_LIT>", "&&", "UseMarkup", ")", "O", "<<", "<STR_LIT>", ">", "<STR_LIT>", ";" ]
[ "assert", "(", "(", "(", "OffImm", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "&&", "<STR_LIT>", "Not a valid immediate!", "<STR_LIT>", ")", ";", "if", "(", "OffImm", "!=", "<NUM_LIT>", ")", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", ";", "if", "(", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
635,839
[ "}" ]
[ "class", "VOP3be_gfx6_gfx7", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "VOPProfile", "p", ">", ":", "VOP3be", "<", "p", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";" ]
GCC
i386
CPP
next_suggestion
CPU
635,840
[ "else", "emit_move_insn", "(", "dst", ",", "src", ")", ";" ]
[ "rtx", "tmp", "=", "assign_386_stack_local", "(", "smode", ",", "SLOT_STV_TEMP", ")", ";", "emit_move_insn", "(", "tmp", ",", "src", ")", ";", "if", "(", "!", "TARGET_64BIT", "&&", "smode", "==", "DImode", ")", "{", "emit_move_insn", "(", "gen_rtx_SUBREG", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
635,841
[ "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", "<<", "<NUM_LIT>", ")", ";" ]
[ "void", "PPCInstPrinter", "::", "printBranchOperand", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "if", "(", "!", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "isImm", "(", ")", ")", "return",...
LLVM
Hexagon
TD
next_suggestion
DSP
635,842
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "Absolute", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,843
[ ":", "{" ]
[ "OptimizeListAgain", "|=", "(", "CI", ".", "Width", "+", "Paired", ".", "Width", ")", "<", "<NUM_LIT>", ";", "break", ";", "}", "case", "BUFFER_LOAD", ":", "{", "MachineBasicBlock", "::", "iterator", "NewMI", "=", "mergeBufferLoadPair", "(", "CI", ",", "Pa...
LLVM
M680x0
CPP
stmt_completion
MPU
635,844
[ "getRegisterName", "(", "RegNo", ")", ")", ";" ]
[ "void", "M680x0InstPrinter", "::", "printRegName", "(", "raw_ostream", "&", "OS", ",", "unsigned", "RegNo", ")", "const", "{", "OS", "<<", "<STR_LIT>", "%", "<STR_LIT>", "<<", "StringRef", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,845
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
635,846
[ "cast", "<", "MachineSDNode", ">", "(", "VLdDup", ")", "->", "setMemRefs", "(", "MemOp", ",", "MemOp", "+", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Inc", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "isa", "<", "ConstantSDNode", ">", "(", "Inc", ".", "getNode", "(", ")", ")", ")", "Opc", "=", "getVLDSTRegisterUpdateOpcode", "(", "Opc", ")", ";", "Ops", "....
LLVM
PowerPC
CPP
next_suggestion
CPU
635,847
[ "}" ]
[ "SDValue", "GprIndexPlusOne", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "MVT", "::", "i32", ",", "GprIndex", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ")", ";", "GprIndex", "=", "DAG", ...
LLVM
AArch64
CPP
stmt_completion
CPU
635,848
[ "DL", ",", "PtrVT", ",", "Hi", ")", ";" ]
[ "SDValue", "Lo", "=", "DAG", ".", "getTargetConstantPool", "(", "GV", ",", "PtrVT", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "LoFlags", ")", ";", "SDValue", "PoolAddr", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "Ptr...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,849
[ ")", "!=", "<NUM_LIT>", ")", "return", "Dims", ";" ]
[ "msgpack", "::", "ArrayDocNode", "MetadataStreamerMsgPackV4", "::", "getWorkGroupDimensions", "(", "MDNode", "*", "Node", ")", "const", "{", "auto", "Dims", "=", "HSAMetadataDoc", "->", "getArrayNode", "(", ")", ";", "if", "(", "Node", "->", "getNumOperands", "(...
GCC
nds32
CPP
next_suggestion
CPU
635,850
[ "long", "val", ";" ]
[ "fprintf", "(", "stream", ",", "<STR_LIT>", "%s", "<STR_LIT>", ",", "nds32_intrinsic_register_names", "[", "op_value", "-", "<NUM_LIT>", "]", ")", ";", "}", "return", ";", "case", "'", "R", "'", ":", "if", "(", "op_value", "<", "<NUM_LIT>", "||", "op_value...
GCC
mips
MD
program_repair
CPU
635,851
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "ADDSUB", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "reg", ":", "CCDSP", "CCDSP_OU_REGNUM", ")", "(", "unspec", ":", "CCDSP", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")...
LLVM
ARM64
CPP
stmt_completion
CPU
635,852
[ "unsigned", "OpNum", ",", "raw_ostream", "&", "O", ")", "{" ]
[ "void", "printMemoryRegOffset", "(", "const", "MCInst", "*", "MI", "," ]
GCC
aarch64
MD
stmt_completion
CPU
635,853
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
code_generation
CPU
635,854
[ "Optional", "<", "Instruction", "*", ">", "AArch64TTIImpl", "::", "instCombineIntrinsic", "(", "InstCombiner", "&", "IC", ",", "IntrinsicInst", "&", "II", ")", "const", "{", "Intrinsic", "::", "ID", "IID", "=", "II", ".", "getIntrinsicID", "(", ")", ";", "...
[ "Targets", "can", "implement", "their", "own", "combinations", "for", "target-specific", "intrinsics", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,855
[ "SHOWNEWINSTR", "(", "NewInstr", ")", ";" ]
[ "MachineFunction", "*", "MF", "=", "blk", "->", "getParent", "(", ")", ";", "MachineInstr", "*", "NewInstr", "=", "MF", "->", "CreateMachineInstr", "(", "TII", "->", "get", "(", "NewOpcode", ")", ",", "DL", ")", ";", "blk", "->", "insert", "(", "I", ...
GCC
aarch64
CPP
stmt_completion
CPU
635,856
[ "{" ]
[ "vreinterpret_u64_f64", "(", "float64x1_t", "_", "_", "a", ")" ]
GCC
s390
MD
program_repair
MPU
635,857
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
NMX
CPP
stmt_completion
VLIW
635,858
[ "false", ";" ]
[ "if", "(", "DirectiveID", ".", "getString", "(", ")", "==", "<STR_LIT>", ".set", "<STR_LIT>", ")", "{", "return", "parseDirectiveSet", "(", ")", ";", "}", "if", "(", "DirectiveID", ".", "getString", "(", ")", "==", "<STR_LIT>", ".fmask", "<STR_LIT>", ")", ...
GCC
mips
CPP
code_generation
CPU
635,859
[ "static", "void", "mips_epilogue_set_cfa", "(", "rtx", "reg", ",", "HOST_WIDE_INT", "offset", ")", "{", "rtx_insn", "*", "insn", ";", "insn", "=", "mips_epilogue_emit_cfa_restores", "(", ")", ";", "if", "(", "reg", "!=", "mips_epilogue", ".", "cfa_reg", "||", ...
[ "Like", "mips_epilogue_emit_cfa_restores", ",", "but", "also", "record", "that", "the", "CFA", "is", "now", "at", "REG", "+", "OFFSET", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
635,860
[ "<NUM_LIT>", ";", "}", "]", ">", "{" ]
[ "def", "simm5_32b", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "Imm", ">", "=", "-", "<NUM_LIT>", "&", "&", "Imm", "<" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,861
[ "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "II", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}...
LLVM
AArch64
TD
next_suggestion
CPU
635,862
[ "}" ]
[ "def", "_B_fixed", ":", "STN_WBFx_Lane", "<", "r", ",", "<NUM_LIT>", ",", "op0", ",", "!", "cast", "<", "RegisterOperand", ">", "(", "List", "#", "<STR_LIT>", ")", ",", "uimm_b", ",", "neon_uimm4_bare", ",", "asmop", ">", "{", "let", "Inst", "{", "<NUM...
GCC
i386
CPP
stmt_completion
CPU
635,863
[ "_", "v32qi", ")", "_", "_", "Y", ",", "<NUM_LIT>", ",", "(", "_", "_", "mmask8", ")", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "mmask8", ")", "_", "_", "builtin_ia32_cmpb256_mask", "(", "(", "_", "_", "v32qi", ")", "_", "_", "X", ",", "(", "_" ]
LLVM
Videocore
CPP
stmt_completion
DSP
635,864
[ "Invalid u6imm argument!", "<STR_LIT>", ")", ";" ]
[ "void", "VideocoreInstPrinter", "::", "printU6ImmOperand", "(", "const", "MCInst", "*", "MI", ",", "int", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "unsigned", "int", "Value", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,865
[ "make_unique", "<", "R600SchedStrategy", ">", "(", ")", ")", ";" ]
[ "return", "new", "ScheduleDAGMILive", "(", "C", ",", "llvm", "::" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
635,866
[ "}", "else", "if", "(", "int32_t", "Num", ";" ]
[ "std", "::", "ssub_match", "SMatch", "=", "Match", "[", "i", "]", ";", "std", "::", "string", "Item", "=", "SMatch", ".", "str", "(", ")", ";", "if", "(", "Item", ".", "length", "(", ")", "==", "<NUM_LIT>", ")", "break", ";", "if", "(", "Item", ...
LLVM
IA64
TD
stmt_completion
CPU
635,867
[ "=", "<STR_LIT>", ";" ]
[ "let", "PrintMethod" ]
GCC
powerpcspe
CPP
code_generation
CPU
635,868
[ "static", "void", "rs6000_xcoff_asm_init_sections", "(", "void", ")", "{", "read_only_data_section", "=", "get_unnamed_section", "(", "<NUM_LIT>", ",", "rs6000_xcoff_output_readonly_section_asm_op", ",", "&", "xcoff_read_only_section_name", ")", ";", "private_data_section", "...
[ "Implement", "TARGET_ASM_INIT_SECTIONS", "." ]
LLVM
X86
CPP
program_repair
CPU
635,869
[ "<FIXS>", "bool", "emitREXPrefix", "(", "unsigned", "&", "CurByte", ",", "int", "MemOperand", ",", "const", "MCInst", "&", "MI", ",", "raw_ostream", "&", "OS", ")", "const", ";", "<FIXE>" ]
[ "bool", "emitOpcodePrefix", "(", "unsigned", "&", "CurByte", ",", "int", "MemOperand", ",", "const", "MCInst", "&", "MI", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "OS", ")", "const", ";", "<BUGS>", "uint8_t", "determineREXPrefix", ...
LLVM
TeeRISC
CPP
stmt_completion
CPU
635,870
[ ";" ]
[ "bool", "isV2", "(", ")", "const", "{", "return", "IsV2" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
635,871
[ ",", "T", ")", ";" ]
[ "Constant", "*", "CVal", "=", "nullptr", ";", "bool", "isVTi1Type", "=", "false", ";", "if", "(", "auto", "*", "CV", "=", "dyn_cast", "<", "ConstantVector", ">", "(", "CPN", "->", "getConstVal", "(", ")", ")", ")", "{", "if", "(", "CV", "->", "getT...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,872
[ "for", "(", "auto", "&", "It", ":", "PreviousRegSeqByUndefCount", ")", "{" ]
[ "std", "::", "vector", "<", "MachineInstr", "*", ">", "&", "MIs", "=", "It", ".", "second", ";", "MIs", ".", "erase", "(", "llvm", "::", "find", "(", "MIs", ",", "MI", ")", ",", "MIs", ".", "end", "(", ")", ")", ";", "}" ]
GCC
arm
CPP
next_suggestion
CPU
635,873
[ "}" ]
[ "_", "_", "arm_vsliq", "(", "int32x4_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ")", "{", "return", "_", "_", "arm_vsliq_n_s32", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_", "imm", ")",...
LLVM
AArch64
CPP
code_generation
CPU
635,874
[ "outliner", "::", "OutlinedFunction", "AArch64InstrInfo", "::", "getOutliningCandidateInfo", "(", "std", "::", "vector", "<", "outliner", "::", "Candidate", ">", "&", "RepeatedSequenceLocs", ")", "const", "{", "unsigned", "SequenceSize", "=", "std", "::", "accumulat...
[ "Returns", "a", "outliner", ":", ":OutlinedFunction", "struct", "containing", "target-specific", "information", "for", "a", "set", "of", "outlining", "candidates", "." ]
LLVM
ARM
TD
next_suggestion
CPU
635,875
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";", ...
LLVM
PowerPC
TD
stmt_completion
CPU
635,876
[ ",", "<NUM_LIT>", ")", ",", "(", "STIWX", "(", "XSCVDPUXWS", "f64", ":", "$", "src", ")", ",", "xoaddr", ":", "$", "dst", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "PPCstore_scal_int_from_vsr", "(", "f64", "(", "PPCcv_fp_to_uint_in_vsr", "f64", ":", "$", "src", ")", ")", ",", "xoaddr", ":", "$", "dst" ]