Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
TD
next_suggestion
CPU
1,400
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "nImmSplatI16AsmOperand", ";" ]
GCC
nds32
CPP
next_suggestion
CPU
1,401
[ "rtx", "value0", ";" ]
[ "static", "rtx", "nds32_expand_builtin_null_ftype_reg", "(", "enum", "insn_code", "icode", ",", "tree", "exp", ",", "rtx", "target", ")", "{", "struct", "expand_operand", "ops", "[", "<NUM_LIT>", "]", ";", "tree", "arg0", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
1,402
[ ";" ]
[ "def", "A4_paslht", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_fb65...
LLVM
ARM
CPP
next_suggestion
CPU
1,403
[ "}" ]
[ "bool", "allowPositionIndependentMovt", "(", ")", "const", "{", "return", "isROPI", "(", ")", "||", "!", "isTargetELF", "(", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,404
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isCommutable", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
1,405
[ "Val", "<<", "<NUM_LIT>", ")", ")", ")", ";" ]
[ "if", "(", "!", "tryAddingSymbolicOperand", "(", "Address", ",", "(", "Address", "&", "~", "<NUM_LIT>", "u", ")", "+", "SignExtend32", "<", "<NUM_LIT>", ">", "(", "Val", "<<", "<NUM_LIT>", ")", "+", "<NUM_LIT>", ",", "true", ",", "<NUM_LIT>", ",", "Inst"...
LLVM
AArch64
TD
stmt_completion
CPU
1,406
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=" ]
LLVM
Hexagon
TD
stmt_completion
DSP
1,407
[ "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vvv32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vdd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vdd32", "{", "<NUM_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
1,408
[ "_", "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_facgehf_uss", "(", "_", "_", "a", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,409
[ "let", "isPredicable", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isCommutable", "=", "<NUM_LIT>",...
GCC
i386
CPP
stmt_completion
CPU
1,410
[ "_", "m2", ")", ";" ]
[ "return", "(", "_", "_", "m64", ")", "_", "_", "builtin_ia32_pmaddwd", "(", "(", "_", "_", "v4hi", ")", "_", "_", "m1", ",", "(", "_", "_", "v4hi", ")", "_" ]
LLVM
AMDGPU
CPP
program_repair
GPU
1,411
[ "<FIXS>", "<FIXE>", "<FIXS>", "void", "reset", "(", "const", "MachineRegisterInfo", "&", "MRI", ",", "SlotIndex", "SI", ")", "{", "reset", "(", "MRI", ",", "llvm", "::", "getLiveRegs", "(", "SI", ",", "LIS", ",", "MRI", ")", ")", ";", "<FIXE>", "<FIXS>...
[ "public", ":", "GCNUpwardRPTracker", "(", "const", "LiveIntervals", "&", "LIS_", ")", ":", "GCNRPTracker", "(", "LIS_", ")", "{", "}", "<BUGS>", "void", "reset", "(", "const", "MachineInstr", "&", "MI", ",", "const", "LiveRegSet", "*", "LiveRegs", "=", "nu...
LLVM
ARM
TD
next_suggestion
CPU
1,412
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "_register", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "VdTy", ":", "$", "Vd", ",", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "AddrMode", ":", "$", "Rn", ",", "rGPR", ":", "$", ...
LLVM
Hexagon
CPP
code_generation
DSP
1,413
[ "bool", "HexagonGenInsert", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "skipFunction", "(", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "bool", "Timing", "=", "OptTiming", ",", "TimingDetai...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,414
[ "}" ]
[ "def", "L2_ploadrbt_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ",", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_5ef37dc4", "...
LLVM
Teak
CPP
next_suggestion
DSP
1,415
[ "}" ]
[ "SDValue", "CMPCC", "=", "LHS", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SPCC", "=", "cast", "<", "ConstantSDNode", ">", "(", "LHS", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "LHS", "=", "CMPCC", ".", ...
LLVM
AArch64
CPP
code_generation
CPU
1,416
[ "bool", "AArch64ConditionalCompares", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "********** AArch64 Conditional Compares **********\\n", "<STR_LIT>", "<<", "<STR_LIT>", "********** Function:...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
PowerPC
CPP
code_generation
CPU
1,417
[ "bool", "PPCAsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "StringRef", "IDVal", "=", "DirectiveID", ".", "getIdentifier", "(", ")", ";", "if", "(", "!", "isDarwin", "(", ")", ")", "{", "if", "(", "IDVal", "==", "<STR_LIT>", ...
[ "ParseDirective", "-", "Parse", "a", "target", "specific", "assembler", "directive", "This", "method", "is", "deprecated", ",", "use", "'parseDirective", "'", "instead", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
1,418
[ "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
1,419
[ "}" ]
[ "def", "p_imm", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "CoprocNumAsmOperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
1,420
[ ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
MD
next_suggestion
CPU
1,421
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,422
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_tfrf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", "TypeALU32_2op", ">", ",", "PredNewRel...
GCC
rs6000
CPP
program_repair
CPU
1,423
[ "<FIXS>", "d", "=", "(", "struct", "builtin_description", "*", ")", "bdesc_2arg", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "sizeof", "(", "bdesc_2arg", ")", "/", "sizeof", "*", "d", ";", "i", "++", ",", "d", "++", ")", "<FIXE>" ]
[ "}", "<BUGS>", "for", "(", "i", "=", "<NUM_LIT>", ",", "d", "=", "bdesc_2arg", ";", "i", "sizeof", "(", "bdesc_2arg", ")", "/", "sizeof", "*", "d", ";", "i", "++", ",", "d", "++", ")", "<BUGE>", "if", "(", "d", "->", "code", "==", "fcode", ")",...
LLVM
Patmos
CPP
next_suggestion
VLIW
1,424
[ "while", "(", "!", "WL", ".", "empty", "(", ")", ")", "{" ]
[ "for", "(", "MCGNodes", "::", "const_iterator", "j", "(", "SCC", "->", "begin", "(", ")", ")", ",", "je", "(", "SCC", "->", "end", "(", ")", ")", ";", "j", "!=", "je", ";", "j", "++", ")", "{", "for", "(", "MCGSites", "::", "const_iterator", "k...
LLVM
PowerPC
CPP
next_suggestion
CPU
1,425
[ "}" ]
[ "bool", "SaveR2", "=", "MF", "->", "getRegInfo", "(", ")", ".", "isAllocatable", "(", "PPC", "::", "X2", ")", "&&", "!", "Subtarget", ".", "isUsingPCRelativeCalls", "(", ")", ";", "if", "(", "MF", "->", "getFunction", "(", ")", ".", "getCallingConv", "...
LLVM
SystemZ
CPP
stmt_completion
CPU
1,426
[ ")", ";" ]
[ "unsigned", "Opcode", "=", "MI", ".", "getOpcode", "(", ")", ";", "unsigned", "BRCT", ";", "if", "(", "Opcode", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "BRCT", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "else", "if", "(", "Opcode", "==", "<STR_LIT>", ...
GCC
sh
MD
next_suggestion
CPU
1,427
[ "(", "clobber", "(", "reg", ":", "SI", "R0_REG", ")", ")", "]", ")", "]" ]
[ "(", "mem", ":", "BLK", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "SI", "<N...
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,428
[ "return", "AMDGPU", "::", "getValueMapping", "(", "Bank", ",", "Size", ")", ";" ]
[ "const", "RegisterBankInfo", "::", "ValueMapping", "*", "AMDGPURegisterBankInfo", "::", "getSGPROpMapping", "(", "Register", "Reg", ",", "const", "MachineRegisterInfo", "&", "MRI", ",", "const", "TargetRegisterInfo", "&", "TRI", ")", "const", "{", "unsigned", "Bank"...
LLVM
X86
CPP
stmt_completion
CPU
1,429
[ ";" ]
[ "void", "setFAIndex", "(", "int", "Index", ")", "{", "FrameAddrIndex", "=", "Index" ]
GCC
avr
MD
next_suggestion
MPU
1,430
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "HI", "<NUM_LIT>", ")", "(", "zero_extend", ":", "HI", "(", "parity", ":", "QI", "(", "reg", ":", "QI", "<NUM_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
aarch64
CPP
next_suggestion
CPU
1,431
[ "vectype", "=", "build_distinct_type_copy", "(", "vectype", ")", ";" ]
[ "tree", "eltype", "=", "scalar_types", "[", "i", "]", ";", "if", "(", "eltype", "==", "boolean_type_node", ")", "{", "vectype", "=", "build_truth_vector_type_for_mode", "(", "BYTES_PER_SVE_VECTOR", ",", "VNx16BImode", ")", ";", "num_pr", "=", "<NUM_LIT>", ";", ...
LLVM
AMDGPU
CPP
program_repair
GPU
1,432
[ "<FIXS>", "SrcOperandsNum", "=", "OpDesc", ".", "getNumOperands", "(", ")", "-", "OpDesc", ".", "getNumDefs", "(", ")", ";", "<FIXE>", "<FIXS>", "auto", "OperandsNum", "=", "OpDesc", ".", "getNumOperands", "(", ")", ";", "<FIXE>" ]
[ "assert", "(", "TiedIdx", "==", "-", "<NUM_LIT>", "||", "TiedIdx", "==", "Component", "::", "DST", ")", ";", "HasSrc2Acc", "=", "TiedIdx", "!=", "-", "<NUM_LIT>", ";", "<BUGS>", "SrcOperandsNum", "=", "OpDesc", ".", "getNumOperands", "(", ")", "-", "OpDesc...
GCC
nds32
CPP
stmt_completion
CPU
1,433
[ "SImode", ",", "TA_REGNUM", ")", ")", ";" ]
[ "static", "rtx_insn", "*", "nds32_md_asm_adjust", "(", "vec", "<", "rtx", ">", "&", "outputs", "ATTRIBUTE_UNUSED", ",", "vec", "<", "rtx", ">", "&", "inputs", "ATTRIBUTE_UNUSED", ",", "vec", "<", "const", "char", "*", ">", "&", "constraints", "ATTRIBUTE_UNUS...
GCC
aarch64
MD
stmt_completion
CPU
1,434
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>" ]
GCC
rs6000
CPP
next_suggestion
CPU
1,435
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_slli_pi16", "(", "_", "_", "m64", "_", "_", "m", ",", ...
LLVM
X86
CPP
program_repair
CPU
1,436
[ "<FIXS>", "End", ",", "Size", ",", "Identifier", ",", "Decl", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "IsGlobalLV", "&&", "(", "BaseReg", "||", "IndexReg", ")", ")", "{", "Operands", ".", "push_back", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "getPointerWidth", "(", ")", ",", "Disp", ",", "Start", ",", "<BUGS>", "End", ",", "Size", ",", "Ide...
LLVM
ARM
CPP
next_suggestion
CPU
1,437
[ "for", "(", "auto", "R", ":", "Reductions", ")", "{" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "No preheader found, bailing out\\n", "<STR_LIT>", ")", ";", "return", "Reductions", ";", "}", "for", "(", "PHINode", "&", "Phi", ":", "Header", "->", "phis", "(", ")", ")", "{", "const", "auto", "*",...
LLVM
AArch64
TD
next_suggestion
CPU
1,438
[ "bits", "<", "<NUM_LIT>", ">", "Form", "=", "F", ".", "Value", ";" ]
[ "class", "AArch64Inst", "<", "Format", "f", ",", "string", "cstr", ">", ":", "Instruction", "{", "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "Unpredictable", "=", "<NUM_LIT>", ";", "field", "bits", "<", "<...
LLVM
AArch64
TD
stmt_completion
CPU
1,439
[ ")", ",", "(", "v16i8", "V128", ":", "$", "Rn", ")", ")", ")", "]", ">", ";" ]
[ "def", "v16i8", ":", "BaseSIMDTwoSameVectorTied", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "opc", ",", "<NUM_LIT>", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v16i8", "V128", ":", "$", "dst", ")",...
LLVM
CellSPU
CPP
stmt_completion
MPU
1,440
[ ")", ";" ]
[ "printOp", "(", "MI", "->", "getOperand", "(", "OpNo", ")", ",", "O" ]
GCC
rl78
CPP
stmt_completion
MPU
1,441
[ ")", ";" ]
[ "if", "(", "recog_data", ".", "constraints", "[", "<NUM_LIT>", "]", "[", "<NUM_LIT>", "]", "==", "'", "%", "'", "&&", "is_virtual_register", "(", "OP", "(", "<NUM_LIT>", ")", ")", "&&", "!", "is_virtual_register", "(", "OP", "(", "<NUM_LIT>", ")", ")", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
1,442
[ "V", ")", ";" ]
[ "return", "IsSigned", "?", "getRegForSignedValue", "(", "V", ")", ":", "getRegForUnsignedValue", "(" ]
LLVM
M88k
CPP
next_suggestion
MPU
1,443
[ "}" ]
[ "Reloc", "::", "Model", "getEffectiveRelocModel", "(", "Optional", "<", "Reloc", "::", "Model", ">", "RM", ")", "{", "if", "(", "!", "RM", ".", "hasValue", "(", ")", "||", "*", "RM", "==", "Reloc", "::", "DynamicNoPIC", ")", "return", "Reloc", "::", ...
GCC
s390
MD
program_repair
MPU
1,444
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "...
LLVM
SNES
CPP
code_generation
DSP
1,445
[ "void", "SNESTargetLowering", "::", "LowerAsmOperandForConstraint", "(", "SDValue", "Op", ",", "std", "::", "string", "&", "Constraint", ",", "std", "::", "vector", "<", "SDValue", ">", "&", "Ops", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDValue...
[ "Lower", "the", "specified", "operand", "into", "the", "Ops", "vector", "." ]
LLVM
Mips
TD
stmt_completion
CPU
1,446
[ "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "NLOC_H_ENC", ":", "MSA_2R_FMT", "<", "<NUM_LIT>", "," ]
LLVM
ARM
CPP
program_repair
CPU
1,447
[ "<FIXS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "masked gathers: checking transform preconditions\\n", "<STR_LIT>", "<<", "*", "I", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "Value", "*", "MVEGatherScatterLowering", "::", "lowerGather", "(", "IntrinsicInst", "*", "I", ")", "{", "using", "namespace", "PatternMatch", ";", "<BUGS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "masked gathers: checking transform preconditions\\n", ...
LLVM
X86
TD
next_suggestion
CPU
1,448
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
GCC
i386
CPP
code_generation
CPU
1,449
[ "static", "void", "core2i7_first_cycle_multipass_fini", "(", "void", "*", "_", "data", ")", "{", "ix86_first_cycle_multipass_data_t", "data", "=", "(", "ix86_first_cycle_multipass_data_t", ")", "_", "data", ";", "if", "(", "data", "->", "ready_try_change", ")", "{",...
[ "Deallocate", "target", "data", "." ]
GCC
mips
CPP
program_repair
CPU
1,450
[ "<FIXS>", "sorry", "(", "<STR_LIT>", "%<hard-float%> MIPS16 code for ABIs other than o32 and o64", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "sorry", "(", "<STR_LIT>", "MIPS16 %<-mxgot%> code", "<STR_LIT>", ")", ";", "if", "(", "TARGET_HARD_FLOAT_ABI", "&&", "!", "TARGET_OLDABI", ")", "<BUGS>", "sorry", "(", "<STR_LIT>", "hard-float MIPS16 code for ABIs other than o32 and o64", "<STR_LIT>", ")", ";", "<BUGE>",...
LLVM
AArch64
TD
stmt_completion
CPU
1,451
[ "]", ",", "(", "instrs", "LDPXpost", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXWrite_LDP01", ",", "WriteLDHi", ",", "WriteAdr" ]
LLVM
PowerPC
CPP
code_generation
CPU
1,452
[ "bool", "PPCAsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "StringRef", "IDVal", "=", "DirectiveID", ".", "getIdentifier", "(", ")", ";", "if", "(", "isDarwin", "(", ")", ")", "{", "if", "(", "IDVal", "==", "<STR_LIT>", ".mac...
[ "ParseDirective", "-", "Parse", "a", "target", "specific", "assembler", "directive", "This", "method", "is", "deprecated", ",", "use", "'parseDirective", "'", "instead", "." ]
LLVM
X86
TD
next_suggestion
CPU
1,453
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
1,454
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "SVEPatternOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM64
TD
stmt_completion
CPU
1,455
[ "InVal", "=", "N", "-", ">", "getValueAPF", "(", ")", ";" ]
[ "def", "fpimm64", ":", "Operand", "<", "f64", ">", ",", "PatLeaf", "<", "(", "f64", "fpimm", ")", ",", "[", "{", "return", "ARM64_AM", ":", ":", "getFP64Imm", "(", "N", "-", ">", "getValueAPF", "(", ")", ")", "!", "=", "-", "<NUM_LIT>", ";", "}",...
GCC
aarch64
MD
stmt_completion
CPU
1,456
[ "V2x8BF", "]", ")" ]
[ "(", "define_mode_iterator", "VSTRUCT_2Q", "[", "V2x16QI", "V2x8HI", "V2x4SI", "V2x2DI", "V2x8HF", "V2x4SF", "V2x2DF" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
1,457
[ ";" ]
[ "ImmediateMap", "::", "iterator", "F", "=", "IMap", ".", "find", "(", "Reg", ")", ";", "if", "(", "F", "==", "IMap", ".", "end", "(", ")", ")", "return", "false", ";", "Val", "=", "F", "->", "second", ";", "return", "true", ";", "}", "unsigned", ...
LLVM
MSP430
CPP
next_suggestion
MPU
1,458
[ "}" ]
[ "static", "MCDisassembler", "*", "createMSP430Disassembler", "(", "const", "Target", "&", "T", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "MCContext", "&", "Ctx", ")", "{", "return", "new", "MSP430Disassembler", "(", "STI", ",", "Ctx", ")", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
1,459
[ "}" ]
[ "OutStreamer", "->", "SwitchSection", "(", "TLOFMacho", ".", "getNonLazySymbolPointerSection", "(", ")", ")", ";", "EmitAlignment", "(", "isPPC64", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "S...
LLVM
X86
CPP
code_generation
CPU
1,460
[ "void", "X86TargetLowering", "::", "computeKnownBitsForTargetNode", "(", "const", "SDValue", "Op", ",", "KnownBits", "&", "Known", ",", "const", "APInt", "&", "DemandedElts", ",", "const", "SelectionDAG", "&", "DAG", ",", "unsigned", "Depth", ")", "const", "{", ...
[ "Determine", "which", "of", "the", "bits", "specified", "in", "Mask", "are", "known", "to", "be", "either", "zero", "or", "one", "and", "return", "them", "in", "the", "KnownZero/KnownOne", "bitsets", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
1,461
[ "}" ]
[ "unsigned", "MIaG", "=", "getCompoundCandidateGroup", "(", "MIa", ",", "IsExtendedA", ")", ";", "unsigned", "MIbG", "=", "getCompoundCandidateGroup", "(", "MIb", ",", "IsExtendedB", ")", ";", "unsigned", "Opca", "=", "MIa", ".", "getOpcode", "(", ")", ";", "...
LLVM
ARM
TD
next_suggestion
CPU
1,462
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "load", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "addr", ";", "bits", "<", "<NUM_LIT>", ">", "cop", ";", "bits", "<", "<NUM_LIT>", ">", "CRd", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "addr", "{", "...
GCC
aarch64
MD
next_suggestion
CPU
1,463
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
M680x0
CPP
stmt_completion
MPU
1,464
[ "(", ")", ";" ]
[ "static", "bool", "isTruncWithZeroHighBitsInput", "(", "SDValue", "V", ",", "SelectionDAG", "&", "DAG", ")", "{", "if", "(", "V", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "TRUNCATE", ")", "return", "false", ";", "SDValue", "VOp0", "=", "V", ".", ...
GCC
visium
CPP
next_suggestion
Virtual ISA
1,465
[ "if", "(", "strict", ")", "return", "REGNO_OK_FOR_BASE_P", "(", "regno", ")", ";" ]
[ "else", "base", "=", "x", ";", "if", "(", "GET_CODE", "(", "base", ")", "==", "SUBREG", ")", "base", "=", "SUBREG_REG", "(", "base", ")", ";", "if", "(", "!", "REG_P", "(", "base", ")", ")", "return", "false", ";", "regno", "=", "REGNO", "(", "...
GCC
tilegx
MD
next_suggestion
VLIW
1,466
[ "rtx", "result", "=", "gen_lowpart", "(", "DImode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>",...
LLVM
ARM
CPP
next_suggestion
CPU
1,467
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM Loops: Tail-predication is not valid.\\n", "<STR_LIT>", ")", ";" ]
[ "return", ";", "}", "if", "(", "BBUtils", "->", "getOffsetOf", "(", "End", ")", "<", "BBUtils", "->", "getOffsetOf", "(", "ML", "->", "getHeader", "(", ")", ")", "||", "!", "BBUtils", "->", "isBBInRange", "(", "End", ",", "ML", "->", "getHeader", "("...
LLVM
AArch64
TD
next_suggestion
CPU
1,468
[ "}" ]
[ "def", "KryoWrite_1cyc_X_72ln", ":", "SchedWriteRes", "<", "[", "KryoUnitX", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
alpha
MD
stmt_completion
MPU
1,469
[ ":", "DI" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unsigned_fix" ]
GCC
pdp11
CPP
program_repair
MPU
1,470
[ "<FIXS>", "x", "=", "plus_constant", "(", "Pmode", ",", "hard_frame_pointer_rtx", ",", "ofs", ")", ";", "<FIXE>" ]
[ "if", "(", "pdp11_saved_regno", "(", "regno", ")", "&&", "(", "regno", "!=", "HARD_FRAME_POINTER_REGNUM", "||", "!", "frame_pointer_needed", ")", ")", "{", "<BUGS>", "x", "=", "plus_constant", "(", "hard_frame_pointer_rtx", ",", "ofs", ")", ";", "<BUGE>", "x",...
LLVM
AArch64
TD
stmt_completion
CPU
1,471
[ "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "src2", ";", ...
LLVM
PowerPC
TD
stmt_completion
CPU
1,472
[ "PPCtoc_entry", "tglobaladdr", ":", "$", "disp", ",", "i32", ":", "$", "reg", ")", ")", "]", ">", ";" ]
[ "def", "LWZtoc", ":", "PPCEmitTimePseudo", "<", "(", "outs", "gprc", ":", "$", "rD", ")", ",", "(", "ins", "tocentry32", ":", "$", "disp", ",", "gprc", ":", "$", "reg", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "i32", ":", "$", "rD", ",", "(...
LLVM
Hexagon
TD
stmt_completion
DSP
1,473
[ "<NUM_LIT>", ";" ]
[ "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst",...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
1,474
[ "static", "bool", "isSafeToMove", "(", "const", "MachineInstr", "*", "Def", ",", "const", "MachineInstr", "*", "Insert", ",", "AliasAnalysis", "&", "AA", ",", "const", "MachineRegisterInfo", "&", "MRI", ")", "{", "assert", "(", "Def", "->", "getParent", "(",...
[ "Return", "true", "if", "it", "is", "safe", "to", "move", "this", "instruction", "." ]
LLVM
X86
CPP
next_suggestion
CPU
1,475
[ "default", ":" ]
[ "Info", "=", "&", "FunctionInfoMap", "[", "F", "]", ";", "}", "else", "{", "Info", "=", "&", "info_item", "->", "second", ";", "}", "const", "FunctionType", "*", "FT", "=", "F", "->", "getFunctionType", "(", ")", ";", "switch", "(", "Info", "->", "...
GCC
mips
CPP
stmt_completion
CPU
1,476
[ "rtx_code", "code", ",", "rtx", "op0", ")", "{" ]
[ "static", "rtx", "mips_force_unary", "(", "machine_mode", "mode", ",", "enum" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,477
[ "SUnit", "*", "Succ", "=", "SuccDep", ".", "getSUnit", "(", ")", ";" ]
[ "for", "(", "unsigned", "SUNum", ":", "DAG", "->", "BottomUpIndex2SU", ")", "{", "SUnit", "*", "SU", "=", "&", "DAG", "->", "SUnits", "[", "SUNum", "]", ";", "std", "::", "set", "<", "unsigned", ">", "SUColors", ";", "std", "::", "set", "<", "unsig...
GCC
i386
MD
program_repair
CPU
1,478
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
1,479
[ ",", "createPPCAsmBackend", ")", ";" ]
[ "RegisterAsmInfoFn", "D", "(", "ThePPC64Target", ",", "createMCAsmInfo", ")", ";", "TargetRegistry", "::", "RegisterCodeEmitter", "(", "ThePPC32Target", ",", "createPPCMCCodeEmitter", ")", ";", "TargetRegistry", "::", "RegisterCodeEmitter", "(", "ThePPC64Target", ",", "...
LLVM
MOS
CPP
next_suggestion
MPU
1,480
[ "break", ";" ]
[ "for", "(", "MachineInstr", "&", "MI", ":", "MRI", ".", "reg_nodbg_instructions", "(", "Reg", ")", ")", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
1,481
[ "(", "R600_EXPORT", ")", "NODE_NAME_CASE", "(", "CONST_ADDRESS", ")", "NODE_NAME_CASE", "(", "REGISTER_LOAD", ")", "NODE_NAME_CASE", "(", "REGISTER_STORE", ")", "NODE_NAME_CASE", "(", "SAMPLE", ")", "NODE_NAME_CASE", "(", "SAMPLEB", ")", "NODE_NAME_CASE", "(", "SAMP...
[ "const", "char", "*", "AMDGPUTargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "switch", "(", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "Opcode", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "break", ";", "NO...
GCC
arm
CPP
next_suggestion
CPU
1,482
[ "}" ]
[ "*", "_", "_", "a", "=", "_", "_", "builtin_mve_viwdupq_m_wb_uv8hi", "(", "_", "_", "arg1", ",", "*", "_", "_", "a", ",", "_", "_", "c", ",", "_", "_", "imm", ",", "_", "_", "p", ")", ";", "return", "_", "_", "res", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,483
[ "}", "else", "{" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "SDValue", "Arg", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "TrigVal", ";", "auto", "Flags", "=", "Op", "->", "getFlags", "("...
GCC
i386
CPP
stmt_completion
CPU
1,484
[ "_", "v8hi", ")", "_", "_", "Y", ",", "<NUM_LIT>", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "mmask8", ")", "_", "_", "builtin_ia32_cmpw128_mask", "(", "(", "_", "_", "v8hi", ")", "_", "_", "X", ",", "(", "_" ]
GCC
mips
MD
stmt_completion
CPU
1,485
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
ia64
MD
stmt_completion
CPU
1,486
[ ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
AArch64
CPP
stmt_completion
CPU
1,487
[ "<STR_LIT>", ")", ")", "{" ]
[ "}", "else", "if", "(", "!", "Op", ".", "compare_lower", "(", "<STR_LIT>", "ivac", "<STR_LIT>", ")", ")", "{", "SYS_ALIAS", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "}", "else", "if", "(", "!", "Op", ".", "com...
LLVM
ARM
CPP
code_generation
CPU
1,488
[ "bool", "ARMAsmPrinter", "::", "lowerOperand", "(", "const", "MachineOperand", "&", "MO", ",", "MCOperand", "&", "MCOp", ")", "{", "switch", "(", "MO", ".", "getType", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unknown operand...
[ "Wrapper", "for", "MCInstLowering.lowerOperand", "(", ")", "for", "the", "tblgen'erated", "pseudo", "lowering", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
1,489
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Hexagon
CPP
stmt_completion
DSP
1,490
[ ")", ";" ]
[ "bool", "HexagonLoopIdiomRecognize", "::", "coverLoop", "(", "Loop", "*", "L", ",", "SmallVectorImpl", "<", "Instruction", "*", ">", "&", "Insts", ")", "const", "{", "SmallSet", "<", "BasicBlock", "*", ",", "<NUM_LIT>", ">", "LoopBlocks", ";", "for", "(", ...
LLVM
X86
CPP
next_suggestion
CPU
1,491
[ "SmallVector", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>", ">", "MBBLPads", ";" ]
[ "MachineModuleInfo", "*", "MMI", "=", "&", "MF", "->", "getMMI", "(", ")", ";", "MachineFrameInfo", "&", "MFI", "=", "MF", "->", "getFrameInfo", "(", ")", ";", "MachineRegisterInfo", "*", "MRI", "=", "&", "MF", "->", "getRegInfo", "(", ")", ";", "const...
LLVM
X86
CPP
stmt_completion
CPU
1,492
[ ",", "NewVT", ",", "LHS2", ",", "RHS2", ")", ")", ";" ]
[ "SDValue", "RHS2", "=", "Extract128BitVector", "(", "RHS", ",", "NumElems", "/", "<NUM_LIT>", ",", "DAG", ",", "dl", ")", ";", "MVT", "EltVT", "=", "VT", ".", "getVectorElementType", "(", ")", ".", "getSimpleVT", "(", ")", ";", "EVT", "NewVT", "=", "MV...
LLVM
PowerPC
CPP
next_suggestion
CPU
1,493
[ "}" ]
[ "unsigned", "PPCDispatchGroupSBHazardRecognizer", "::", "PreEmitNoops", "(", "SUnit", "*", "SU", ")", "{", "if", "(", "isLoadAfterStore", "(", "SU", ")", "&&", "CurSlots", "<", "<NUM_LIT>", ")", "{", "unsigned", "Directive", "=", "DAG", "->", "TM", ".", "get...
GCC
mips
CPP
next_suggestion
CPU
1,494
[ "for", "(", "j", "=", "nready", "-", "<NUM_LIT>", ";", "j", ">", "i", ";", "j", "--", ")", "if", "(", "recog_memoized", "(", "ready", "[", "j", "]", ")", ">=", "<NUM_LIT>", "&&", "get_attr_may_clobber_hilo", "(", "ready", "[", "j", "]", ")", ")", ...
[ "int", "i", ",", "j", ";", "if", "(", "mips_macc_chains_last_hilo", "!=", "<NUM_LIT>", ")", "for", "(", "i", "=", "nready", "-", "<NUM_LIT>", ";", "i", ">=", "<NUM_LIT>", ";", "i", "--", ")", "if", "(", "mips_linked_madd_p", "(", "mips_macc_chains_last_hil...
GCC
nds32
MD
stmt_completion
CPU
1,495
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "vec_select", ":", "HI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>"...
LLVM
Hexagon
TD
next_suggestion
DSP
1,496
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
i386
MD
next_suggestion
CPU
1,497
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "unspec", ":", "V2DI", "[", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_AESENC", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", ...
GCC
mips
MD
next_suggestion
CPU
1,498
[ "{" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
1,499
[ "V2", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BIT_CONVERT", ",", "dl", ",", "NewVT", ",", "V2", ")", ";" ]
[ "}", "if", "(", "NewWidth", "==", "<NUM_LIT>", ")", "{", "if", "(", "VT", ".", "isInteger", "(", ")", ")", "NewVT", "=", "MVT", "::", "v2i64", ";", "else", "NewVT", "=", "MVT", "::", "v2f64", ";", "}", "unsigned", "Scale", "=", "NumElems", "/", "...