Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
1,700
[ "case", "ISD", "::", "ADD", ":" ]
[ "case", "ISD", "::", "FSHR", ":", "return", "LowerFunnelShift", "(", "Op", ",", "Subtarget", ",", "DAG", ")", ";", "case", "ISD", "::", "STRICT_SINT_TO_FP", ":", "case", "ISD", "::", "SINT_TO_FP", ":", "return", "LowerSINT_TO_FP", "(", "Op", ",", "DAG", ...
GCC
arm
MD
next_suggestion
CPU
1,701
[ "UNSPEC_VTBL", ")", ")", "]" ]
[ "(", "unspec", ":", "V8QI", "[", "(", "match_operand", ":", "OI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
GCC
msp430
MD
next_suggestion
MPU
1,702
[ ")" ]
[ "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
1,703
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "neg", ":", "VF_SF_AVX512VL", "(", "match_operand", ":", "VF_SF_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,704
[ "}" ]
[ "MachineBasicBlock", "::", "iterator", "addToPacket", "(", "MachineInstr", "&", "MI", ")", "override", "{", "MachineBasicBlock", "::", "iterator", "FirstInBundle", "=", "CurrentPacketMIs", ".", "empty", "(", ")", "?", "&", "MI", ":", "CurrentPacketMIs", ".", "fr...
LLVM
Hexagon
TD
next_suggestion
DSP
1,705
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
nds32
MD
next_suggestion
CPU
1,706
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
X86
CPP
stmt_completion
CPU
1,707
[ "CmpXChg", ":", "AtomicExpansionKind", "::", "None", ";" ]
[ "return", "needsCmpXchgNb", "(", "PTy", "->", "getElementType", "(", ")", ")", "?", "AtomicExpansionKind", "::" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,708
[ "}" ]
[ "auto", "SMBB", "=", "MI", ".", "getParent", "(", ")", ";", "auto", "EMBB", "=", "U", "->", "getParent", "(", ")", ";", "DenseSet", "<", "const", "MachineBasicBlock", "*", ">", "Visited", ";", "SmallVector", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>...
GCC
arm
CPP
stmt_completion
CPU
1,709
[ "_", "b", ")", ";" ]
[ "_", "_", "uqasx", "(", "uint16x2_t", "_", "_", "a", ",", "uint16x2_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_arm_uqasx", "(", "_", "_", "a", ",", "_" ]
LLVM
X86
CPP
program_repair
CPU
1,710
[ "<FIXS>", "pcrel", "=", "insn", ".", "startLocation", "+", "insn", ".", "immediateOffset", "+", "insn", ".", "immediateSize", ";", "<FIXE>" ]
[ "uint64_t", "pcrel", "=", "<NUM_LIT>", ";", "if", "(", "type", "==", "TYPE_REL", ")", "{", "isBranch", "=", "true", ";", "<BUGS>", "pcrel", "=", "insn", ".", "startLocation", "+", "insn", ".", "length", ";", "<BUGE>", "switch", "(", "operand", ".", "en...
GCC
arm
MD
stmt_completion
CPU
1,711
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
spu
MD
next_suggestion
MPU
1,712
[ "<STR_LIT>" ]
[ "(", "and", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", ")", "]" ]
GCC
rs6000
CPP
code_generation
CPU
1,713
[ "static", "void", "adjust_vperm", "(", "rtx_insn", "*", "insn", ")", "{", "rtx", "set", "=", "PATTERN", "(", "insn", ")", ";", "rtx", "mask_reg", "=", "XVECEXP", "(", "SET_SRC", "(", "set", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "struct", ...
[ "Given", "an", "UNSPEC_VPERM", "insn", ",", "modify", "the", "mask", "loaded", "from", "the", "constant", "pool", "to", "reflect", "swapped", "doublewords", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,714
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Hexagon
TD
next_suggestion
DSP
1,715
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "L2_loadrh_pci", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_1Imm", ":", "$", "Ii", ",", "ModRegs", ":", "$", "Mu2", ")", ",",...
LLVM
AArch64
CPP
next_suggestion
CPU
1,716
[ "Created", "->", "push_back", "(", "Cmp", ".", "getNode", "(", ")", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "(", "VT", "!=", "MVT", "::", "i32", "&&", "VT", "!=", "MVT", "::", "i64", ")", "||", "!", "(", "Divisor", ".", "isPowerOf2", "(", ")", "||", "(", "-", "Divisor...
LLVM
ARM
CPP
stmt_completion
CPU
1,717
[ "createMLxExpansionPass", "(", ")", ")", ";" ]
[ "if", "(", "ExpandMLx", "&&", "OptLevel", "!=", "CodeGenOpt", "::", "None", "&&", "Subtarget", ".", "hasVFP2", "(", ")", ")", "PM", ".", "add", "(" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
1,718
[ ";" ]
[ "MCAsmInfo", "*", "MAI", "=", "new", "HexagonMCAsmInfo", "(", "TT", ")", ";", "MCCFIInstruction", "Inst", "=", "MCCFIInstruction", "::", "createDefCfa", "(", "nullptr", ",", "Hexagon", "::", "R30", ",", "<NUM_LIT>", ")", ";", "MAI", "->", "addInitialFrameState...
LLVM
Hexagon
CPP
code_generation
DSP
1,719
[ "unsigned", "HexagonInstrInfo", "::", "isLoadFromStackSlot", "(", "const", "MachineInstr", "*", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "case", "Hexagon", "::", "LDriw", ":", "case...
[ "isLoadFromStackSlot", "-", "If", "the", "specified", "machine", "instruction", "is", "a", "direct", "load", "from", "a", "stack", "slot", ",", "return", "the", "virtual", "or", "physical", "register", "number", "of", "the", "destination", "along", "with", "th...
LLVM
CSKY
CPP
next_suggestion
CPU
1,720
[ "}" ]
[ "bool", "CSKYFrameLowering", "::", "hasBP", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "return", "MFI", ".", "hasVarSizedObjects", "(", ")", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
1,721
[ "<FIXS>", "assert", "(", "MO", ".", "isImm", "(", ")", "&&", "<STR_LIT>", "Relocation required in an instruction that we cannot encode!", "<STR_LIT>", ")", ";", "return", "MO", ".", "getImm", "(", ")", ";", "<FIXE>" ]
[ "return", "PPCRegisterInfo", "::", "getRegisterNumbering", "(", "MO", ".", "getReg", "(", ")", ")", ";", "}", "<BUGS>", "if", "(", "MO", ".", "isImm", "(", ")", ")", "return", "MO", ".", "getImm", "(", ")", ";", "if", "(", "MO", ".", "isGlobal", "(...
LLVM
AArch64
TD
next_suggestion
CPU
1,722
[ "bits", "<", "<NUM_LIT>", ">", "label", ";" ]
[ "class", "ADRI", "<", "bit", "page", ",", "string", "asm", ",", "Operand", "adr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "I", "<", "(", "outs", "GPR64", ":", "$", "Xd", ")", ",", "(", "ins", "adr", ":", "$", "label", ")", ",", "as...
LLVM
ARM
CPP
next_suggestion
CPU
1,723
[ "}" ]
[ "bool", "ARMInstructionSelector", "::", "insertComparison", "(", "CmpConstants", "Helper", ",", "InsertInfo", "I", ",", "unsigned", "ResReg", ",", "<STR_LIT>", "::", "<STR_LIT>", "Cond", ",", "unsigned", "LHSReg", ",", "unsigned", "RHSReg", ",", "unsigned", "PrevR...
GCC
avr
MD
program_repair
MPU
1,724
[ "<FIXS>", "(", "define_insn_and_split", "<STR_LIT>", "<FIXE>", "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "(", "define_insn_and_split", "<STR_LIT>", "<FIXE>" ]
[ "}", "}", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "reg", ":", "PSI", "<NUM_LIT>", ")", "(", "mult", ":", "PSI", "(", "sign_extend", ":", "PSI", "(", "reg", ":", "QI", "<NUM_LIT>", ")", ")", "(", "reg", ":", ...
LLVM
AMDGPU
CPP
code_generation
GPU
1,725
[ "bool", "R600ClauseMergePass", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "skipFunction", "(", "*", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "TII", "=", "static_cast", "<", "const", "R...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
ia64
MD
stmt_completion
CPU
1,726
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "and", "(", "eq_attr" ]
GCC
ia64
MD
stmt_completion
CPU
1,727
[ ")", ")", ")" ]
[ "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
Hexagon
CPP
code_generation
DSP
1,728
[ "SDValue", "HexagonTargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InFlag", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
LLVM
ARM
TD
program_repair
CPU
1,729
[ "<FIXS>", "def", ":", "ProcNoItin", "<STR_LIT>", ",", "[", "HasV4TOps", "]", ">", ";", "def", ":", "ProcNoItin", "<STR_LIT>", ",", "[", "HasV4TOps", "]", ">", ";", "def", ":", "ProcNoItin", "<STR_LIT>", ",", "[", "HasV4TOps", "]", ">", ";", "def", ":",...
[ "def", ":", "ProcNoItin", "<STR_LIT>", ",", "[", "]", ">", ";", "<BUGS>", "def", ":", "ProcNoItin", "<STR_LIT>", ",", "[", "ArchV4T", "]", ">", ";", "def", ":", "ProcNoItin", "<STR_LIT>", ",", "[", "ArchV4T", "]", ">", ";", "def", ":", "ProcNoItin", ...
LLVM
ARM
TD
next_suggestion
CPU
1,730
[ "}" ]
[ "class", "MVE_VCMPqrs", "<", "string", "suffix", ",", "bits", "<", "<NUM_LIT>", ">", "size", ">", ":", "MVE_VCMPqr", "<", "suffix", ",", "<NUM_LIT>", ",", "size", ",", "pred_basic_s", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ...
LLVM
X86
CPP
stmt_completion
CPU
1,731
[ "MMOs", ".", "first", ")", "->", "getAlignment", "(", ")", ">=", "Alignment", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "N", "->", "getNumValues", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "EVT", "VT", "=", "N", "->", "getValueType", "(", "i", ")", ";", "if", "(", "VT", "!=", "MVT", ...
GCC
ia64
MD
stmt_completion
CPU
1,732
[ "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "not", "(", "match_test" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
1,733
[ "return", "P", ".", "first", "->", "second", ";" ]
[ "dbgs", "(", ")", "<<", "<STR_LIT>", "Allocating local ", "<STR_LIT>", "<<", "CurLocal", "<<", "<STR_LIT>", "for VReg ", "<STR_LIT>", "<<", "Register", "::", "virtReg2Index", "(", "Reg", ")", "<<", "'", "\\n", "'", ";", "}", ")", ";", "MFI", ".", "setFrame...
LLVM
ARM
CPP
stmt_completion
CPU
1,734
[ ";" ]
[ "if", "(", "!", "Op", ")", "continue", ";", "MachineInstr", "*", "Def", "=", "Op", "->", "getParent", "(", ")", ";", "if", "(", "DeadInstr", ".", "find", "(", "Def", ")", "!=", "DeadInstr", ".", "end", "(", ")", ")", "continue", ";", "bool", "IsD...
LLVM
X86
CPP
program_repair
CPU
1,735
[ "<FIXS>", "if", "(", "TM", ".", "getRelocationModel", "(", ")", "==", "Reloc", "::", "PIC_", ")", "{", "if", "(", "Subtarget", "->", "isPICStyleStub", "(", ")", ")", "O", "<<", "<STR_LIT>", "-\\\"L", "<STR_LIT>", "<<", "getFunctionNumber", "(", ")", "<<"...
[ "if", "(", "!", "isMemOp", ")", "O", "<<", "'", "$", "'", ";", "O", "<<", "TAI", "->", "getPrivateGlobalPrefix", "(", ")", "<<", "<STR_LIT>", "CPI", "<STR_LIT>", "<<", "getFunctionNumber", "(", ")", "<<", "<STR_LIT>", "_", "<STR_LIT>", "<<", "MO", ".",...
GCC
arm
CPP
program_repair
CPU
1,736
[ "<FIXS>", "static", "void", "arm_set_default_type_attributes", "PARAMS", "(", "(", "tree", ")", ")", ";", "<FIXE>", "<FIXS>", "static", "int", "count_insns_for_constant", "PARAMS", "(", "(", "Hint", ",", "int", ")", ")", ";", "<FIXE>", "<FIXS>", "static", "voi...
[ "static", "void", "arm_output_function_prologue", "PARAMS", "(", "(", "FILE", "*", ",", "Hint", ")", ")", ";", "static", "void", "thumb_output_function_prologue", "PARAMS", "(", "(", "FILE", "*", ",", "Hint", ")", ")", ";", "static", "int", "arm_comp_type_attr...
LLVM
X86
CPP
stmt_completion
CPU
1,737
[ "SrcReg", ",", "Subtarget", ")", ";" ]
[ "Opc", "=", "X86", "::", "VMOVAPSZrr", ";", "const", "TargetRegisterInfo", "*", "TRI", "=", "&", "getRegisterInfo", "(", ")", ";", "DestReg", "=", "TRI", "->", "getMatchingSuperReg", "(", "DestReg", ",", "X86", "::", "sub_xmm", ",", "&", "X86", "::", "VR...
GCC
i386
MD
stmt_completion
CPU
1,738
[ ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V2DF", "(", "vec_concat", ":", "V4DF", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_dup", "...
LLVM
R600
TD
stmt_completion
GPU
1,739
[ ")", ")", "]", ">", ";" ]
[ "def", "V_FMA_F64", ":", "VOP3_64", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "f64", ":", "$", "dst", ",", "(", "fma", "f64", ":", "$", "src0", ",", "f64", ":", "$", "src1", ",", "f64", ":", "$", "src2" ]
LLVM
ARM
CPP
program_repair
CPU
1,740
[ "<FIXS>", "return", "STI", ".", "getFeatureBits", "(", ")", "[", "ARM", "::", "ModeThumb", "]", ";", "<FIXE>", "<FIXS>", "return", "isThumb", "(", ")", "&&", "!", "STI", ".", "getFeatureBits", "(", ")", "[", "ARM", "::", "FeatureThumb2", "]", ";", "<FI...
[ "bool", "isThumb", "(", ")", "const", "{", "<BUGS>", "return", "(", "STI", ".", "getFeatureBits", "(", ")", "&", "ARM", "::", "ModeThumb", ")", "!=", "<NUM_LIT>", ";", "<BUGE>", "}", "bool", "isThumbOne", "(", ")", "const", "{", "<BUGS>", "return", "is...
GCC
mcore
CPP
stmt_completion
MPU
1,741
[ "i", "++", ")", "{" ]
[ "if", "(", "pool_size", ")", "{", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\t.align 2\\n", "<STR_LIT>", ")", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "pool_size", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
1,742
[ "return", "ResNode", ";" ]
[ "const", "SDValue", "Ops", "[", "]", "=", "{", "VSrc", ",", "Base", ",", "getI8Imm", "(", "Scale", "->", "getSExtValue", "(", ")", ",", "DL", ")", ",", "VIdx", ",", "Disp", ",", "Segment", ",", "VMask", ",", "Chain", "}", ";", "SDNode", "*", "Res...
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,743
[ "Error", "(", "Loc", ",", "<STR_LIT>", "invalid immediate: only 16-bit values are legal", "<STR_LIT>", ")", ";" ]
[ "using", "namespace", "llvm", "::", "AMDGPU", "::", "SendMsg", ";", "int64_t", "ImmVal", "=", "<NUM_LIT>", ";", "SMLoc", "Loc", "=", "getLoc", "(", ")", ";", "if", "(", "trySkipId", "(", "<STR_LIT>", "sendmsg", "<STR_LIT>", ",", "AsmToken", "::", "LParen",...
LLVM
ARM
TD
next_suggestion
CPU
1,744
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Idx", "{", "<NUM_LIT>", "}", ";", "let", "Predica...
LLVM
PowerPC
CPP
next_suggestion
CPU
1,745
[ "}" ]
[ "bool", "doInitialization", "(", "Module", "&", "M", ")", "override", "{", "return", "mergeModuleStringPool", "(", "M", ")", ";" ]
LLVM
X86
TD
program_repair
CPU
1,746
[ "<FIXS>", "[", "(", "set", "VR128", ":", "$", "dst", ",", "(", "V4F32Int", "(", "memopv4f32", "addr", ":", "$", "src", ")", ")", ")", "]", ">", ";", "<FIXE>" ]
[ "def", "PSm_Int", ":", "PSI", "opc", ",", "MRMSrcMem", ",", "(", "outs", "VR128", ":", "$", "dst", ")", ",", "(", "ins", "f128mem", ":", "$", "src", ")", ",", "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")", ",", "<BUGS>", "[", "(", "se...
LLVM
MOS
CPP
next_suggestion
MPU
1,747
[ "}" ]
[ "void", "setVarArgsStackIndex", "(", "int", "Index", ")", "{", "VarArgsStackIndex", "=", "Index", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
1,748
[ "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", "#", "shift", "#" ]
GCC
ia64
MD
stmt_completion
CPU
1,749
[ "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
1,750
[ "Imm", ")", ";" ]
[ "bool", "AMDGPUAsmParser", "::", "parseExpr", "(", "int64_t", "&", "Imm", ")", "{", "return", "!", "getParser", "(", ")", ".", "parseAbsoluteExpression", "(" ]
LLVM
Mips
TD
stmt_completion
CPU
1,751
[ "itin", ";" ]
[ "dag", "InOperandList", "=", "(", "ins", "ROWS", ":", "$", "ws", ",", "vsplat_uimm6", ":", "$", "m", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", ...
GCC
arm
CPP
stmt_completion
CPU
1,752
[ "bu", ".", "_", "_", "o", ")", ";" ]
[ "union", "{", "int64x1x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}", ";", "_", "_", "builtin_neon_vst3di", "(", "(", "_", "_", "builtin_neon_di", "*", ")", "_", "_"...
LLVM
AArch64
TD
next_suggestion
CPU
1,753
[ "let", "PredicateMethod", "=", "<STR_LIT>", "#", "Reg", "#", "<STR_LIT>", "#", "Width", "#", "<STR_LIT>", ";" ]
[ "class", "MemExtendOperand", "<", "string", "Reg", ",", "int", "Width", ">", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", "#", "Reg", "#", "<STR_LIT>", "#", "Width", ";" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
1,754
[ "void", "WebAssemblyTargetWasmStreamer", "::", "emitLocal", "(", "ArrayRef", "<", "<STR_LIT>", "::", "<STR_LIT>", ">", "Types", ")", "{", "SmallVector", "<", "std", "::", "pair", "<", "<STR_LIT>", "::", "<STR_LIT>", ",", "uint32_t", ">", ",", "<NUM_LIT>", ">",...
[ ".local" ]
GCC
arm
MD
stmt_completion
CPU
1,755
[ ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
1,756
[ ";" ]
[ "bool", "ARMBlockPlacement", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "skipFunction", "(", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "const", "ARMSubtarget", "&", "ST", "=", "static_cas...
GCC
arm
MD
stmt_completion
CPU
1,757
[ "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC_NOOV", "CC_REGNUM", ")", "(", "compare", ":", "CC_NOOV", "(", "not", ":", "SI", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "SI", "<NUM...
LLVM
Mips
CPP
next_suggestion
CPU
1,758
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Moved CPI#", "<STR_LIT>", "<<", "i", "<<", "<STR_LIT>", " to end of function, size = ", "<STR_LIT>", "<<", "Size", "<<", "<STR_LIT>", ", align = ", "<STR_LIT>", "<<", "Align", "<<", "'", "\\n", "'", ")", ";" ...
[ "BB", "->", "setAlignment", "(", "AlignConstantIslands", "?", "MaxAlign", ":", "<NUM_LIT>", ")", ";", "MF", "->", "ensureAlignment", "(", "BB", "->", "getAlignment", "(", ")", ")", ";", "SmallVector", "<", "MachineBasicBlock", "::", "iterator", ",", "<NUM_LIT>...
LLVM
Hexagon
TD
next_suggestion
DSP
1,759
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "...
GCC
elxsi
MD
next_suggestion
MPU
1,760
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,761
[ "}" ]
[ "bool", "hasSDWAMac", "(", ")", "const", "{", "return", "HasSDWAMac", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
1,762
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
1,763
[ "printU8ImmDecOperand", "(", "MI", ",", "OpNo", ",", "O", ")", ";" ]
[ "void", "AMDGPUInstPrinter", "::", "printOffset0", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "if", "(", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", ")", "{", "O", "<<"...
LLVM
ARM
TD
next_suggestion
CPU
1,764
[ "}" ]
[ "def", "ModImmNegAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "mod_imm_neg", ":", "Operand", "<", "i32", ">", ",", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{", "unsigned", "Value", "=", "-", "(", "unsig...
LLVM
ARM
CPP
stmt_completion
CPU
1,765
[ ")", ";" ]
[ "bool", "CPChange", "=", "false", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "CPUsers", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "CPChange", "|=", "handleConstantPoolUser", "(", "i", ",", "NoCPIters", ...
LLVM
Z80old
CPP
stmt_completion
MPU
1,766
[ ";" ]
[ "return", "<STR_LIT>", "Z80old DAG->DAG Instruction Selection", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
1,767
[ ";" ]
[ "static", "bool", "tryLess", "(", "int", "TryVal", ",", "int", "CandVal", ",", "SISchedulerCandidate", "&", "TryCand", ",", "SISchedulerCandidate", "&", "Cand", ",", "SIScheduleCandReason", "Reason", ")", "{", "if", "(", "TryVal", "<", "CandVal", ")", "{", "...
GCC
c4x
CPP
program_repair
DSP
1,768
[ "<FIXS>", "static", "void", "c4x_asm_named_section", "PARAMS", "(", "(", "const", "char", "*", ",", "unsigned", "int", ")", ")", ";", "<FIXE>" ]
[ "static", "int", "c4x_label_ref_used_p", "PARAMS", "(", "(", "rtx", ",", "rtx", ")", ")", ";", "static", "int", "c4x_valid_type_attribute_p", "PARAMS", "(", "(", "tree", ",", "tree", ",", "tree", ",", "tree", ")", ")", ";", "static", "void", "c4x_insert_at...
GCC
nds32
MD
stmt_completion
CPU
1,769
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
1,770
[ "ML", ")", ";" ]
[ "for", "(", "auto", "*", "InnerML", ":", "*", "ML", ")", "Changed", "|=", "processPostOrderLoops", "(", "InnerML", ")", ";", "return", "Changed", "|", "fixBackwardsWLS", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
1,771
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "In...
LLVM
AArch64
CPP
program_repair
CPU
1,772
[ "<FIXS>", "cl", "::", "desc", "(", "<STR_LIT>", "Allow AArch64 SLI/SRI formation", "<STR_LIT>", ")", ",", "cl", "::", "init", "(", "false", ")", ")", ";", "cl", "::", "opt", "bool", ">", "EnableAArch64ELFLocalDynamicTLSGeneration", "(", "<STR_LIT>", "aarch64-elf-l...
[ "static", "cl", "::", "opt", "bool", ">", "EnableAArch64SlrGeneration", "(", "<STR_LIT>", "aarch64-shift-insert-generation", "<STR_LIT>", ",", "cl", "::", "Hidden", ",", "<BUGS>", "cl", "::", "desc", "(", "<STR_LIT>", "Allow AArch64 SLI/SRI formation", "<STR_LIT>", ")...
GCC
sparc
CPP
program_repair
CPU
1,773
[ "<FIXS>", "case", "E_SFmode", ":", "<FIXE>", "<FIXS>", "case", "E_DFmode", ":", "<FIXE>" ]
[ "case", "FLOAT_EXTEND", ":", "switch", "(", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "<BUGS>", "case", "SFmode", ":", "<BUGE>", "func", "=", "<STR_LIT>", "_Qp_stoq", "<STR_LIT>", ";", "break", ";", "<BUGS>", "case", "DFmode", ":",...
LLVM
AArch64
CPP
stmt_completion
CPU
1,774
[ ";" ]
[ "SmallVector", "<", "const", "MCInstrDesc", "*", ",", "MaxNumRepl", ">", "ReplInstrMCID", ";", "switch", "(", "SP", ")", "{", "case", "VectorElem", ":", "OriginalMCID", "=", "&", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "ReplInstr...
GCC
sh
MD
next_suggestion
CPU
1,775
[ "(", "div", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
MD
next_suggestion
CPU
1,776
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and...
GCC
i386
CPP
next_suggestion
CPU
1,777
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_gathersiv4si", "(", "_", "_", "src", ",", "_", "_", "base", ",", "(", "_", "_", "v4si", ")", "_", "_", "index", ",", "_", "_", "mask", ",", "_", "_", "scale", ")", ";" ]
[ "_", "_", "v4si", "_", "_", "src", "=", "_", "_", "extension__", "(", "_", "_", "v4si", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "_", "_", "v4si", "_", "_", "mask", "=", "_", "_", "extension__", "(", ...
GCC
rs6000
MD
next_suggestion
CPU
1,778
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "SI", "(", "match_operand", ":", "IBM128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_operand", ":", "DF",...
GCC
i386
MD
next_suggestion
CPU
1,779
[ "std", ":", ":", "swap", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "lt", ":", "VI1_AVX2", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "UNSPEC_BLENDV", ")", ")", "]", "{", "if", "(", "INTVAL", "(", "o...
LLVM
PowerPC
CPP
code_generation
CPU
1,780
[ "SDValue", "PPCTargetLowering", "::", "LowerCall", "(", "TargetLowering", "::", "CallLoweringInfo", "&", "CLI", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "InVals", ")", "const", "{", "SelectionDAG", "&", "DAG", "=", "CLI", ".", "DAG", ";", "SDLoc", "...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "calls", "into", "the", "specified", "DAG", "." ]
GCC
i386
MD
program_repair
CPU
1,781
[ "<FIXS>", "(", "cond", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "}", "}", "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "<BUGS>", "(", "cond", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "const_string", "<STR_LIT>", ")", "<BUGS>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", ...
GCC
rs6000
MD
program_repair
CPU
1,782
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "unspec", ":", "DI", "[", "(", "unsigned_fix", ":", "SI", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "UNSPEC_FCTIWUZ", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>" ]
LLVM
SystemZ
TD
program_repair
CPU
1,783
[ "<FIXS>", "let", "isCodeGenOnly", "=", "<NUM_LIT>", ",", "CCMaskFirst", "=", "<NUM_LIT>", "in", "{", "<FIXE>" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ",", "isTerminator", "=", "<NUM_LIT>", ",", "Uses", "=", "[", "CC", "]", "in", "{", "<BUGS>", "let", "isCodeGenOnly", "=", "<NUM_LIT>", "in", "{", "<BUGE>", "def", "BRC", ":", "InstRI", "<NUM_LIT>", ",", "(", "outs", ...
LLVM
F2003f
CPP
next_suggestion
CPU
1,784
[ "}" ]
[ "void", "F2003fInstrInfo", "::", "getNoop", "(", "MCInst", "&", "NopInst", ")", "const", "{", "NopInst", ".", "setOpcode", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
1,785
[ "MI2", ",", "QII", ")", ";" ]
[ "if", "(", "PacketSU", "->", "Succs", "[", "i", "]", ".", "getSUnit", "(", ")", "==", "SU", "&&", "PacketSU", "->", "Succs", "[", "i", "]", ".", "getKind", "(", ")", "==", "SDep", "::", "Data", "&&", "Hexagon", "::", "PredRegsRegClass", ".", "conta...
GCC
arm
CPP
next_suggestion
CPU
1,786
[ "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint16x4_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";" ]
[ "uint16x4x2_t", "_", "_", "rv", ";", "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint16x4_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "...
GCC
arm
MD
next_suggestion
CPU
1,787
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
MOS
CPP
stmt_completion
MPU
1,788
[ ")", ".", "getIndex", "(", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "if", "(", "!", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isFI", "(", ")", ")", "return", "<NUM_LIT>", ";", "FrameIndex", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
1,789
[ ",", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ",", "DL", ")", ")", ";" ]
[ "SDLoc", "DL", "(", "N", ")", ";", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op1", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ...
LLVM
ARM
CPP
stmt_completion
CPU
1,790
[ ",", "Builder", ")", ";" ]
[ "Unsigned", "=", "<NUM_LIT>", ";", "}", "else", "if", "(", "!", "isa", "<", "ZExtInst", ">", "(", "Extend", ")", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "masked gathers: extend needed but not provided. ", "<STR_LIT>", "<<", "<STR_LIT>...
LLVM
AMDGPU
CPP
stmt_completion
GPU
1,791
[ "<NUM_LIT>", ";" ]
[ "MachineInstr", "*", "predSet", "=", "findFirstPredicateSetterFrom", "(", "MBB", ",", "I", ")", ";", "clearFlag", "(", "*", "predSet", ",", "<NUM_LIT>", ",", "MO_FLAG_PUSH", ")", ";", "I", "->", "eraseFromParent", "(", ")", ";", "MachineBasicBlock", "::", "i...
GCC
ia64
MD
next_suggestion
CPU
1,792
[ "(", "DF" ]
[ "(", "BI", "<STR_LIT>", ")", "(", "QI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")", "(", "SI", "<STR_LIT>", ")", "(", "DI", "<STR_LIT>", ")", "(", "SF", "<STR_LIT>", ")" ]
LLVM
TPC
CPP
next_suggestion
Virtual ISA
1,793
[ "if", "(", "TPCResult", ")", "llvm", "::", "errs", "(", ")", "<<", "<STR_LIT>", "print result: ", "<STR_LIT>", "+", "val", "+", "<STR_LIT>", "\\n", "<STR_LIT>", ";" ]
[ "DominatorTree", "&", "DT", "=", "getAnalysis", "<", "DominatorTreeWrapperPass", ">", "(", ")", ".", "getDomTree", "(", ")", ";", "SCE", "=", "new", "SCEVExpander", "(", "SE", ",", "SE", ".", "getDataLayout", "(", ")", ",", "<STR_LIT>", "expander", "<STR_L...
LLVM
R600
CPP
next_suggestion
GPU
1,794
[ "Reserved", ".", "set", "(", "AMDGPU", "::", "EXEC", ")", ";" ]
[ "BitVector", "SIRegisterInfo", "::", "getReservedRegs", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "BitVector", "Reserved", "(", "getNumRegs", "(", ")", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
1,795
[ ";" ]
[ "BytesInStackArgArea", "=", "Bytes" ]
LLVM
ARM
TD
next_suggestion
CPU
1,796
[ "let", "DecoderMethod", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "!", "cast", "<", "AsmOperandClass", ">", "(", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ")", ";" ]
GCC
m68k
MD
stmt_completion
MPU
1,797
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
LLVM
VE
TD
stmt_completion
CPU
1,798
[ ":", "$", "sy", ",", "v256f64", ":", "$", "vz", ",", "v512i1", ":", "$", "vm", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_pvfmin_vsvMvl", "i64", ":", "$", "sy", ",", "v256f64", ":", "$", "vz", ",", "v512i1", ":", "$", "vm", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", ",", "(", "PVFMINrvml_v", "i64" ]
LLVM
SystemZ
TD
next_suggestion
CPU
1,799
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "XBD...