Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
sparc
MD
program_repair
CPU
616,000
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "subreg", ":", "QI", "(", "match_dup", "<NUM_LIT>", ")", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
616,001
[ "t", "=", "_", "_", "ev_mwhsmf", "(", "a", ",", "b", ")", ";" ]
[ "static", "inline", "_", "_", "ev64_opaque__", "_", "_", "internal_ev_mwhsmfaaw", "(", "_", "_", "ev64_opaque__", "a", ",", "_", "_", "ev64_opaque__", "b", ")", "{", "_", "_", "ev64_opaque__", "t", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
616,002
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_subh_l16_sat_hl", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc...
LLVM
ARM
CPP
stmt_completion
CPU
616,003
[ "<STR_LIT>", ";" ]
[ "case", "<NUM_LIT>", ":", "O", "<<", "<STR_LIT>", "xpsr", "<STR_LIT>", ";", "return", ";", "case", "<NUM_LIT>", ":", "O", "<<", "<STR_LIT>", "ipsr", "<STR_LIT>", ";", "return", ";", "case", "<NUM_LIT>", ":", "O", "<<", "<STR_LIT>", "epsr", "<STR_LIT>", ";"...
GCC
s390
MD
stmt_completion
MPU
616,004
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_memory_constraint", "<STR_LIT>", "<STR_LIT>", "(", "match_test" ]
LLVM
Hexagon
TD
next_suggestion
DSP
616,005
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isCall", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "R29", "]", ";", "let", "Defs", "=", "[", "PC", "...
LLVM
Hexagon
CPP
code_generation
DSP
616,006
[ "bool", "DeadCodeElimination", "::", "isDead", "(", "unsigned", "R", ")", "const", "{", "for", "(", "const", "MachineOperand", "&", "MO", ":", "MRI", ".", "use_operands", "(", "R", ")", ")", "{", "const", "MachineInstr", "*", "UseI", "=", "MO", ".", "g...
[ "isDead", "-", "Returns", "true", "if", "this", "is", "a", "dead", "def", "kill", "slot", "." ]
GCC
rs6000
CPP
stmt_completion
CPU
616,007
[ ")", ";" ]
[ "_", "_", "vector", "unsigned", "short", "vs8", ";", "_", "_", "vector", "unsigned", "int", "vi4", ";", "_", "_", "vector", "float", "vf1", ";", "vs8", "=", "(", "_", "_", "vector", "unsigned", "short", ")", "(", "_", "_", "vector", "unsigned", "lo...
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,008
[ ")", ";" ]
[ "if", "(", "SRsrcIdx", "!=", "-", "<NUM_LIT>", ")", "{", "MachineOperand", "*", "SRsrc", "=", "&", "MI", "->", "getOperand", "(", "SRsrcIdx", ")", ";", "unsigned", "SRsrcRC", "=", "get", "(", "MI", "->", "getOpcode", "(", ")", ")", ".", "OpInfo", "["...
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,009
[ "(", ")", ";" ]
[ "void", "SIInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIndex", ",", "const", "TargetRegisterClass", "*", "RC", ...
GCC
arm
CPP
stmt_completion
CPU
616,010
[ ",", "_", "_", "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vqdmulhq_m_n_sv4si", "(", "_", "_", "inactive", ",", "_", "_", "a", ",", "_", "_", "b" ]
GCC
arm
CPP
next_suggestion
CPU
616,011
[ "return", "(", "code", "==", "CONST_INT", "&&", "INTVAL", "(", "index", ")", "<", "<NUM_LIT>", "&&", "INTVAL", "(", "index", ")", ">", "-", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "arm_address_register_rtx_p", "(", "index", ",", "strict_p", ")", "&&", "(", "GET_MODE_SIZE", "(", "mode", ")", "<=", "<NUM_LIT>", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "mode", "==", "DImode", "||", "mode", "==", "DFmode", ")", "{",...
GCC
tilegx
MD
next_suggestion
VLIW
616,012
[ "UNSPEC_NETWORK_SEND", ")" ]
[ "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "reg", ":", "DI", "TILEGX_NETORDER_REG", ")", "]" ]
LLVM
ARM
CPP
next_suggestion
CPU
616,013
[ "MachineMemOperand", "*", "MMO", "=", "MF", ".", "getMachineMemOperand", "(", "MachinePointerInfo", "::", "getFixedStack", "(", "MF", ",", "FI", ")", ",", "MachineMemOperand", "::", "MOStore", ",", "MFI", ".", "getObjectSize", "(", "FI", ")", ",", "MFI", "."...
[ "if", "(", "RC", "==", "&", "ARM", "::", "tGPRRegClass", "||", "(", "Register", "::", "isPhysicalRegister", "(", "SrcReg", ")", "&&", "isARMLowRegister", "(", "SrcReg", ")", ")", ")", "{", "DebugLoc", "DL", ";", "if", "(", "I", "!=", "MBB", ".", "end...
LLVM
SystemZ
CPP
stmt_completion
CPU
616,014
[ "(", "Mem", ".", "Index", ")", ")", ";" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "Mem", ".", "Base", ")", ")", ";", "addExpr", "(", "Inst", ",", "Mem", ".", "Disp", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg" ]
LLVM
ARM
TD
next_suggestion
CPU
616,015
[ "}" ]
[ "def", "BL", ":", "ABXI", "<", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "bl_target", ":", "$", "func", ")", ",", "IIC_Br", ",", "<STR_LIT>", ",", "[", "(", "ARMcall", "tglobaladdr", ":", "$", "func", ")", "]", ">", ",", "Requires", "<...
LLVM
PowerPC
TD
next_suggestion
CPU
616,016
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RA", ";" ]
[ "class", "XForm_16", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bits", "<", "<NUM_LIT>", ">", "xo", ",", "dag", "OOL", ",", "dag", "IOL", ",", "string", "asmstr", ",", "InstrItinClass", "itin", ">", ":", "I", "<", "opcode", ",", "OOL", ",", ...
GCC
arm
CPP
code_generation
CPU
616,017
[ "rtx", "thumb_legitimize_address", "(", "rtx", "x", ",", "rtx", "or", "ig_x", ",", "machine_mode", "mode", ")", "{", "if", "(", "GET_CODE", "(", "x", ")", "==", "PLUS", "&&", "CONST_INT_P", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "&&", "("...
[ "Try", "machine-dependent", "ways", "of", "modifying", "an", "illegitimate", "Thumb", "address", "to", "be", "legitimate", ".", "If", "we", "find", "one", ",", "return", "the", "new", ",", "valid", "address", "." ]
LLVM
ARM
TD
next_suggestion
CPU
616,018
[ "let", "validForTailPredication", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qn", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "T", ";", "let", "Inst", "{", "...
GCC
nios2
MD
next_suggestion
MPU
616,019
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "matc...
LLVM
SNES
TD
next_suggestion
DSP
616,020
[ "return", "val", ">", "=", "<NUM_LIT>", "&", "&", "val", "<", "<NUM_LIT>", ";" ]
[ "}", "]", ">", ";", "def", "ioaddr8", ":", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{", "uint64_t", "val", "=", "N", "-", ">", "getZExtValue", "(", ")", ";", "return", "val", ">", "=", "<NUM_LIT>", "&", "&", "val", "<", "<NUM_LIT>", ";", "}"...
LLVM
ARM
CPP
program_repair
CPU
616,021
[ "<FIXS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "masked scatters: cannot create scatters for ", "<STR_LIT>", "<STR_LIT>", "non-standard input types. Expanding.\\n", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "}", "}", "if", "(", "InputTy", "->", "getPrimitiveSizeInBits", "(", ")", "!=", "<NUM_LIT>", ")", "{", "<BUGS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "masked scatters: cannot create scatters for non-standard", "<STR_LIT>", "<<", "<STR_LIT>", " inp...
GCC
tilegx
MD
next_suggestion
VLIW
616,022
[ "tilegx_expand_builtin_vector_binop", "(", "gen_", "<", "optab", ">", "v8qi3", ",", "V8QImode", ",", "operands", "[", "<NUM_LIT>", "]", "," ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
epiphany
MD
next_suggestion
MPU
616,023
[ "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "addsub", ":", "V2SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
code_generation
DSP
616,024
[ "int", "HexagonInstrInfo", "::", "getMinValue", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "const", "uint64_t", "F", "=", "MI", ".", "getDesc", "(", ")", ".", "TSFlags", ";", "unsigned", "isSigned", "=", "(", "F", ">>", "<STR_LIT>", "::"...
[ "Return", "the", "minimal", "unsigned", "value", "possible", "given", "these", "KnownBits", "." ]
LLVM
PTX
CPP
stmt_completion
GPU
616,025
[ ";" ]
[ "assert", "(", "Symbol", "->", "isUndefined", "(", ")", "&&", "<STR_LIT>", "Cannot define a symbol twice!", "<STR_LIT>", ")", ";", "assert", "(", "!", "Symbol", "->", "isVariable", "(", ")", "&&", "<STR_LIT>", "Cannot emit a variable symbol!", "<STR_LIT>", ")", ";...
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,026
[ "->", "hasWorkGroupInfo", "(", ")", ")", "|", "S_00B84C_TIDIG_COMP_CNT", "(", "TIDIGCompCnt", ")", "|", "S_00B84C_EXCP_EN_MSB", "(", "<NUM_LIT>", ")", "|", "S_00B84C_LDS_SIZE", "(", "STM", ".", "isAmdHsaOS", "(", ")", "?", "<NUM_LIT>", ":", "ProgInfo", ".", "L...
[ "ProgInfo", ".", "NumSGPR", "+=", "ExtraSGPRs", ";", "unsigned", "WaveDispatchNumSGPR", "=", "<NUM_LIT>", ",", "WaveDispatchNumVGPR", "=", "<NUM_LIT>", ";", "for", "(", "auto", "&", "Arg", ":", "MF", ".", "getFunction", "(", ")", ".", "args", "(", ")", ")"...
GCC
msp430
CPP
stmt_completion
MPU
616,027
[ ")", "==", "COMPLEX_CST", "||", "(", "prefix", "=", "gen_prefix", "(", "decl", ")", ")", "==", "NULL", ")", "return", ";" ]
[ "const", "char", "*", "prefix", ";", "if", "(", "TREE_CODE", "(", "decl", ")", "==", "STRING_CST", "||", "TREE_CODE", "(", "decl", ")", "==", "CONSTRUCTOR", "||", "TREE_CODE", "(", "decl", ")", "==", "INTEGER_CST", "||", "TREE_CODE", "(", "decl", ")", ...
LLVM
Hexagon
TD
program_repair
DSP
616,028
[ "<FIXS>", "let", "isNVStorable", "=", "!", "if", "(", "!", "eq", "(", "mnemonic", ",", "<STR_LIT>", ")", ",", "<NUM_LIT>", ",", "!", "if", "(", "isH", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "<FIXE>"...
[ "!", "if", "(", "!", "eq", "(", "ImmOpStr", ",", "<STR_LIT>", ")", ",", "src3", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "!", "if", "(", "!", "eq", "(", "ImmOpStr", ",", "<STR_LIT>", ")", ",", "src3", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ...
LLVM
R600
CPP
next_suggestion
GPU
616,029
[ "if", "(", "Vector", "[", "Src", ".", "second", "]", "[", "j", "]", "!=", "Src", ".", "first", ")", "return", "false", ";" ]
[ "const", "std", "::", "pair", "<", "int", ",", "unsigned", ">", "&", "Src", "=", "Srcs", "[", "j", "]", ";", "if", "(", "Src", ".", "first", "<", "<NUM_LIT>", ")", "continue", ";", "if", "(", "Vector", "[", "Src", ".", "second", "]", "[", "j", ...
LLVM
X86
CPP
program_repair
CPU
616,030
[ "<FIXS>", "~", "X86AddressSanitizer64", "(", ")", "override", "=", "default", ";", "<FIXE>" ]
[ "X86AddressSanitizer64", "(", "const", "MCSubtargetInfo", "*", "&", "STI", ")", ":", "X86AddressSanitizer", "(", "STI", ")", "{", "}", "<BUGS>", "~", "X86AddressSanitizer64", "(", ")", "override", "{", "}", "<BUGE>", "unsigned", "GetFrameReg", "(", "const", "M...
LLVM
ARM64
TD
stmt_completion
CPU
616,031
[ ">", ";" ]
[ "def", "ARM64Extr", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTA64EXTR" ]
GCC
aarch64
CPP
next_suggestion
CPU
616,032
[ "}" ]
[ "vst1_lane_f16", "(", "float16_t", "*", "_", "_", "a", ",", "float16x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "lane", ")", "{", "*", "_", "_", "a", "=", "_", "_", "aarch64_vget_lane_any", "(", "_", "_", "b", ",", "_", "_", "lane", ")...
LLVM
X86
TD
program_repair
CPU
616,033
[ "<FIXS>", "loadv4f32", ",", "loadv8f32", ",", "any_fma", ",", "v4f32", ",", "v8f32", ",", "<FIXE>" ]
[ "let", "ExeDomain", "=", "SSEPackedSingle", "in", "{", "defm", "VFMADD", ":", "fma3p_forms", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<BUGS>", "loadv4f32", ",", "loadv8f32", ",", "X86any_Fmadd",...
GCC
convex
CPP
program_repair
VLIW
616,034
[ "<FIXS>", "const", "char", "*", "name", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "const", "char", "*", "p", ";", "char", "c", ";", "<FIXE>" ]
[ "voidasm_declare_function_name", "(", "file", ",", "name", ",", "decl", ")", "FILE", "*", "file", ";", "<BUGS>", "char", "*", "name", ";", "<BUGE>", "tree", "decl", ";", "{", "<BUGS>", "tree", "parms", ";", "<BUGE>", "int", "nargs", "=", "list_length", "...
LLVM
AArch64
TD
stmt_completion
CPU
616,035
[ "idx", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "sext", "(", "i32", "(", "vector_extract", "(", "v4i32", "V128", ":", "$", "Rn", ")", ",", "VectorIndexS", ":", "$", "idx", ")", ")", ")", ",", "(", "i64", "(", "SMOVvi32to64", "V128", ":", "$", "Rn", ",", "VectorInde...
GCC
frv
MD
next_suggestion
VLIW
616,036
[ "(", "match_operand", ":", "CC_CCR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC_CCR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "CC_CCR", "[", "(", "match_operand", ":", "CC_CCR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
sparc
MD
stmt_completion
CPU
616,037
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
616,038
[ "}" ]
[ "if", "(", "unsigned", "Reg", "=", "State", ".", "AllocateReg", "(", "Hexagon", "::", "D0", ")", ")", "{", "State", ".", "addLoc", "(", "CCValAssign", "::", "getReg", "(", "ValNo", ",", "ValVT", ",", "Reg", ",", "LocVT", ",", "LocInfo", ")", ")", "...
GCC
alpha
CPP
program_repair
MPU
616,039
[ "<FIXS>", "if", "(", "mode", "==", "QImode", ")", "seq", "=", "gen_aligned_loadqi", "(", "subtarget", ",", "aligned_mem", ",", "bitnum", ",", "scratch", ")", ";", "elseseq", "=", "gen_aligned_loadhi", "(", "subtarget", ",", "aligned_mem", ",", "bitnum", ",",...
[ "elsesubtarget", "=", "gen_reg_rtx", "(", "DImode", ")", ",", "copyout", "=", "true", ";", "<BUGS>", "emit_insn", "(", "(", "mode", "==", "QImode", "?", "gen_aligned_loadqi", ":", "gen_aligned_loadhi", ")", "(", "subtarget", ",", "aligned_mem", ",", "bitnum", ...
GCC
rs6000
MD
next_suggestion
CPU
616,040
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "V2SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_duplicate", ":", "V2SF", "(", "vec_select", ":"...
LLVM
ARM64
TD
next_suggestion
CPU
616,041
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "offset", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "base", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "...
GCC
nds32
MD
next_suggestion
CPU
616,042
[ "<STR_LIT>" ]
[ "(", "plus", ":", "QIHISI", "(", "match_operand", ":", "QIHISI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QIHISI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
aarch64
CPP
next_suggestion
CPU
616,043
[ "}" ]
[ "vsub_f32", "(", "float32x2_t", "_", "_", "a", ",", "float32x2_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "-", "_", "_", "b", ";" ]
GCC
sh
MD
stmt_completion
CPU
616,044
[ "gen_call_site", "(", ")", ")" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "call", "(", "mem", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_oper...
GCC
i386
MD
next_suggestion
CPU
616,045
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
616,046
[ "RegisterTarget", "<", "Triple", "::", "bpfel", ",", "true", ">", "X", "(", "getTheBPFleTarget", "(", ")", ",", "<STR_LIT>", "bpfel", "<STR_LIT>", ",", "<STR_LIT>", "BPF (little endian)", "<STR_LIT>", ")", ";" ]
[ "void", "LLVMInitializeBPFTargetInfo", "(", ")", "{", "TargetRegistry", "::", "RegisterTarget", "(", "getTheBPFTarget", "(", ")", ",", "<STR_LIT>", "bpf", "<STR_LIT>", ",", "<STR_LIT>", "BPF (host endian)", "<STR_LIT>", ",", "[", "]", "(", "Triple", "::", "ArchTyp...
GCC
i386
CPP
stmt_completion
CPU
616,047
[ ")", "_", "mm512_setzero_si512", "(", ")", ",", "(", "_", "_", "mmask32", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_sllv_epi16", "(", "_", "_", "mmask32", "_", "_", ...
GCC
pa
CPP
code_generation
CPU
616,048
[ "const", "char", "*", "pa_output_cbranch", "(", "rtx", "*", "operands", ",", "int", "negated", ",", "rtx_insn", "*", "insn", ")", "{", "static", "char", "buf", "[", "<NUM_LIT>", "]", ";", "bool", "useskip", ";", "int", "nullify", "=", "INSN_ANNULLED_BRANCH...
[ "This", "routine", "handles", "all", "the", "normal", "conditional", "branch", "sequences", "we", "might", "need", "to", "generate", ".", "It", "handles", "compare", "immediate", "vs", "compare", "register", ",", "nullification", "of", "delay", "slots", ",", "...
LLVM
ARM
TD
stmt_completion
CPU
616,049
[ ",", "<NUM_LIT>", ">", ";" ]
[ "def", "MVE_SRSHRL", ":", "MVE_ScalarShiftDRegImm", "<", "<STR_LIT>", ",", "<NUM_LIT>" ]
LLVM
ARM64
TD
stmt_completion
CPU
616,050
[ "=", "<NUM_LIT>", ";" ]
[ "def", "Wri", ":", "BaseBitfieldImm", "<", "opc", ",", "GPR32", ",", "imm0_31", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}" ]
LLVM
Mips
CPP
stmt_completion
CPU
616,051
[ ")", ")", ";" ]
[ "static", "DecodeStatus", "DecodeMemMMReglistImm4Lsl2", "(", "MCInst", "&", "Inst", ",", "unsigned", "Insn", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "int", "Offset", "=", "SignExtend32", "<", "<NUM_LIT>", ">", "(", "Insn", ...
LLVM
PowerPC
CPP
code_generation
CPU
616,052
[ "bool", "processBlock", "(", "MachineBasicBlock", "&", "ReturnMBB", ")", "{", "bool", "Changed", "=", "false", ";", "MachineBasicBlock", "::", "iterator", "I", "=", "ReturnMBB", ".", "begin", "(", ")", ";", "I", "=", "ReturnMBB", ".", "SkipPHIsAndLabels", "(...
[ "processBlock", "-", "If", "there", "are", "any", "predecessors", "whose", "control", "can", "be", "threaded", "through", "to", "a", "successor", ",", "transform", "them", "now", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
616,053
[ "::", "<STR_LIT>", ":" ]
[ "unsigned", "Limit", "=", "(", "<NUM_LIT>", "<<", "<NUM_LIT>", ")", "-", "<NUM_LIT>", ";", "for", "(", "MachineFunction", "::", "iterator", "BB", "=", "MF", ".", "begin", "(", ")", ",", "E", "=", "MF", ".", "end", "(", ")", ";", "BB", "!=", "E", ...
LLVM
Hexagon
TD
next_suggestion
DSP
616,054
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
616,055
[ "if", "(", "(", "!", "MODef", ".", "isReg", "(", ")", ")", "||", "(", "!", "MODef", ".", "isDef", "(", ")", ")", ")", "continue", ";" ]
[ "if", "(", "(", "!", "MO", ".", "isReg", "(", ")", ")", "||", "(", "!", "MO", ".", "isUse", "(", ")", ")", ")", "continue", ";", "Register", "Reg", "=", "MO", ".", "getReg", "(", ")", ";", "if", "(", "!", "Register", "::", "isVirtualRegister", ...
LLVM
AMDGPU
CPP
program_repair
GPU
616,056
[ "<FIXS>", "if", "(", "Kind", ".", "isReadOnly", "(", ")", "&&", "AMDGPU", "::", "isReadOnlySegment", "(", "GO", ")", "&&", "<FIXE>" ]
[ "MCSection", "*", "AMDGPUTargetObjectFile", "::", "SelectSectionForGlobal", "(", "const", "GlobalObject", "*", "GO", ",", "SectionKind", "Kind", ",", "const", "TargetMachine", "&", "TM", ")", "const", "{", "<BUGS>", "auto", "AS", "=", "static_cast", "const", "AM...
GCC
xtensa
MD
program_repair
MPU
616,057
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<S...
LLVM
Hexagon
CPP
stmt_completion
DSP
616,058
[ ",", "Hexagon", "::", "VQ7", "}", ";" ]
[ "Hexagon", "::", "VQ0", ",", "Hexagon", "::", "VQ1", ",", "Hexagon", "::", "VQ2", ",", "Hexagon", "::", "VQ3", ",", "Hexagon", "::", "VQ4", ",", "Hexagon", "::", "VQ5", ",", "Hexagon", "::", "VQ6" ]
GCC
pa
MD
program_repair
CPU
616,059
[ "<FIXS>", "pa_output_arg_descriptor", "(", "insn", ")", "return", "pa_output_call", "(", "insn", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "symbol_ref", "<STR_LIT>", ")", ...
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "symbol_ref", "<STR_LIT>", ")", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "call", "(", "mem",...
GCC
arm
MD
stmt_completion
CPU
616,060
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_operand" ]
GCC
i386
MD
program_repair
CPU
616,061
[ "<FIXS>", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "zero_extract", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "<BUGS>", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")...
LLVM
AArch64
CPP
stmt_completion
CPU
616,062
[ ")", ";" ]
[ "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "i", "]", ";", "SDValue", "Arg", "=", "OutVals", "[", "i", "]", ";", "ISD", "::", "ArgFlagsTy", "Flags", "=", "Outs", "[", "i", "]", ".", "Flags", ";", "switch", "(", "VA", ".", "getLocInfo", "(", ")...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
616,063
[ "isBitcast", "(", ")", ")", ";" ]
[ "}", "Register", "Reg", "=", "fastEmit_ISD_BITCAST_r", "(", "VT", ".", "getSimpleVT", "(", ")", ",", "RetVT", ".", "getSimpleVT", "(", ")", ",", "In", ",", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "hasOneUse", "(", ")", ")", ";", "if", "...
GCC
microblaze
MD
stmt_completion
MPU
616,064
[ ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "use", "(", "const_int", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "{", "microblaze_expand_epilogue", "(" ]
LLVM
Patmos
CPP
stmt_completion
VLIW
616,065
[ "&", "MF", ")", "{" ]
[ "bool", "PatmosSinglePathInfo", "::", "isEnabled", "(", "const", "MachineFunction" ]
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
616,066
[ "<FIXS>", "std", "::", "string", "Name", ";", "<FIXE>", "<FIXS>", "auto", "EmitFeature", "=", "[", "&", "]", "(", "std", "::", "string", "Feature", ")", "{", "std", "::", "string", "MDKey", "=", "(", "StringRef", "(", "<STR_LIT>", "wasm-feature-", "<STR_...
[ "void", "WebAssemblyAsmPrinter", "::", "EmitTargetFeatures", "(", "Module", "&", "M", ")", "{", "struct", "FeatureEntry", "{", "uint8_t", "Prefix", ";", "<BUGS>", "StringRef", "Name", ";", "<BUGE>", "}", ";", "SmallVector", "FeatureEntry", ",", "<NUM_LIT>", ">",...
LLVM
Hexagon
TD
next_suggestion
DSP
616,067
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_...
LLVM
Mips
TD
stmt_completion
CPU
616,068
[ ">", ";" ]
[ "class", "INSERT_H_VIDX64_PSEUDO_DESC", ":", "MSA_INSERT_VIDX_PSEUDO_BASE", "<", "vector_insert", ",", "v8i16", ",", "MSA128HOpnd", ",", "GPR32Opnd", ",", "GPR64Opnd" ]
GCC
ft32
CPP
stmt_completion
MPU
616,069
[ "fun", "ATTRIBUTE_UNUSED", ")", "{" ]
[ "static", "rtx", "ft32_libcall_value", "(", "enum", "machine_mode", "mode", ",", "const_rtx" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
616,070
[ "}" ]
[ "let", "isAsCheapAsAMove", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>", ">", "mask", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">"...
LLVM
Hexagon
TD
next_suggestion
DSP
616,071
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ...
GCC
aarch64
CPP
next_suggestion
CPU
616,072
[ "}" ]
[ "build_32_64", "(", "b", ",", "signature", ",", "group", ",", "MODE_none", ",", "MODE_s64index", ")", ";", "build_32_64", "(", "b", ",", "signature", ",", "group", ",", "MODE_none", ",", "MODE_u64index", ")", ";" ]
LLVM
ARM64
TD
stmt_completion
CPU
616,073
[ ",", "SDT_ARM64MOVIshift", ">", ";" ]
[ "def", "ARM64mvni_shift", ":", "SDNode", "<", "<STR_LIT>" ]
GCC
rs6000
MD
stmt_completion
CPU
616,074
[ ")", "]", ")" ]
[ "(", "define_code_attr", "bd", "[", "(", "eq", "<STR_LIT>", ")", "(", "ne", "<STR_LIT>", ")", "]", ")", "(", "define_code_attr", "bd_neg", "[", "(", "eq", "<STR_LIT>", ")", "(", "ne", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
616,075
[ "return", "NSA_Status", "::", "FIXED", ";" ]
[ "const", "MachineOperand", "&", "Op", "=", "MI", ".", "getOperand", "(", "VAddr0Idx", "+", "I", ")", ";", "Register", "Reg", "=", "Op", ".", "getReg", "(", ")", ";", "if", "(", "Register", "::", "isPhysicalRegister", "(", "Reg", ")", "||", "!", "VRM"...
LLVM
X86
CPP
stmt_completion
CPU
616,076
[ "Change", ";" ]
[ "if", "(", "!", "isTileDef", "(", "MRI", ",", "MI", ")", "&&", "MI", ".", "getOpcode", "(", ")", "!=", "X86", "::", "PLDTILECFGV", ")", "continue", ";", "if", "(", "MI", ".", "getOpcode", "(", ")", "!=", "X86", "::", "PLDTILECFGV", ")", "{", "Mac...
GCC
bpf
CPP
next_suggestion
Virtual ISA
616,077
[ "return", "<NUM_LIT>", ";" ]
[ "core_access_clean", "(", ")", ";", "memset", "(", "&", "wi", ",", "<NUM_LIT>", ",", "sizeof", "(", "wi", ")", ")", ";", "wi", ".", "info", "=", "NULL", ";", "walk_gimple_seq_mod", "(", "&", "body", ",", "NULL", ",", "make_gimple_core_safe_access_index", ...
GCC
i386
CPP
next_suggestion
CPU
616,078
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_sll_epi16", "(", "_", "_", "m128i", "_", "_", "W", ...
LLVM
X86
CPP
next_suggestion
CPU
616,079
[ "}" ]
[ "void", "emitSIBByte", "(", "unsigned", "SS", ",", "unsigned", "Index", ",", "unsigned", "Base", ",", "unsigned", "&", "CurByte", ",", "raw_ostream", "&", "OS", ")", "const", "{", "emitByte", "(", "modRMByte", "(", "SS", ",", "Index", ",", "Base", ")", ...
LLVM
X86
TD
program_repair
CPU
616,080
[ "<FIXS>", "<STR_LIT>", ",", "<FIXE>" ]
[ "SSE_CVT_SD2SI", ">", ",", "XD", ",", "VEX", ",", "VEX_LIG", ";", "defm", "VCVTTSD2SI64", ":", "sse12_cvt_s", "<NUM_LIT>", ",", "FR64", ",", "GR64", ",", "fp_to_sint", ",", "f64mem", ",", "loadf64", ",", "<BUGS>", "<STR_LIT>", ",", "<BUGE>", "SSE_CVT_SD2SI",...
LLVM
Hexagon
TD
program_repair
DSP
616,081
[ "<FIXS>", "ByteAccess", ">", ";", "<FIXE>", "<FIXS>", "HalfWordAccess", ">", ";", "<FIXE>", "<FIXS>", "HalfWordAccess", ",", "<STR_LIT>", ">", ";", "<FIXE>", "<FIXS>", "WordAccess", ">", ";", "<FIXE>", "<FIXS>", "DoubleWordAccess", ">", ";", "<FIXE>" ]
[ "}", "def", "S2_storerb_pci", ":", "T_store_pci", "<STR_LIT>", ",", "IntRegs", ",", "s4_0Imm", ",", "<NUM_LIT>", ",", "<BUGS>", "ByteAccess", ">", ";", "<BUGE>", "def", "S2_storerh_pci", ":", "T_store_pci", "<STR_LIT>", ",", "IntRegs", ",", "s4_1Imm", ",", "<N...
LLVM
X86
CPP
stmt_completion
CPU
616,082
[ "BytesRemoved", ",", "false", ")", ";" ]
[ "return", "removeBranchImpl", "(", "MBB", "," ]
GCC
h8300
MD
next_suggestion
MPU
616,083
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
arm
MD
stmt_completion
CPU
616,084
[ ",", "tmpreg", ")", ")" ]
[ "{", "rtx", "tmpreg", "=", "gen_reg_rtx", "(", "<", "V_widen", ">", "mode", ")", "emit_insn", "(", "gen_neon_vec_", "<", "US", ">", "mult_", "<", "mode", ">", "(", "tmpreg", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]"...
GCC
arm
CPP
stmt_completion
CPU
616,085
[ "int16x8_t", ")", "_", "_", "a", ")", ";" ]
[ "return", "(", "float32x4_t", ")", "_", "_", "builtin_neon_vreinterpretv4sfv8hi", "(", "(" ]
GCC
vms
CPP
code_generation
Virtual ISA
616,086
[ "static", "char", "*", "locate_lib", "(", "char", "*", "lib_name", ")", "{", "int", "lib_len", "=", "strlen", "(", "lib_name", ")", ";", "const", "char", "*", "exts", "[", "<NUM_LIT>", "]", ";", "int", "i", ";", "if", "(", "staticp", ")", "{", "ext...
[ "Locate", "library", "LIB_NAME", "on", "the", "library", "path", "." ]
LLVM
SystemZ
TD
stmt_completion
CPU
616,087
[ "=", "RI2", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "M1", ";", "bits", "<", "<NUM_LIT>", ">", "RI2", ";", "bits", "<", "<NUM_LIT>", ">", "RI3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
ARM64
TD
stmt_completion
CPU
616,088
[ "(", "i64", "<NUM_LIT>", ")", ")", ">", ";" ]
[ "def", "extract_high_v2i64", ":", "UnOpFrag", "<", "(", "extract_subvector", "(", "v2i64", "node", ":", "$", "LHS", ")", "," ]
GCC
sh
CPP
stmt_completion
CPU
616,089
[ "char", "*", ")", "mm", ")", "[", "s", "]", ")", ")", ";" ]
[ "_", "_", "asm__", "_", "_", "volatile__", "(", "<STR_LIT>", "ocbi\t%m0", "<STR_LIT>", ":", ":", "<STR_LIT>", "o", "<STR_LIT>", "(", "(", "(" ]
LLVM
AArch64
CPP
program_repair
CPU
616,090
[ "<FIXS>", "int", "Scale1", "=", "AArch64InstrInfo", "::", "getMemScale", "(", "Opcode1", ")", ";", "if", "(", "ObjectOffset1", "%", "Scale1", "!=", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "int64_t", "ObjectOffset1", "=", "MFI", ".", "getObjectOffset", "(", "FI1", ")", ";", "int64_t", "ObjectOffset2", "=", "MFI", ".", "getObjectOffset", "(", "FI2", ")", ";", "assert", "(", "ObjectOffset1", "<=", "ObjectOffset2", "&&", "<STR_LIT>", "Object offsets ...
GCC
xtensa
MD
next_suggestion
MPU
616,091
[ "if", "(", "!", "TARGET_CONST16", "&", "&", "!", "TARGET_AUTO_LITPOOLS", "&", "&", "CONSTANT_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
sparc
MD
stmt_completion
CPU
616,092
[ "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "=", "=", "CONST_INT", ")", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT...
LLVM
Mips
CPP
next_suggestion
CPU
616,093
[ "if", "(", "elfFlags", "&", "llvm", "::", "ELF", "::", "EF_MIPS_ARCH_ASE_MDMX", ")", "mipsAbi", ".", "m_Ases", "|=", "llvm", "::", "Mips", "::", "AFL_ASE_MDMX", ";" ]
[ "if", "(", "elfFlags", "&", "llvm", "::", "ELF", "::", "EF_MIPS_MICROMIPS", ")", "mipsAbi", ".", "m_Ases", "|=", "llvm", "::", "Mips", "::", "AFL_ASE_MICROMIPS", ";", "if", "(", "elfFlags", "&", "llvm", "::", "ELF", "::", "EF_MIPS_ARCH_ASE_M16", ")", "mips...
LLVM
AMDGPU
CPP
program_repair
GPU
616,094
[ "<FIXS>", "const", "LLT", "S32", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "if", "(", "DstTy", "==", "S32", ")", "<FIXE>" ]
[ "case", "AMDGPU", "::", "G_MUL", ":", "{", "Register", "DstReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "LLT", "DstTy", "=", "MRI", ".", "getType", "(", "DstReg", ")", ";", "<BUGS>", "if", "(", "DstTy", "...
LLVM
LEG
CPP
stmt_completion
CPU
616,095
[ "MF", ")", "const", "{" ]
[ "bool", "LEGRegisterInfo", "::", "requiresRegisterScavenging", "(", "const", "MachineFunction", "&" ]
GCC
loongarch
MD
next_suggestion
CPU
616,096
[ "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<S...
LLVM
AMDGPU
CPP
program_repair
GPU
616,097
[ "<FIXS>", "R600OpenCLImageTypeLoweringPass", "(", ")", ":", "ModulePass", "(", "ID", ")", "{", "}", "<FIXE>" ]
[ "}", "public", ":", "<BUGS>", "AMDGPUOpenCLImageTypeLoweringPass", "(", ")", ":", "ModulePass", "(", "ID", ")", "{", "}", "<BUGE>", "bool", "runOnModule", "(", "Module", "&", "M", ")", "override", "{", "Context", "=", "&", "M", ".", "getContext", "(", ")...
LLVM
X86
CPP
program_repair
CPU
616,098
[ "<FIXS>", "MCE", ".", "emitDWordLE", "(", "Disp", ")", ";", "elseMCE", ".", "emitWordLE", "(", "(", "int32_t", ")", "Disp", ")", ";", "<FIXE>" ]
[ "RelocCST", "=", "PCAdj", ";", "MCE", ".", "addRelocation", "(", "MachineRelocation", "::", "getConstPool", "(", "MCE", ".", "getCurrentPCOffset", "(", ")", ",", "Reloc", ",", "CPI", ",", "RelocCST", ")", ")", ";", "if", "(", "Reloc", "==", "X86", "::", ...
LLVM
X86
TD
program_repair
CPU
616,099
[ "<FIXS>", "def", ":", "InstRW", "[", "HWWriteResGroup24", "]", ",", "(", "instrs", "PUSH16r", ",", "PUSH32r", ",", "PUSH64r", ")", ">", ";", "def", ":", "InstRW", "[", "HWWriteResGroup24", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<FIXE>" ...
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";", "}", "<BUGS>", "def", ":", "InstRW", "[", "HWWriteResGroup24", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";"...