Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
635,600
[ "=", "<NUM_LIT>", ";" ]
[ "int", "_8", "=", "<NUM_LIT>", ";", "int", "_16", "=", "<NUM_LIT>", ";", "int", "_32", "=", "<NUM_LIT>", ";", "int", "_64", "=", "<NUM_LIT>", ";", "int", "_128" ]
GCC
d30v
MD
next_suggestion
CPU
635,601
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "CC", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "mat...
GCC
aarch64
MD
stmt_completion
CPU
635,602
[ "]", ")" ]
[ "(", "define_int_iterator", "CRYPTO_SM3TT", "[", "UNSPEC_SM3TT1A", "UNSPEC_SM3TT1B", "UNSPEC_SM3TT2A", "UNSPEC_SM3TT2B" ]
LLVM
AArch64
TD
next_suggestion
CPU
635,603
[ "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
[ "def", "FPImmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
GCC
rs6000
CPP
next_suggestion
CPU
635,604
[ "gimple_set_location", "(", "g", ",", "gimple_location", "(", "stmt", ")", ")", ";" ]
[ "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "midpoint", ";", "i", "++", ")", "{", "elts", ".", "safe_push", "(", "build_int_cst", "(", "TREE_TYPE", "(", "permute_type", ")", ",", "offset", "+", "i", ")", ")", ";", "elts", ".", "safe_pu...
LLVM
Hexagon
TD
next_suggestion
DSP
635,605
[ "}" ]
[ "def", "A4_round_ri", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u5_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_002cb246", ",", "TypeS_2op", ">", ",", "Enc_a05677",...
LLVM
ARM
TD
next_suggestion
CPU
635,606
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "PostIdxImm8s4AsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ")", ";" ]
GCC
sparc
MD
stmt_completion
CPU
635,607
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,608
[ "LiveMask", "|=", "S", ".", "LaneMask", ";" ]
[ "const", "auto", "&", "LI", "=", "LIS", ".", "getInterval", "(", "Reg", ")", ";", "if", "(", "LI", ".", "hasSubRanges", "(", ")", ")", "{", "for", "(", "const", "auto", "&", "S", ":", "LI", ".", "subranges", "(", ")", ")", "if", "(", "S", "."...
GCC
arm
CPP
stmt_completion
CPU
635,609
[ ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vshllbq_m_n_u8", "(", "uint16x8_t", "_", "_", "inactive", ",", "uint8x16_t", "_", "_", "a" ]
GCC
i386
CPP
next_suggestion
CPU
635,610
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_permutexvar_pd", "(", "_", "_", "m512i", "_", "_", "X...
LLVM
SystemZ
TD
stmt_completion
CPU
635,611
[ "<STR_LIT>", "]", "]", ";" ]
[ "def", "getTwoOperandOpcode", ":", "InstrMapping", "{", "let", "FilterClass", "=", "<STR_LIT>", ";", "let", "RowFields", "=", "[", "<STR_LIT>", "]", ";", "let", "ColFields", "=", "[", "<STR_LIT>", "]", ";", "let", "KeyCol", "=", "[", "<STR_LIT>", "]", ";",...
LLVM
Cpu0
CPP
next_suggestion
CPU
635,612
[ "}" ]
[ "Cpu0Operand", "*", "op", "=", "static_cast", "<", "Cpu0Operand", "*", ">", "(", "&", "*", "Operands", "[", "i", "]", ")", ";", "assert", "(", "op", "!=", "nullptr", ")", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "*", "op", ")", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
635,613
[ "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::FCMGE", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::FCMGT", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
635,614
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "WebAssembly Fix Function Bitcasts", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
GCC
v850
MD
next_suggestion
MPU
635,615
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "sign_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
aarch64
MD
stmt_completion
CPU
635,616
[ "us_truncate", "truncate", "]", ")" ]
[ "(", "define_code_iterator", "ALL_TRUNC", "[", "ss_truncate" ]
LLVM
SystemZ
TD
stmt_completion
CPU
635,617
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";",...
LLVM
X86
CPP
program_repair
CPU
635,618
[ "<FIXS>", "DAG", ".", "getMachineFunction", "(", ")", ",", "NewReturnAddrFI", ")", ")", ";", "<FIXE>" ]
[ "SDValue", "NewRetAddrFrIdx", "=", "DAG", ".", "getFrameIndex", "(", "NewReturnAddrFI", ",", "PtrVT", ")", ";", "Chain", "=", "DAG", ".", "getStore", "(", "Chain", ",", "dl", ",", "RetAddrFrIdx", ",", "NewRetAddrFrIdx", ",", "MachinePointerInfo", "::", "getFix...
GCC
i386
MD
stmt_completion
CPU
635,619
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "sserotatemax", "[", "(", "V16QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V2DI" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
635,620
[ "}" ]
[ "unsigned", "Opcode", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", ";", "assert", "(", "(", "Opcode", "==", "ISD", "::", "FP_TO_SINT", "||", "Opcode", "==", "ISD", "::", "FP_TO_UINT", ")", "&&", "<STR_LIT>", "Not a FP_...
GCC
rs6000
MD
stmt_completion
CPU
635,621
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "fix", ":", "VEC_F", "(", "match_operand", ":", "VEC_F", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
code_generation
GPU
635,622
[ "std", "::", "vector", "<", "const", "SUnit", "*", ">", "GCNILPScheduler", "::", "schedule", "(", "ArrayRef", "<", "const", "SUnit", "*", ">", "BotRoots", ",", "const", "ScheduleDAG", "&", "DAG", ")", "{", "auto", "&", "SUnits", "=", "const_cast", "<", ...
[ "Schedule", "-", "This", "is", "called", "back", "from", "ScheduleDAGInstrs", ":", ":Run", "(", ")", "when", "it", "'s", "time", "to", "do", "some", "work", "." ]
LLVM
Nyuzi
CPP
next_suggestion
GPU
635,623
[ "}" ]
[ "bool", "fixupNeedsRelaxation", "(", "const", "MCFixup", "&", "Fixup", ",", "uint64_t", "Value", ",", "const", "MCRelaxableFragment", "*", "DF", ",", "const", "MCAsmLayout", "&", "Layout", ")", "const", "override", "{", "return", "false", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
635,624
[ "}" ]
[ "def", "pclabel", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
635,625
[ "MI", "->", "eraseFromParent", "(", ")", ";" ]
[ "}", "else", "{", "unsigned", "Off", "=", "RegInfo", ".", "createVirtualRegister", "(", "RC", ")", ";", "BuildMI", "(", "BB", ",", "DL", ",", "TII", "->", "get", "(", "Mips", "::", "XORi", ")", ",", "Off", ")", ".", "addReg", "(", "PtrLSB2", ")", ...
LLVM
VE
TD
stmt_completion
CPU
635,626
[ "(", "imm", ")", ",", "[", "{" ]
[ "def", "uimm6", ":", "Operand", "<", "i32", ">", ",", "PatLeaf", "<" ]
LLVM
AArch64
TD
next_suggestion
CPU
635,627
[ "}" ]
[ "def", "arith_extendlsl64", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "ExtendOperandLSL64", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
635,628
[ "b", ")", ";" ]
[ "vqsubq_u32", "(", "uint32x4_t", "_", "_", "a", ",", "uint32x4_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_aarch64_uqsubv4si_uuu", "(", "_", "_", "a", ",", "_", "_" ]
GCC
mips
CPP
program_repair
CPU
635,629
[ "<FIXS>", "not", "e_stores", "(", "insn", ",", "mips_sim_record_set", ",", "state", ")", ";", "<FIXE>" ]
[ "state", "->", "insns_left", ")", ";", "mips_sim_insn", "=", "insn", ";", "<BUGS>", "not", "e_stores", "(", "PATTERN", "(", "insn", ")", ",", "mips_sim_record_set", ",", "state", ")", ";", "<BUGE>", "}" ]
LLVM
Sparc
CPP
stmt_completion
CPU
635,630
[ ")", ";" ]
[ "return", "Subtarget", ".", "getJITInfo", "(" ]
LLVM
AArch64
CPP
program_repair
CPU
635,631
[ "<FIXS>", "Optional", "unsigned", ">", "PgPattern", "=", "<FIXE>" ]
[ "DAG", ".", "getTargetLoweringInfo", "(", ")", ".", "isTypeLegal", "(", "VT", ")", "&&", "<STR_LIT>", "Expected legal fixed length vector!", "<STR_LIT>", ")", ";", "<BUGS>", "unsigned", "PgPattern", "=", "<BUGE>", "getSVEPredPatternFromNumElements", "(", "VT", ".", ...
LLVM
ARM
CPP
next_suggestion
CPU
635,632
[ "}" ]
[ "const", "uint16_t", "Thumb2_16bitNopEncoding", "=", "<NUM_LIT>", ";", "const", "uint32_t", "ARMv4_NopEncoding", "=", "<NUM_LIT>", ";", "const", "uint32_t", "ARMv6T2_NopEncoding", "=", "<NUM_LIT>", ";", "if", "(", "isThumb", "(", ")", ")", "{", "const", "uint16_t"...
LLVM
AArch64
TD
next_suggestion
CPU
635,633
[ "let", "DestructiveInstType", "=", "Destructive", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zdn", ";", "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "In...
GCC
arm
MD
stmt_completion
CPU
635,634
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
GCC
nds32
CPP
stmt_completion
CPU
635,635
[ "false", ";" ]
[ "if", "(", "REG_P", "(", "addr_rtx", ")", ")", "return", "true", ";", "if", "(", "GET_CODE", "(", "addr_rtx", ")", "==", "PLUS", "&&", "GET_CODE", "(", "XEXP", "(", "addr_rtx", ",", "<NUM_LIT>", ")", ")", "==", "CONST_INT", ")", "return", "true", ";"...
LLVM
AVR
CPP
stmt_completion
MPU
635,636
[ "(", "ShiftAmountSub", ",", "Int8Zero", ")", ";" ]
[ "Value", "*", "Int8Zero", "=", "ConstantInt", "::", "get", "(", "Int8Ty", ",", "<NUM_LIT>", ")", ";", "BasicBlock", "*", "BB", "=", "BI", "->", "getParent", "(", ")", ";", "Function", "*", "F", "=", "BB", "->", "getParent", "(", ")", ";", "BasicBlock...
LLVM
Teak
CPP
stmt_completion
DSP
635,637
[ "(", "Ax", "a", ",", "StepZIDS", "bs", ")", "{" ]
[ "std", "::", "vector", "<", "std", "::", "string", ">", "max_gt" ]
LLVM
Hexagon
CPP
program_repair
DSP
635,638
[ "<FIXS>", "Register", "BaseR", "=", "MRI", ".", "createVirtualRegister", "(", "&", "Hexagon", "::", "IntRegsRegClass", ")", ";", "<FIXE>", "<FIXS>", "Register", "ExtR", "=", "ExtI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "...
[ "MachineBasicBlock", "&", "ExtB", "=", "*", "ExtI", "->", "getParent", "(", ")", ";", "DebugLoc", "DL", "=", "ExtI", "->", "getDebugLoc", "(", ")", ";", "<BUGS>", "unsigned", "BaseR", "=", "MRI", ".", "createVirtualRegister", "(", "&", "Hexagon", "::", "...
LLVM
ARM
CPP
stmt_completion
CPU
635,639
[ "false", ";" ]
[ "if", "(", "ST", ".", "hasFuseAES", "(", ")", "&&", "isAESPair", "(", "FirstMI", ",", "SecondMI", ")", ")", "return", "true", ";", "if", "(", "ST", ".", "hasFuseLiterals", "(", ")", "&&", "isLiteralsPair", "(", "FirstMI", ",", "SecondMI", ")", ")", "...
GCC
s390
MD
stmt_completion
MPU
635,640
[ ")" ]
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
635,641
[ ",", "RBI", ")", ")", "return", "false", ";" ]
[ "bool", "MipsInstructionSelector", "::", "buildUnalignedLoad", "(", "MachineInstr", "&", "I", ",", "unsigned", "Opc", ",", "Register", "Dest", ",", "MachineOperand", "&", "BaseAddr", ",", "unsigned", "Offset", ",", "Register", "TiedDest", ",", "MachineMemOperand", ...
GCC
arm
MD
next_suggestion
CPU
635,642
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
Patmos
CPP
next_suggestion
VLIW
635,643
[ "}" ]
[ "const", "typename", "std", "::", "remove_reference", "<", "copier_type", ">", "::", "type", "&", "get_copier", "(", ")", "const", "SPIMPL_NOEXCEPT", "{", "return", "copier_", ";" ]
GCC
i386
MD
next_suggestion
CPU
635,644
[ "return", "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V4HI", "(", "vec_duplicate", ":", "V4HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_op...
GCC
aarch64
MD
stmt_completion
CPU
635,645
[ ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "{", "if", "(", "GP_REGNUM_P", "(", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "&", "&", "GP_REGNUM_P", "(", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", ")", "{", "machine_mode", "mode", "=", "SELECT_CC_MODE", "(", "<", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,646
[ "let", "cofMax1", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,647
[ "<STR_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=" ]
GCC
mips
MD
stmt_completion
CPU
635,648
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "\t" ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,649
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
635,650
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vv32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vw32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vw32", "{", "<NUM_LIT>", "-", ...
LLVM
CellSPU
CPP
program_repair
MPU
635,651
[ "<FIXS>", "SDValue", "Promote", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "vecVT", ",", "N", ",", "N", ")", ";", "<FIXE>" ]
[ "SDValue", "Shift1", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ";", "SDValue", "Shift2", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ";", "<BUGS>", "SDValue", "Promote", "=", "DA...
LLVM
SystemZ
CPP
next_suggestion
CPU
635,652
[ "unsigned", "OldCCValid", "=", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", ";" ]
[ "TBB", "=", "nullptr", ";", "I", "->", "eraseFromParent", "(", ")", ";", "I", "=", "MBB", ".", "end", "(", ")", ";", "continue", ";", "}", "TBB", "=", "Branch", ".", "Target", "->", "getMBB", "(", ")", ";", "continue", ";", "}", "if", "(", "Con...
LLVM
X86
CPP
next_suggestion
CPU
635,653
[ "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "!", "C", "||", "C", "->", "getZExtValue", "(", ")", "!=", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";", "return", "DAG", ".", "getNode", "(", "ISD", "::", "AND", ",", "dl", ",", "VT", ",", "DAG", ".", "getNode", "(", "<STR_LIT...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
635,654
[ ";" ]
[ "void", "BPFAsmPrinter", "::", "customEmitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "BPFMCInstLower", "MCInstLowering", "(", "OutContext", ",", "*", "Mang", ",", "*", "this", ")", ";", "MCInst", "TmpInst", ";", "MCInstLowering", ".", "Lo...
LLVM
AArch64
CPP
next_suggestion
CPU
635,655
[ "return", "makeTag", "(", "Dest", ",", "Base", ",", "Off", ")", ";" ]
[ "else", "if", "(", "LI", ".", "OffsetOpnd", "->", "isGlobal", "(", ")", "||", "LI", ".", "OffsetOpnd", "->", "isSymbol", "(", ")", "||", "LI", ".", "OffsetOpnd", "->", "isCPI", "(", ")", ")", "return", "None", ";", "else", "if", "(", "LI", ".", "...
GCC
i386
MD
stmt_completion
CPU
635,656
[ "<NUM_LIT>", ")" ]
[ "<STR_LIT>", "{", "rtx", "t1", "=", "gen_reg_rtx", "(", "V2DImode", ")", "rtx", "t2", "=", "gen_reg_rtx", "(", "V4SImode", ")", "emit_insn", "(", "gen_sse2_psadbw", "(", "t1", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
635,657
[ "(", "Reg", ")", "]", ";" ]
[ "return", "GR32Regs", "[", "getFirstReg" ]
LLVM
ARM64
CPP
next_suggestion
CPU
635,658
[ "case", "VK_DTPREL", ":" ]
[ "void", "ARM64MCExpr", "::", "fixELFSymbolsInTLSFixups", "(", "MCAssembler", "&", "Asm", ")", "const", "{", "switch", "(", "getSymbolLoc", "(", "Kind", ")", ")", "{", "default", ":", "return", ";" ]
LLVM
JVM
CPP
stmt_completion
Virtual ISA
635,659
[ ",", "DL", ",", "VTs", ",", "Ops", ")", ";" ]
[ "if", "(", "IsCompositeRef", "(", "Ptr", ".", "getOpcode", "(", ")", ")", ")", "{", "assert", "(", "Ptr", ".", "getNode", "(", ")", "->", "getFlags", "(", ")", ".", "hasIsAbsorptionCandidate", "(", ")", ")", ";", "return", "Op", ";", "}", "assert", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,660
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
635,661
[ "bool", "GCNPreRAOptimizations", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "skipFunction", "(", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "const", "GCNSubtarget", "&", "ST", "=", "MF", ...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,662
[ "getReg", "(", ")", ";" ]
[ "bool", "isCompatibleWithClause", "(", "const", "MachineInstr", "&", "MI", ",", "std", "::", "set", "<", "unsigned", ">", "&", "DstRegs", ")", "const", "{", "unsigned", "DstMI", ",", "SrcMI", ";", "for", "(", "MachineInstr", "::", "const_mop_iterator", "I", ...
GCC
arm
MD
next_suggestion
CPU
635,663
[ ")" ]
[ "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "else", "emit_insn", "(", "gen_maddhisi4tt", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", ...
LLVM
TPC
TD
stmt_completion
Virtual ISA
635,664
[ "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "SrcB", "=", "op2", ";", "let", "SrcD", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "o...
LLVM
Hexagon
TD
stmt_completion
DSP
635,665
[ "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgeui", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u8_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_2op", ">", "{", "let", "...
GCC
c6x
MD
stmt_completion
VLIW
635,666
[ "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
635,667
[ ",", "(", "am_indexed64", "GPR64sp", ":", "$", "Rn", ",", "uimm12s8", ":", "$", "offset", ")", ")", "]", ">", ";" ]
[ "def", "PRFMui", ":", "PrefetchUI", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "(", "AArch64Prefetch", "imm", ":", "$", "Rt" ]
GCC
i386
MD
stmt_completion
CPU
635,668
[ "<STR_LIT>", ")" ]
[ "(", "minus", ":", "DF", "(", "vec_select", ":", "DF", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "vec_select", ":", "DF", "(", "match_dup",...
GCC
avr
CPP
stmt_completion
MPU
635,669
[ "(", ")", ";" ]
[ "avr_dump", "(", "<STR_LIT>", ";; new Ldi[%d] insn %d after %d: R%d = %r\\n\\n", "<STR_LIT>", ",", "ldi", ".", "regno", ",", "INSN_UID", "(", "insn", ")", ",", "INSN_UID", "(", "ldi", ".", "insn", ")", ",", "ldi", ".", "regno", ",", "xval", ")", ";", "rtx_in...
GCC
arm
MD
stmt_completion
CPU
635,670
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
PowerPC
TD
next_suggestion
CPU
635,671
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "B", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "RST", ";", "bits", "<", "<NUM_LIT>", ">", "A", ";", "bits", "<", "<NUM_LIT>", ">", "B", ";", "let", "Pattern", "=", "pattern", ";", "bit", "RC", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
LLVM
TPC
TD
stmt_completion
Virtual ISA
635,672
[ "=", "<STR_LIT>", ";" ]
[ "let", "SrcA", "=", "coords", ";", "let", "SrcExtra", "=", "tensor", ";", "let", "Dest", "=", "dst", ";", "let", "Switches", "=", "sw", ";", "let", "Switches", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Switches", "{", "<NUM_LIT>", "}", "=...
LLVM
Mips
TD
next_suggestion
CPU
635,673
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "TEQI_FM", "<", "bits", "<", "<NUM_LIT>", ">", "funct", ">", ":", "StdArch", "{", "bits", "<", "<NUM_LIT>", ">", "rs", ";", "bits", "<", "<NUM_LIT>", ">", "imm16", ";", "bits", "<", "<NUM_LIT>", ">", "Inst", ";" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
635,674
[ "}" ]
[ "let", "Switches", "=", "{", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "<NUM_LIT>", "}", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "stri...
GCC
h8300
CPP
stmt_completion
MPU
635,675
[ "!=", "FUNCTION_DECL", ")", "{" ]
[ "static", "tree", "h8300_handle_fndecl_attribute", "(", "tree", "*", "node", ",", "tree", "name", ",", "tree", "args", "ATTRIBUTE_UNUSED", ",", "int", "flags", "ATTRIBUTE_UNUSED", ",", "bool", "*", "no_add_attrs", ")", "{", "if", "(", "TREE_CODE", "(", "*", ...
LLVM
X86
CPP
next_suggestion
CPU
635,676
[ "MI", ".", "RemoveOperand", "(", "NumOperands", "-", "<NUM_LIT>", ")", ";" ]
[ "case", "X86", "::", "PTILESTOREDV", ":", "case", "X86", "::", "PTDPBSSDV", ":", "case", "X86", "::", "PTILEZEROV", ":", "unsigned", "NumOperands", "=", "MI", ".", "getNumOperands", "(", ")", ";" ]
LLVM
R600
CPP
next_suggestion
GPU
635,677
[ "}" ]
[ "virtual", "unsigned", "getHWRegIndex", "(", "unsigned", "Reg", ")", "const", "{", "assert", "(", "!", "<STR_LIT>", "Unimplemented", "<STR_LIT>", ")", ";", "return", "<NUM_LIT>", ";" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
635,678
[ "BytesPerElement", ",", "-", "<NUM_LIT>", ")", ";" ]
[ "EVT", "VT", "=", "ShuffleOp", ".", "getValueType", "(", ")", ";", "unsigned", "NumElements", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "unsigned", "BytesPerElement", "=", "VT", ".", "getVectorElementType", "(", ")", ".", "getStoreSize", "(", ")...
LLVM
Mips
CPP
program_repair
CPU
635,679
[ "<FIXS>", "return", "CC_Mips_FixedArg", ";", "<FIXE>" ]
[ "#", "include", "<STR_LIT>", "MipsGenCallingConv.inc", "<STR_LIT>", "CCAssignFn", "*", "MipsTargetLowering", "::", "CCAssignFnForCall", "(", ")", "const", "{", "<BUGS>", "return", "CC_Mips", ";", "<BUGE>", "}", "CCAssignFn", "*", "MipsTargetLowering", "::", "CCAssignF...
GCC
i386
CPP
stmt_completion
CPU
635,680
[ ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvttph_epu64", "(", "_", "_", "m128h", "_", "_", "A", ...
GCC
rs6000
MD
next_suggestion
CPU
635,681
[ "(", "neg", ":", "DF", "(", "abs", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
MD
next_suggestion
CPU
635,682
[ "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VI12_AVX512VL", "<NUM_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VI12_AVX512VL", "(", "match_operand", ":", "VI12_AVX512VL", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_dup", "<NU...
GCC
rl78
CPP
next_suggestion
MPU
635,683
[ "}" ]
[ "if", "(", "TREE_CODE", "(", "*", "node", ")", "==", "FUNCTION_DECL", ")", "{", "warning", "(", "OPT_Wattributes", ",", "<STR_LIT>", "%qE attribute doesn%'t apply to functions", "<STR_LIT>", ",", "name", ")", ";", "*", "no_add_attrs", "=", "true", ";", "}", "r...
GCC
arm
CPP
stmt_completion
CPU
635,684
[ "_", "c", ")", ";" ]
[ "vqrdmlahq_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ",", "int16x8_t", "_", "_", "c", ")", "{", "return", "(", "int16x8_t", ")", "_", "_", "builtin_neon_vqrdmlahv8hi", "(", "_", "_", "a", ",", "_", "_", "b", ",", "_" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
635,685
[ "<STR_LIT>", ">", ";" ]
[ "def", "VOP3OpSelMods0", ":", "ComplexPattern", "<", "untyped", ",", "<NUM_LIT>", "," ]
LLVM
ARM64
CPP
next_suggestion
CPU
635,686
[ "O", "<<", "<STR_LIT>", "c", "<STR_LIT>", "<<", "Op", ".", "getImm", "(", ")", ";" ]
[ "void", "ARM64InstPrinter", "::", "printSysCROperand", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "const", "MCOperand", "&", "Op", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ";", "assert", "(...
GCC
cris
CPP
code_generation
MPU
635,687
[ "static", "int", "cris_address_cost", "(", "rtx", "x", ",", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "addr_space_t", "as", "ATTRIBUTE_UNUSED", ",", "bool", "speed", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "cris_base_or_autoincr_p", "(", "x", ",", "false",...
[ "The", "ADDRESS_COST", "worker", "." ]
LLVM
X86
CPP
next_suggestion
CPU
635,688
[ "}" ]
[ "if", "(", "TheTriple", ".", "isOSWindows", "(", ")", ")", "return", "new", "WindowsX86AsmBackend", "(", "T", ",", "false", ")", ";", "return", "new", "ELFX86_32AsmBackend", "(", "T", ",", "TheTriple", ".", "getOS", "(", ")", ")", ";" ]
LLVM
Mips
CPP
program_repair
CPU
635,689
[ "<FIXS>", "bool", "isCall", "(", "const", "MCInst", "&", "MI", ",", "bool", "*", "IsIndirectCall", ")", "{", "unsigned", "Opcode", "=", "MI", ".", "getOpcode", "(", ")", ";", "<FIXE>" ]
[ "&&", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", "==", "Mips", "::", "SP", ")", ";", "}", "<BUGS>", "bool", "isCall", "(", "unsigned", "Opcode", ",", "bool", "*", "IsIndirectCall", ")", "{", "<BUGE>", "*", "IsIndirectCall"...
LLVM
Hexagon
TD
next_suggestion
DSP
635,690
[ "}" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ...
LLVM
ARM
TD
next_suggestion
CPU
635,691
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
635,692
[ "true", ";" ]
[ "if", "(", "vcall_offset", ")", "return", "false", ";", "if", "(", "flag_pic", "&&", "!", "targetm", ".", "binds_local_p", "(", "function", ")", ")", "return", "false", ";", "return" ]
GCC
aarch64
MD
stmt_completion
CPU
635,693
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "data_bytes", "[", "(", "VNx16BI", "<STR_LIT>", ")", "(", "VNx8BI", "<STR_LIT>", ")", "(", "VNx4BI", "<STR_LIT>", ")", "(", "VNx2BI" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,694
[ "VCC", ",", "RegState", "::", "Define", ")", ";" ]
[ "break", ";", "case", "ISD", "::", "SETO", ":", "Opcode", "=", "AMDGPU", "::", "V_CMPX_O_F32_e64", ";", "break", ";", "case", "ISD", "::", "SETUO", ":", "Opcode", "=", "AMDGPU", "::", "V_CMPX_U_F32_e64", ";", "break", ";", "case", "ISD", "::", "SETUEQ", ...
LLVM
AVR
CPP
next_suggestion
MPU
635,695
[ "Value", "&=", "<NUM_LIT>", ";" ]
[ "static", "void", "fixup_13_pcrel", "(", "unsigned", "Size", ",", "const", "MCFixup", "&", "Fixup", ",", "uint64_t", "&", "Value", ",", "MCContext", "*", "Ctx", "=", "nullptr", ")", "{", "adjustRelativeBranch", "(", "Size", ",", "Fixup", ",", "Value", ",",...
GCC
sh
CPP
stmt_completion
CPU
635,696
[ ",", "IDENTIFIER_POINTER", "(", "name", ")", ")", ";" ]
[ "static", "tree", "sh_handle_sp_switch_attribute", "(", "tree", "*", "node", ",", "tree", "name", ",", "tree", "args", ",", "int", "flags", "ATTRIBUTE_UNUSED", ",", "bool", "*", "no_add_attrs", ")", "{", "if", "(", "TREE_CODE", "(", "*", "node", ")", "!=",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,697
[ "swap", "(", "MMOa", ",", "MMOb", ")", ";" ]
[ "const", "MachineMemOperand", "*", "MMOb", "=", "*", "Paired", ".", "I", "->", "memoperands_begin", "(", ")", ";", "unsigned", "Size", "=", "MMOa", "->", "getSize", "(", ")", "+", "MMOb", "->", "getSize", "(", ")", ";", "if", "(", "Paired", "<", "CI"...
LLVM
Mips
CPP
next_suggestion
CPU
635,698
[ "const", "MCOperand", "&", "Op", "=", "Inst", ".", "getOperand", "(", "OpIndex", ")", ";" ]
[ "void", "MipsELFStreamer", "::", "EmitInstruction", "(", "const", "MCInst", "&", "Inst", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "{", "MCELFStreamer", "::", "EmitInstruction", "(", "Inst", ",", "STI", ")", ";", "MCContext", "&", "Context", "=", "ge...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,699
[ "}" ]
[ "const", "TargetRegisterClass", "*", "VRC", "=", "MRI", ".", "getRegClass", "(", "SrcReg", ")", ";", "const", "TargetRegisterClass", "*", "SRC", "=", "RI", ".", "getEquivalentSGPRClass", "(", "VRC", ")", ";", "unsigned", "DstReg", "=", "MRI", ".", "createVir...