Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | arm | MD | stmt_completion | CPU | 12,400 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr"
] |
GCC | arm | MD | next_suggestion | CPU | 12,401 | [
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"=",
"=",
"SUBREG",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")",
"{"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 12,402 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"mayStore",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 12,403 | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"logical_vec_hw_shift",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 12,404 | [
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"Opc",
")",
",",
"DestReg",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"addFrameIndex",
"(",
"FI",
")",
";"
] | [
"void",
"MipsInstrInfo",
"::",
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"DestReg",
",",
"int",
"FI",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
")",
"const",
"{",
"unsign... |
LLVM | AMDGPU | TD | program_repair | GPU | 12,405 | [
"<FIXS>",
"class",
"SOP1_1",
"string",
"opName",
",",
"list",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"SOP1_Pseudo",
"opName",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"SReg_64",
":",
"$",
"src0",
")",
",",
"<STR_LIT>",
",",
"pattern",
">",
... | [
"}",
"<BUGS>",
"class",
"SOP1_1",
"string",
"opName",
",",
"RegisterClass",
"rc",
"=",
"SReg_64",
",",
"list",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"SOP1_Pseudo",
"opName",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"rc",
":",
"$",
"src0",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 12,406 | [
")",
")",
";"
] | [
"static",
"MCAsmBackend",
"*",
"createAsmBackend",
"(",
"const",
"Target",
"&",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"const",
"MCRegisterInfo",
"&",
",",
"const",
"MCTargetOptions",
"&",
")",
"{",
"return",
"createWebAssemblyAsmBackend",
"(",
"STI",
... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 12,407 | [
"else",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unhandled comparison",
"<STR_LIT>",
")",
";"
] | [
"break",
";",
"}",
"case",
"ISD",
"::",
"SETUEQ",
":",
"Invert",
"=",
"true",
";",
"case",
"ISD",
"::",
"SETONE",
":",
"{",
"assert",
"(",
"IsFP",
"&&",
"<STR_LIT>",
"Unexpected integer comparison",
"<STR_LIT>",
")",
";",
"SDValue",
"LT",
"=",
"getVectorCm... |
GCC | arm | CPP | stmt_completion | CPU | 12,408 | [
"b",
",",
"_",
"_",
"c",
")",
";"
] | [
"return",
"(",
"float32x4_t",
")",
"_",
"_",
"builtin_neon_vset_lanev4sf",
"(",
"(",
"_",
"_",
"builtin_neon_sf",
")",
"_",
"_",
"a",
",",
"_",
"_"
] |
GCC | pru | CPP | next_suggestion | CPU | 12,409 | [
"return",
"param_size",
";"
] | [
"if",
"(",
"mode",
"==",
"BLKmode",
")",
"param_size",
"=",
"int_size_in_bytes",
"(",
"type",
")",
";",
"else",
"param_size",
"=",
"GET_MODE_SIZE",
"(",
"mode",
")",
";",
"param_size",
"=",
"(",
"UNITS_PER_WORD",
"-",
"<NUM_LIT>",
"+",
"param_size",
")",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 12,410 | [
"=",
"FPImmOperand",
";"
] | [
"def",
"fpimm32",
":",
"Operand",
"<",
"f32",
">",
",",
"FPImmLeaf",
"<",
"f32",
",",
"[",
"{",
"return",
"AArch64_AM",
":",
":",
"getFP32Imm",
"(",
"Imm",
")",
"!",
"=",
"-",
"<NUM_LIT>",
";",
"}",
"]",
",",
"fpimm32XForm",
">",
"{",
"let",
"Parse... |
GCC | rs6000 | CPP | stmt_completion | CPU | 12,411 | [
"_",
"A",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_castsi128_ps",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 12,412 | [
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm1_16Operand",
";",
"let",
"Encode... |
GCC | rs6000 | CPP | stmt_completion | CPU | 12,413 | [
";"
] | [
"if",
"(",
"DEFAULT_ABI",
"==",
"ABI_ELFv2",
"&&",
"AGGREGATE_TYPE_P",
"(",
"type",
")",
"&&",
"(",
"unsigned",
"HOST_WIDE_INT",
")",
"int_size_in_bytes",
"(",
"type",
")",
"<=",
"<NUM_LIT>",
")",
"return",
"false",
";",
"if",
"(",
"AGGREGATE_TYPE_P",
"(",
"... |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 12,414 | [
"OS",
".",
"emitInt32",
"(",
"FieldRelocSec",
".",
"first",
")",
";"
] | [
"MCSectionELF",
"*",
"Sec",
"=",
"Ctx",
".",
"getELFSection",
"(",
"<STR_LIT>",
".BTF.ext",
"<STR_LIT>",
",",
"ELF",
"::",
"SHT_PROGBITS",
",",
"<NUM_LIT>",
")",
";",
"Sec",
"->",
"setAlignment",
"(",
"Align",
"(",
"<NUM_LIT>",
")",
")",
";",
"OS",
".",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 12,415 | [
"(",
")",
";"
] | [
"if",
"(",
"getAddrMode",
"(",
"MI",
")",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"getAddrMode",
"(",
"MI",
")",
"!=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"!",
"isMemOp",
"(",
"MI",
")",
"&&",
"!",
"isPostIncrement",
"(",
"MI",
")",
")",
"return"... |
GCC | m68hc11 | CPP | program_repair | MPU | 12,416 | [
"<FIXS>",
"return",
"gen_rtx_SUBREG",
"(",
"mode",
",",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
",",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
";",
"<FIXE>"
] | [
"switch",
"(",
"GET_CODE",
"(",
"x",
")",
")",
"{",
"case",
"SUBREG",
":",
"<BUGS>",
"return",
"gen_rtx_SUBREG",
"(",
"mode",
",",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
",",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
";",
"<BUGE>",
"case",
"R... |
GCC | pa | MD | next_suggestion | CPU | 12,417 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 12,418 | [
"}"
] | [
"DenseMap",
"<",
"const",
"AllocaInst",
"*",
",",
"int",
">",
"::",
"iterator",
"SI",
"=",
"FuncInfo",
".",
"StaticAllocaMap",
".",
"find",
"(",
"AI",
")",
";",
"if",
"(",
"SI",
"!=",
"FuncInfo",
".",
"StaticAllocaMap",
".",
"end",
"(",
")",
")",
"{"... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 12,419 | [
"for",
"(",
"auto",
"I",
"=",
"Header",
"->",
"getFirstTerminator",
"(",
")",
",",
"E",
"=",
"Header",
"->",
"begin",
"(",
")",
";",
"I",
"!=",
"E",
";"
] | [
"MachineBasicBlock",
"*",
"Bottom",
"=",
"WebAssembly",
"::",
"getBottom",
"(",
"WE",
")",
";",
"auto",
"Iter",
"=",
"std",
"::",
"next",
"(",
"MachineFunction",
"::",
"iterator",
"(",
"Bottom",
")",
")",
";",
"if",
"(",
"Iter",
"==",
"MF",
".",
"end",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 12,420 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 12,421 | [
"default",
":"
] | [
"if",
"(",
"!",
"Subtarget",
".",
"isPPC64",
"(",
")",
")",
"return",
"TargetLowering",
"::",
"getPICJumpTableRelocBaseExpr",
"(",
"MF",
",",
"JTI",
",",
"Ctx",
")",
";",
"switch",
"(",
"getTargetMachine",
"(",
")",
".",
"getCodeModel",
"(",
")",
")",
"{... |
GCC | c4x | MD | stmt_completion | DSP | 12,422 | [
"<STR_LIT>",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | ARM | TD | next_suggestion | CPU | 12,423 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"RdaHi",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"l... |
GCC | mips | CPP | code_generation | CPU | 12,424 | [
"void",
"mips_va_start",
"(",
"tree",
"valist",
",",
"rtx",
"nextarg",
")",
"{",
"if",
"(",
"EABI_FLOAT_VARARGS_P",
")",
"{",
"const",
"CUMULATIVE_ARGS",
"*",
"cum",
";",
"tree",
"f_ovfl",
",",
"f_gtop",
",",
"f_ftop",
",",
"f_goff",
",",
"f_foff",
";",
... | [
"Implement",
"va_start",
"."
] |
GCC | loongarch | CPP | program_repair | CPU | 12,425 | [
"<FIXS>",
"bool",
"m_has_avg",
"=",
"false",
";",
"bool",
"m_has_recip",
"=",
"false",
";",
"<FIXE>"
] | [
"unsigned",
"m_reduc_factor",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"bool",
"m_has_avg",
"=",
"false",
";",
"<BUGE>",
"}",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 12,426 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"M2_mpy_sat_rnd_lh_s0",
":",
"T_M2_mpy",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | Xtensa | CPP | next_suggestion | MPU | 12,427 | [
"}"
] | [
"bool",
"XtensaRegisterInfo",
"::",
"trackLivenessAfterRegAlloc",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"return",
"true",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 12,428 | [
"}"
] | [
"bool",
"Success",
"=",
"emitIntExt",
"(",
"SrcVT",
",",
"SrcReg",
",",
"DestVT",
",",
"DestReg",
",",
"isZExt",
")",
";",
"return",
"Success",
"?",
"DestReg",
":",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 12,429 | [
";"
] | [
"def",
"A2_tfrf",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_4c5ba658",
",",
"TypeALU32_2op",
">",
",",
"PredNewRel... |
GCC | sh | MD | next_suggestion | CPU | 12,430 | [
"<STR_LIT>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"T_REG",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 12,431 | [
"void",
"MetadataStreamerV3",
"::",
"verify",
"(",
"StringRef",
"HSAMetadataString",
")",
"const",
"{",
"errs",
"(",
")",
"<<",
"<STR_LIT>",
"AMDGPU HSA Metadata Parser Test: ",
"<STR_LIT>",
";",
"std",
"::",
"shared_ptr",
"<",
"msgpack",
"::",
"Node",
">",
"FromH... | [
"Check",
"if",
"this",
"register",
"bank",
"is",
"valid",
"."
] |
GCC | i386 | MD | stmt_completion | CPU | 12,432 | [
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"any_logic",
":",
"V2SF",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
... |
LLVM | F2003f | CPP | next_suggestion | CPU | 12,433 | [
"Op",
".",
"getExpr",
"(",
")",
"->",
"print",
"(",
"O",
",",
"&",
"MAI",
")",
";"
] | [
"O",
"<<",
"(",
"uint32_t",
")",
"Op",
".",
"getImm",
"(",
")",
";",
"}",
"else",
"{",
"assert",
"(",
"Op",
".",
"isExpr",
"(",
")",
"&&",
"<STR_LIT>",
"unknown operand kind in printOperand",
"<STR_LIT>",
")",
";"
] |
LLVM | Patmos | CPP | stmt_completion | VLIW | 12,434 | [
"return",
"true",
";"
] | [
"bool",
"PatmosAsmParser",
"::",
"isPredSrcOperand",
"(",
"StringRef",
"Mnemonic",
",",
"unsigned",
"OpNo",
")",
"{",
"if",
"(",
"OpNo",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";",
"if",
"(",
"Mnemonic",
"==",
"<STR_LIT>",
"por",
"<STR_LIT>",
"||",
"Mnem... |
LLVM | Hexagon | TD | stmt_completion | DSP | 12,435 | [
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rtt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rd32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT... |
LLVM | XCore | CPP | stmt_completion | MPU | 12,436 | [
",",
"Offset",
"(",
"o",
")",
",",
"Reg",
"(",
"r",
")",
"{",
"}"
] | [
"StackSlotInfo",
"(",
"int",
"f",
",",
"int",
"o",
",",
"int",
"r",
")",
":",
"FI",
"(",
"f",
")"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 12,437 | [
"}"
] | [
"int",
"direct_return",
"(",
"void",
")",
"{",
"if",
"(",
"reload_completed",
")",
"{",
"rs6000_stack_t",
"*",
"info",
"=",
"rs6000_stack_info",
"(",
")",
";",
"if",
"(",
"info",
"->",
"first_gp_reg_save",
"==",
"<NUM_LIT>",
"&&",
"info",
"->",
"first_fp_reg... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 12,438 | [
"T",
",",
"createObjectTargetStreamer",
")",
";"
] | [
"for",
"(",
"Target",
"*",
"T",
":",
"{",
"&",
"getTheWebAssemblyTarget32",
"(",
")",
",",
"&",
"getTheWebAssemblyTarget64",
"(",
")",
"}",
")",
"{",
"RegisterMCAsmInfoFn",
"X",
"(",
"*",
"T",
",",
"createMCAsmInfo",
")",
";",
"TargetRegistry",
"::",
"Regi... |
GCC | h8300 | CPP | next_suggestion | MPU | 12,439 | [
"return",
"NULL_TREE",
";"
] | [
"set_decl_section_name",
"(",
"decl",
",",
"<STR_LIT>",
".tiny",
"<STR_LIT>",
")",
";",
"}",
"else",
"{",
"warning",
"(",
"OPT_Wattributes",
",",
"<STR_LIT>",
"%qE attribute ignored",
"<STR_LIT>",
",",
"name",
")",
";",
"*",
"no_add_attrs",
"=",
"true",
";",
"... |
GCC | loongarch | CPP | stmt_completion | CPU | 12,440 | [
"v16i8",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m128i",
"_",
"_",
"lsx_vshuf_b",
"(",
"_",
"_",
"m128i",
"_",
"<NUM_LIT>"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 12,441 | [
";"
] | [
"BrOpcode",
"=",
"AMDGPU",
"::",
"S_CBRANCH_SCC1",
";",
"ConstrainRC",
"=",
"&",
"AMDGPU",
"::",
"SReg_32RegClass",
";",
"}",
"else",
"{",
"if",
"(",
"!",
"isVCmpResult",
"(",
"CondReg",
",",
"*",
"MRI",
")",
")",
"{",
"const",
"bool",
"Is64",
"=",
"ST... |
LLVM | Hexagon | TD | stmt_completion | DSP | 12,442 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"="
] |
LLVM | Mips | CPP | stmt_completion | CPU | 12,443 | [
")",
";"
] | [
"CC",
"=",
"matchCPURegisterName",
"(",
"Name",
")",
";",
"if",
"(",
"CC",
"!=",
"-",
"<NUM_LIT>",
")",
"return",
"matchRegisterByNumber",
"(",
"CC",
",",
"is64BitReg",
"?",
"Mips",
"::",
"GPR64RegClassID",
":",
"Mips",
"::",
"GPR32RegClassID",
")",
";",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 12,444 | [
"_",
"_",
"m256",
"_",
"_",
"A",
",",
"_",
"_",
"m256i",
"_",
"_",
"I",
",",
"_",
"_",
"m256",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_permutex2var_ps",
"("
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 12,445 | [
"<STR_LIT>",
";"
] | [
"let",
"OperandType",
"=",
"OpType",
".",
"FP32",
";",
"let",
"VectorPred",
"=",
"!",
"eq",
"(",
"!",
"cast",
"<",
"string",
">",
"(",
"Pred",
")",
",",
"<STR_LIT>",
")",
";",
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}"... |
LLVM | X86 | CPP | code_generation | CPU | 12,446 | [
"void",
"X86DAGToDAGISel",
"::",
"PreprocessISelDAG",
"(",
")",
"{",
"OptForSize",
"=",
"MF",
"->",
"getFunction",
"(",
")",
"->",
"optForSize",
"(",
")",
";",
"OptForMinSize",
"=",
"MF",
"->",
"getFunction",
"(",
")",
"->",
"optForMinSize",
"(",
")",
";",... | [
"PreprocessISelDAG",
"-",
"This",
"hook",
"allows",
"targets",
"to",
"hack",
"on",
"the",
"graph",
"before",
"instruction",
"selection",
"starts",
"."
] |
GCC | i386 | MD | stmt_completion | CPU | 12,447 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"reg",
"FLAGS_REG",
")",
"(",
"compare",
"(",
"not",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",... |
GCC | i386 | CPP | next_suggestion | CPU | 12,448 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_rsqrt28_round_ps",
"(",
"_",
"_",
"m512",
"_",
"_",... |
LLVM | Sparc | CPP | next_suggestion | CPU | 12,449 | [
"}"
] | [
"if",
"(",
"RegNo",
">",
"<NUM_LIT>",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"unsigned",
"Reg",
"=",
"FPRegDecoderTable",
"[",
"RegNo",
"]",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"Reg",
")",
")",
";",
"ret... |
GCC | iq2000 | CPP | code_generation | CPU | 12,450 | [
"static",
"rtx",
"iq2000_expand_builtin",
"(",
"tree",
"exp",
",",
"rtx",
"target",
",",
"rtx",
"subtarget",
"ATTRIBUTE_UNUSED",
",",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"int",
"ignore",
"ATTRIBUTE_UNUSED",
")",
"{",
"tree",
"fndecl",
"=",
"TREE_OPERA... | [
"Expand",
"an",
"expression",
"EXP",
"that",
"calls",
"a",
"built-in",
"function",
",",
"with",
"result",
"going",
"to",
"TARGET",
"if",
"that",
"'s",
"convenient",
"(",
"and",
"in",
"mode",
"MODE",
"if",
"that",
"'s",
"convenient",
")",
".",
"SUBTARGET",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 12,451 | [
"if",
"(",
"(",
"OrImm",
"&",
"NotKnownZero",
")",
"!=",
"<NUM_LIT>",
")",
"{"
] | [
"assert",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"OR",
"&&",
"<STR_LIT>",
"Expect a OR operation",
"<STR_LIT>",
")",
";",
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"VT",
"!=",
"MVT",
"::",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 12,452 | [
"<STR_LIT>",
";"
] | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"{",
"return",
"<STR_LIT>",
"Hexagon CFG Optimizer"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 12,453 | [
"if",
"(",
"Latency",
"<=",
"<NUM_LIT>",
")",
"return",
"false",
";"
] | [
"if",
"(",
"Subtarget",
".",
"isCortexA8",
"(",
")",
"&&",
"(",
"DDomain",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"UDomain",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
"return",
"true",
";",
"unsigned",
"Latency",
"=",
"SchedModel",
".",
"compute... |
LLVM | Hexagon | TD | next_suggestion | DSP | 12,454 | [
"}"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"R29",
"]",
";",
"let",
"Defs",
"=",
"[",
"PC",
",",
"R31",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
";",
"let",
"isTaken",
"=",... |
GCC | i386 | CPP | stmt_completion | CPU | 12,455 | [
"_",
"A",
",",
"_",
"_",
"M",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_cvtusepi64_storeu_epi8",
"(",
"void",
"*",
"_",
"_",
"P",
",",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 12,456 | [
"DebugLoc",
"DL",
"=",
"I",
"->",
"getDebugLoc",
"(",
")",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"WebAssemblyFrameLowering",
"::",
"eliminateCallFramePseudoInstr",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
")",
"const",
"{",
"assert",
"(",
"!",
... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 12,457 | [
"}"
] | [
"bit",
"isFP",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"VT",
".",
"Value",
",",
"f16",
".",
"Value",
")",
",",
"<NUM_LIT>",
",",
"!",
"if",
"(",
"!",
"eq",
"(",
"VT",
".",
"Value",
",",
"f32",
".",
"Value",
")",
",",
"<NUM_LIT>",
",",
"!",
"if... |
LLVM | Hexagon | TD | next_suggestion | DSP | 12,458 | [
"}"
] | [
"def",
"C2_or",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Ps4",
")",
",",
"<STR_LIT>",
",",
"tc_640086b5",
",",
"TypeCR",
">",
",",
"Enc_454a26",
"{",... |
GCC | pdp11 | MD | stmt_completion | MPU | 12,459 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_asm_attributes",
"[",
"(",
"set_attr"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 12,460 | [
";",
"++",
"i",
")",
"{"
] | [
"for",
"(",
"X86COFFMachineModuleInfo",
"::",
"stub_iterator",
"I",
"=",
"COFFMMI",
".",
"stub_begin",
"(",
")",
",",
"E",
"=",
"COFFMMI",
".",
"stub_end",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"{",
"OutStreamer",
".",
"EmitRawText",
"(",... |
LLVM | ARM64 | TD | stmt_completion | CPU | 12,461 | [
":",
"$",
"sym",
",",
"<NUM_LIT>",
")",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"MOVKWi",
"GPR32",
":",
"$",
"Rd",
",",
"movk_symbol_g2"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 12,462 | [
":",
"$",
"addr",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v1i64",
"(",
"scalar_to_vector",
"(",
"i64",
"(",
"load",
"am_indexed64",
":",
"$",
"addr",
")",
")",
")",
")",
",",
"(",
"LDRDui",
"am_indexed64"
] |
GCC | i386 | MD | next_suggestion | CPU | 12,463 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_vector",
":",
"V2SI",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_L... |
GCC | epiphany | MD | stmt_completion | MPU | 12,464 | [
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"SF",
"(",
"match_operand"
] |
LLVM | X86 | CPP | program_repair | CPU | 12,465 | [
"<FIXS>",
"bool",
"IllegalFPCMov",
"=",
"!",
"(",
"(",
"X86ScalarSSEf32",
"&&",
"Op",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f32",
")",
"||",
"(",
"X86ScalarSSEf64",
"&&",
"Op",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f64",
")",
... | [
"SDOperand",
"Cmp",
"=",
"Cond",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"unsigned",
"Opc",
"=",
"Cmp",
".",
"getOpcode",
"(",
")",
";",
"<BUGS>",
"bool",
"IllegalFPCMov",
"=",
"!",
"X86ScalarSSE",
"&&",
"MVT",
"::",
"isFloatingPoint",
"(",
"Op",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 12,466 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_pzxthf",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"Enc_fb65... |
LLVM | AArch64 | TD | next_suggestion | CPU | 12,467 | [
"}"
] | [
"def",
"A64FXWrite_4Cyc_GI01",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI01",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 12,468 | [
"}"
] | [
"MVT",
"SITargetLowering",
"::",
"getScalarShiftAmountTy",
"(",
"EVT",
"VT",
")",
"const",
"{",
"return",
"MVT",
"::",
"i32",
";"
] |
LLVM | Teak | CPP | code_generation | DSP | 12,469 | [
"SDValue",
"TeakTargetLowering",
"::",
"LowerCall",
"(",
"TargetLowering",
"::",
"CallLoweringInfo",
"&",
"CLI",
",",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"InVals",
")",
"const",
"{",
"SelectionDAG",
"&",
"DAG",
"=",
"CLI",
".",
"DAG",
";",
"SDLoc",
... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"calls",
"into",
"the",
"specified",
"DAG",
"."
] |
GCC | fr30 | MD | next_suggestion | DSP | 12,470 | [
"(",
"nil",
")",
"]"
] | [
"[",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"nil",
")"
] |
GCC | arm | CPP | next_suggestion | CPU | 12,471 | [
"iwmmx2_mbuiltin",
"(",
"<STR_LIT>",
"wmiatbn",
"<STR_LIT>",
",",
"di_ftype_di_v4hi_v4hi",
",",
"WMIATBN",
")",
";"
] | [
"iwmmx_mbuiltin",
"(",
"<STR_LIT>",
"wmaddu",
"<STR_LIT>",
",",
"v2si_ftype_v4hi_v4hi",
",",
"WMADDU",
")",
";",
"iwmmx2_mbuiltin",
"(",
"<STR_LIT>",
"wmaddux",
"<STR_LIT>",
",",
"v2si_ftype_v4hi_v4hi",
",",
"WMADDUX",
")",
";",
"iwmmx2_mbuiltin",
"(",
"<STR_LIT>",
... |
GCC | sh | CPP | stmt_completion | CPU | 12,472 | [
"genfun",
")",
"(",
"op",
"[",
"<NUM_LIT>",
"]",
")",
";"
] | [
"rtx",
"op",
"[",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"signature_args",
"[",
"signature",
"]",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"if",
"(",
"ignore",
")",
"return",
"NULL_RTX",
";",
"machine_mode",
"tmode",
"=",
"insn_data",
"[",
"icode",
"]",
".",
"opera... |
GCC | m68k | MD | stmt_completion | MPU | 12,473 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | mips | MD | stmt_completion | CPU | 12,474 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | VE | TD | stmt_completion | CPU | 12,475 | [
";"
] | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"ptr_rc",
",",
"ptr_rc",
",",
"i32imm",
")",
";",
"let",
"ParserMatchClass",
"=",
"VEMEMrriAsmOperand"
] |
GCC | pa | MD | next_suggestion | CPU | 12,476 | [
"(",
"clobber",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
")"
] | [
"(",
"clobber",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 12,477 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | rs6000 | MD | program_repair | CPU | 12,478 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"TD",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 12,479 | [
"if",
"(",
"Subtarget",
"->",
"isSwift",
"(",
")",
"&&",
"Ord",
"==",
"Release",
")",
"{"
] | [
"static",
"SDValue",
"LowerATOMIC_FENCE",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"ARMSubtarget",
"*",
"Subtarget",
")",
"{",
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"if",
"(",
"!",
"Subtarget",
"->",
"hasDataBarrier",
"(",
")",
... |
GCC | arm | CPP | stmt_completion | CPU | 12,480 | [
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vminq_sv8hi",
"(",
"_",
"_",
"a",
",",
"_"
] |
LLVM | ARM | TD | stmt_completion | CPU | 12,481 | [
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Qn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Qm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Qd",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qn",
"{",
"<NUM_LIT>",
"-... |
LLVM | AArch64 | TD | next_suggestion | CPU | 12,482 | [
"}"
] | [
"def",
"_4H",
":",
"N2VShR_Narrow",
"<",
"<NUM_LIT>",
",",
"u",
",",
"opcode",
",",
"asmop",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"shr_imm16",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mep | MD | program_repair | CPU | 12,483 | [
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"un... | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"SI",
"[",
"<BUGE>",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<... |
LLVM | X86 | CPP | next_suggestion | CPU | 12,484 | [
"++",
"NumInstsInserted",
";"
] | [
"auto",
"ShiftI",
"=",
"BuildMI",
"(",
"MBB",
",",
"InsertPt",
",",
"Loc",
",",
"TII",
"->",
"get",
"(",
"X86",
"::",
"SAR64ri",
")",
",",
"PredStateReg",
")",
".",
"addReg",
"(",
"TmpReg",
",",
"RegState",
"::",
"Kill",
")",
".",
"addImm",
"(",
"T... |
GCC | stormy16 | CPP | next_suggestion | CPU | 12,485 | [
"DECL_FIELD_CONTEXT",
"(",
"f_1",
")",
"=",
"record",
";"
] | [
"tree",
"f_1",
",",
"f_2",
",",
"record",
",",
"type_decl",
";",
"record",
"=",
"make_lang_type",
"(",
"RECORD_TYPE",
")",
";",
"type_decl",
"=",
"build_decl",
"(",
"TYPE_DECL",
",",
"get_identifier",
"(",
"<STR_LIT>",
"__va_list_tag",
"<STR_LIT>",
")",
",",
... |
LLVM | X86 | CPP | program_repair | CPU | 12,486 | [
"<FIXS>",
"}",
"else",
"if",
"(",
"(",
"Opc",
"==",
"X86",
"::",
"SUB64ri32",
"||",
"Opc",
"==",
"X86",
"::",
"SUB64ri8",
"||",
"Opc",
"==",
"X86",
"::",
"SUB32ri",
"||",
"Opc",
"==",
"X86",
"::",
"SUB32ri8",
")",
"&&",
"<FIXE>"
] | [
"PI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
"==",
"X86",
"::",
"NoRegister",
")",
"{",
"Offset",
"=",
"PI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"<BUGS>",
"}",
"else",
"if",
"(",
"("... |
GCC | i386 | CPP | stmt_completion | CPU | 12,487 | [
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"return",
"(",
"long",
"long",
")",
"_",
"_",
"builtin_ia32_vcvttsd2si64",
"(",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"A",
",",
"_"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 12,488 | [
")",
"_",
"<NUM_LIT>",
",",
"(",
"v16u8",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128i",
")",
"_",
"_",
"builtin_lsx_vor_v",
"(",
"(",
"v16u8"
] |
GCC | pa | MD | next_suggestion | CPU | 12,489 | [
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"parallel"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 12,490 | [
"Register",
"(",
")",
")",
";"
] | [
"Incomings",
".",
"emplace_back",
"(",
"MI",
"->",
"getOperand",
"(",
"i",
")",
".",
"getReg",
"(",
")",
",",
"MI",
"->",
"getOperand",
"(",
"i",
"+",
"<NUM_LIT>",
")",
".",
"getMBB",
"(",
")",
","
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 12,491 | [
"bool",
"SIFixSGPRCopies",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"const",
"GCNSubtarget",
"&",
"ST",
"=",
"MF",
".",
"getSubtarget",
"<",
"GCNSubtarget",
">",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
"... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 12,492 | [
"_",
"_",
"a",
";"
] | [
"vreinterpretq_p8_u8",
"(",
"uint8x16_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"poly8x16_t",
")"
] |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 12,493 | [
")",
";"
] | [
"addAvailableCaps",
"(",
"{",
"Capability",
"::",
"ImageBasic",
",",
"Capability",
"::",
"LiteralSampler",
",",
"Capability",
"::",
"Image1D",
",",
"Capability",
"::",
"SampledBuffer",
",",
"Capability",
"::",
"ImageBuffer",
"}",
")",
";",
"if",
"(",
"ST",
"."... |
LLVM | AArch64 | TD | next_suggestion | CPU | 12,494 | [
"}"
] | [
"def",
"imm0_255",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm0_255Operand",
";",
"let",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 12,495 | [
";"
] | [
"Target",
"&",
"getTheAArch64leTarget",
"(",
")",
"{",
"static",
"Target",
"TheAArch64leTarget",
";",
"return",
"TheAArch64leTarget"
] |
LLVM | Mips | TD | stmt_completion | CPU | 12,496 | [
"node",
":",
"$",
"e0",
",",
"node",
":",
"$",
"e0",
",",
"node",
":",
"$",
"e0",
")",
")",
">",
";"
] | [
"def",
"vsplati32",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"e0",
")",
",",
"(",
"v4i32",
"(",
"build_vector",
"node",
":",
"$",
"e0",
","
] |
LLVM | X86 | CPP | program_repair | CPU | 12,497 | [
"<FIXS>",
"Register",
"DestReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>"
] | [
"static_assert",
"(",
"X86",
"::",
"AddrNumOperands",
"==",
"<NUM_LIT>",
",",
"<STR_LIT>",
"VAARG_64 assumes 5 address operands",
"<STR_LIT>",
")",
";",
"<BUGS>",
"unsigned",
"DestReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
... |
GCC | avr | MD | stmt_completion | MPU | 12,498 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"mem",
":",
"BLK",
"(",
"reg",
":",
"HI",
"REG_X",
")",
")",
"(",
"mem",
":",
"BLK",
"(",
"lo_sum",
":",
"PSI",
"(",
"reg",
":",
"QI",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"HI",
"REG_Z",
")",... |
LLVM | ARM64 | TD | next_suggestion | CPU | 12,499 | [
"}"
] | [
"let",
"Pattern",
"=",
"pattern",
";",
"let",
"Size",
"=",
"<NUM_LIT>",
";"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.