Compiler_Type stringclasses 2 values | Target stringclasses 176 values | Programming Language stringclasses 3 values | Task stringclasses 4 values | Target_Type stringclasses 7 values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | CPP | program_repair | CPU | 2,000 | [
"<FIXS>",
"if",
"(",
"VT",
".",
"isScalableVector",
"(",
")",
")",
"break",
";",
"assert",
"(",
"OpVT",
".",
"getVectorElementCount",
"(",
")",
"==",
"VT",
".",
"getVectorElementCount",
"(",
")",
"*",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Expected result vector wit... | [
"assert",
"(",
"OpVT",
".",
"getSizeInBits",
"(",
")",
"==",
"VT",
".",
"getSizeInBits",
"(",
")",
"&&",
"<STR_LIT>",
"Expected vectors of equal size!",
"<STR_LIT>",
")",
";",
"<BUGS>",
"<BUGE>",
"break",
";",
"}",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,001 | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 2,002 | [
"else",
"Opc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"if",
"(",
"Opcode",
"==",
"ARM",
"::",
"SSAT",
"||",
"Opcode",
"==",
"ARM",
"::",
"SSAT16",
")",
"Pos",
"+=",
"<NUM_LIT>",
";",
"MI",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"Pos",
")",
")",
";",
"MI",
".",
"addOperand",
"(",
... |
GCC | sh | CPP | program_repair | CPU | 2,003 | [
"<FIXS>",
"rtx_insn",
"*",
"block",
"=",
"bp",
"->",
"insert_place",
";",
"<FIXE>"
] | [
"label",
"=",
"bp",
"->",
"near_label",
";",
"if",
"(",
"!",
"label",
"&&",
"bp",
"->",
"address",
"-",
"addr",
">=",
"CONDJUMP_MIN",
")",
"{",
"<BUGS>",
"rtx",
"block",
"=",
"bp",
"->",
"insert_place",
";",
"<BUGE>",
"if",
"(",
"GET_CODE",
"(",
"PAT... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 2,004 | [
")",
"{"
] | [
"void",
"AMDGPUInstPrinter",
"::",
"printImmediateV216",
"(",
"uint32_t",
"Imm",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"O"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 2,005 | [
"}"
] | [
"BuildMI",
"(",
"&",
"MBB",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
".",
"addImm",
"(",
"CCValid",
")",
".",
"addImm",
"(",
"CCMask",
")",
".",
"addMBB",
"(",
"TBB",
")",
";",
"++",
"Count",
";",
"if",
"(",
"FBB",
... |
LLVM | CellSPU | CPP | next_suggestion | MPU | 2,006 | [
"if",
"(",
"Reg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"continue",
";"
] | [
"if",
"(",
"hasDebugInfo",
")",
"{",
"FrameLabel",
"=",
"MMI",
".",
"getContext",
"(",
")",
".",
"CreateTempSymbol",
"(",
")",
";",
"BuildMI",
"(",
"MBB",
",",
"MBBI",
",",
"dl",
",",
"TII",
".",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 2,007 | [
"Chain",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"TokenFactor",
",",
"DL",
",",
"MVT",
"::",
"Other",
",",
"MemOps",
")",
";"
] | [
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"MemOps",
";",
"static",
"const",
"MCPhysReg",
"GPRArgRegs",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,008 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | R600 | CPP | stmt_completion | GPU | 2,009 | [
"getKillRegState",
"(",
"IsKill",
")",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"addReg",
"(",
"Value",
",",
"RegState",
"::",
"Implicit",
"|",
"getDefRegState",
"(",
"IsL... | [
"}",
"unsigned",
"NumSubRegs",
"=",
"getNumSubRegsForSpillOp",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
";",
"unsigned",
"Size",
"=",
"NumSubRegs",
"*",
"<NUM_LIT>",
";",
"uint64_t",
"Rsrc",
"=",
"AMDGPU",
"::",
"RSRC_DATA_FORMAT",
"|",
"AMDGPU",
"::",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 2,010 | [
";"
] | [
"IntegerType",
"*",
"T",
"=",
"dyn_cast",
"<",
"IntegerType",
">",
"(",
"P",
".",
"getType",
"(",
")",
")",
";",
"if",
"(",
"!",
"T",
"||",
"T",
"->",
"getBitWidth",
"(",
")",
">",
"DestBW",
")",
"return",
"false",
";",
"}",
"for",
"(",
"Instruct... |
LLVM | Hexagon | TD | stmt_completion | DSP | 2,011 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J2_jumpt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_db2bce9c",
",",
"TypeJ",
">",
",",
"Enc_daea09",
",",
"PredNewRel",
"{",
"let",
"... |
GCC | c6x | CPP | stmt_completion | VLIW | 2,012 | [
")",
";"
] | [
"return",
"_",
"_",
"builtin_c6x_sshl",
"(",
"src1",
",",
"src2"
] |
LLVM | PowerPC | TD | next_suggestion | CPU | 2,013 | [
"let",
"OperandType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"dispRI",
":",
"$",
"imm",
",",
"ptr_rc_nor0",
":",
"$",
"reg",
")",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | XCore | CPP | stmt_completion | MPU | 2,014 | [
"TII",
",",
"MachineModuleInfo",
"*",
"MMI",
",",
"unsigned",
"DRegNum",
")",
"{"
] | [
"static",
"void",
"EmitDefCfaRegister",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
",",
"DebugLoc",
"dl",
",",
"const",
"TargetInstrInfo",
"&"
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 2,015 | [
"bool",
"WebAssemblyLowerBrUnless",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"********** Lowering br_unless **********\\n",
"<STR_LIT>",
"<STR_LIT>",
"********** Function: ",
"<STR_LIT... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 2,016 | [
"}"
] | [
"vqshl_u32",
"(",
"uint32x2_t",
"_",
"_",
"a",
",",
"int32x2_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_aarch64_uqshlv2si_uus",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 2,017 | [
"false",
";"
] | [
"const",
"MCConstantExpr",
"*",
"CE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"if",
"(",
"!",
"CE",
")",
"return"
] |
GCC | s390 | MD | program_repair | MPU | 2,018 | [
"<FIXS>",
"(",
"define_mode_attr",
"xdee",
"[",
"(",
"TF",
"<STR_LIT>",
")",
"(",
"DF",
"<STR_LIT>",
")",
"(",
"SF",
"<STR_LIT>",
")",
"(",
"TD",
"<STR_LIT>",
")",
"(",
"DD",
"<STR_LIT>",
")",
"(",
"SD",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>",
"<FIXS>",
... | [
"(",
"define_code_attr",
"atomic",
"[",
"(",
"and",
"<STR_LIT>",
")",
"(",
"ior",
"<STR_LIT>",
")",
"(",
"xor",
"<STR_LIT>",
")",
"(",
"plus",
"<STR_LIT>",
")",
"(",
"minus",
"<STR_LIT>",
")",
"(",
"mult",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"de... |
LLVM | SystemZ | TD | stmt_completion | CPU | 2,019 | [
"-",
"<NUM_LIT>",
"}",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BDL2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M3",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,020 | [
"}"
] | [
"if",
"(",
"auto",
"USatVal",
"=",
"detectSSatPattern",
"(",
"In",
",",
"VT",
",",
"true",
")",
")",
"{",
"if",
"(",
"SVT",
"==",
"MVT",
"::",
"i8",
"&&",
"InSVT",
"==",
"MVT",
"::",
"i32",
")",
"{",
"EVT",
"MidVT",
"=",
"VT",
".",
"changeVectorE... |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 2,021 | [
"return",
"GR",
".",
"getOrCreateConstFP",
"(",
"VZero",
",",
"I",
",",
"ResType",
",",
"TII",
",",
"ZeroAsNull",
")",
";"
] | [
"bool",
"ZeroAsNull",
"=",
"STI",
".",
"isOpenCLEnv",
"(",
")",
";",
"APFloat",
"VZero",
"=",
"getZeroFP",
"(",
"GR",
".",
"getTypeForSPIRVType",
"(",
"ResType",
")",
")",
";",
"if",
"(",
"ResType",
"->",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,022 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LI... |
GCC | aarch64 | MD | stmt_completion | CPU | 2,023 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr"
] |
GCC | s390 | MD | stmt_completion | MPU | 2,024 | [
"<NUM_LIT>",
")",
"]"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"cond",
"[",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 2,025 | [
"otype",
";"
] | [
"class",
"TPCInstVector",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"string",
"asmstr",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"otype",
">",
":",
"VectorInstBase",
"<",
"opc",
",",
"asmstr",
">",
"{",
"let",
"OperandType",
"="
] |
GCC | arm | MD | next_suggestion | CPU | 2,026 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VDQ",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"VDQ",
"(",
"not",
":",
"VDQ",
"(",
"match_operand",
":",
"VDQ",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 2,027 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 2,028 | [
"Other",
".",
"SgprScores",
"[",
"J",
"]",
")",
";"
] | [
"const",
"unsigned",
"OldEvents",
"=",
"PendingEvents",
"&",
"WaitEventMaskForInst",
"[",
"T",
"]",
";",
"const",
"unsigned",
"OtherEvents",
"=",
"Other",
".",
"PendingEvents",
"&",
"WaitEventMaskForInst",
"[",
"T",
"]",
";",
"if",
"(",
"OtherEvents",
"&",
"~"... |
GCC | pa | MD | next_suggestion | CPU | 2,029 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 2,030 | [
"}"
] | [
"unsigned",
"Hexagon_MC",
"::",
"GetELFFlags",
"(",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"{",
"static",
"std",
"::",
"map",
"<",
"StringRef",
",",
"unsigned",
">",
"ElfFlags",
"=",
"{",
"{",
"<STR_LIT>",
"hexagonv4",
"<STR_LIT>",
",",
"ELF",
"::",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 2,031 | [
"(",
"CC",
")",
"&&",
"(",
"(",
"K",
"==",
"LHS",
"&&",
"K",
"==",
"TrueVal",
")",
"||",
"(",
"K",
"==",
"RHS",
"&&",
"K",
"==",
"FalseVal",
")",
")",
")",
";"
] | [
"static",
"bool",
"isUpperSaturate",
"(",
"const",
"SDValue",
"LHS",
",",
"const",
"SDValue",
"RHS",
",",
"const",
"SDValue",
"TrueVal",
",",
"const",
"SDValue",
"FalseVal",
",",
"const",
"ISD",
"::",
"CondCode",
"CC",
",",
"const",
"SDValue",
"K",
")",
"{... |
LLVM | Lanai | CPP | code_generation | CPU | 2,032 | [
"unsigned",
"LanaiInstrInfo",
"::",
"isStoreToStackSlot",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"int",
"&",
"FrameIndex",
")",
"const",
"{",
"if",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"if",
"(",
"MI",
... | [
"isStoreToStackSlot",
"-",
"If",
"the",
"specified",
"machine",
"instruction",
"is",
"a",
"direct",
"store",
"to",
"a",
"stack",
"slot",
",",
"return",
"the",
"virtual",
"or",
"physical",
"register",
"number",
"of",
"the",
"source",
"reg",
"along",
"with",
"... |
GCC | msp430 | MD | next_suggestion | MPU | 2,033 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 2,034 | [
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
")",
"]"
] | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")"... |
LLVM | ARM | CPP | stmt_completion | CPU | 2,035 | [
"(",
"getImm",
"(",
")",
")",
";"
] | [
"void",
"addModImmNotOperands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"const",
"MCConstantExpr",
"*",
"CE",
"=",
"cas... |
LLVM | ARM | CPP | next_suggestion | CPU | 2,036 | [
"}"
] | [
"}",
"if",
"(",
"RS",
"&&",
"FrameReg",
"==",
"ARM",
"::",
"SP",
"&&",
"FrameIndex",
"==",
"RS",
"->",
"getScavengingFrameIndex",
"(",
")",
")",
"{",
"assert",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"getFrameLowering",
"(",
")",
"->",
"hasReserved... |
LLVM | ARM | TD | next_suggestion | CPU | 2,037 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";"
] | [
"def",
"rsi",
":",
"AsI1",
"<",
"opcod",
",",
"(",
"outs",
"GPR",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"Rn",
",",
"so_reg_imm",
":",
"$",
"shift",
")",
",",
"DPSoRegImmFrm",
",",
"iis",
",",
"opc",
",",
"<STR_LIT>",
",",
"[",
... |
LLVM | Sparc | CPP | next_suggestion | CPU | 2,038 | [
"}"
] | [
"raw_svector_ostream",
"OS",
"(",
"Str",
")",
";",
"printInstruction",
"(",
"MI",
",",
"OS",
")",
";",
"OutStreamer",
".",
"EmitRawText",
"(",
"OS",
".",
"str",
"(",
")",
")",
";"
] |
GCC | arm | MD | next_suggestion | CPU | 2,039 | [
"xops",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_fmt_ee",
"(",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"=",
"=",
"GE",
"?",
"LEU",
":",
"GTU",
","
] | [
"(",
"pc",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"xops",
"[",
"<NUM_LIT>",
"]",
"xops",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
"emit_insn",
"(",
"gen_zero_extendqisi2",
"(",
"xops",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
... |
LLVM | PowerPC | CPP | code_generation | CPU | 2,040 | [
"int",
"PPCTTIImpl",
"::",
"getIntImmCostInst",
"(",
"unsigned",
"Opcode",
",",
"unsigned",
"Idx",
",",
"const",
"APInt",
"&",
"Imm",
",",
"Type",
"*",
"Ty",
",",
"TTI",
"::",
"TargetCostKind",
"CostKind",
",",
"Instruction",
"*",
"Inst",
")",
"{",
"if",
... | [
"Return",
"the",
"expected",
"cost",
"of",
"materialization",
"for",
"the",
"given",
"integer",
"immediate",
"of",
"the",
"specified",
"type",
"for",
"a",
"given",
"instruction",
"."
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 2,041 | [
"let",
"Switches",
"=",
"{",
"mask",
",",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"SpuInst_MovMask",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"Rdst",
",",
"RegisterClass",
"Rsrc",
",",
"string",
"asmstr",
">",
":",
"ScalarInstBase",
"<",
"opc",
",",
"asmstr",
">",
"{",
"let",
"OutOperandList",
"=",
"(",
... |
LLVM | XCore | CPP | next_suggestion | MPU | 2,042 | [
"}"
] | [
"bool",
"XCorePassConfig",
"::",
"addPreISel",
"(",
")",
"{",
"addPass",
"(",
"createXCoreLowerThreadLocalPass",
"(",
")",
")",
";",
"return",
"false",
";"
] |
GCC | bfin | CPP | next_suggestion | DSP | 2,043 | [
"return",
"NULL_TREE",
";"
] | [
"warning",
"(",
"OPT_Wattributes",
",",
"<STR_LIT>",
"%qE attribute only applies to functions",
"<STR_LIT>",
",",
"name",
")",
";",
"*",
"no_add_attrs",
"=",
"true",
";",
"}",
"if",
"(",
"(",
"strcmp",
"(",
"IDENTIFIER_POINTER",
"(",
"name",
")",
",",
"<STR_LIT>... |
LLVM | Mips | CPP | stmt_completion | CPU | 2,044 | [
")",
"return",
"true",
";"
] | [
"if",
"(",
"Ty",
"->",
"isVectorTy",
"(",
")",
"&&",
"Ty",
"->",
"isFPOrFPVectorTy",
"(",
")"
] |
GCC | i386 | CPP | code_generation | CPU | 2,045 | [
"void",
"i386_pe_seh_init",
"(",
"FILE",
"*",
"f",
")",
"{",
"struct",
"seh_frame_state",
"*",
"seh",
";",
"if",
"(",
"!",
"TARGET_SEH",
")",
"return",
";",
"if",
"(",
"cfun",
"->",
"is_thunk",
")",
"return",
";",
"gcc_assert",
"(",
"!",
"stack_realign_d... | [
"Set",
"up",
"data",
"structures",
"beginning",
"output",
"for",
"SEH",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 2,046 | [
")",
",",
"FP64FP16Denormals",
"(",
"true",
")",
"{"
] | [
"IEEE",
"(",
"true",
")",
",",
"DX10Clamp",
"(",
"true",
")",
",",
"FP32Denormals",
"(",
"true"
] |
GCC | powerpcspe | CPP | next_suggestion | CPU | 2,047 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"long",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"TM_is_failure_persistent",
"(",
"void",
"*",
"const",
"TM_buff",
")",... |
LLVM | X86 | CPP | code_generation | CPU | 2,048 | [
"SDValue",
"X86TargetLowering",
"::",
"PerformDAGCombine",
"(",
"SDNode",
"*",
"N",
",",
"DAGCombinerInfo",
"&",
"DCI",
")",
"const",
"{",
"SDValue",
"R",
"=",
"PerformParabixDAGCombine",
"(",
"N",
",",
"DCI",
")",
";",
"if",
"(",
"R",
".",
"getNode",
"(",... | [
"This",
"method",
"will",
"be",
"invoked",
"for",
"all",
"target",
"nodes",
"and",
"for",
"any",
"target-independent",
"nodes",
"that",
"the",
"target",
"has",
"registered",
"with",
"invoke",
"it",
"for",
"."
] |
LLVM | X86 | CPP | code_generation | CPU | 2,049 | [
"void",
"X86ATTInstPrinter",
"::",
"printInst",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"raw_ostream",
"&",
"OS",
",",
"StringRef",
"Annot",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"{",
"const",
"MCInstrDesc",
"&",
"Desc",
"=",
"MII",
".",
"get",... | [
"Print",
"the",
"specified",
"MCInst",
"to",
"the",
"specified",
"raw_ostream",
"."
] |
GCC | c6x | MD | next_suggestion | VLIW | 2,050 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"ashiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
... |
LLVM | X86 | TD | program_repair | CPU | 2,051 | [
"<FIXS>",
"Sched",
"[",
"WriteVecInsert",
"]",
">",
";",
"<FIXE>"
] | [
"<STR_LIT>",
")",
",",
"[",
"(",
"set",
"VR128",
":",
"$",
"dst",
",",
"(",
"X86pinsrw",
"VR128",
":",
"$",
"src1",
",",
"GR32orGR64",
":",
"$",
"src2",
",",
"imm",
":",
"$",
"src3",
")",
")",
"]",
">",
",",
"<BUGS>",
"Sched",
"[",
"WriteShuffle"... |
GCC | tilepro | MD | next_suggestion | VLIW | 2,052 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"use",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | CPP | stmt_completion | CPU | 2,053 | [
"_",
"v4sf",
")",
"_",
"mm_avx512_setzero_ps",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_getmant_ps",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 2,054 | [
"ResultReg",
")",
";"
] | [
"bool",
"AArch64FastISel",
"::",
"selectBitCast",
"(",
"const",
"Instruction",
"*",
"I",
")",
"{",
"MVT",
"RetVT",
",",
"SrcVT",
";",
"if",
"(",
"!",
"isTypeLegal",
"(",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"->",
"getType",
"(",
")",
",",
"S... |
GCC | i386 | CPP | stmt_completion | CPU | 2,055 | [
"artificial__",
")",
")",
"_",
"mm512_sqrt_ph",
"(",
"_",
"_",
"m512h",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 2,056 | [
"<FIXS>",
"for",
"(",
"MVT",
"VT",
":",
"MVT",
"::",
"fixedlen_vector_valuetypes",
"(",
")",
")",
"{",
"<FIXE>"
] | [
"if",
"(",
"Subtarget",
".",
"hasAltivec",
"(",
")",
")",
"{",
"<BUGS>",
"for",
"(",
"MVT",
"VT",
":",
"MVT",
"::",
"vector_valuetypes",
"(",
")",
")",
"{",
"<BUGE>",
"setOperationAction",
"(",
"ISD",
"::",
"ADD",
",",
"VT",
",",
"Legal",
")",
";",
... |
GCC | arm | MD | next_suggestion | CPU | 2,057 | [
")"
] | [
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 2,058 | [
";"
] | [
"def",
"A2_vsububs",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rtt32",
",",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 2,059 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 2,060 | [
"if",
"(",
"Result",
"!=",
"Symbols",
"->",
"end",
"(",
")",
")",
"{"
] | [
"auto",
"Result",
"=",
"std",
"::",
"find_if",
"(",
"Symbols",
"->",
"begin",
"(",
")",
",",
"Symbols",
"->",
"end",
"(",
")",
",",
"[",
"Value",
"]",
"(",
"const",
"SymbolInfoTy",
"&",
"Val",
")",
"{",
"return",
"std",
"::",
"get",
"<",
"<NUM_LIT>... |
LLVM | Hexagon | TD | stmt_completion | DSP | 2,061 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
... |
GCC | arm | CPP | next_suggestion | CPU | 2,062 | [
"}"
] | [
"_",
"_",
"arm_vstrhq_scatter_offset",
"(",
"float16_t",
"*",
"_",
"_",
"base",
",",
"uint16x8_t",
"_",
"_",
"offset",
",",
"float16x8_t",
"_",
"_",
"value",
")",
"{",
"_",
"_",
"arm_vstrhq_scatter_offset_f16",
"(",
"_",
"_",
"base",
",",
"_",
"_",
"offs... |
GCC | arm | MD | next_suggestion | CPU | 2,063 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 2,064 | [
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"src2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"SrcA",
"=",
"src1",
";",
"let",
"SrcExtra",
"=",
"src2",
";",
"let... |
LLVM | MSP430 | CPP | stmt_completion | MPU | 2,065 | [
"&&",
"<STR_LIT>",
"Slot for FPW register must be last in order to be found!",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"hasFP",
"(",
"MF",
")",
")",
"{",
"int",
"FrameIdx",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
"->",
"CreateFixedObject",
"(",
"<NUM_LIT>",
",",
"-",
"<NUM_LIT>",
",",
"true",
")",
";",
"(",
"void",
")",
"FrameIdx",
";",
"assert",
"(",
... |
GCC | sparc | MD | stmt_completion | CPU | 2,066 | [
"]",
")"
] | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
... |
LLVM | AArch64 | TD | program_repair | CPU | 2,067 | [
"<FIXS>",
"<STR_LIT>",
",",
"[",
"]",
",",
"NoItinerary",
">",
"{",
"<FIXE>"
] | [
"def",
"BFMwwii",
":",
"A64I_bitfield",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"GPR32",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"GPR32",
":",
"$",
"src",
",",
"GPR32",
":",
"$",
"Rn",
",",
"bitfield32_imm",
":",
"$",
"ImmR",... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 2,068 | [
"}"
] | [
"if",
"(",
"MI",
".",
"getOpcode",
"(",
")",
"==",
"Hexagon",
"::",
"A2_tfrsi",
")",
"{",
"auto",
"Op",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Op",
".",
"getType",
"(",
")",
"==",
"MachineOperand",
"::",
"MO_GlobalAddre... |
GCC | pa | CPP | stmt_completion | CPU | 2,069 | [
"<STR_LIT>",
";"
] | [
"const",
"char",
"*",
"output_movb",
"(",
"rtx",
"*",
"operands",
",",
"rtx",
"insn",
",",
"int",
"which_alternative",
",",
"int",
"reverse_comparison",
")",
"{",
"if",
"(",
"next_real_insn",
"(",
"JUMP_LABEL",
"(",
"insn",
")",
")",
"==",
"next_real_insn",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 2,070 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | rs6000 | CPP | stmt_completion | CPU | 2,071 | [
")",
":",
"true",
")",
";"
] | [
"return",
"(",
"from",
"==",
"ARG_POINTER_REGNUM",
"&&",
"to",
"==",
"STACK_POINTER_REGNUM",
"?",
"!",
"frame_pointer_needed",
":",
"from",
"==",
"RS6000_PIC_OFFSET_TABLE_REGNUM",
"?",
"!",
"TARGET_MINIMAL_TOC",
"||",
"TARGET_NO_TOC_OR_PCREL",
"||",
"constant_pool_empty_p... |
GCC | aarch64 | CPP | stmt_completion | CPU | 2,072 | [
"c",
")",
";"
] | [
"vsra_n_s8",
"(",
"int8x8_t",
"_",
"_",
"a",
",",
"int8x8_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"c",
")",
"{",
"return",
"(",
"int8x8_t",
")",
"_",
"_",
"builtin_aarch64_ssra_nv8qi",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"_",
... |
GCC | pa | MD | next_suggestion | CPU | 2,073 | [
"(",
"const_int",
"<NUM_LIT>",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc",
... |
GCC | i386 | CPP | next_suggestion | CPU | 2,074 | [
"if",
"(",
"opts",
"->",
"x_flag_align_jumps",
"&&",
"!",
"opts",
"->",
"x_str_align_jumps",
")",
"opts",
"->",
"x_str_align_jumps",
"=",
"processor_cost_table",
"[",
"ix86_tune",
"]",
"->",
"align_jump",
";"
] | [
"static",
"void",
"ix86_default_align",
"(",
"struct",
"gcc_options",
"*",
"opts",
")",
"{",
"if",
"(",
"opts",
"->",
"x_flag_align_loops",
"&&",
"!",
"opts",
"->",
"x_str_align_loops",
")",
"opts",
"->",
"x_str_align_loops",
"=",
"processor_cost_table",
"[",
"i... |
GCC | s390 | MD | stmt_completion | MPU | 2,075 | [
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V",
"[",
"(",
"match_operand",
":",
"<",
"non_vec",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"... |
GCC | i386 | CPP | code_generation | CPU | 2,076 | [
"static",
"bool",
"expand_vec_perm_vpermt2_vpshub2",
"(",
"struct",
"expand_vec_perm_d",
"*",
"d",
")",
"{",
"if",
"(",
"!",
"TARGET_AVX512BW",
"||",
"!",
"(",
"d",
"->",
"vmode",
"==",
"V64QImode",
")",
")",
"return",
"false",
";",
"if",
"(",
"d",
"->",
... | [
"Implement",
"arbitrary",
"permutations",
"of",
"two",
"V64QImode",
"operands",
"with",
"2",
"vperm",
"[",
"it",
"]",
"2w",
",",
"2",
"vpshufb",
"and",
"one",
"vpor",
"instruction",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 2,077 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 2,078 | [
"_",
"m128h",
"_",
"_",
"D",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_div_ph",
"(",
"_",
"_",
"m128h",
"_",
"_",
"A",
"... |
LLVM | AVR | TD | stmt_completion | MPU | 2,079 | [
"<STR_LIT>",
">",
";"
] | [
"def",
"HasDES",
":",
"Predicate",
"<",
"<STR_LIT>",
">",
",",
"AssemblerPredicate",
"<"
] |
GCC | s390 | MD | stmt_completion | MPU | 2,080 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 2,081 | [
"}"
] | [
"class",
"addsub_shifted_imm",
"<",
"ValueType",
"Ty",
">",
":",
"Operand",
"<",
"Ty",
">",
",",
"ComplexPattern",
"<",
"Ty",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"[",
"imm",
"]",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"Encoder... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 2,082 | [
"RegsToPass",
".",
"push_back",
"(",
"std",
"::",
"make_pair",
"(",
"ByValVA",
".",
"getLocReg",
"(",
")",
",",
"ResidueVal",
")",
")",
";"
] | [
"SmallVector",
"<",
"std",
"::",
"pair",
"<",
"unsigned",
",",
"SDValue",
">",
",",
"<NUM_LIT>",
">",
"RegsToPass",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"MemOpChains",
";",
"const",
"SDValue",
"StackPtr",
"=",
"IsPPC64",
"?",
"DAG",
"... |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 2,083 | [
")",
";"
] | [
"const",
"LegalizerInfo",
"*",
"getLegalizerInfo",
"(",
")",
"const",
"override",
"{",
"return",
"Legalizer",
".",
"get",
"("
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 2,084 | [
"KryoUnitX",
"]",
">",
"{"
] | [
"def",
"KryoWrite_5cyc_X_71ln",
":",
"SchedWriteRes",
"<",
"["
] |
LLVM | OR1K | CPP | next_suggestion | CPU | 2,085 | [
"if",
"(",
"!",
"Op",
"||",
"getLexer",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"RParen",
")",
")",
"{"
] | [
"if",
"(",
"!",
"Op",
")",
"{",
"Op",
"=",
"ParseImmediate",
"(",
")",
";",
"if",
"(",
"Op",
")",
"if",
"(",
"getLexer",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"LParen",
")",
")",
"{",
"getLexer",
"(",
")",
".",
"Lex",
"(",
")",
";",
"... |
LLVM | R600 | CPP | next_suggestion | GPU | 2,086 | [
"}"
] | [
"IntrinsicID",
"=",
"getIntrinsicForGCCBuiltin",
"(",
"<STR_LIT>",
"AMDGPU",
"<STR_LIT>",
",",
"Name",
")",
";",
"if",
"(",
"IntrinsicID",
"!=",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Intrinsic",
"::",
"not",
"_",
"intrinsic",
")",
"{",
"return",
"Intrinsi... |
GCC | sparc | MD | stmt_completion | CPU | 2,087 | [
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<S... |
LLVM | ARM | CPP | next_suggestion | CPU | 2,088 | [
"Visited",
".",
"insert",
"(",
"Base",
")",
";"
] | [
"int",
"BaseOp",
"=",
"getBaseOperandIndex",
"(",
"MI",
")",
";",
"if",
"(",
"BaseOp",
"==",
"-",
"<NUM_LIT>",
"||",
"!",
"MI",
".",
"getOperand",
"(",
"BaseOp",
")",
".",
"isReg",
"(",
")",
")",
"continue",
";",
"Register",
"Base",
"=",
"MI",
".",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 2,089 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 2,090 | [
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dst",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"Switches",
"=",
"{",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
",",
"<NUM_LIT>",
"}",... |
GCC | i386 | CPP | next_suggestion | CPU | 2,091 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"m_pfcmpge",
"(",
"_",
"_",
"m64",
"_",
"_",
"A",
",",
"_"... |
GCC | arm | CPP | next_suggestion | CPU | 2,092 | [
"}"
] | [
"vzipq_s32",
"(",
"int32x4_t",
"_",
"_",
"a",
",",
"int32x4_t",
"_",
"_",
"b",
")",
"{",
"int32x4x2_t",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",... |
GCC | bfin | CPP | program_repair | DSP | 2,093 | [
"<FIXS>",
"machine_mode",
"op0mode",
"=",
"GET_MODE",
"(",
"op0",
")",
";",
"machine_mode",
"tmode",
"=",
"insn_data",
"[",
"icode",
"]",
".",
"operand",
"[",
"<NUM_LIT>",
"]",
".",
"mode",
";",
"machine_mode",
"mode0",
"=",
"insn_data",
"[",
"icode",
"]",... | [
"rtx",
"pat",
";",
"tree",
"arg0",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"op0",
"=",
"expand_normal",
"(",
"arg0",
")",
";",
"<BUGS>",
"enum",
"machine_mode",
"op0mode",
"=",
"GET_MODE",
"(",
"op0",
")",
";",
"enum",
"mac... |
LLVM | X86 | CPP | next_suggestion | CPU | 2,094 | [
"return",
"cpOut",
";"
] | [
"}",
"SDValue",
"cpIn",
"=",
"DAG",
".",
"getCopyToReg",
"(",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"DL",
",",
"Reg",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"SDValue",
"(",
")",
")",
";",
"SDValue",
"Ops",
"[",
"]"... |
GCC | arm | CPP | stmt_completion | CPU | 2,095 | [
"_",
"b",
")",
"{"
] | [
"vqsub_s64",
"(",
"int64x1_t",
"_",
"_",
"a",
",",
"int64x1_t",
"_"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 2,096 | [
")",
"return",
"Input",
";"
] | [
"unsigned",
"Opc",
"=",
"Input",
".",
"getOpcode",
"(",
")",
";",
"if",
"(",
"Opc",
"==",
"ISD",
"::",
"TRUNCATE",
"&&",
"(",
"Input",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"AssertSext",
"||",
"Input... |
LLVM | ARM | TD | stmt_completion | CPU | 2,097 | [
"$",
"Vn",
")",
",",
"(",
"OpTy",
"(",
"NEONvduplane",
"(",
"OpTy",
"DPR_8",
":",
"$",
"Vm",
")",
",",
"imm",
":",
"$",
"lane",
")",
")",
")",
")",
")",
"]",
">",
";"
] | [
"class",
"N3VLInt3SL16",
"<",
"bit",
"op24",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op21_20",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"InstrItinClass",
"itin",
",",
"string",
"OpcodeStr",
",",
"string",
"Dt",
",",
"ValueType",
"ResTy",
",",
"Value... |
GCC | rs6000 | CPP | next_suggestion | CPU | 2,098 | [
"if",
"(",
"!",
"(",
"*",
"insn_data",
"[",
"icode",
"]",
".",
"operand",
"[",
"<NUM_LIT>",
"]",
".",
"predicate",
")",
"(",
"op1",
",",
"mode1",
")",
")",
"op1",
"=",
"copy_to_mode_reg",
"(",
"mode1",
",",
"op1",
")",
";"
] | [
"if",
"(",
"TREE_CODE",
"(",
"arg1",
")",
"!=",
"INTEGER_CST",
"||",
"!",
"IN_RANGE",
"(",
"TREE_INT_CST_LOW",
"(",
"arg1",
")",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
"{",
"error",
"(",
"<STR_LIT>",
"argument 2 must be a 1-bit unsigned literal",
"<STR_LI... |
LLVM | X86 | CPP | stmt_completion | CPU | 2,099 | [
",",
"SetCC",
")",
";"
] | [
"}",
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"MERGE_VALUES",
",",
"DL",
",",
"N",
"->",
"getVTList",
"(",
")",
",",
"Sum",
",",
"SetCC",
")",
";",
"}",
"}",
"SDVTList",
"VTs",
"=",
"DAG",
".",
"getVTList",
"(",
"N",
"->",
"getValueType",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.