Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
TD
next_suggestion
CPU
2,100
[ "let", "isCommutable", "=", "<NUM_LIT>", ";" ]
[ "class", "N3VQIntSh", "<", "bit", "op24", ",", "bit", "op23", ",", "bits", "<", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bit", "op4", ",", "Format", "f", ",", "InstrItinClass", "itin", ",", "string", "OpcodeStr", ...
GCC
sh
CPP
code_generation
CPU
2,101
[ "static", "rtx_code_label", "*", "add_constant", "(", "rtx", "x", ",", "machine_mode", "mode", ",", "rtx", "last_value", ")", "{", "int", "i", ";", "rtx_code_label", "*", "lab", ",", "*", "new", "_", "rtx", ";", "label_ref_list_t", "ref", ",", "new", "re...
[ "Add", "a", "constant", "to", "the", "pool", "and", "return", "its", "label", "." ]
LLVM
Mips
TD
next_suggestion
CPU
2,102
[ "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "ROWD", ":", "$", "wd", ",", "(", "OpNode", "ROWS", ":", "$", "ws", ",", "immZExt6", ":", "$", "m", ")", ")", "]", ";" ]
[ "dag", "OutOperandList", "=", "(", "outs", "ROWD", ":", "$", "wd", ")", ";", "dag", "InOperandList", "=", "(", "ins", "ROWS", ":", "$", "ws", ",", "uimm6", ":", "$", "m", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ","...
LLVM
Mips
CPP
stmt_completion
CPU
2,103
[ ";" ]
[ "bool", "MipsDAGToDAGISel", "::", "selectAddrRegImm", "(", "SDValue", "Addr", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "Offset", ")", "const", "{", "llvm_unreachable", "(", "<STR_LIT>", "Unimplemented function.", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
code_generation
CPU
2,104
[ "void", "Mips16InstrInfo", "::", "copyPhysReg", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "DebugLoc", "DL", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "bool", "KillSrc", ")", "const", "{", "uns...
[ "}", "Branch", "Analysis", "&", "Modification" ]
GCC
csky
CPP
next_suggestion
CPU
2,105
[ "}" ]
[ "if", "(", "next", "!=", "NULL", "&&", "GET_CODE", "(", "next", ")", "==", "CODE_LABEL", ")", "base_cost", "-=", "<NUM_LIT>", ";", "switch", "(", "GET_CODE", "(", "insn", ")", ")", "{", "case", "CODE_LABEL", ":", "return", "<NUM_LIT>", ";", "case", "IN...
GCC
rs6000
CPP
code_generation
CPU
2,106
[ "int", "includes_rldic_lshift_p", "(", "rtx", "shiftop", ",", "rtx", "and", "op", ")", "{", "if", "(", "GET_CODE", "(", "and", "op", ")", "==", "CONST_INT", ")", "{", "unsigned", "HOST_WIDE_INT", "c", ",", "lsb", ",", "shift_mask", ";", "c", "=", "INTV...
[ "Return", "1", "if", "ANDOP", "is", "a", "mask", "suitable", "for", "use", "with", "an", "rldic", "insn", "to", "perform", "a", "left", "shift", ".", "It", "must", "have", "exactly", "SHIFTOP", "least", "significant", "0", "'s", ",", "then", "one", "or...
GCC
pru
CPP
next_suggestion
CPU
2,107
[ "}" ]
[ "sp_adjust", "=", "total_frame_size", "-", "cfun", "->", "machine", "->", "save_regs_offset", ";", "}", "else", "if", "(", "!", "UBYTE_INT", "(", "total_frame_size", ")", ")", "{", "pru_add_to_sp", "(", "cfun", "->", "machine", "->", "save_regs_offset", ",", ...
GCC
tilegx
MD
stmt_completion
VLIW
2,108
[ ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
2,109
[ ",", "Four", ")", ";" ]
[ "SDLoc", "dl", "(", "Op", ")", ";", "auto", "PtrVT", "=", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ";", "if", "(", "Op", ".", "getSimpleValueType", "(", ")", ".", "isVector", "(", ")", ")", "return", "lowerUINT_TO_FP_vec", "(", ...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
2,110
[ "<FIXS>", "<FIXE>", "<FIXS>", "MRI", "->", "setRegClass", "(", "SrcReg", ",", "MRI", "->", "getRegClass", "(", "DstReg", ")", ")", ";", "<FIXE>", "<FIXS>", "MRI", "->", "setType", "(", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ...
[ "Register", "SrcReg", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "auto", "*", "Def", "=", "MRI", "->", "getVRegDef", "(", "SrcReg", ")", ";", "if", "(", "isTypeFoldingSupported", "(", "Def", "->", "getOpcode", "("...
GCC
pdp11
MD
program_repair
MPU
2,111
[ "<FIXS>", "UNSPECV_CPYMEM", "<FIXE>" ]
[ "UNSPECV_BLOCKAGEUNSPECV_SETDUNSPECV_SETI", "<BUGS>", "UNSPECV_MOVMEM", "<BUGE>", "]", ")", "(", "define_constants" ]
LLVM
X86
CPP
next_suggestion
CPU
2,112
[ "EVT", "SrcVT", "=", "TLI", ".", "getValueType", "(", "DL", ",", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "getType", "(", ")", ")", ";" ]
[ "case", "Instruction", "::", "Store", ":", "return", "X86SelectStore", "(", "I", ")", ";", "case", "Instruction", "::", "Ret", ":", "return", "X86SelectRet", "(", "I", ")", ";", "case", "Instruction", "::", "ICmp", ":", "case", "Instruction", "::", "FCmp",...
GCC
vax
MD
next_suggestion
CPU
2,113
[ "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VAXint", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "VAXint", "(", "match_operand", ":", "VAXfp", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
ia64
MD
next_suggestion
CPU
2,114
[ "<STR_LIT>" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit" ]
GCC
stormy16
CPP
stmt_completion
CPU
2,115
[ ",", "val", ",", "QImode", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "REG_P", "(", "in", ")", ")", "in", "=", "copy_to_mode_reg", "(", "QImode", ",", "in", ")", ";", "if", "(", "!", "REG_P", "(", "val", ")", "&&", "!", "CONST_INT_P", "(", "val", ")", ")", "val", "=", "copy_to_mode_reg", "(", "QImod...
LLVM
AMDGPU
CPP
next_suggestion
GPU
2,116
[ "Register", "Reg", "=", "Register", "::", "index2VirtReg", "(", "I", ")", ";" ]
[ "const", "GCNSubtarget", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "TII", "=", "ST", ".", "getInstrInfo", "(", ")", ";", "MRI", "=", "&", "MF", ".", "getRegInfo", "(", ")", ";", "LIS", "=", "&", "getAnalysi...
GCC
rs6000
MD
program_repair
CPU
2,117
[ "<FIXS>", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "vec...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V8HI", "(", "vec_select", ":", "V8HI", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
LLVM
X86
CPP
next_suggestion
CPU
2,118
[ "else", "if", "(", "Flags", "&", "X86", "::", "IP_USE_DISP32", ")", "O", "<<", "<STR_LIT>", "\\t{disp32}", "<STR_LIT>", ";" ]
[ "if", "(", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "(", "Flags", "&", "X86", "::", "IP_HAS_LOCK", ")", ")", "O", "<<", "<STR_LIT>", "\\tlock\\t", "<STR_LIT>", ";", "if", "(", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ...
GCC
s390
MD
next_suggestion
MPU
2,119
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
program_repair
GPU
2,120
[ "<FIXS>", "if", "(", "!", "Func", ".", "hasFnAttribute", "(", "<STR_LIT>", "amdgpu-no-completion-action", "<STR_LIT>", ")", ")", "{", "<FIXE>" ]
[ "}", "if", "(", "HiddenArgNumBytes", ">=", "<NUM_LIT>", ")", "{", "<BUGS>", "if", "(", "!", "Func", ".", "hasFnAttribute", "(", "<STR_LIT>", "amdgpu-no-completion-action", "<STR_LIT>", ")", "&&", "Func", ".", "hasFnAttribute", "(", "<STR_LIT>", "calls-enqueue-kern...
GCC
cris
MD
stmt_completion
MPU
2,121
[ "const_int", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "define_subst", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", ")", "(", "match_operand", "<NUM_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CRIS_CC0_REGNUM", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "reg", ":"...
LLVM
ARM64
TD
next_suggestion
CPU
2,122
[ "}" ]
[ "def", "LogicalVecHalfWordShifterOperand", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "LogicalVecShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";" ]
GCC
cris
CPP
next_suggestion
MPU
2,123
[ "}" ]
[ "RTVEC_ELT", "(", "vec", ",", "<NUM_LIT>", ")", "=", "x", ";", "RTVEC_ELT", "(", "vec", ",", "<NUM_LIT>", ")", "=", "gen_rtx_CLOBBER", "(", "VOIDmode", ",", "gen_rtx_REG", "(", "CCmode", ",", "CRIS_CC0_REGNUM", ")", ")", ";", "return", "emit_insn", "(", ...
GCC
sparc
CPP
next_suggestion
CPU
2,124
[ "}" ]
[ "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "CONST_INT", ")", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE"...
LLVM
AArch64
CPP
stmt_completion
CPU
2,125
[ ")", ";" ]
[ "if", "(", "ShouldSignReturnAddrWithAKey", ")", "{", "PACI", "=", "Subtarget", ".", "hasPAuth", "(", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "else", "{", "BuildMI", "(", "MBB", ",", "MBBPAC", ",", "DebugLoc"...
GCC
i386
CPP
next_suggestion
CPU
2,126
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_cvtusepi32_epi16", "(", "_", "_", "m128i", "_", "_", ...
LLVM
ARM
CPP
stmt_completion
CPU
2,127
[ "(", ")", ")", ";" ]
[ "void", "addT2SOImmNotOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "const", "MCConstantExpr", "*", "CE", "=", "dy...
GCC
rs6000
MD
next_suggestion
CPU
2,128
[ "(", "match_test", "<STR_LIT>", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
2,129
[ "}" ]
[ "for", "(", "First", "=", "<NUM_LIT>", ";", "First", "!=", "Num", ";", "++", "First", ")", "if", "(", "!", "isUndef", "(", "Elem", "[", "First", "]", ")", ")", "break", ";", "if", "(", "First", "==", "Num", ")", "return", "DAG", ".", "getUNDEF", ...
GCC
tilepro
CPP
stmt_completion
VLIW
2,130
[ "(", "int", "*", ")", "t", ")", ";" ]
[ "return", "(", "*", "(", "int", "*", ")", "key", ")", "-", "*", "(" ]
LLVM
ARM
CPP
next_suggestion
CPU
2,131
[ "}" ]
[ "Inst", ".", "setOpcode", "(", "ARM", "::", "BLXi", ")", ";", "imm", "|=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";", "if", "(", "!", "tryAddingSymbolicOperand", "(", "Address", ",", "Address", "+"...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
2,132
[ "bool", "WebAssemblyLowerBrUnless", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "********** Lowering br_unless **********\\n", "<STR_LIT>", "<STR_LIT>", "********** Function: ", "<STR_LIT...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
2,133
[ "}", "else", "if", "(", "UseI", ".", "isCopy", "(", ")", "&&", "UseI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ".", "isVirtual", "(", ")", ")", "{" ]
[ "void", "AArch64StackTaggingPreRA", "::", "uncheckUsesOf", "(", "unsigned", "TaggedReg", ",", "int", "FI", ")", "{", "for", "(", "MachineInstr", "&", "UseI", ":", "llvm", "::", "make_early_inc_range", "(", "MRI", "->", "use_instructions", "(", "TaggedReg", ")", ...
GCC
i386
CPP
stmt_completion
CPU
2,134
[ "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_inserti32x4", "(", "_", "_", "m256i", "_", "_", "A", ...
LLVM
ARM
TD
next_suggestion
CPU
2,135
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", ...
LLVM
ARM
TD
next_suggestion
CPU
2,136
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "rsi", ":", "AI1", "<", "opcod", ",", "(", "outs", ")", ",", "(", "ins", "GPR", ":", "$", "Rn", ",", "so_reg_imm", ":", "$", "shift", ")", ",", "DPSoRegImmFrm", ",", "iis", ",", "opc", ",", "<STR_LIT>", ",", "[", "(", "opnode", "GPR", ":...
LLVM
AMDGPU
CPP
stmt_completion
GPU
2,137
[ "(", "Attribute", "::", "SanitizeMemTag", ")", ";" ]
[ "static", "bool", "funcRequiresHostcallPtr", "(", "const", "Function", "&", "F", ")", "{", "return", "F", ".", "hasFnAttribute", "(", "Attribute", "::", "SanitizeAddress", ")", "||", "F", ".", "hasFnAttribute", "(", "Attribute", "::", "SanitizeThread", ")", "|...
LLVM
AMDGPU
CPP
stmt_completion
GPU
2,138
[ "WORD_0", ")", ".", "Case", "(", "<STR_LIT>", "WORD_1", "<STR_LIT>", ",", "SdwaSel", "::", "WORD_1", ")", ".", "Case", "(", "<STR_LIT>", "DWORD", "<STR_LIT>", ",", "SdwaSel", "::", "DWORD", ")", ".", "Default", "(", "<NUM_LIT>", ")", ";" ]
[ "SMLoc", "S", "=", "getLoc", "(", ")", ";", "StringRef", "Value", ";", "OperandMatchResultTy", "res", ";", "SMLoc", "StringLoc", ";", "res", "=", "parseStringWithPrefix", "(", "Prefix", ",", "Value", ",", "StringLoc", ")", ";", "if", "(", "res", "!=", "M...
LLVM
PowerPC
CPP
program_repair
CPU
2,139
[ "<FIXS>", "addRegisterClass", "(", "MVT", "::", "f32", ",", "PPC32", "::", "FPRCRegisterClass", ")", ";", "<FIXE>" ]
[ "addRegisterClass", "(", "MVT", "::", "i32", ",", "PPC32", "::", "GPRCRegisterClass", ")", ";", "<BUGS>", "addRegisterClass", "(", "MVT", "::", "f32", ",", "PPC32", "::", "GPRCRegisterClass", ")", ";", "<BUGE>", "addRegisterClass", "(", "MVT", "::", "f64", "...
LLVM
Hexagon
TD
next_suggestion
DSP
2,140
[ "let", "cofMax1", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
GCC
arm
MD
next_suggestion
CPU
2,141
[ "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "(", "abs", ":", "VH", "(", "match_operand", ":", "VH", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "abs", ":", "VH", "(", "match_operand", ":", "VH", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", "]", "<STR_LIT>", "{", "if", "(", "flag_unsafe_math_o...
GCC
alpha
MD
next_suggestion
MPU
2,142
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operator", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", "]", "<STR_LIT>", "<STR_LI...
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
2,143
[ "<FIXS>", "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "Dispatch", ",", "DebugLoc", "(", ")", ",", "TII", ".", "get", "(", "WebAssembly", "::", "BR_TABLE_I32", ")", ")", ";", "<FIXE>" ]
[ "const", "auto", "&", "TII", "=", "*", "MF", ".", "getSubtarget", "WebAssemblySubtarget", ">", "(", ")", ".", "getInstrInfo", "(", ")", ";", "<BUGS>", "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "*", "Dispatch", ",", "Dispatch", "->", "end", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
2,144
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
ARM
CPP
stmt_completion
CPU
2,145
[ "false", ";" ]
[ "if", "(", "Operands", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "(", "(", "(", "ARMOperand", "*", ")", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "getReg", "(", ")", "!=", "(", "(", "ARMOperand", "*", ")", "Operands", "[", "<NUM_LIT>", "]...
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
2,146
[ "<FIXS>", "if", "(", "MFI", ".", "isFrameBaseVirtual", "(", ")", "&&", "Reg", "==", "MFI", ".", "getFrameBaseVreg", "(", ")", ")", "{", "LLVM_DEBUG", "(", "{", "dbgs", "(", ")", "<<", "<STR_LIT>", "Allocating local ", "<STR_LIT>", "<<", "CurLocal", "<<", ...
[ "auto", "P", "=", "Reg2Local", ".", "insert", "(", "std", "::", "make_pair", "(", "Reg", ",", "CurLocal", ")", ")", ";", "if", "(", "P", ".", "second", ")", "{", "<BUGS>", "if", "(", "MFI", ".", "isFrameBaseVirtual", "(", ")", "&&", "Reg", "==", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
2,147
[ "isVirtualRegister", "(", "MI", ".", "getOperand", "(", "i", ")", ".", "getReg", "(", ")", ")", ")", "continue", ";" ]
[ "const", "MachineRegisterInfo", "&", "MRI", "=", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", "->", "getRegInfo", "(", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", ".", "getNumOperands", "(", ")", ";...
GCC
m68k
MD
next_suggestion
MPU
2,148
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
2,149
[ "!=", "ExtractedFromVec", ")", "{" ]
[ "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ";", "const", "TargetLowering", "&", "TLI", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ";", "if", "(", "!", "TLI", ".", "isOperationLegalOrCustom", "(", "ISD", "::", "INSERT_VECTOR_ELT", ...
LLVM
VE
CPP
stmt_completion
CPU
2,150
[ ")", ";" ]
[ "return", "new", "ELFVEAsmBackend", "(", "T", ",", "STI", ".", "getTargetTriple", "(", ")", ".", "getOS", "(", ")" ]
GCC
frv
CPP
next_suggestion
VLIW
2,151
[ "}" ]
[ "int", "i", ",", "regno", ";", "rtx", "op", ";", "op", "=", "frv_read_argument", "(", "call", ",", "index", ")", ";", "if", "(", "GET_CODE", "(", "op", ")", "!=", "CONST_INT", "||", "INTVAL", "(", "op", ")", "<", "<NUM_LIT>", "||", "INTVAL", "(", ...
LLVM
MSP430
CPP
stmt_completion
MPU
2,152
[ "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", "}", ";" ]
[ "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "...
LLVM
TPC
TD
next_suggestion
Virtual ISA
2,153
[ "let", "Itinerary", "=", "IIC_ScalarOp", ";" ]
[ "class", "SpuInst_MovDim", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "RegisterClass", "Rsrc", ",", "string", "asmstr", ">", ":", "ScalarInstBase", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOperandList", "=", "(", "...
GCC
i386
CPP
next_suggestion
CPU
2,154
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_and_ps", "(", "_", "_", "mmask8", "_", "_", "U", ...
LLVM
ARM64
TD
stmt_completion
CPU
2,155
[ ",", "asm", ",", "<STR_LIT>", ",", "OpNode", ",", "v4i32", ">", ";" ]
[ "def", "v4i32", ":", "BaseSIMDZipVector", "<", "<NUM_LIT>", ",", "opc", ",", "V128" ]
GCC
i386
CPP
stmt_completion
CPU
2,156
[ "_", "_", "v8si", ")", "_", "mm256_undefined_si256", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_broadcasti32x2_256_mask", "(", "(", "_", "_", "v4si", ")", "_", "_", "A", ",", "(" ]
LLVM
SystemZ
CPP
program_repair
CPU
2,157
[ "<FIXS>", "static", "bool", "resultTests", "(", "MachineInstr", "*", "MI", ",", "unsigned", "Reg", ")", "{", "<FIXE>", "<FIXS>", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", "==", "Reg", ")", "<FIXE>" ]
[ "return", "false", ";", "}", "<BUGS>", "static", "bool", "resultTests", "(", "MachineInstr", "*", "MI", ",", "unsigned", "Reg", ",", "unsigned", "SubReg", ")", "{", "<BUGE>", "if", "(", "MI", "->", "getNumOperands", "(", ")", ">", "<NUM_LIT>", "&&", "MI"...
LLVM
TPC
TD
next_suggestion
Virtual ISA
2,158
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "SRF", ":", "$", "dst", ")", ";", "let", "InOperandList", "=", "(", "ins", "SRF", ":", "$", "src", ",", "DataType", ":", "$", "optype", ",", "SwitchSet", ":", "$", "sw", ",", "SRF", ":", "$", "income", "...
LLVM
Lanai
CPP
next_suggestion
CPU
2,159
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "Op", ".", "getValueType", "(", ")", ",", "TargetCC", ",", "Flag", ")", ";" ]
[ "SDValue", "RHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Cond", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "LPCC", "::", "CondCode", "CC", "=", "IntCondCCodeToICC", "(", ...
GCC
mep
MD
program_repair
CPU
2,160
[ "<FIXS>", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<FIXE>" ]
[ "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "<BUGS>", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGE>", "(", "unspec", ":", "SI", "[", "(", "match_dup", "<NUM_LIT>", ")"...
LLVM
Mips
TD
stmt_completion
CPU
2,161
[ "<NUM_LIT>", ">", ";" ]
[ "class", "SPLATI_D_ENC", ":", "MSA_ELM_D_FMT", "<", "<NUM_LIT>", "," ]
GCC
mips
MD
stmt_completion
CPU
2,162
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
aarch64
CPP
next_suggestion
CPU
2,163
[ "fma_node", "*", "*", "fma_slot", ";" ]
[ "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "dest_op_info", "->", "n_chains", ";", "i", "++", ")", "{", "if", "(", "dest_op_info", "->", "heads", "[", "i", "]", "->", "regno", "!=", "dest_regno", ")", "continue", ";", "head", "=", "dest_op_info...
LLVM
Mips
TD
stmt_completion
CPU
2,164
[ "FGR32Opnd", ",", "GPR32Opnd", ">", ";" ]
[ "class", "INSERT_FW_VIDX_PSEUDO_DESC", ":", "MSA_INSERT_VIDX_PSEUDO_BASE", "<", "vector_insert", ",", "v4f32", ",", "MSA128WOpnd", "," ]
LLVM
SystemZ
TD
stmt_completion
CPU
2,165
[ ",", "<STR_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "CondVariantNE", ":", "CondVariant", "<", "<NUM_LIT>" ]
GCC
mips
MD
next_suggestion
CPU
2,166
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>"...
GCC
visium
MD
stmt_completion
Virtual ISA
2,167
[ ")", ")", ")", "]" ]
[ "(", "not", ":", "I", "(", "match_operand", ":", "I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
2,168
[ "}" ]
[ "if", "(", "RegBank", "->", "getID", "(", ")", "==", "ARM", "::", "FPRRegBankID", ")", "{", "if", "(", "Size", "==", "<NUM_LIT>", ")", "return", "&", "ARM", "::", "SPRRegClass", ";", "else", "if", "(", "Size", "==", "<NUM_LIT>", ")", "return", "&", ...
LLVM
X86
CPP
code_generation
CPU
2,169
[ "void", "X86TargetLowering", "::", "ReplaceNodeResults", "(", "SDNode", "*", "N", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "Results", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "DebugLoc", "dl", "=", "N", "->", "getDebugLoc", "(", ")", ";...
[ "ReplaceNodeResults", "-", "Replace", "the", "results", "of", "node", "with", "an", "illegal", "result", "type", "with", "new", "values", "built", "out", "of", "custom", "code", "." ]
LLVM
X86
CPP
program_repair
CPU
2,170
[ "<FIXS>", "MaskVec", ".", "push_back", "(", "DAG", ".", "getUNDEF", "(", "MaskEVT", ")", ")", ";", "<FIXE>", "<FIXS>", "MaskVec", ".", "push_back", "(", "DAG", ".", "getUNDEF", "(", "MaskEVT", ")", ")", ";", "<FIXE>" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<NUM_LIT>", ";", "++", "i", ")", "{", "SDValue", "Elt", "=", "V1Elts", "[", "i", "]", ";", "if", "(", "Elt", ".", "getOpcode", "(", ")", "==", "ISD", "::", "UNDEF", ")", "{", "<BUGS>", "...
LLVM
AMDGPU
CPP
code_generation
GPU
2,171
[ "bool", "SIOptimizeExecMasking", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "skipFunction", "(", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "this", "->", "MF", "=", "&", "MF", ";", "ST...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
2,172
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C4_and_orn", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps4", ",", "PredRegs", ":", "$", "Pt4", ",", "PredRegs", ":", "$", "Pu4", ")", ",", "<STR_LIT>", ",", "tc_b31c2e97", ",",...
GCC
sh
MD
stmt_completion
CPU
2,173
[ ")", ")", "]", ")" ]
[ "(", "cond", "[", "(", "ne", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_string", "<STR_LIT>", ")", "]", "(", "const_string", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
2,174
[ "}" ]
[ "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "V", "(", "NumElts", ",", "DAG", ".", "getConstant", "(", "uint8_t", "(", "-", "<NUM_LIT>", "U", ")", ">>", "ShiftAmt", ",", "dl", ",", "MVT", "::", "i8", ")", ")", ";", "return", "DAG", ".", "g...
LLVM
Hexagon
TD
next_suggestion
DSP
2,175
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseRegOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
2,176
[ "::", "<STR_LIT>", ";" ]
[ "if", "(", "IsFunction", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "auto", "Section", "=", "static_cast", "<", "const", "MCSectionWasm", "*", ">", "(", "GetFixupSection", "(", "Fixup", ".", "getValue", "(", ")", ")", ")", ")", "{", ...
GCC
nds32
CPP
stmt_completion
CPU
2,177
[ ")", ";" ]
[ "}", "if", "(", "ARITHMETIC_P", "(", "plus0", ")", "||", "ARITHMETIC_P", "(", "plus1", ")", ")", "return", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", "-", "<NUM_LIT>", ";", "else", "if", "(", "REG_P", "(", "plus0", ")", "&&", "REG_P", "(", "plus1", ")", ...
GCC
arm
CPP
stmt_completion
CPU
2,178
[ ")", "_", "_", "c", ")", ";" ]
[ "vmla_u8", "(", "uint8x8_t", "_", "_", "a", ",", "uint8x8_t", "_", "_", "b", ",", "uint8x8_t", "_", "_", "c", ")", "{", "return", "(", "uint8x8_t", ")", "_", "_", "builtin_neon_vmlav8qi", "(", "(", "int8x8_t", ")", "_", "_", "a", ",", "(", "int8x8_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
2,179
[ "}" ]
[ "bool", "hasWorkGroupInfo", "(", ")", "const", "{", "return", "WorkGroupInfo", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
2,180
[ ";" ]
[ "def", "J4_cmpgtn1_fp0_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
LLVM
TGSI
CPP
next_suggestion
Virtual ISA
2,181
[ "}" ]
[ "MachineBasicBlock", "*", "MBB2", "=", "*", "std", "::", "next", "(", "MBB", "->", "succ_begin", "(", ")", ")", ";", "if", "(", "MBB1", "!=", "MBB2", ")", "return", ";", "MachineInstr", "*", "BranchMI", "=", "getNormalBlockBranchInstr", "(", "MBB", ")", ...
GCC
s390
MD
next_suggestion
MPU
2,182
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
code_generation
CPU
2,183
[ "SDValue", "X86TargetLowering", "::", "PerformDAGCombine", "(", "SDNode", "*", "N", ",", "DAGCombinerInfo", "&", "DCI", ")", "const", "{", "SelectionDAG", "&", "DAG", "=", "DCI", ".", "DAG", ";", "switch", "(", "N", "->", "getOpcode", "(", ")", ")", "{",...
[ "This", "method", "will", "be", "invoked", "for", "all", "target", "nodes", "and", "for", "any", "target-independent", "nodes", "that", "the", "target", "has", "registered", "with", "invoke", "it", "for", "." ]
GCC
sparc
MD
program_repair
CPU
2,184
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ",", "zero_reg", ",", "const0_rtx", ")", ")", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<FIXE>" ]
[ "{", "rtx", "zero_reg", "=", "gen_reg_rtx", "(", "SImode", ")", "<BUGS>", "emit_insn", "(", "gen_rtx_SET", "(", "SImode", ",", "zero_reg", ",", "const0_rtx", ")", ")", "emit_insn", "(", "gen_rtx_SET", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ...
GCC
arm
MD
stmt_completion
CPU
2,185
[ ")", ")" ]
[ "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
R600
CPP
code_generation
GPU
2,186
[ "const", "char", "*", "AMDGPUPeepholeOpt", "::", "getPassName", "(", ")", "const", "{", "return", "<STR_LIT>", "AMDGPU PeepHole Optimization Pass", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
2,187
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
2,188
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_pandtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_05c070ec", ","...
LLVM
CellSPU
CPP
next_suggestion
MPU
2,189
[ "break", ";" ]
[ "case", "MVT", "::", "v2f64", ":", "case", "MVT", "::", "v4f32", ":", "case", "MVT", "::", "v4i32", ":", "case", "MVT", "::", "v8i16", ":", "case", "MVT", "::", "v16i8", ":", "if", "(", "ArgRegIdx", "!=", "NumArgRegs", ")", "{", "RegsToPass", ".", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
2,190
[ "StartIndex", ";" ]
[ "MLI", "=", "&", "getAnalysis", "<", "MachineLoopInfo", ">", "(", ")", ";", "MDT", "=", "&", "getAnalysis", "<", "MachineDominatorTree", ">", "(", ")", ";", "PassConfig", "=", "&", "getAnalysis", "<", "TargetPassConfig", ">", "(", ")", ";", "AA", "=", ...
LLVM
Hexagon
TD
next_suggestion
DSP
2,191
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let...
GCC
i386
MD
program_repair
CPU
2,192
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<S...
LLVM
AArch64
TD
stmt_completion
CPU
2,193
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "_8H", ":", "N2VShiftIns", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "VPR128", ",", "v8i16", ",", "shr_imm16", ",", "int_aarch64_neon_vsri", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-" ]
GCC
aarch64
MD
stmt_completion
CPU
2,194
[ ")", "]", ")" ]
[ "(", "define_int_attr", "sha1_op", "[", "(", "UNSPEC_SHA1C", "<STR_LIT>", ")", "(", "UNSPEC_SHA1P", "<STR_LIT>", ")", "(", "UNSPEC_SHA1M", "<STR_LIT>" ]
GCC
mips
MD
program_repair
CPU
2,195
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
2,196
[ "*", "TII", ")", ";" ]
[ "MachineBasicBlock", "::", "iterator", "SILoadStoreOptimizer", "::", "mergeTBufferStorePair", "(", "CombineInfo", "&", "CI", ",", "CombineInfo", "&", "Paired", ",", "const", "SmallVectorImpl", "<", "MachineInstr", "*", ">", "&", "InstsToMove", ")", "{", "MachineBasi...
GCC
loongarch
CPP
stmt_completion
CPU
2,197
[ "v4i32", ")", "_", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_lsx_vsrln_h_w", "(", "(", "v4i32", ")", "_", "<NUM_LIT>", ",", "(" ]
GCC
arm
CPP
stmt_completion
CPU
2,198
[ ",", "_", "_", "bu", ".", "_", "_", "o", ")", ";" ]
[ "_", "_", "builtin_neon_vst1q_x3v8hi", "(", "(", "_", "_", "builtin_neon_hi", "*", ")", "_", "_", "a" ]
LLVM
Mips
TD
program_repair
CPU
2,199
[ "<FIXS>", "def", "TEQ", ":", "MMRel", ",", "TEQ_FT", "<STR_LIT>", ",", "GPR32Opnd", ",", "uimm10", ">", ",", "TEQ_FM", "<NUM_LIT>", ">", ",", "ISA_MIPS2", ";", "def", "TGE", ":", "MMRel", ",", "TEQ_FT", "<STR_LIT>", ",", "GPR32Opnd", ",", "uimm10", ">", ...
[ "def", "SYNCI", ":", "MMRel", ",", "StdMMR6Rel", ",", "SYNCI_FT", "<STR_LIT>", ">", ",", "SYNCI_FM", ",", "ISA_MIPS32R2", ";", "let", "AdditionalPredicates", "=", "[", "NotInMicroMips", "]", "in", "{", "<BUGS>", "def", "TEQ", ":", "MMRel", ",", "TEQ_FT", "...