Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | rs6000 | CPP | stmt_completion | CPU | 21,700 | [
"?",
"BLKmode",
":",
"tmode",
",",
"op1",
")",
";"
] | [
"if",
"(",
"icode",
"==",
"CODE_FOR_nothing",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"arg0",
"==",
"error_mark_node",
"||",
"arg1",
"==",
"error_mark_node",
")",
"return",
"const0_rtx",
";",
"if",
"(",
"target",
"==",
"<NUM_LIT>",
"||",
"GET_MODE",
"(",... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 21,701 | [
"}"
] | [
"bool",
"AArch64InstrInfo",
"::",
"isLdStPairSuppressed",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"{",
"return",
"llvm",
"::",
"any_of",
"(",
"MI",
".",
"memoperands",
"(",
")",
",",
"[",
"]",
"(",
"MachineMemOperand",
"*",
"MMO",
")",
"{",
"return",... |
LLVM | X86 | CPP | stmt_completion | CPU | 21,702 | [
"(",
"idx",
")",
";"
] | [
"if",
"(",
"ISD",
"::",
"isBuildVectorAllZeros",
"(",
"Op",
".",
"getNode",
"(",
")",
")",
")",
"{",
"SDValue",
"Cst",
"=",
"DAG",
".",
"getTargetConstant",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i1",
")",
";",
"SDValue",
"Ops",
"[",
"]",
"=",
"{",
"... |
GCC | i386 | CPP | code_generation | CPU | 21,703 | [
"static",
"void",
"ix86_expand_ashl_const",
"(",
"rtx",
"operand",
",",
"int",
"count",
",",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"count",
"==",
"<NUM_LIT>",
"||",
"(",
"count",
"*",
"ix86_cost",
"->",
"add",
"<=",
"ix86_cost",
"->",
"shift_const",
... | [
"Helper",
"function",
"of",
"ix86_split_ashl",
"used",
"to",
"generate",
"an",
"SImode/DImode",
"left",
"shift",
"by",
"a",
"constant",
",",
"either",
"using",
"a",
"single",
"shift",
"or",
"a",
"sequence",
"of",
"add",
"instructions",
"."
] |
GCC | sparc | CPP | code_generation | CPU | 21,704 | [
"static",
"tree",
"sparc_fold_builtin",
"(",
"tree",
"fndecl",
",",
"int",
"n_args",
"ATTRIBUTE_UNUSED",
",",
"tree",
"*",
"args",
",",
"bool",
"ignore",
")",
"{",
"enum",
"sparc_builtins",
"code",
"=",
"(",
"enum",
"sparc_builtins",
")",
"DECL_MD_FUNCTION_CODE"... | [
"Handle",
"TARGET_FOLD_BUILTIN",
"target",
"hook",
".",
"Fold",
"builtin",
"functions",
"for",
"SPARC",
"intrinsics",
".",
"If",
"IGNORE",
"is",
"true",
"the",
"result",
"of",
"the",
"function",
"call",
"is",
"ignored",
".",
"NULL_TREE",
"is",
"returned",
"if"... |
GCC | avr | MD | stmt_completion | MPU | 21,705 | [
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 21,706 | [
"(",
"UNSPEC_UQRSHRNT",
"<STR_LIT>",
")"
] | [
"(",
"UNSPEC_SQRSHRUNT",
"<STR_LIT>",
")",
"(",
"UNSPEC_SQSHL",
"<STR_LIT>",
")",
"(",
"UNSPEC_SQSHLU",
"<STR_LIT>",
")",
"(",
"UNSPEC_SQSHRNB",
"<STR_LIT>",
")",
"(",
"UNSPEC_SQSHRNT",
"<STR_LIT>",
")",
"(",
"UNSPEC_SQSHRUNB",
"<STR_LIT>",
")",
"(",
"UNSPEC_SQSHRUN... |
LLVM | Hexagon | TD | next_suggestion | DSP | 21,707 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | PowerPC | TD | next_suggestion | CPU | 21,708 | [
"}"
] | [
"def",
"memrr",
":",
"Operand",
"<",
"iPTR",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"ptr_rc_nor0",
":",
"$",
"ptrreg",
",",
"ptr_rc_idx",
":",
"$",
"offreg",
")",
";",
"let",
"OperandType",
"=",
... |
LLVM | R600 | CPP | program_repair | GPU | 21,709 | [
"<FIXS>",
"SDValue",
"Addr",
",",
"SDValue",
"&",
"R1",
",",
"SDValue",
"&",
"R2",
")",
"{",
"<FIXE>"
] | [
"}",
"bool",
"AMDGPUDAGToDAGISel",
"::",
"SelectADDRParam",
"(",
"<BUGS>",
"SDValue",
"Addr",
",",
"SDValue",
"&",
"R1",
",",
"SDValue",
"&",
"R2",
")",
"{",
"<BUGE>",
"if",
"(",
"Addr",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"FrameIndex",
")",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 21,710 | [
"}"
] | [
"initializeX86AvoidSFBPassPass",
"(",
"PR",
")",
";",
"initializeX86AvoidTrailingCallPassPass",
"(",
"PR",
")",
";",
"initializeX86SpeculativeLoadHardeningPassPass",
"(",
"PR",
")",
";",
"initializeX86SpeculativeExecutionSideEffectSuppressionPass",
"(",
"PR",
")",
";",
"initi... |
GCC | arm | MD | next_suggestion | CPU | 21,711 | [
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>"
] | [
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 21,712 | [
"(",
")",
"&",
"MONoClobber",
";"
] | [
"bool",
"SITargetLowering",
"::",
"isMemOpHasNoClobberedMemOperand",
"(",
"const",
"SDNode",
"*",
"N",
")",
"const",
"{",
"const",
"MemSDNode",
"*",
"MemNode",
"=",
"cast",
"<",
"MemSDNode",
">",
"(",
"N",
")",
";",
"return",
"MemNode",
"->",
"getMemOperand",
... |
LLVM | ARM | TD | next_suggestion | CPU | 21,713 | [
"}"
] | [
"def",
"tBLXNSr",
":",
"TI",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"pred",
":",
"$",
"p",
",",
"GPRnopc",
":",
"$",
"func",
")",
",",
"IIC_Br",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
",",
"Requires",
"<",
"[",
"IsThumb",
",",
"Has8MSecExt",
"]... |
LLVM | XCore | CPP | next_suggestion | MPU | 21,714 | [
"}"
] | [
"bool",
"FP",
"=",
"hasFP",
"(",
"MF",
")",
";",
"return",
"FP",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] |
GCC | arm | CPP | program_repair | CPU | 21,715 | [
"<FIXS>",
"if",
"(",
"TARGET_HARD_FLOAT",
"||",
"TARGET_HAVE_MVE",
")",
"<FIXE>"
] | [
"saved_size",
"+=",
"<NUM_LIT>",
";",
"}",
"<BUGS>",
"if",
"(",
"TARGET_HARD_FLOAT",
")",
"<BUGE>",
"{",
"start_reg",
"=",
"FIRST_VFP_REGNUM",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 21,716 | [
"Br",
"=",
"(",
"++",
"Br",
")",
".",
"base",
"(",
")",
";"
] | [
"const",
"MipsInstrInfo",
"*",
"TII",
"=",
"static_cast",
"<",
"const",
"MipsInstrInfo",
"*",
">",
"(",
"MF",
"->",
"getSubtarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
")",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"MBBInf... |
LLVM | X86 | CPP | program_repair | CPU | 21,717 | [
"<FIXS>",
"(",
"RootVT",
".",
"isFloatingPoint",
"(",
")",
"&&",
"Depth",
">=",
"<NUM_LIT>",
")",
"||",
"<FIXE>"
] | [
"unsigned",
"NumRootElts",
"=",
"RootVT",
".",
"getVectorNumElements",
"(",
")",
";",
"unsigned",
"BaseMaskEltSizeInBits",
"=",
"RootSizeInBits",
"/",
"NumBaseMaskElts",
";",
"bool",
"FloatDomain",
"=",
"VT1",
".",
"isFloatingPoint",
"(",
")",
"||",
"VT2",
".",
... |
GCC | i386 | CPP | next_suggestion | CPU | 21,718 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_min_ph",
"(",
"_",
"_",
"m512h",
"_",
"_",
"A",
... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 21,719 | [
"getParent",
"(",
")",
";"
] | [
"void",
"BPFMISimplifyPatchable",
"::",
"checkShift",
"(",
"MachineRegisterInfo",
"*",
"MRI",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineOperand",
"*",
"RelocOp",
",",
"const",
"GlobalValue",
"*",
"GVal",
",",
"unsigned",
"Opcode",
")",
"{",
"MachineInstr"... |
LLVM | ARM64 | TD | next_suggestion | CPU | 21,720 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"L",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NU... |
LLVM | ARM | TD | next_suggestion | CPU | 21,721 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"MVE_bit_cmode",
"<",
"string",
"iname",
",",
"string",
"suffix",
",",
"bit",
"halfword",
",",
"dag",
"inOps",
">",
":",
"MVE_p",
"<",
"(",
"outs",
"MQPR",
":",
"$",
"Qd",
")",
",",
"inOps",
",",
"NoItinerary",
",",
"iname",
",",
"suffix",
"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 21,722 | [
"(",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"User",
"->",
"getMachineOpcode",
"(",
")",
"!=",
"PPC",
"::",
"SELECT_I4",
"&&",
"User",
"->",
"getMachineOpcode",
"(",
")",
"!=",
"PPC",
"::",
"SELECT_I8",
")",
"return",
"false",
";",
"SDNode",
"*",
"Op2",
"=",
"User",
"->",
"getOperand",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 21,723 | [
")",
"return",
"TargetLowering",
"::",
"getPICJumpTableRelocBaseExpr",
"(",
"MF",
",",
"JTI",
",",
"Ctx",
")",
";"
] | [
"if",
"(",
"Subtarget",
".",
"isPICStyleRIPRel",
"(",
")",
"||",
"Subtarget",
".",
"is64Bit",
"(",
")"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 21,724 | [
"if",
"(",
"RC",
"==",
"&",
"WebAssembly",
"::",
"V128RegClass",
")",
"return",
"WebAssembly",
"::",
"GET_LOCAL_V128",
";"
] | [
"if",
"(",
"RC",
"==",
"&",
"WebAssembly",
"::",
"I32RegClass",
")",
"return",
"WebAssembly",
"::",
"GET_LOCAL_I32",
";",
"if",
"(",
"RC",
"==",
"&",
"WebAssembly",
"::",
"I64RegClass",
")",
"return",
"WebAssembly",
"::",
"GET_LOCAL_I64",
";",
"if",
"(",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 21,725 | [
"Ops",
".",
"push_back",
"(",
"Inactive",
")",
";"
] | [
"Ops",
".",
"push_back",
"(",
"CurDAG",
"->",
"getTargetConstant",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"Loc",
",",
"MVT",
"::",
"i32",
")",
")",
";",
"Ops",
".",
"push_back",
"(",
"PredicateMask",
")",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 21,726 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] |
GCC | s390 | CPP | stmt_completion | MPU | 21,727 | [
"=",
"insn",
";"
] | [
"rtx",
"set",
"=",
"single_set",
"(",
"insn",
")",
";",
"if",
"(",
"!",
"INSN_P",
"(",
"insn",
")",
"||",
"!",
"RTX_FRAME_RELATED_P",
"(",
"insn",
")",
"||",
"set",
"==",
"NULL_RTX",
"||",
"!",
"REG_P",
"(",
"SET_DEST",
"(",
"set",
")",
")",
"||",
... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 21,728 | [
")",
";"
] | [
"return",
"new",
"TPCAddrOpt",
"("
] |
LLVM | ARM | CPP | stmt_completion | CPU | 21,729 | [
"::",
"f64",
")",
";"
] | [
"addTypeForNEON",
"(",
"VT",
",",
"MVT"
] |
GCC | aarch64 | CPP | program_repair | CPU | 21,730 | [
"<FIXS>",
"vmode",
"=",
"aarch64_simd_container_mode",
"(",
"mode",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"{",
"machine_mode",
"vmode",
";",
"<BUGS>",
"vmode",
"=",
"aarch64_preferred_simd_mode",
"(",
"mode",
")",
";",
"<BUGE>",
"rtx",
"op_v",
"=",
"aarch64_simd_gen_const_vector_dup",
"(",
"vmode",
",",
"INTVAL",
"(",
"op",
")",
")",
";",
"return",
"aarch64_simd_val... |
GCC | arm | CPP | stmt_completion | CPU | 21,731 | [
"]",
",",
"mask",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
";"
] | [
"rtx",
"mask",
"=",
"gen_reg_rtx",
"(",
"cmp_result_mode",
")",
";",
"bool",
"inverted",
"=",
"arm_expand_vector_compare",
"(",
"mask",
",",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"["... |
LLVM | XCore | CPP | next_suggestion | MPU | 21,732 | [
"}"
] | [
"unsigned",
"Combined",
"=",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"+",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"*",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
";",
"if",
"(",
"Combined",
">=",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 21,733 | [
"=",
"src",
";"
] | [
"class",
"SpuInst_MovMaskIT",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"Rdst",
",",
"Operand",
"Isrc",
",",
"string",
"asmstr",
">",
":",
"ScalarInstBase",
"<",
"opc",
",",
"asmstr",
">",
"{",
"let",
"OutOperandList",
"=",
"(",
"out... |
GCC | microblaze | CPP | next_suggestion | MPU | 21,734 | [
"if",
"(",
"crtl",
"->",
"calls_eh_return",
"&&",
"(",
"regno",
"==",
"EH_RETURN_DATA_REGNO",
"(",
"<NUM_LIT>",
")",
"||",
"regno",
"==",
"EH_RETURN_DATA_REGNO",
"(",
"<NUM_LIT>",
")",
")",
")",
"return",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"frame_pointer_needed",
"&&",
"(",
"regno",
"==",
"HARD_FRAME_POINTER_REGNUM",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"crtl",
"->",
"calls_eh_return",
"&&",
"regno",
"==",
"MB_ABI_SUB_RETURN_ADDR_REGNUM",
")",
"return",
"<NUM_LIT>",
";",
"if",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 21,735 | [
"(",
"instrs",
"LDRDroW",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"A64FXWrite_5Cyc_GI56",
",",
"ReadAdrBase",
"]",
","
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 21,736 | [
";"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",... |
LLVM | PowerPC | CPP | code_generation | CPU | 21,737 | [
"bool",
"PPCCallLowering",
"::",
"lowerReturn",
"(",
"MachineIRBuilder",
"&",
"MIRBuilder",
",",
"const",
"Value",
"*",
"Val",
",",
"ArrayRef",
"<",
"Register",
">",
"VRegs",
",",
"Register",
"SwiftErrorVReg",
")",
"const",
"{",
"assert",
"(",
"(",
"(",
"Val... | [
"This",
"hook",
"behaves",
"as",
"the",
"extended",
"lowerReturn",
"function",
",",
"but",
"for",
"targets",
"that",
"do",
"not",
"support",
"swifterror",
"value",
"promotion",
"."
] |
GCC | i386 | CPP | code_generation | CPU | 21,738 | [
"static",
"int",
"ix86_builtin_vectorization_cost",
"(",
"enum",
"vect_cost_for_stmt",
"type_of_cost",
",",
"tree",
"vectype",
",",
"int",
")",
"{",
"bool",
"fp",
"=",
"false",
";",
"machine_mode",
"mode",
"=",
"TImode",
";",
"int",
"index",
";",
"if",
"(",
... | [
"Implement",
"targetm.vectorize.builtin_vectorization_cost",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 21,739 | [
"}"
] | [
"def",
"A4_tfrpcp",
":",
"HInst",
"<",
"(",
"outs",
"CtrRegs64",
":",
"$",
"Cdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_434c8e1e",
",",
"TypeCR",
">",
",",
"Enc_0ed752",
"{",
"let",
"Inst",
"{",
"<NU... |
LLVM | ARM | CPP | next_suggestion | CPU | 21,740 | [
"}"
] | [
"bool",
"ARMBaseRegisterInfo",
"::",
"canRealignStack",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"MachineRegisterInfo",
"*",
"MRI",
"=",
"&",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"const",
"ARMFunctionInfo",
"*",
"AFI",
"=",
... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 21,741 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
")",
")",
")",
")",
";"
] | [
"return",
"(",
"(",
"qword",
")",
"(",
"vec_perm",
"(",
"sum_a",
",",
"sum_b",
",",
"(",
"(",
"vec_uchar16",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
GCC | mips | CPP | code_generation | CPU | 21,742 | [
"static",
"bool",
"mflip_mips16_use_mips16_p",
"(",
"tree",
"decl",
")",
"{",
"const",
"char",
"*",
"name",
";",
"bool",
"base_is_mips16",
"=",
"(",
"mips_base_compression_flags",
"&",
"MASK_MIPS16",
")",
"!=",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"DECL_NAME",
"(... | [
"DECL",
"is",
"a",
"function",
"that",
"needs",
"a",
"default",
"``",
"mips16",
"''",
"or",
"``",
"nomips16",
"''",
"attribute",
"for",
"-mflip-mips16",
".",
"Return",
"true",
"if",
"it",
"should",
"use",
"``",
"mips16",
"''",
"and",
"false",
"if",
"it",... |
GCC | i386 | CPP | stmt_completion | CPU | 21,743 | [
"_",
"v4du",
")",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_or_si256",
"(",
"_",
"_",
"m256i",
"_",
"_",
"A",
"... |
LLVM | ARM | CPP | program_repair | CPU | 21,744 | [
"<FIXS>",
"case",
"ARM",
"::",
"tADDrSP",
":",
"<FIXE>"
] | [
"Inst",
"=",
"TmpInst",
";",
"return",
"true",
";",
"}",
"<BUGS>",
"case",
"ARM",
"::",
"tADDrSP",
":",
"{",
"<BUGE>",
"if",
"(",
"Inst",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
"!=",
"Inst",
".",
"getOperand",
"(",
"<NUM_L... |
GCC | s390 | CPP | program_repair | MPU | 21,745 | [
"<FIXS>",
"else",
"<FIXE>"
] | [
"gcc_unreachable",
"(",
")",
";",
"}",
"}",
"<BUGS>",
"else",
"<BUGE>",
"gcc_assert",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"PLUS",
")",
";",
"}",
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"PLUS",
")"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 21,746 | [
"else",
"if",
"(",
"Mips",
"::",
"FGR64RegClass",
".",
"hasSubClassEq",
"(",
"RC",
")",
")",
"Opc",
"=",
"IsN64",
"?",
"Mips",
"::",
"SDC164_P8",
":",
"Mips",
"::",
"SDC164",
";"
] | [
"else",
"if",
"(",
"Mips",
"::",
"ACRegs128RegClass",
".",
"hasSubClassEq",
"(",
"RC",
")",
")",
"Opc",
"=",
"IsN64",
"?",
"Mips",
"::",
"STORE_AC128_P8",
":",
"Mips",
"::",
"STORE_AC128",
";",
"else",
"if",
"(",
"Mips",
"::",
"DSPCCRegClass",
".",
"hasS... |
GCC | arm | CPP | stmt_completion | CPU | 21,747 | [
"a",
">=",
"_",
"_",
"b",
")",
";"
] | [
"return",
"(",
"uint8x8_t",
")",
"(",
"_",
"_"
] |
LLVM | TMS320C64X | CPP | next_suggestion | VLIW | 21,748 | [
"}"
] | [
"int",
"getNext",
"(",
")",
"{",
"return",
"last",
"=",
"Clusters",
".",
"pop_back_val",
"(",
")",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 21,749 | [
"}"
] | [
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
".. identifier\\n",
"<STR_LIT>",
")",
";",
"StringRef",
"Identifier",
"=",
"Token",
".",
"getIdentifier",
"(",
")",
";",
"OperandMatchResultTy",
"ResTy",
"=",
"matchAnyRegisterNameWithoutDollar",
"(",
"Operands",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 21,750 | [
"MachineBasicBlock",
"::",
"iterator",
"PI",
"=",
"std",
"::",
"prev",
"(",
"MBBI",
")",
";"
] | [
"if",
"(",
"MBBI",
"!=",
"MBB",
".",
"end",
"(",
")",
")",
"DL",
"=",
"MBBI",
"->",
"getDebugLoc",
"(",
")",
";",
"const",
"bool",
"Is64BitILP32",
"=",
"STI",
".",
"isTarget64BitILP32",
"(",
")",
";",
"Register",
"FramePtr",
"=",
"TRI",
"->",
"getFra... |
GCC | arm | MD | stmt_completion | CPU | 21,751 | [
"DI",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VDX",
"[",
"V8QI",
"V4HI",
"V4HF",
"V2SI",
"V2SF"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 21,752 | [
"<",
"<NUM_LIT>",
">",
";"
] | [
"def",
"uimm12s16",
":",
"uimm12_scaled"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 21,753 | [
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | TD | program_repair | CPU | 21,754 | [
"<FIXS>",
"defm",
"EOR3_ZZZZ",
":",
"sve2_int_bitwise_ternary_op",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"int_aarch64_sve_eor3",
">",
";",
"defm",
"BCAX_ZZZZ",
":",
"sve2_int_bitwise_ternary_op",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"int_aarch64_sve_bcax",
">",
";",
"defm"... | [
"defm",
"FMLSLT_ZZZ_SHH",
":",
"sve2_fp_mla_long",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"int_aarch64_sve_fmlslt",
">",
";",
"<BUGS>",
"defm",
"EOR3_ZZZZ_D",
":",
"sve2_int_bitwise_ternary_op",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";",
"defm",
"BCAX_ZZZZ_D",
":",
"sve2_i... |
GCC | h8300 | MD | next_suggestion | MPU | 21,755 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"and",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 21,756 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC"... |
LLVM | ARM | TD | stmt_completion | CPU | 21,757 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"DBG",
":",
"AI",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"imm0_15",
":",
"$",
"opt",
")",
",",
"MiscFrm",
",",
"NoItinerary",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"int_arm_dbg",
"imm0_15",
":",
"$",
"opt",
")",
"]",
">",
","... |
GCC | loongarch | CPP | stmt_completion | CPU | 21,758 | [
"m128i",
"_",
"<NUM_LIT>",
",",
"_",
"_",
"m128i",
"_",
"<NUM_LIT>",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m128i",
"_",
"_",
"lsx_vsle_h",
"(",
"_",
"_"
] |
GCC | m68k | MD | stmt_completion | MPU | 21,759 | [
"<STR_LIT>",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 21,760 | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] | [
"def",
"AdrOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 21,761 | [
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"CC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec_volatile",
":",
"CC",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>"
] |
GCC | h8300 | MD | stmt_completion | MPU | 21,762 | [
"]",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 21,763 | [
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType"
] |
GCC | powerpcspe | MD | stmt_completion | CPU | 21,764 | [
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V4SI",
"[",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<... |
LLVM | ARM | CPP | next_suggestion | CPU | 21,765 | [
"std",
"::",
"swap",
"(",
"LHS",
",",
"RHS",
")",
";"
] | [
"unsigned",
"Opc",
"=",
"N",
"->",
"getOpcode",
"(",
")",
";",
"bool",
"isSlctCC",
"=",
"Slct",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SELECT_CC",
";",
"SDValue",
"LHS",
"=",
"isSlctCC",
"?",
"Slct",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
... |
LLVM | ARM | TD | next_suggestion | CPU | 21,766 | [
"}"
] | [
"let",
"ParserMatchClass",
"=",
"MemRegOffsetAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR",
":",
"$",
"base",
",",
"GPRnopc",
":",
"$",
"offsreg",
",",
"i32imm",
":",
"$",
"shift",
")",
";"
] |
GCC | arm | MD | next_suggestion | CPU | 21,767 | [
")"
] | [
"int",
"elt",
"=",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"elt",
"=",
"GET_MODE_NUNITS",
"(",
"<",
"MODE",
">",
"mode",
")",
"-",
"<NUM_LIT>",
"-",
"elt",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"elt",
")",
"}",
"retur... |
GCC | bfin | CPP | next_suggestion | DSP | 21,768 | [
"return",
"false",
";"
] | [
"if",
"(",
"fkind",
"!=",
"SUBROUTINE",
")",
"return",
"true",
";",
"if",
"(",
"TARGET_OMIT_LEAF_FRAME_POINTER",
"&&",
"!",
"crtl",
"->",
"is_leaf",
")",
"return",
"true",
";"
] |
LLVM | M680x0 | CPP | code_generation | MPU | 21,769 | [
"void",
"M680x0InstPrinter",
"::",
"printRegName",
"(",
"raw_ostream",
"&",
"OS",
",",
"unsigned",
"RegNo",
")",
"const",
"{",
"OS",
"<<",
"<STR_LIT>",
"%",
"<STR_LIT>",
"<<",
"StringRef",
"(",
"getRegisterName",
"(",
"RegNo",
")",
")",
";",
"}"
] | [
"Print",
"the",
"assembler",
"register",
"name",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 21,770 | [
"Rs16",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
... |
GCC | i386 | MD | program_repair | CPU | 21,771 | [
"<FIXS>",
"(",
"match_operand",
":",
"V16HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>",
"<FIXS>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
")",
"]",
"<FIXE>"
] | [
"(",
"vec_select",
":",
"V16HI",
"(",
"vec_concat",
":",
"V32HI",
"(",
"match_operand",
":",
"V16HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"V16HI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"<BUGE>",
"(",
"match_parallel",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 21,772 | [
"Contents",
")",
"continue",
";"
] | [
"auto",
"*",
"Sym",
"=",
"cast",
"<",
"MCSymbolWasm",
">",
"(",
"getSymbol",
"(",
"&",
"F",
")",
")",
";",
"Sym",
"->",
"setType",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"if",
"(",
"!",
"Sym",
"->",
"getSignature",
"(",
")",
")",
"{",
"au... |
GCC | i386 | CPP | stmt_completion | CPU | 21,773 | [
"mm256_mask_blend_epi64",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U",
",",
"_",
"_",
"m256i",
"_",
"_",
"A",
",",
"_",
"_",
"m256i",
"_",
"_",
"W",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_"
] |
GCC | nds32 | MD | next_suggestion | CPU | 21,774 | [
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")"
] | [
"(",
"ss_minus",
":",
"SI",
"(",
"mult",
":",
"SI",
"(",
"sign_extend",
":",
"SI",
"(",
"vec_select",
":",
"HI",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",... |
LLVM | R600 | CPP | code_generation | GPU | 21,775 | [
"void",
"SITypeRewriter",
"::",
"visitCallInst",
"(",
"CallInst",
"&",
"I",
")",
"{",
"IRBuilder",
"<",
">",
"Builder",
"(",
"&",
"I",
")",
";",
"SmallVector",
"<",
"Value",
"*",
",",
"<NUM_LIT>",
">",
"Args",
";",
"SmallVector",
"<",
"Type",
"*",
",",... | [
"CallInst",
"simplification",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 21,776 | [
"DebugLoc",
"DL",
"=",
"MBB",
".",
"findDebugLoc",
"(",
"MI",
")",
";"
] | [
"bool",
"isAligned",
"=",
"(",
"RI",
".",
"getStackAlignment",
"(",
")",
">=",
"<NUM_LIT>",
")",
"||",
"RI",
".",
"canRealignStack",
"(",
"MF",
")",
";",
"unsigned",
"Opc",
"=",
"getLoadRegOpcode",
"(",
"DestReg",
",",
"RC",
",",
"isAligned",
",",
"TM",
... |
LLVM | Patmos | CPP | program_repair | VLIW | 21,777 | [
"<FIXS>",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Insert Definition to S0 Spill. Pred(",
"<STR_LIT>",
"<<",
"predLoc",
"<<",
"<STR_LIT>",
") Guard(",
"<STR_LIT>",
"<<",
"guardLoc",
"<<",
"<STR_LIT>",
")\\n",
"<STR_LIT>",
")",
";",
"<FIXE>",
"<FIXS>"... | [
"unsigned",
"slot",
"=",
"RI",
".",
"Scope",
"->",
"getDepth",
"(",
")",
"-",
"<NUM_LIT>",
";",
"<BUGS>",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Insert Definition to S0 Spill. Pred(",
"<STR_LIT>",
"<<",
"predLoc",
"<<",
"<STR_LIT>",
") Guard(",
"<... |
GCC | h8300 | CPP | stmt_completion | MPU | 21,778 | [
"<NUM_LIT>",
"]",
"=",
"SHIFT_LOOP",
";"
] | [
"shift_alg_hi",
"[",
"H8_300",
"]",
"[",
"SHIFT_ASHIFT",
"]",
"[",
"<NUM_LIT>",
"]",
"=",
"SHIFT_LOOP",
";",
"shift_alg_hi",
"[",
"H8_300",
"]",
"[",
"SHIFT_ASHIFT",
"]",
"[",
"<NUM_LIT>",
"]",
"=",
"SHIFT_LOOP",
";",
"shift_alg_hi",
"[",
"H8_300",
"]",
"[... |
LLVM | ARM | CPP | stmt_completion | CPU | 21,779 | [
";"
] | [
"const",
"LLT",
"s64",
"=",
"LLT",
"::",
"scalar",
"(",
"<NUM_LIT>",
")",
";",
"auto",
"&",
"LegacyInfo",
"=",
"getLegacyLegalizerInfo",
"(",
")",
";",
"if",
"(",
"ST",
".",
"isThumb1Only",
"(",
")",
")",
"{",
"LegacyInfo",
".",
"computeTables",
"(",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 21,780 | [
",",
"V128",
",",
"GPR32",
">",
";"
] | [
"def",
"DUPv8i16gpr",
":",
"SIMDDupFromMain",
"<",
"<NUM_LIT>",
",",
"{",
"?",
",",
"?",
",",
"?",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
",",
"<STR_LIT>",
",",
"v8i16"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 21,781 | [
";",
"return",
"NULL",
";"
] | [
"Value",
"*",
"ARMIREmitter",
"::",
"visitBCC_i64",
"(",
"const",
"SDNode",
"*",
"N",
")",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"visitBCC_i64 unimplemented ARM visit...",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 21,782 | [
"unsigned",
"Offset",
"=",
"<NUM_LIT>",
";"
] | [
"const",
"unsigned",
"PtrByteSize",
"=",
"IsPPC64",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"SmallVector",
"<",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"ArgLocs",
";",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"MachineF... |
GCC | i386 | CPP | next_suggestion | CPU | 21,783 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_adds_epi8",
"(",
"_",
"_",
"mmask32",
"_",
"_",
... |
LLVM | Mips | CPP | code_generation | CPU | 21,784 | [
"void",
"MipsMCCodeEmitter",
"::",
"EmitInstruction",
"(",
"uint64_t",
"Val",
",",
"unsigned",
"Size",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"OS",
")",
"const",
"{",
"if",
"(",
"IsLittleEndian",
"&&",
"Size",
"==",
"<NUM_LIT>",
... | [
"EmitInstruction",
"-",
"This",
"callback",
"is",
"invoked",
"when",
"an",
"instruction",
"is",
"emitted",
",",
"to",
"advance",
"the",
"hazard",
"state",
"."
] |
GCC | rs6000 | MD | stmt_completion | CPU | 21,785 | [
"[",
"<NUM_LIT>",
"]",
")"
] | [
"<STR_LIT>",
"[",
"(",
"pc",
")",
"]",
"{",
"rs6000_split_multireg_move",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands"
] |
GCC | aarch64 | CPP | program_repair | CPU | 21,786 | [
"<FIXS>",
"if",
"(",
"known_eq",
"(",
"GET_MODE_BITSIZE",
"(",
"mode",
")",
",",
"<NUM_LIT>",
")",
")",
"cost",
"+=",
"addr_cost",
"->",
"addr_scale_costs",
".",
"hi",
";",
"else",
"if",
"(",
"known_eq",
"(",
"GET_MODE_BITSIZE",
"(",
"mode",
")",
",",
"<... | [
"{",
"<BUGS>",
"switch",
"(",
"GET_MODE_BITSIZE",
"(",
"mode",
")",
")",
"{",
"case",
"<NUM_LIT>",
":",
"cost",
"+=",
"addr_cost",
"->",
"addr_scale_costs",
".",
"hi",
";",
"break",
";",
"case",
"<NUM_LIT>",
":",
"cost",
"+=",
"addr_cost",
"->",
"addr_scal... |
GCC | s390 | MD | stmt_completion | MPU | 21,787 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"DSF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DSF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr"
] |
GCC | mmix | CPP | stmt_completion | CPU | 21,788 | [
";"
] | [
"data_section",
"(",
")"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 21,789 | [
",",
"_",
"_",
"m128",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_movelh_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"A"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 21,790 | [
";"
] | [
"HexagonOperand",
"*",
"Op",
"=",
"new",
"HexagonOperand",
"(",
"Register",
")",
";",
"Op",
"->",
"Reg",
".",
"RegNum",
"=",
"RegNum",
";",
"Op",
"->",
"StartLoc",
"=",
"S",
";",
"Op",
"->",
"EndLoc",
"=",
"E"
] |
GCC | i386 | CPP | next_suggestion | CPU | 21,791 | [
"TYPE_NAME",
"(",
"record",
")",
"=",
"type_decl",
";"
] | [
"f_fpr",
"=",
"build_decl",
"(",
"FIELD_DECL",
",",
"get_identifier",
"(",
"<STR_LIT>",
"fp_offset",
"<STR_LIT>",
")",
",",
"unsigned_type_node",
")",
";",
"f_ovf",
"=",
"build_decl",
"(",
"FIELD_DECL",
",",
"get_identifier",
"(",
"<STR_LIT>",
"overflow_arg_area",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 21,792 | [
"}"
] | [
"if",
"(",
"Subtarget",
"->",
"isThumb1Only",
"(",
")",
")",
"{",
"SDValue",
"RHS",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"ConstantSDNode",
"*",
"C",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"RHS",
")",
")",
"{... |
GCC | s390 | MD | next_suggestion | MPU | 21,793 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 21,794 | [
")",
"{"
] | [
"SDLoc",
"dl",
"(",
"N",
")",
";",
"ShuffleVectorSDNode",
"*",
"SVOp",
"=",
"cast",
"<",
"ShuffleVectorSDNode",
">",
"(",
"N",
")",
";",
"SDValue",
"V1",
"=",
"SVOp",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"V2",
"=",
"SVOp",
"->",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 21,795 | [
"}"
] | [
"MCInst",
"Tmp",
";",
"Tmp",
".",
"setOpcode",
"(",
"X86",
"::",
"LEA64_32r",
")",
";",
"Tmp",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
"(",
"X86",
"::",
"RSP",
")",
")",
";",
"Tmp",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg"... |
GCC | i386 | CPP | stmt_completion | CPU | 21,796 | [
"_",
"_",
"m512i",
"_",
"_",
"A",
",",
"_",
"_",
"m512i",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_sub_epi16",
"(",
"_",
"_",
"mmask32",
"_",
"_",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 21,797 | [
"}"
] | [
"if",
"(",
"UseMI",
"->",
"isCopy",
"(",
")",
")",
"TileReg",
"=",
"UseMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"else",
"TileReg",
"=",
"MRI",
"->",
"createVirtualRegister",
"(",
"&",
"RC",
")",
";",
"unsigned",
"... |
LLVM | Mips | TD | next_suggestion | CPU | 21,798 | [
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"(",
"set",
"ROD",
":",
"$",
"rd",
",",
"(",
"OpNode",
"ROS",
":",
"$",
"rs",
")",
")",
"]",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"ROD",
":",
"$",
"rd",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"ROS",
":",
"$",
"rs",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";"
] |
GCC | bfin | CPP | code_generation | DSP | 21,799 | [
"enum",
"reg_class",
"secondary_input_reload_class",
"(",
"enum",
"reg_class",
"class",
",",
"enum",
"machine_mode",
"mode",
",",
"rtx",
"x",
")",
"{",
"enum",
"reg_class",
"default_class",
"=",
"GET_MODE_SIZE",
"(",
"mode",
")",
">=",
"<NUM_LIT>",
"?",
"DPREGS"... | [
"Inform",
"reload",
"about",
"cases",
"where",
"moving",
"X",
"with",
"a",
"mode",
"MODE",
"to",
"a",
"register",
"in",
"CLASS",
"requires",
"an",
"extra",
"scratch",
"register",
".",
"Return",
"the",
"class",
"needed",
"for",
"the",
"scratch",
"register",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.