Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | stmt_completion | DSP | 21,800 | [
")",
";"
] | [
"return",
"BlockNodes",
".",
"at",
"(",
"BB"
] |
GCC | s390 | CPP | code_generation | MPU | 21,801 | [
"rtx",
"s390_function_value",
"(",
"tree",
"type",
",",
"enum",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"type",
")",
"{",
"int",
"unsignedp",
"=",
"TYPE_UNSIGNED",
"(",
"type",
")",
";",
"mode",
"=",
"promote_mode",
"(",
"type",
",",
"TYPE_MODE",
"(... | [
"Define",
"where",
"to",
"return",
"a",
"(",
"scalar",
")",
"value",
"of",
"type",
"TYPE",
".",
"If",
"TYPE",
"is",
"null",
",",
"define",
"where",
"to",
"return",
"a",
"(",
"scalar",
")",
"value",
"of",
"mode",
"MODE",
"from",
"a",
"libcall",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 21,802 | [
"}"
] | [
"case",
"X86",
"::",
"VPCMPESTRM128REG",
":",
"case",
"X86",
"::",
"PCMPESTRM128MEM",
":",
"case",
"X86",
"::",
"VPCMPESTRM128MEM",
":",
"assert",
"(",
"Subtarget",
".",
"hasSSE42",
"(",
")",
"&&",
"<STR_LIT>",
"Target must have SSE4.2 or AVX features enabled",
"<ST... |
LLVM | X86 | CPP | next_suggestion | CPU | 21,803 | [
"}"
] | [
"case",
"Triple",
"::",
"IOS",
":",
"case",
"Triple",
"::",
"TvOS",
":",
"return",
"Major",
"<",
"<NUM_LIT>",
";",
"case",
"Triple",
"::",
"WatchOS",
":",
"return",
"Major",
"<",
"<NUM_LIT>",
";",
"case",
"Triple",
"::",
"MacOSX",
":",
"case",
"Triple",
... |
GCC | i386 | CPP | next_suggestion | CPU | 21,804 | [
"release_scratch_register_on_entry",
"(",
"&",
"sr",
")",
";"
] | [
"for",
"(",
"i",
"=",
"PROBE_INTERVAL",
";",
"i",
"<",
"size",
";",
"i",
"+=",
"PROBE_INTERVAL",
")",
"emit_stack_probe",
"(",
"plus_constant",
"(",
"Pmode",
",",
"stack_pointer_rtx",
",",
"-",
"(",
"first",
"+",
"i",
")",
")",
")",
";",
"emit_stack_prob... |
GCC | aarch64 | CPP | stmt_completion | CPU | 21,805 | [
"(",
"SET_SRC",
"(",
"prev_set",
")",
")",
"&&",
"CONST_INT_P",
"(",
"SET_SRC",
"(",
"curr_set",
")",
")",
")",
"return",
"true",
";"
] | [
"return",
"true",
";",
"}",
"}",
"if",
"(",
"simple_sets_p",
"&&",
"(",
"aarch64_tune_params",
".",
"fusible_ops",
"&",
"AARCH64_FUSE_ADRP_ADD",
")",
")",
"{",
"if",
"(",
"satisfies_constraint_Ush",
"(",
"SET_SRC",
"(",
"prev_set",
")",
")",
"&&",
"REG_P",
"... |
GCC | arm | MD | next_suggestion | CPU | 21,806 | [
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_WSHUFH",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 21,807 | [
"Imm1_16Operand",
";"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod"... |
GCC | spu | CPP | next_suggestion | MPU | 21,808 | [
"smode",
"=",
"smallest_int_mode_for_size",
"(",
"byte_size",
"*",
"BITS_PER_UNIT",
")",
";"
] | [
"int",
"i",
";",
"int",
"nregs",
"=",
"(",
"byte_size",
"+",
"UNITS_PER_WORD",
"-",
"<NUM_LIT>",
")",
"/",
"UNITS_PER_WORD",
";",
"int",
"n",
"=",
"byte_size",
"/",
"UNITS_PER_WORD",
";",
"v",
"=",
"rtvec_alloc",
"(",
"nregs",
")",
";",
"for",
"(",
"i"... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 21,809 | [
"case",
"MachineOperand",
"::",
"MO_RegisterMask",
":"
] | [
"break",
";",
"case",
"MachineOperand",
"::",
"MO_GlobalAddress",
":",
"MCOp",
"=",
"LowerSymbolOperand",
"(",
"MO",
",",
"GetGlobalAddressSymbol",
"(",
"MO",
")",
")",
";",
"break",
";",
"case",
"MachineOperand",
"::",
"MO_ExternalSymbol",
":",
"MCOp",
"=",
"... |
LLVM | SystemZ | CPP | code_generation | CPU | 21,810 | [
"bool",
"SystemZInstrInfo",
"::",
"isProfitableToIfCvt",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"unsigned",
"NumCycles",
",",
"unsigned",
"ExtraPredCycles",
",",
"BranchProbability",
"Probability",
")",
"const",
"{",
"if",
"(",
"MBB",
".",
"succ_empty",
"(",
"... | [
"Second",
"variant",
"of",
"isProfitableToIfCvt",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 21,811 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 21,812 | [
";"
] | [
"if",
"(",
"!",
"Store",
"->",
"isTruncatingStore",
"(",
")",
"||",
"Store",
"->",
"isIndexed",
"(",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"SDValue",
"Ext",
"=",
"Store",
"->",
"getValue",
"(",
")",
";",
"auto",
"ExtOpCode",
"=",
"Ext",
".",
... |
GCC | m68k | MD | next_suggestion | MPU | 21,813 | [
"<STR_LIT>",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 21,814 | [
"addPass",
"(",
"createMipsLongBranchPass",
"(",
"TM",
")",
")",
";"
] | [
"MipsTargetMachine",
"&",
"TM",
"=",
"getMipsTargetMachine",
"(",
")",
";",
"addPass",
"(",
"createMipsDelaySlotFillerPass",
"(",
"TM",
")",
")",
";",
"if",
"(",
"TM",
".",
"getSubtarget",
"<",
"MipsSubtarget",
">",
"(",
")",
".",
"hasStandardEncoding",
"(",
... |
GCC | i386 | MD | next_suggestion | CPU | 21,815 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI1_AVX512",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_concat",
":",
"VI1_AVX512",
"(",
"us_truncate",
":",
"<",
"ssehalfvecmode",
">",
"(",
"match_operand",
":",
"<",
"s... |
GCC | arm | CPP | stmt_completion | CPU | 21,816 | [
"<NUM_LIT>",
";"
] | [
"REAL_VALUE_TYPE",
"r",
",",
"m",
";",
"int",
"sign",
",",
"exponent",
";",
"unsigned",
"HOST_WIDE_INT",
"mantissa",
",",
"mant_hi",
";",
"unsigned",
"HOST_WIDE_INT",
"mask",
";",
"int",
"point_pos",
"=",
"<NUM_LIT>",
"*",
"HOST_BITS_PER_WIDE_INT",
"-",
"<NUM_LI... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 21,817 | [
"getUnitInc",
"(",
")",
")",
";"
] | [
"int",
"TPCSchedStrategy",
"::",
"pressureChange",
"(",
"const",
"SUnit",
"*",
"SU",
",",
"bool",
"isBotUp",
")",
"{",
"PressureDiff",
"&",
"PD",
"=",
"DAG",
"->",
"getPressureDiff",
"(",
"SU",
")",
";",
"for",
"(",
"auto",
"&",
"P",
":",
"PD",
")",
... |
GCC | arm | CPP | stmt_completion | CPU | 21,818 | [
"b",
")",
";"
] | [
"return",
"(",
"int32x4_t",
")",
"_",
"_",
"builtin_neon_vcvts_nv4sf",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 21,819 | [
"APInt",
"M1",
";"
] | [
"NewInstrs",
".",
"push_back",
"(",
"NewMI",
")",
";",
"replaceAllRegUsesWith",
"(",
"R",
",",
"NewR",
")",
";",
"}",
"ChangedNum",
"++",
";",
"}",
"DEBUG",
"(",
"{",
"if",
"(",
"!",
"NewInstrs",
".",
"empty",
"(",
")",
")",
"{",
"MachineFunction",
"... |
GCC | arm | MD | next_suggestion | CPU | 21,820 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"HF",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 21,821 | [
"false",
";"
] | [
"bool",
"hasLowDefLatency",
"(",
"const",
"InstrItineraryData",
"*",
"ItinData",
",",
"const",
"MachineInstr",
"*",
"DefMI",
",",
"unsigned",
"DefIdx",
")",
"const",
"override",
"{",
"return"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 21,822 | [
"Count",
";"
] | [
"assert",
"(",
"!",
"BytesRemoved",
"&&",
"<STR_LIT>",
"code size not handled",
"<STR_LIT>",
")",
";",
"MachineBasicBlock",
"::",
"instr_iterator",
"I",
"=",
"MBB",
".",
"instr_end",
"(",
")",
";",
"unsigned",
"Count",
"=",
"<NUM_LIT>",
";",
"while",
"(",
"I",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 21,823 | [
"let",
"ParserMatchClass",
"=",
"Imm0_63Operand",
";"
] | [
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 21,824 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | MSP430 | CPP | next_suggestion | MPU | 21,825 | [
"if",
"(",
"TID",
".",
"isBranch",
"(",
")",
"&&",
"!",
"TID",
".",
"isBarrier",
"(",
")",
")",
"return",
"true",
";"
] | [
"bool",
"MSP430InstrInfo",
"::",
"isUnpredicatedTerminator",
"(",
"const",
"MachineInstr",
"*",
"MI",
")",
"const",
"{",
"const",
"TargetInstrDesc",
"&",
"TID",
"=",
"MI",
"->",
"getDesc",
"(",
")",
";",
"if",
"(",
"!",
"TID",
".",
"isTerminator",
"(",
")"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 21,826 | [
"(",
"v4i16",
"V64",
":",
"$",
"Rn",
")",
",",
"(",
"v4i16",
"V64",
":",
"$",
"Rm",
")",
")",
")",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"v4i16_v4i32",
":",
"BaseSIMDDifferentThreeVectorTied",
"<",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"V64",
",",
"V64",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"v4i32",
"V128",
":",... |
GCC | m68k | MD | next_suggestion | MPU | 21,827 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float_truncate",
":",
"SF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR... |
GCC | s390 | CPP | program_repair | MPU | 21,828 | [
"<FIXS>",
"machine_mode",
"ccmode",
";",
"<FIXE>"
] | [
"if",
"(",
"GET_CODE",
"(",
"op0",
")",
"==",
"AND",
")",
"{",
"<BUGS>",
"enum",
"machine_mode",
"ccmode",
";",
"<BUGE>",
"ccmode",
"=",
"s390_tm_ccmode",
"(",
"XEXP",
"(",
"op0",
",",
"<NUM_LIT>",
")",
",",
"op1",
",",
"<NUM_LIT>",
")",
";",
"if",
"... |
GCC | m68hc11 | CPP | stmt_completion | MPU | 21,829 | [
")",
";"
] | [
"for",
"(",
"regno",
"=",
"SOFT_REG_LAST",
";",
"regno",
">=",
"SOFT_REG_FIRST",
";",
"regno",
"--",
")",
"{",
"if",
"(",
"regs_ever_live",
"[",
"regno",
"]",
"&&",
"!",
"call_used_regs",
"[",
"regno",
"]",
")",
"{",
"emit_move_after_reload",
"(",
"gen_rtx... |
GCC | rs6000 | MD | next_suggestion | CPU | 21,830 | [
"if",
"(",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&",
"CALL_V4_SET_FP_ARGS",
")"
] | [
"[",
"(",
"call",
"(",
"mem",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<ST... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 21,831 | [
"}"
] | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"i32imm",
":",
"$",
"dimmask",
")",
";",
"let",
"OperandNamespace",
"=",
"<STR_LIT>",
";",
"let",
"OperandType",
"=",
"<STR_LIT>",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 21,832 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createExpr",
"(",
"Add",
")",
")",
";"
] | [
"}",
"auto",
"*",
"Symbols",
"=",
"static_cast",
"<",
"SectionSymbolsTy",
"*",
">",
"(",
"DisInfo",
")",
";",
"if",
"(",
"!",
"Symbols",
")",
"return",
"false",
";",
"auto",
"Result",
"=",
"llvm",
"::",
"find_if",
"(",
"*",
"Symbols",
",",
"[",
"Valu... |
LLVM | ARM64 | TD | next_suggestion | CPU | 21,833 | [
"let",
"ParserMatchClass",
"=",
"MemoryUnscaledOperand",
";"
] | [
"class",
"am_unscaled_operand",
":",
"Operand",
"<",
"i64",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 21,834 | [
"if",
"(",
"TM",
".",
"getCodeModel",
"(",
")",
"==",
"CodeModel",
"::",
"Small",
"&&",
"Subtarget",
"->",
"is64Bit",
"(",
")",
"&&",
"AM",
".",
"Scale",
"==",
"<NUM_LIT>",
"&&",
"AM",
".",
"BaseType",
"==",
"X86ISelAddressMode",
"::",
"RegBase",
"&&",
... | [
"if",
"(",
"AM",
".",
"Scale",
"==",
"<NUM_LIT>",
"&&",
"AM",
".",
"BaseType",
"==",
"X86ISelAddressMode",
"::",
"RegBase",
"&&",
"AM",
".",
"Base_Reg",
".",
"getNode",
"(",
")",
"==",
"nullptr",
")",
"{",
"AM",
".",
"Base_Reg",
"=",
"AM",
".",
"Inde... |
GCC | i386 | CPP | stmt_completion | CPU | 21,835 | [
"_",
"_",
"P",
",",
"long",
"long",
"_",
"_",
"M",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"xrstor64",
"(",
"void",
"*"
] |
LLVM | X86 | CPP | program_repair | CPU | 21,836 | [
"<FIXS>",
"Opcode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"<FIXE>",
"<FIXS>",
"if",
"(",
"Opcode",
")",
"return",
"DAG",
".",
"getNode",
"(",
"Opcode",
",",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
",",
"LHS",
",",
"RHS",
")",
";",
"<FIXE>... | [
"case",
"ISD",
"::",
"SETOLT",
":",
"case",
"ISD",
"::",
"SETLT",
":",
"<BUGS>",
"IntNo",
"=",
"LHS",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f32",
"?",
"Intrinsic",
"::",
"x86_sse_max_ss",
":",
"Intrinsic",
"::",
"x86_sse2_max_sd",
";",
"<BUG... |
GCC | arm | CPP | stmt_completion | CPU | 21,837 | [
"imm6",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{"
] | [
"_",
"_",
"arm_vcvtq_x_n_f16_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 21,838 | [
"MIB",
"=",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"MI",
".",
"getDebugLoc",
"(",
")",
",",
"get",
"(",
"NewOpc",
")",
")",
".",
"add",
"(",
"*",
"Dst",
")",
".",
"add",
"(",
"*",
"Src0",
")",
".",
"addImm",
"(",
"Imm",
")",
".",
"add",
"("... | [
"case",
"AMDGPU",
"::",
"V_MAC_F32_e32",
":",
"case",
"AMDGPU",
"::",
"V_MAC_LEGACY_F32_e32",
":",
"case",
"AMDGPU",
"::",
"V_FMAC_F32_e32",
":",
"case",
"AMDGPU",
"::",
"V_FMAC_LEGACY_F32_e32",
":",
"case",
"AMDGPU",
"::",
"V_FMAC_F64_e32",
":",
"{",
"int",
"Sr... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 21,839 | [
"hasSection",
"(",
")",
")",
"{"
] | [
"ValidateGV",
"(",
"GV",
")",
";",
"MCSymbolXCOFF",
"*",
"GVSym",
"=",
"cast",
"<",
"MCSymbolXCOFF",
">",
"(",
"getSymbol",
"(",
"GV",
")",
")",
";",
"if",
"(",
"GV",
"->",
"isDeclarationForLinker",
"(",
")",
")",
"{",
"emitLinkage",
"(",
"GV",
",",
... |
GCC | ia64 | MD | next_suggestion | CPU | 21,840 | [
"(",
"abs",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | code_generation | CPU | 21,841 | [
"static",
"const",
"char",
"*",
"ix86_mangle_type",
"(",
"const_tree",
"type",
")",
"{",
"type",
"=",
"TYPE_MAIN_VARIANT",
"(",
"type",
")",
";",
"if",
"(",
"TREE_CODE",
"(",
"type",
")",
"!=",
"VOID_TYPE",
"&&",
"TREE_CODE",
"(",
"type",
")",
"!=",
"BOO... | [
"Return",
"the",
"mangling",
"of",
"TYPE",
"if",
"it",
"is",
"an",
"extended",
"fundamental",
"type",
"."
] |
LLVM | X86 | CPP | code_generation | CPU | 21,842 | [
"bool",
"X86InstructionSelector",
"::",
"select",
"(",
"MachineInstr",
"&",
"I",
",",
"CodeGenCoverage",
"&",
"CoverageInfo",
")",
"const",
"{",
"assert",
"(",
"I",
".",
"getParent",
"(",
")",
"&&",
"<STR_LIT>",
"Instruction should be in a basic block!",
"<STR_LIT>"... | [
"Select",
"the",
"(",
"possibly",
"generic",
")",
"instruction",
"I",
"to",
"only",
"use",
"target-specific",
"opcodes",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 21,843 | [
"case",
"X86",
"::",
"VFMADDSDr231r_Int",
":",
"case",
"X86",
"::",
"VFNMADDSDr231r_Int",
":"
] | [
"case",
"X86",
"::",
"VFMSUBSSr213r_Int",
":",
"case",
"X86",
"::",
"VFNMSUBSSr213r_Int",
":",
"case",
"X86",
"::",
"VFMSUBSSr231r_Int",
":",
"case",
"X86",
"::",
"VFNMSUBSSr231r_Int",
":",
"return",
"false",
";",
"default",
":",
"return",
"true",
";",
"}",
... |
GCC | i386 | CPP | stmt_completion | CPU | 21,844 | [
")",
"{"
] | [
"static",
"bool",
"is_prefetch",
"(",
"rtx_insn",
"*",
"insn"
] |
GCC | arm | MD | next_suggestion | CPU | 21,845 | [
"ops",
"[",
"<NUM_LIT>",
"]",
"=",
"operands",
"[",
"<NUM_LIT>",
"]"
] | [
"VLDRWQ",
")",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"ops",
"[",
"<NUM_LIT>",
"]",
"int",
"regno",
"=",
"REGNO",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"ops",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_REG",
"(",
"TImode",
",",
"regno",
")"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 21,846 | [
"<FIXS>",
"BuildMI",
"(",
"*",
"MBB",
",",
"InsertBefore",
",",
"DL",
",",
"CopyDesc",
")",
"<FIXE>",
"<FIXS>",
"BuildMI",
"(",
"*",
"MBB",
",",
"InsertBefore",
",",
"DL",
",",
"CopyDesc",
")",
".",
"add",
"(",
"*",
"Dest1",
")",
".",
"addReg",
"(",
... | [
"const",
"auto",
"*",
"Dest0",
"=",
"TII",
"->",
"getNamedOperand",
"(",
"*",
"CI",
".",
"I",
",",
"AMDGPU",
"::",
"OpName",
"::",
"sdst",
")",
";",
"const",
"auto",
"*",
"Dest1",
"=",
"TII",
"->",
"getNamedOperand",
"(",
"*",
"Paired",
".",
"I",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 21,847 | [
"[",
"USR",
"]",
";"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"="
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 21,848 | [
"::",
"V_MOV_B32_e32",
";"
] | [
"static",
"unsigned",
"getMovOpc",
"(",
"bool",
"IsScalar",
")",
"{",
"return",
"IsScalar",
"?",
"AMDGPU",
"::",
"S_MOV_B32",
":",
"AMDGPU"
] |
LLVM | X86 | CPP | program_repair | CPU | 21,849 | [
"<FIXS>",
"auto",
"matchPatternA",
"=",
"[",
"&",
"checkOneUse",
",",
"peekThroughOneUseTruncation",
",",
"&",
"NBits",
"]",
"(",
"SDValue",
"Mask",
")",
"->",
"bool",
"{",
"<FIXE>",
"<FIXS>",
"SDValue",
"M0",
"=",
"peekThroughOneUseTruncation",
"(",
"Mask",
"... | [
"auto",
"checkOneUse",
"=",
"[",
"checkUses",
"]",
"(",
"SDValue",
"Op",
")",
"{",
"return",
"checkUses",
"(",
"Op",
",",
"<NUM_LIT>",
")",
";",
"}",
";",
"auto",
"checkTwoUse",
"=",
"[",
"checkUses",
"]",
"(",
"SDValue",
"Op",
")",
"{",
"return",
"c... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 21,850 | [
"buildPCRelGlobalAddress",
"(",
"GOTAddr",
",",
"PtrTy",
",",
"B",
",",
"GV",
",",
"<NUM_LIT>",
",",
"SIInstrInfo",
"::",
"MO_GOTPCREL32",
")",
";"
] | [
"if",
"(",
"!",
"AMDGPUTargetLowering",
"::",
"hasDefinedInitializer",
"(",
"GV",
")",
")",
"{",
"const",
"SITargetLowering",
"*",
"TLI",
"=",
"ST",
".",
"getTargetLowering",
"(",
")",
";",
"if",
"(",
"!",
"TLI",
"->",
"shouldUseLDSConstAddress",
"(",
"GV",
... |
GCC | v850 | MD | stmt_completion | MPU | 21,851 | [
"<NUM_LIT>",
")"
] | [
"(",
"subreg",
":",
"HI",
"(",
"xor",
":",
"SI",
"(",
"subreg",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
LLVM | IA64 | CPP | program_repair | CPU | 21,852 | [
"<FIXS>",
"default",
":",
"DEBUG",
"(",
"N",
"->",
"dump",
"(",
")",
")",
";",
"assert",
"(",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Cannot load this type!",
"<STR_LIT>",
")",
";",
"<FIXE>"
] | [
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
":",
"cast",
"VTSDNode",
">",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getVT",
"(",
")",
";",
"unsigned",
"Opc",
";",
"switch",
"(",
"TypeBeingLoaded",
")",
"{",
"<BUGS>",
"defau... |
GCC | arm | CPP | next_suggestion | CPU | 21,853 | [
"}"
] | [
"static",
"int",
"arm_cortex_a5_branch_cost",
"(",
"bool",
"speed_p",
",",
"bool",
"predictable_p",
")",
"{",
"return",
"speed_p",
"?",
"<NUM_LIT>",
":",
"arm_default_branch_cost",
"(",
"speed_p",
",",
"predictable_p",
")",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 21,854 | [
"return",
";"
] | [
"void",
"X86SelectAddress",
"(",
"const",
"MachineInstr",
"&",
"I",
",",
"const",
"MachineRegisterInfo",
"&",
"MRI",
",",
"X86AddressMode",
"&",
"AM",
")",
"{",
"assert",
"(",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isReg",
"(",
")",
"&&",
"... |
LLVM | R600 | CPP | next_suggestion | GPU | 21,855 | [
"return",
"I",
"==",
"GEPIdx",
".",
"end",
"(",
")",
"?",
"nullptr",
":",
"I",
"->",
"second",
";"
] | [
"if",
"(",
"isa",
"<",
"AllocaInst",
">",
"(",
"Ptr",
")",
")",
"return",
"Constant",
"::",
"getNullValue",
"(",
"Type",
"::",
"getInt32Ty",
"(",
"Ptr",
"->",
"getContext",
"(",
")",
")",
")",
";",
"GetElementPtrInst",
"*",
"GEP",
"=",
"cast",
"<",
"... |
GCC | rx | MD | next_suggestion | CPU | 21,856 | [
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_BUILTIN_REVW",
")",
")",
"]",
"<STR_LIT>",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 21,857 | [
"->",
"getParent",
"(",
")",
",",
"GV",
")",
";"
] | [
"auto",
"&",
"HLOF",
"=",
"*",
"HTM",
".",
"getObjFileLowering",
"(",
")",
";",
"Reloc",
"::",
"Model",
"RM",
"=",
"HTM",
".",
"getRelocationModel",
"(",
")",
";",
"if",
"(",
"RM",
"==",
"Reloc",
"::",
"Static",
")",
"{",
"SDValue",
"GA",
"=",
"DAG... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 21,858 | [
"<STR_LIT>",
".d",
"<STR_LIT>",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
".4s",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
".2d",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
".b",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 21,859 | [
"}"
] | [
"class",
"Enc_527412",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ps4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ps4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Pt4",
";",
"l... |
LLVM | Hexagon | TD | next_suggestion | DSP | 21,860 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 21,861 | [
"AMDGPU",
"::",
"sub0",
")",
";"
] | [
"bool",
"isSGPR",
"(",
"unsigned",
"Reg",
",",
"const",
"MCRegisterInfo",
"*",
"TRI",
")",
"{",
"const",
"MCRegisterClass",
"SGPRClass",
"=",
"TRI",
"->",
"getRegClass",
"(",
"AMDGPU",
"::",
"SReg_32RegClassID",
")",
";",
"const",
"unsigned",
"FirstSubReg",
"=... |
LLVM | ARM | CPP | stmt_completion | CPU | 21,862 | [
"ResTys",
",",
"Ops",
")",
";"
] | [
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"Ops",
";",
"Ops",
".",
"push_back",
"(",
"MemAddr",
")",
";",
"Ops",
".",
"push_back",
"(",
"Align",
")",
";",
"if",
"(",
"isUpdating",
")",
"{",
"SDValue",
"Inc",
"=",
"N",
"->",
"getOperand",
"... |
LLVM | LoongArch | CPP | stmt_completion | CPU | 21,863 | [
"::",
"MO_GlobalAddress",
":"
] | [
"case",
"MachineOperand",
"::",
"MO_Register",
":",
"if",
"(",
"MO",
".",
"isImplicit",
"(",
")",
")",
"return",
"false",
";",
"MCOp",
"=",
"MCOperand",
"::",
"createReg",
"(",
"MO",
".",
"getReg",
"(",
")",
")",
";",
"break",
";",
"case",
"MachineOper... |
LLVM | ARM | TD | stmt_completion | CPU | 21,864 | [
",",
"SDTARMVGETLN",
">",
";"
] | [
"def",
"NEONvgetlaneu",
":",
"SDNode",
"<",
"<STR_LIT>"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 21,865 | [
"}"
] | [
"if",
"(",
"IDVal",
"==",
"<STR_LIT>",
".cprestore",
"<STR_LIT>",
")",
"{",
"parseDirectiveCpRestore",
"(",
"DirectiveID",
".",
"getLoc",
"(",
")",
")",
";",
"return",
"false",
";",
"}",
"if",
"(",
"IDVal",
"==",
"<STR_LIT>",
".ent",
"<STR_LIT>",
")",
"{",... |
GCC | i386 | MD | program_repair | CPU | 21,866 | [
"<FIXS>",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"lowpart_subreg",
"(",
"V8SImode",
",",
"force_reg",
"(",
"V16HImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
",",
"V16HImode",
")",
"if",
"(",
"MEM_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
... | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"truncate",
":",
"V8HI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"{",
"<BUGS>",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"lowpart_subreg",
"(",
"V8HImode",
",",
"operands",
"[",
"<NUM_LI... |
LLVM | Mips | CPP | stmt_completion | CPU | 21,867 | [
")",
";"
] | [
"break",
";",
"case",
"Mips",
"::",
"FeatureMips4",
":",
"selectArch",
"(",
"<STR_LIT>",
"mips4",
"<STR_LIT>",
")",
";",
"getTargetStreamer",
"(",
")",
".",
"emitDirectiveSetMips4",
"(",
")",
";",
"break",
";",
"case",
"Mips",
"::",
"FeatureMips5",
":",
"sel... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 21,868 | [
":",
"InstrItinClass",
";"
] | [
"def",
"IIC_StoreOp"
] |
GCC | mips | MD | stmt_completion | CPU | 21,869 | [
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | arm | MD | next_suggestion | CPU | 21,870 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 21,871 | [
"}",
"else",
"{"
] | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Instruction was successfully added to chain.\\n",
"<STR_LIT>",
")",
";",
"ActiveChains",
"[",
"AccumReg",
"]",
"->",
"add",
"(",
"MI",
",",
"Idx",
",",
"getColor",
"(",
"DestReg",
")",
")",
";",
"if",
... |
LLVM | ARM | TD | program_repair | CPU | 21,872 | [
"<FIXS>",
"return",
"RI",
"-",
">",
"hasFP",
"(",
"MF",
")",
"?",
"I",
"-",
"<NUM_LIT>",
":",
"I",
";",
"<FIXE>"
] | [
"if",
"(",
"Subtarget",
".",
"isThumb1Only",
"(",
")",
")",
"{",
"I",
"=",
"THUMB_GPR_AO",
"+",
"(",
"sizeof",
"(",
"THUMB_GPR_AO",
")",
"/",
"sizeof",
"(",
"unsigned",
")",
")",
";",
"<BUGS>",
"return",
"(",
"Subtarget",
".",
"isTargetDarwin",
"(",
")... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 21,873 | [
"SDValue",
"C",
"=",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"assert",
"(",
"(",
"Width",
"==",
"<NUM_LIT>",
"*",
"<NUM_LIT>",
"&&",
"Subtarget",
".",
"useHVX64BOps",
"(",
")",
")",
"||",
"(",
"Width",
"==",
"<NUM_LIT>",
"*",
"<NUM_LIT>",
"&&",
"Subtarget",
".",
"useHVX128BOps",
"(",
")",
")",
")",
";",
"SDValue",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 21,874 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"dst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dst",
";",
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"P... |
GCC | rs6000 | CPP | stmt_completion | CPU | 21,875 | [
")",
"==",
"UNSPEC_TOC",
")",
"return",
"ret",
";"
] | [
"rtx",
"sub",
"=",
"XVECEXP",
"(",
"pat",
",",
"<NUM_LIT>",
",",
"i",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"sub",
")",
"==",
"USE",
")",
"{",
"sub",
"=",
"XEXP",
"(",
"sub",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"sub",
")",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 21,876 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
... |
GCC | aarch64 | MD | stmt_completion | CPU | 21,877 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 21,878 | [
"<FIXS>",
"if",
"(",
"InsertMask",
"&&",
"isRunOfOnes",
"(",
"InsertMask",
",",
"MB",
",",
"ME",
")",
")",
"{",
"<FIXE>"
] | [
"}",
"unsigned",
"MB",
",",
"ME",
";",
"<BUGS>",
"if",
"(",
"isRunOfOnes",
"(",
"InsertMask",
",",
"MB",
",",
"ME",
")",
")",
"{",
"<BUGE>",
"SDOperand",
"Tmp1",
",",
"Tmp2",
",",
"Tmp3",
";",
"bool",
"DisjointMask",
"=",
"(",
"TargetMask",
"^",
"Ins... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 21,879 | [
"=",
"true",
";"
] | [
"if",
"(",
"!",
"TTI",
".",
"areInlineCompatible",
"(",
"Caller",
",",
"Callee",
")",
")",
"return",
"llvm",
"::",
"InlineCost",
"::",
"getNever",
"(",
"<STR_LIT>",
"incompatible",
"<STR_LIT>",
")",
";",
"if",
"(",
"CS",
".",
"hasFnAttr",
"(",
"Attribute",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 21,880 | [
")",
")",
"{"
] | [
"const",
"SIMachineFunctionInfo",
"*",
"FuncInfo",
"=",
"MF",
"->",
"getInfo",
"<",
"SIMachineFunctionInfo",
">",
"(",
")",
";",
"const",
"MCInstrDesc",
"*",
"Desc",
"=",
"&",
"TII",
"->",
"get",
"(",
"LoadStoreOp",
")",
";",
"const",
"DebugLoc",
"&",
"DL"... |
GCC | arm | CPP | stmt_completion | CPU | 21,881 | [
"b",
")",
";"
] | [
"_",
"_",
"arm_vqsubq_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vqsubq_uv8hi",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
GCC | xtensa | MD | next_suggestion | MPU | 21,882 | [
"(",
"unordered",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_code_iterator",
"any_scc_sf",
"[",
"eq",
"lt",
"le",
"uneq",
"unlt",
"unle",
"unordered",
"]",
")",
"(",
"define_code_attr",
"scc_sf",
"[",
"(",
"eq",
"<STR_LIT>",
")",
"(",
"lt",
"<STR_LIT>",
")",
"(",
"le",
"<STR_LIT>",
")",
"(",
"uneq",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 21,883 | [
"LEAs",
")",
";"
] | [
"TRI",
"=",
"MF",
".",
"getSubtarget",
"<",
"X86Subtarget",
">",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";",
"for",
"(",
"auto",
"&",
"MBB",
":",
"MF",
")",
"{",
"MemOpMap",
"LEAs",
";",
"InstrPos",
".",
"clear",
"(",
")",
";",
"findLEAs",
"("... |
LLVM | X86 | CPP | stmt_completion | CPU | 21,884 | [
")",
";"
] | [
"addPass",
"(",
"createX86AtomicExpandPass",
"(",
"&",
"getX86TargetMachine",
"(",
")",
")",
")",
";",
"TargetPassConfig",
"::",
"addIRPasses",
"("
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 21,885 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
"#",
"OFFSET",
";"
] | [
"class",
"shr_imm",
"<",
"string",
"OFFSET",
">",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
"#",
"OFFSET",
";"
] |
GCC | pdp11 | MD | next_suggestion | MPU | 21,886 | [
"<STR_LIT>",
")"
] | [
"(",
"define_register_constraint",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_register_constraint",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_register_constraint",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_register_constraint",
"<ST... |
GCC | i386 | MD | stmt_completion | CPU | 21,887 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"DWIH",
"[",
"(",
"SI",
"<STR_LIT>",
")",
"(",
"DI",
"<STR_LIT>",
")"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 21,888 | [
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"SrcExtra",
"=",
"{",
"<NUM_LIT>",
",",
"flavor",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 21,889 | [
")",
")",
")",
")",
";"
] | [
"static",
"_",
"_",
"inline",
"qword",
"si_ceqhi",
"(",
"qword",
"a",
",",
"signed",
"short",
"b",
")",
"{",
"return",
"(",
"(",
"qword",
")",
"(",
"vec_cmpeq",
"(",
"(",
"vec_short8",
")",
"(",
"a",
")",
",",
"vec_splat",
"(",
"(",
"vec_short8",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 21,890 | [
"[",
"RegIdx",
"++",
"]",
")",
")",
";"
] | [
"case",
"MVT",
"::",
"v4bf16",
":",
"case",
"MVT",
"::",
"f64",
":",
"RegList",
"=",
"DRegList",
";",
"break",
";",
"case",
"MVT",
"::",
"v8f16",
":",
"case",
"MVT",
"::",
"v8bf16",
":",
"case",
"MVT",
"::",
"v2f64",
":",
"RegList",
"=",
"QRegList",
... |
LLVM | R600 | CPP | next_suggestion | GPU | 21,891 | [
"}"
] | [
"if",
"(",
"Mov",
"==",
"<NUM_LIT>",
"||",
"!",
"TII",
"->",
"isMov",
"(",
"Mov",
"->",
"getMachineOpcode",
"(",
")",
")",
")",
"return",
"false",
";",
"const",
"SDValue",
"&",
"Op",
"=",
"Mov",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"int32_... |
LLVM | ARM | CPP | code_generation | CPU | 21,892 | [
"void",
"ARMInstrInfo",
"::",
"reMaterialize",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"DestReg",
",",
"unsigned",
"SubIdx",
",",
"const",
"MachineInstr",
"*",
"Orig",
")",
"const",
"{",
"DebugLoc",... | [
"Re-issue",
"the",
"specified",
"'original",
"'",
"instruction",
"at",
"the",
"specific",
"location",
"targeting",
"a",
"new",
"destination",
"register",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 21,893 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 21,894 | [
"_",
"_",
"mmask64",
"_",
"_",
"M",
",",
"_",
"_",
"m512i",
"_",
"_",
"X",
",",
"_",
"_",
"m512i",
"_",
"_",
"Y",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_cmpneq_epu8_mask",
"("
] |
LLVM | X86 | CPP | next_suggestion | CPU | 21,895 | [
"SMLoc",
"MemEnd",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getEndLoc",
"(",
")",
";"
] | [
"if",
"(",
"getLexer",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"LParen",
")",
")",
"{",
"SMLoc",
"ExprEnd",
";",
"if",
"(",
"getParser",
"(",
")",
".",
"parseExpression",
"(",
"Disp",
",",
"ExprEnd",
")",
")",
"return",
"nullptr",
";",
"if",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 21,896 | [
")",
";"
] | [
"Res",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SUB",
",",
"dl",
",",
"VT",
",",
"Res",
",",
"Mask",
")",
";",
"return",
"Res",
";",
"}",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unknown shift opcode.",
"<STR_LIT>",
")",
";",
"}",
"if",
"(",
"Sub... |
LLVM | ARM64 | TD | next_suggestion | CPU | 21,897 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ra",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Ra",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",... |
LLVM | ARM64 | TD | next_suggestion | CPU | 21,898 | [
"}",
"]",
">",
";"
] | [
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"enc",
",",
"MVT",
":",
":",
"i64",
")",
";",
"}",
"]",
">",
";",
"def",
"i32shift_sext_i16",
":",
"Operand",
"<",
"i64",
">",
",",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"uint64_t",
"enc",
... |
LLVM | AMDGPU | CPP | code_generation | GPU | 21,899 | [
"bool",
"AMDGPUTargetLowering",
"::",
"shouldReduceLoadWidth",
"(",
"SDNode",
"*",
"N",
",",
"ISD",
"::",
"LoadExtType",
"ExtTy",
",",
"EVT",
"NewVT",
")",
"const",
"{",
"if",
"(",
"!",
"TargetLoweringBase",
"::",
"shouldReduceLoadWidth",
"(",
"N",
",",
"ExtTy... | [
"Return",
"true",
"if",
"we",
"believe",
"it",
"is",
"correct",
"and",
"profitable",
"to",
"reduce",
"the",
"load",
"node",
"to",
"a",
"smaller",
"type",
"."
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.