Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | rs6000 | MD | next_suggestion | CPU | 23,700 | [
"UNSPEC_MOVESI_FROM_CR",
")",
")",
"]"
] | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"reg",
":",
"CC",
"CR2_REGNO",
")",
"(",
"reg",
":",
"CC",
"CR3_REGNO",
")",
"(",
"reg",
":",
"CC",
"CR4_REGNO",
")",
"]"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 23,701 | [
"ImmFns",
")",
"RenderFn",
"(",
"CmpMI",
")",
";"
] | [
"if",
"(",
"IsCMN",
"(",
"LHSDef",
",",
"CC",
")",
")",
"{",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"setReg",
"(",
"LHSDef",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
";",
"DidFold",
"=",
"true",
";",
"... |
GCC | tilegx | CPP | stmt_completion | VLIW | 23,702 | [
";"
] | [
"static",
"char",
"buf",
"[",
"<NUM_LIT>",
"]",
";",
"sprintf",
"(",
"buf",
",",
"<STR_LIT>",
"%s%s\\t%%r%d, %%l0",
"<STR_LIT>",
",",
"opcode",
",",
"(",
"cbranch_predicted_p",
"(",
"insn",
")",
"^",
"reverse_predicted",
")",
"?",
"<STR_LIT>",
"t",
"<STR_LIT>"... |
GCC | frv | MD | stmt_completion | VLIW | 23,703 | [
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"CC_FP",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"compare",
":",
"CC_FP",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 23,704 | [
"}"
] | [
"const",
"DataLayout",
"&",
"DL",
"=",
"M",
".",
"getDataLayout",
"(",
")",
";",
"SmallPtrSet",
"<",
"GlobalValue",
"*",
",",
"<NUM_LIT>",
">",
"UsedList",
"=",
"AMDGPU",
"::",
"getUsedList",
"(",
"M",
")",
";",
"std",
"::",
"vector",
"<",
"GlobalVariabl... |
GCC | s390 | CPP | program_repair | MPU | 23,705 | [
"<FIXS>",
"s390_end_pool",
"(",
"curr_pool",
",",
"NULL",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"curr_pool",
"->",
"size",
"S390_POOL_CHUNK_MAX",
")",
"continue",
";",
"<BUGS>",
"s390_end_pool",
"(",
"curr_pool",
",",
"NULL_RTX",
")",
";",
"<BUGE>",
"curr_pool",
"=",
"NULL",
";",
"}",
"else"
] |
GCC | frv | CPP | code_generation | VLIW | 23,706 | [
"static",
"void",
"frv_init_libfuncs",
"(",
"void",
")",
"{",
"set_optab_libfunc",
"(",
"smod_optab",
",",
"SImode",
",",
"<STR_LIT>",
"__modi",
"<STR_LIT>",
")",
";",
"set_optab_libfunc",
"(",
"umod_optab",
",",
"SImode",
",",
"<STR_LIT>",
"__umodi",
"<STR_LIT>",... | [
"Set",
"the",
"names",
"for",
"various",
"arithmetic",
"operations",
"according",
"to",
"the",
"FRV",
"ABI",
"."
] |
GCC | arm | CPP | next_suggestion | CPU | 23,707 | [
"}"
] | [
"_",
"_",
"arm_vstrwq_scatter_base_wb_f32",
"(",
"uint32x4_t",
"*",
"_",
"_",
"addr",
",",
"const",
"int",
"_",
"_",
"offset",
",",
"float32x4_t",
"_",
"_",
"value",
")",
"{",
"*",
"_",
"_",
"addr",
"=",
"_",
"_",
"builtin_mve_vstrwq_scatter_base_wb_fv4sf",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 23,708 | [
"DimMask",
":",
"$",
"mask",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"SPred",
":",
"$",
"pred",
")",
";"
] | [
"class",
"StoreInst_SET_INDXI",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"string",
"asmstr",
",",
"bit",
"MaskInReg",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"StoreInstGenericSrcB",
"<",
"opc",
",",
"asmstr",
">",
"{",
... |
LLVM | PowerPC | TD | next_suggestion | CPU | 23,709 | [
"bit",
"PPC64",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"PPCAsmPseudo",
"<",
"string",
"asm",
",",
"dag",
"iops",
">",
":",
"Instruction",
"{",
"let",
"Namespace",
"=",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 23,710 | [
"L2_loadrh_io",
":"
] | [
"switch",
"(",
"Opc",
")",
"{",
"case",
"Hexagon",
"::",
"A2_tfrsi",
":",
"return",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
")",
";",
"case",
"Hexagon",
"::",
"S2_storerd_io",
":",
... |
GCC | arm | CPP | stmt_completion | CPU | 23,711 | [
"const",
"int",
"_",
"_",
"b",
")",
"{"
] | [
"vcvt_n_s16_f16",
"(",
"float16x4_t",
"_",
"_",
"a",
","
] |
LLVM | MSP430 | CPP | next_suggestion | MPU | 23,712 | [
"const",
"MCOperand",
"&",
"MO1",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";"
] | [
"unsigned",
"MSP430MCCodeEmitter",
"::",
"getPOPMRegOpValue",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"Op",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"assert",
"(",
... |
GCC | alpha | CPP | stmt_completion | MPU | 23,713 | [
",",
"<STR_LIT>",
"%s\\n",
"<STR_LIT>",
",",
"LINK_SECTION_ASM_OP",
")",
";",
"\\",
"in_section",
"=",
"in_link",
";",
"\\",
"}",
"\\",
"}"
] | [
"void",
"\\",
"link_section",
"(",
"void",
")",
"\\",
"{",
"\\",
"if",
"(",
"in_section",
"!=",
"in_link",
")",
"\\",
"{",
"\\",
"fprintf",
"(",
"asm_out_file"
] |
GCC | mips | MD | stmt_completion | CPU | 23,714 | [
")",
"]",
")"
] | [
"(",
"eq",
":",
"GPR2",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT... |
GCC | sh | CPP | program_repair | CPU | 23,715 | [
"<FIXS>",
"extern",
"bool",
"check_use_sfunc_addr",
"(",
"rtx_insn",
"*",
",",
"rtx",
")",
";",
"<FIXE>"
] | [
"(",
"enum",
"machine_mode",
",",
"enum",
"machine_mode",
",",
"enum",
"reg_class",
")",
";",
"extern",
"bool",
"sh_small_register_classes_for_mode_p",
"(",
"enum",
"machine_mode",
")",
";",
"extern",
"void",
"sh_mark_label",
"(",
"rtx",
",",
"int",
")",
";",
... |
GCC | h8300 | MD | program_repair | MPU | 23,716 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"HI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<FIXE>"
] | [
"}",
")",
"(",
"define_insn_and_split",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"HI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 23,717 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imm4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let",
"Inst"... |
LLVM | Mips | TD | stmt_completion | CPU | 23,718 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"FFQR_W_ENC",
":",
"MSA_2RF_FMT",
"<",
"<NUM_LIT>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 23,719 | [
"EH funclets without FP not yet implemented",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"MBBI",
"->",
"getOpcode",
"(",
")",
"==",
"X86",
"::",
"CATCHRET",
")",
"{",
"NumBytes",
"=",
"MFI",
"->",
"getMaxCallFrameSize",
"(",
")",
";",
"assert",
"(",
"hasFP",
"(",
"MF",
")",
"&&",
"<STR_LIT>",
"EH funclets without FP not yet implemente... |
GCC | i386 | MD | program_repair | CPU | 23,720 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"(",
"unspec",
":",
"VI248_AVX512VL",
"[",
"(",
"match_operand",
":",
"VI248_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI248_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"SI",
... |
GCC | s390 | CPP | program_repair | MPU | 23,721 | [
"<FIXS>",
"{",
"fexceptdiv",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"return",
"<NUM_LIT>",
"ULL",
";",
"}",
"<FIXE>"
] | [
"if",
"(",
"(",
"EXPD",
"(",
"dl1",
")",
"==",
"<NUM_LIT>",
")",
"&&",
"!",
"FRACD_ZERO_P",
"(",
"dl1",
")",
")",
"<BUGS>",
"return",
"<NUM_LIT>",
"ULL",
";",
"<BUGE>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 23,722 | [
";"
] | [
"if",
"(",
"is16BitMode",
"(",
"STI",
")",
"&&",
"BaseReg",
".",
"getReg",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"Disp",
".",
"isImm",
"(",
")",
"&&",
"Disp",
".",
"getImm",
"(",
")",
"<",
"<NUM_LIT>",
")",
"return",
"true",
";",
"if",
"(",
"(",
"Ba... |
GCC | tilepro | MD | next_suggestion | VLIW | 23,723 | [
"<STR_LIT>"
] | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
")"... |
GCC | bfin | CPP | next_suggestion | DSP | 23,724 | [
"}"
] | [
"if",
"(",
"current_function_calls_eh_return",
")",
"{",
"unsigned",
"j",
";",
"for",
"(",
"j",
"=",
"<NUM_LIT>",
";",
";",
"j",
"++",
")",
"{",
"unsigned",
"test",
"=",
"EH_RETURN_DATA_REGNO",
"(",
"j",
")",
";",
"if",
"(",
"test",
"==",
"INVALID_REGNUM... |
LLVM | Hexagon | TD | stmt_completion | DSP | 23,725 | [
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_946df596",
",",
"TypeALU64",
">",
",",
"Enc_a56825",
"{"
] | [
"def",
"A2_vaddh",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 23,726 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rtt",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MajOp",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MinOp",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rdd",
";",
"let",
"Inst",
"{",
"<NUM_L... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 23,727 | [
")",
";"
] | [
"MachineFrameInfo",
"*",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"unsigned",
"FrameSize",
"=",
"MFI",
"->",
"getStackSize",
"(",
")",
";",
"unsigned",
"MaxAlign",
"=",
"MFI",
"->",
"getMaxAlignment",
"(",
")",
";",
"unsigned",
"TargetAlign",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 23,728 | [
"}"
] | [
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"bool",
"Tr... |
LLVM | FISC | CPP | code_generation | CPU | 23,729 | [
"SDValue",
"FISCTargetLowering",
"::",
"LowerReturn",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"isVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
",",
"const",
"SmallVectorImpl",... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"outgoing",
"return",
"values",
",",
"described",
"by",
"the",
"Outs",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 23,730 | [
"}",
"=",
"op",
";"
] | [
"class",
"InstSSa",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
... |
LLVM | TGSI | CPP | next_suggestion | Virtual ISA | 23,731 | [
"unsigned",
"Reg",
"=",
"ArgLocs",
"[",
"i",
"]",
".",
"getLocReg",
"(",
")",
";"
] | [
"SelectionDAG",
"&",
"DAG",
"=",
"CLI",
".",
"DAG",
";",
"SDLoc",
"dl",
"=",
"CLI",
".",
"DL",
";",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
"=",
"CLI",
".",
"Outs",
";",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"OutVal... |
LLVM | XCore | CPP | stmt_completion | MPU | 23,732 | [
"NewInst",
")",
";"
] | [
"for",
"(",
"Value",
"::",
"use_iterator",
"I",
"=",
"CE",
"->",
"use_begin",
"(",
")",
",",
"E",
"=",
"CE",
"->",
"use_end",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"WUsers",
".",
"push_back",
"(",
"WeakVH",
"(",
"*",
"I",
")",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 23,733 | [
"A",
",",
"_",
"_",
"m128",
"_",
"_",
"B",
")",
"{"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"mm_add_ss",
"(",
"_",
"_",
"m128",
"_",
"_"
] |
LLVM | GBZ80 | CPP | next_suggestion | MPU | 23,734 | [
"else",
"{"
] | [
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"SDValue",
"TargetCC",
";",
"SDValue",
"Cmp",
";",
"if",
"(",
"LHS",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"i8",
")",
"{",
"Cmp",
"=",
"geti8CC",
"(",
"LHS",
",",
"RHS",
",",
"CC",
",",
"TargetCC",
... |
GCC | i386 | CPP | stmt_completion | CPU | 23,735 | [
"dlo",
",",
"dhi",
")",
")",
";"
] | [
"int",
"delete",
"d_move_count",
"=",
"<NUM_LIT>",
";",
"split_double_mode",
"(",
"mode",
",",
"&",
"dst",
",",
"<NUM_LIT>",
",",
"&",
"dlo",
",",
"&",
"dhi",
")",
";",
"if",
"(",
"MEM_P",
"(",
"lo",
")",
"&&",
"rtx_equal_p",
"(",
"dlo",
",",
"hi",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 23,736 | [
"v4i32",
";"
] | [
"static",
"SDValue",
"lowerMSASplatZExt",
"(",
"SDValue",
"Op",
",",
"unsigned",
"OpNr",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"EVT",
"ResVecTy",
"=",
"Op",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"ViaVecTy",
"=",
"ResVecTy",
";",
"bo... |
LLVM | TL45 | CPP | code_generation | MPU | 23,737 | [
"void",
"TL45FrameLowering",
"::",
"determineFrameLayout",
"(",
"MachineFunction",
"&",
"MF",
",",
"bool",
"hasFP",
")",
"const",
"{",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"const",
"TL45RegisterInfo",
"*",
"RI",
"=",
... | [
"Determine",
"the",
"frame",
"layout",
"but",
"do",
"not",
"update",
"the",
"machine",
"function",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 23,738 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | i386 | MD | program_repair | CPU | 23,739 | [
"<FIXS>",
"(",
"cond",
"[",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"const_string",
"<STR_LIT>",
")",
")",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"cond",
"[",
"(",
"match_test",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"const_string",
"<STR_LIT>",
")",
"(... |
GCC | tilepro | MD | stmt_completion | VLIW | 23,740 | [
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"[",
"(",
"unspec_volatile",
":",
"VOID",
"[",
"(",
"match_operand",
":"
] |
GCC | arm | CPP | stmt_completion | CPU | 23,741 | [
"(",
"VOIDmode",
",",
"label_ref",
")",
",",
"pc_rtx",
")",
";"
] | [
"void",
"arm_gen_unlikely_cbranch",
"(",
"enum",
"rtx_code",
"code",
",",
"machine_mode",
"cc_mode",
",",
"rtx",
"label_ref",
")",
"{",
"rtx",
"x",
";",
"x",
"=",
"gen_rtx_fmt_ee",
"(",
"code",
",",
"VOIDmode",
",",
"gen_rtx_REG",
"(",
"cc_mode",
",",
"CC_RE... |
GCC | arm | CPP | next_suggestion | CPU | 23,742 | [
"}"
] | [
"vdotq_laneq_s32",
"(",
"int32x4_t",
"_",
"_",
"r",
",",
"int8x16_t",
"_",
"_",
"a",
",",
"int8x16_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"index",
")",
"{",
"return",
"_",
"_",
"builtin_neon_sdot_laneqv16qi",
"(",
"_",
"_",
"r",
",",
"_",
... |
GCC | i386 | CPP | stmt_completion | CPU | 23,743 | [
";"
] | [
"bool",
"i386_pe_type_dllimport_p",
"(",
"tree",
")",
"{",
"return",
"false"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 23,744 | [
"Idx",
")",
"{"
] | [
"unsigned",
"Size",
"=",
"DstTy",
".",
"getSizeInBits",
"(",
")",
";",
"bool",
"DstIsGPR",
"=",
"!",
"DstTy",
".",
"isVector",
"(",
")",
";",
"bool",
"SrcIsGPR",
"=",
"!",
"SrcTy",
".",
"isVector",
"(",
")",
";",
"const",
"RegisterBank",
"&",
"DstRB",
... |
GCC | mips | MD | stmt_completion | CPU | 23,745 | [
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_select",
":",
"V16QI",
"(",
"vec_concat",
":",
"V32QI",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 23,746 | [
"::",
"i32",
")",
";"
] | [
"bool",
"isVSrcB32",
"(",
")",
"const",
"{",
"return",
"isVCSrcF32",
"(",
")",
"||",
"isLiteralImm",
"(",
"MVT"
] |
LLVM | PTX | CPP | next_suggestion | GPU | 23,747 | [
"EmitEOL",
"(",
")",
";"
] | [
"assert",
"(",
"MAI",
".",
"getGPRel32Directive",
"(",
")",
"!=",
"<NUM_LIT>",
")",
";",
"OS",
"<<",
"MAI",
".",
"getGPRel32Directive",
"(",
")",
"<<",
"*",
"Value",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 23,748 | [
"if",
"(",
"isWaterInRange",
"(",
"UserOffset",
",",
"WaterBB",
",",
"U",
",",
"Growth",
")",
"&&",
"(",
"WaterBB",
"->",
"getNumber",
"(",
")",
"<",
"U",
".",
"HighWaterMark",
"->",
"getNumber",
"(",
")",
"||",
"NewWaterList",
".",
"count",
"(",
"Wate... | [
"MachineBasicBlock",
"*",
"WaterBB",
"=",
"*",
"IP",
";",
"unsigned",
"Growth",
";"
] |
LLVM | XCore | CPP | next_suggestion | MPU | 23,749 | [
"return",
"LowerCCCCallTo",
"(",
"Chain",
",",
"Callee",
",",
"CallConv",
",",
"isVarArg",
",",
"isTailCall",
",",
"Outs",
",",
"OutVals",
",",
"Ins",
",",
"dl",
",",
"DAG",
",",
"InVals",
")",
";"
] | [
"SDLoc",
"&",
"dl",
"=",
"CLI",
".",
"DL",
";",
"SmallVector",
"<",
"ISD",
"::",
"OutputArg",
",",
"<NUM_LIT>",
">",
"&",
"Outs",
"=",
"CLI",
".",
"Outs",
";",
"SmallVector",
"<",
"SDValue",
",",
"<NUM_LIT>",
">",
"&",
"OutVals",
"=",
"CLI",
".",
"... |
GCC | i386 | MD | next_suggestion | CPU | 23,750 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 23,751 | [
">",
"Ops",
";"
] | [
"SDValue",
"Vmov",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"VmovVT",
",",
"Val",
")",
";",
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BITCAST",
",",
"dl",
",",
"VT",
",",
"Vmov",
")",
";",
"}",
"u... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 23,752 | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"SecondImmOp",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"endBit",
"=",
"<NUM_LIT>",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"endBit",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"immOpNum",
"=",
"<NUM_LIT>",
";",
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"-",
"<NU... |
LLVM | XCore | CPP | next_suggestion | MPU | 23,753 | [
"GV",
"->",
"eraseFromParent",
"(",
")",
";"
] | [
"ArrayType",
"*",
"NewType",
"=",
"createLoweredType",
"(",
"GV",
"->",
"getValueType",
"(",
")",
")",
";",
"Constant",
"*",
"NewInitializer",
"=",
"nullptr",
";",
"if",
"(",
"GV",
"->",
"hasInitializer",
"(",
")",
")",
"NewInitializer",
"=",
"createLoweredI... |
LLVM | Hexagon | TD | next_suggestion | DSP | 23,754 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Hexagon | TD | next_suggestion | DSP | 23,755 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_xorp",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_946df596",
",",
"TypeALU64",
">",
",",
"En... |
LLVM | ARM64 | TD | next_suggestion | CPU | 23,756 | [
"}"
] | [
"class",
"BaseSystemI",
"<",
"bit",
"L",
",",
"dag",
"oops",
",",
"dag",
"iops",
",",
"string",
"asm",
",",
"string",
"operands",
">",
":",
"I",
"<",
"oops",
",",
"iops",
",",
"asm",
",",
"operands",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
"{",
"le... |
GCC | v850 | CPP | code_generation | MPU | 23,757 | [
"void",
"expand_epilogue",
"(",
"void",
")",
"{",
"unsigned",
"int",
"i",
";",
"unsigned",
"int",
"size",
"=",
"get_frame_size",
"(",
")",
";",
"long",
"reg_saved",
"=",
"<NUM_LIT>",
";",
"int",
"actual_fsize",
"=",
"compute_frame_size",
"(",
"size",
",",
... | [
"Expand",
"the",
"epilogue",
"into",
"RTL",
"."
] |
GCC | vax | MD | stmt_completion | CPU | 23,758 | [
"<NUM_LIT>",
")",
"]"
] | [
"[",
"(",
"const_int"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 23,759 | [
"if",
"(",
"code",
"==",
"GE",
"||",
"code",
"==",
"GEU",
"||",
"code",
"==",
"LE",
"||",
"code",
"==",
"LEU",
"||",
"code",
"==",
"NE",
")",
"{"
] | [
"enum",
"rtx_code",
"code",
";",
"code",
"=",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";"
] |
GCC | mmix | CPP | stmt_completion | CPU | 23,760 | [
")",
"{"
] | [
"void",
"mmix_make_decl_one_only",
"(",
"tree",
"decl"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 23,761 | [
"ArgOffset",
"+=",
"PtrByteSize",
";"
] | [
"SDValue",
"Const",
"=",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
"-",
"Size",
",",
"PtrOff",
".",
"getValueType",
"(",
")",
")",
";",
"SDValue",
"AddPtr",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"dl",
",",
"PtrVT",
",",
"PtrOff... |
GCC | pa | MD | stmt_completion | CPU | 23,762 | [
")",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | m32r | MD | stmt_completion | MPU | 23,763 | [
")",
"]",
")"
] | [
"(",
"define_constants",
"[",
"(",
"UNSPECV_BLOCKAGE",
"\t",
"\t",
"<NUM_LIT>",
")",
"(",
"UNSPECV_FLUSH_ICACHE",
"\t",
"<NUM_LIT>"
] |
LLVM | X86 | TD | stmt_completion | CPU | 23,764 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | X86 | CPP | next_suggestion | CPU | 23,765 | [
"ImmN",
"=",
"N",
"->",
"getOperand",
"(",
"N",
"->",
"getNumOperands",
"(",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"unsigned",
"NumElems",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";",
"SDValue",
"ImmN",
";",
"assert",
"(",
"Mask",
".",
"empty",
"(",
")",
"&&",
"<STR_LIT>",
"getTargetShuffleMask expects an empty Mask vector",
"<STR_LIT>",
")",
";",
"assert",
"(",
"O... |
LLVM | ARM | CPP | next_suggestion | CPU | 23,766 | [
"MF",
"->",
"RenumberBlocks",
"(",
"NewBB",
")",
";"
] | [
"SmallVector",
"<",
"MachineOperand",
",",
"<NUM_LIT>",
">",
"Cond",
";",
"SmallVector",
"<",
"MachineOperand",
",",
"<NUM_LIT>",
">",
"CondPrior",
";",
"MachineFunction",
"::",
"iterator",
"BBi",
"=",
"BB",
"->",
"getIterator",
"(",
")",
";",
"MachineFunction",... |
LLVM | Mips | TD | stmt_completion | CPU | 23,767 | [
",",
"ISA_MICROMIPS32R6",
";"
] | [
"def",
"SBE_MMR6",
":",
"StdMMR6Rel",
",",
"SBE_MMR6_DESC",
",",
"SBE_MMR6_ENC"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 23,768 | [
"V2SF",
"<STR_LIT>",
")"
] | [
"(",
"define_mode_attr",
"V_cmp_mixed",
"[",
"(",
"V2SI",
"<STR_LIT>",
")",
"(",
"V4SI",
"<STR_LIT>",
")",
"(",
"V2DI",
"<STR_LIT>",
")",
"("
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 23,769 | [
"&",
"CoverageInfo",
")",
"override",
"{"
] | [
"void",
"setupMF",
"(",
"MachineFunction",
"&",
"MF",
",",
"GISelKnownBits",
"&",
"KB",
",",
"CodeGenCoverage"
] |
GCC | sparc | MD | program_repair | CPU | 23,770 | [
"<FIXS>",
"(",
"eq",
":",
"SI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"if_then_else",
":",
"SI",
"(",
"eq",
":",
"DI",
"(",
"match_dup",
"<NUM... | [
"(",
"define_split",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"eq",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"const_int",
"<NUM_... |
LLVM | PowerPC | TD | next_suggestion | CPU | 23,771 | [
"}"
] | [
"class",
"XForm_attn",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"xo",
",",
"dag",
"OOL",
",",
"dag",
"IOL",
",",
"string",
"asmstr",
",",
"InstrItinClass",
"itin",
">",
":",
"I",
"<",
"opcode",
",",
"OOL",
","... |
LLVM | ARM | CPP | next_suggestion | CPU | 23,772 | [
"}"
] | [
"case",
"ARM",
"::",
"t2SUBri12",
":",
"case",
"ARM",
"::",
"t2SUBrr",
":",
"case",
"ARM",
"::",
"t2SUBrs",
":",
"if",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
"==",
"ARM",
"::",
"SP",
"&&",
"MI",
".",
"getOpera... |
GCC | loongarch | CPP | stmt_completion | CPU | 23,773 | [
"!=",
"-",
"<NUM_LIT>",
")",
"return",
"-",
"<NUM_LIT>",
";"
] | [
"unsigned",
"HOST_WIDE_INT",
"mask2",
"=",
"UINTVAL",
"(",
"op",
"[",
"<NUM_LIT>",
"]",
")",
";",
"if",
"(",
"mask1",
"!=",
"~",
"mask2",
"||",
"!",
"mask1",
"||",
"!",
"mask2",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"low_bitmask_len",
"(",
"mode"... |
GCC | pa | CPP | stmt_completion | CPU | 23,774 | [
")",
";"
] | [
"{",
"<STR_LIT>",
"floatAbi",
"<STR_LIT>",
",",
"pa_d_handle_target_float_abi",
"}",
",",
"{",
"<STR_LIT>",
"objectFormat",
"<STR_LIT>",
",",
"pa_d_handle_target_object_format",
"}",
",",
"{",
"NULL",
",",
"NULL",
"}",
",",
"}",
";",
"d_add_target_info_handlers",
"(... |
LLVM | AArch64 | TD | stmt_completion | CPU | 23,775 | [
"[",
"]",
">",
";"
] | [
"def",
"v16i8v",
":",
"BaseSIMDAcrossLanes",
"<",
"<NUM_LIT>",
",",
"U",
",",
"<NUM_LIT>",
",",
"opcode",
",",
"FPR16",
",",
"V128",
",",
"asm",
",",
"<STR_LIT>",
","
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 23,776 | [
")",
",",
"MVT",
":",
":",
"i64",
")",
";"
] | [
"def",
"UImmS1XForm",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"N",
"-",
">",
"getZExtValue",
"(",
")",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i64",
")",
";",
"}",
"]",
">... |
GCC | sh | MD | next_suggestion | CPU | 23,777 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | TVM | CPP | stmt_completion | Virtual ISA | 23,778 | [
"{",
"Newc",
"}",
")",
";"
] | [
"static",
"bool",
"defineStslice",
"(",
"Instruction",
"&",
"I",
")",
"{",
"auto",
"*",
"SliceTy",
"=",
"Type",
"::",
"getTVMSliceTy",
"(",
"I",
".",
"getModule",
"(",
")",
"->",
"getContext",
"(",
")",
")",
";",
"auto",
"*",
"SliceUndef",
"=",
"UndefV... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 23,779 | [
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"SrcA",
"=",
"src",
";",
"let",
"SrcExtra",
"=",
"{",
"<NUM_LIT>",
"... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 23,780 | [
"}"
] | [
"unsigned",
"getMULLatency",
"(",
")",
"const",
"{",
"return",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | CPP | code_generation | CPU | 23,781 | [
"void",
"rs6000_expand_atomic_op",
"(",
"enum",
"rtx_code",
"code",
",",
"rtx",
"mem",
",",
"rtx",
"val",
",",
"rtx",
"or",
"ig_before",
",",
"rtx",
"or",
"ig_after",
",",
"rtx",
"model_rtx",
")",
"{",
"enum",
"memmodel",
"model",
"=",
"(",
"enum",
"memm... | [
"Expand",
"an",
"atomic",
"fetch-and-operate",
"pattern",
".",
"CODE",
"is",
"the",
"binary",
"operation",
"to",
"perform",
".",
"MEM",
"is",
"the",
"memory",
"on",
"which",
"to",
"operate",
".",
"VAL",
"is",
"the",
"second",
"operand",
"of",
"the",
"binar... |
GCC | rs6000 | CPP | code_generation | CPU | 23,782 | [
"DEBUG_FUNCTION",
"void",
"rs6000_debug_print_mode",
"(",
"ssize_t",
"m",
")",
"{",
"ssize_t",
"rc",
";",
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"Mode: %-5s",
"<STR_LIT>",
",",
"GET_MODE_NAME",
"(",
"m",
")",
")",
";",
"for",
"(",
"rc",
"=",
"<NUM_LIT>"... | [
"Print",
"the",
"address",
"masks",
"in",
"a",
"human",
"readble",
"fashion",
"."
] |
GCC | aarch64 | MD | next_suggestion | CPU | 23,783 | [
"(",
"UNSPEC_SRHADD",
"<STR_LIT>",
")",
"(",
"UNSPEC_URHADD",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"UNSPEC_SQSHRN",
"<STR_LIT>",
")",
"(",
"UNSPEC_UQSHRN",
"<STR_LIT>",
")",
"(",
"UNSPEC_SQRSHRN",
"<STR_LIT>",
")",
"(",
"UNSPEC_UQRSHRN",
"<STR_LIT>",
")",
"(",
"UNSPEC_SHADD",
"<STR_LIT>",
")",
"(",
"UNSPEC_UHADD",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | program_repair | CPU | 23,784 | [
"<FIXS>",
"#",
"include",
"cstdint",
">",
"<FIXE>"
] | [
"#",
"ifndef",
"LLVM_LIB_TARGET_X86_UTILS_X86SHUFFLEDECODE_H",
"#",
"define",
"LLVM_LIB_TARGET_X86_UTILS_X86SHUFFLEDECODE_H",
"<BUGS>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/APInt.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/SmallVector.h",
"<STR_LIT>",
"<BUGE>",
"nam... |
LLVM | AMDGPU | CPP | code_generation | GPU | 23,785 | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"R600 OpenCL Image Type Pass",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 23,786 | [
"}"
] | [
"return",
"{",
"XCOFF",
"::",
"RelocationType",
"::",
"R_TOC",
",",
"SignAndSizeForHalf16",
"}",
";",
"case",
"MCSymbolRefExpr",
"::",
"VK_PPC_U",
":",
"return",
"{",
"XCOFF",
"::",
"RelocationType",
"::",
"R_TOCU",
",",
"SignAndSizeForHalf16",
"}",
";",
"case",... |
GCC | alpha | MD | stmt_completion | MPU | 23,787 | [
"<NUM_LIT>",
"]",
")"
] | [
"rtx",
"scratch",
",",
"seq",
",",
"addr",
"unsigned",
"regno",
"=",
"REGNO",
"(",
"operands",
"["
] |
GCC | i386 | CPP | stmt_completion | CPU | 23,788 | [
"_",
"v8hf",
")",
"_",
"_",
"C",
",",
"(",
"_",
"_",
"v8hf",
")",
"_",
"_",
"D",
",",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_fcmadd_pch",
"(",
"_",
"_",
"m128h",
"_",
"_",
"A",... |
GCC | v850 | MD | program_repair | MPU | 23,789 | [
"<FIXS>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"<NUM_LIT>",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
")",
")",
"]",
"<FIXE>",
"<FIXS>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"const_int",
"<NUM_LIT>",
... | [
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"<NUM_LIT>",
")",
"]",
"<BUGE>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 23,790 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vv32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Vu32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vu32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Vv32",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 23,791 | [
"}"
] | [
"def",
"KryoWrite_5cyc_XY_XY_XY_noRSV_180ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitXY",
",",
"KryoUnitXY",
",",
"KryoUnitXY",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 23,792 | [
"let",
"isCommutable",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_cmpneq",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_de4df740",
",",
"TypeALU32_3op",
">",
",",
"Enc_c2b4... |
LLVM | ARM | CPP | next_suggestion | CPU | 23,793 | [
"auto",
"*",
"Step",
"=",
"dyn_cast",
"<",
"SCEVConstant",
">",
"(",
"AddExpr",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"dbgs",
"(",
")",
"<<",
"UpperboundTC",
"<<",
"<STR_LIT>",
" <= ",
"<STR_LIT>",
"<<",
"MaxMinusVW",
"<<",
"<STR_LIT>",
"== false\\n",
"<STR_LIT>",
";",
")",
";",
"return",
"false",
";",
"}",
"auto",
"*",
"One",
"=",
"SE",
"->",
"getOne",
"(",
"TripCount",
... |
GCC | bfin | MD | stmt_completion | DSP | 23,794 | [
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string",
"<STR_LIT>",
")"
] |
LLVM | ARM | TD | next_suggestion | CPU | 23,795 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Qd",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
"{",
"<NUM_LIT>",
"-",
"<N... |
LLVM | AArch64 | TD | next_suggestion | CPU | 23,796 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"src",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dst",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 23,797 | [
".",
"getReg",
"(",
")",
";"
] | [
"if",
"(",
"SubReg",
".",
"getReg",
"(",
")",
".",
"isPhysical",
"(",
")",
")",
"return",
"TRI",
".",
"isSubRegister",
"(",
"SuperVec",
".",
"getReg",
"(",
")",
",",
"SubReg",
".",
"getReg",
"(",
")",
")",
";",
"return",
"SubReg",
".",
"getSubReg",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 23,798 | [
"return",
"EVT",
"::",
"getVectorVT",
"(",
"Ctx",
",",
"MVT",
"::",
"i32",
",",
"StoreSize",
"/",
"<NUM_LIT>",
")",
";"
] | [
"EVT",
"AMDGPUTargetLowering",
"::",
"getEquivalentBitType",
"(",
"LLVMContext",
"&",
"Ctx",
",",
"EVT",
"VT",
")",
"{",
"unsigned",
"StoreSize",
"=",
"VT",
".",
"getStoreSizeInBits",
"(",
")",
";",
"if",
"(",
"StoreSize",
"<=",
"<NUM_LIT>",
")",
"return",
"... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 23,799 | [
"}"
] | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"********** ISelDAGToDAG **********\\n",
"<STR_LIT>",
"<STR_LIT>",
"********** Function: ",
"<STR_LIT>",
"<<",
"MF",
".",
"getName",
"(",
")",
"<<",
"'",
"\\n",
"'",
")",
";",
"ForCodeSize",
"=",
"MF",
".",... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.