Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
arm
CPP
program_repair
CPU
24,500
[ "<FIXS>", "if", "(", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "==", "MULT", "<FIXE>" ]
[ "if", "(", "mode", "==", "DImode", ")", "{", "<BUGS>", "if", "(", "arm_arch3m", "&&", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "==", "MULT", "<BUGE>", "&&", "(", "(", "GET_CODE", "(", "XEXP", "(", "XEXP", "(", "x", ",", "<NU...
GCC
pa
MD
stmt_completion
CPU
24,501
[ ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", "]" ]
[ "(", "use", "(", "reg", ":", "DI", "<NUM_LIT>", ")", ")", "(", "use", "(", "const_int", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "cond", ...
LLVM
Hexagon
TD
next_suggestion
DSP
24,502
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT>", ";", "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
TD
stmt_completion
CPU
24,503
[ "QVFRIN", "$", "A", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ppc_qpx_qvfrin", "v4f64", ":", "$", "A", ")", ",", "(" ]
GCC
loongarch
CPP
stmt_completion
CPU
24,504
[ "_", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_lsx_vmod_wu", "(", "(", "v4u32", ")", "_", "<NUM_LIT>", ",", "(", "v4u32", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
24,505
[ ")", ")", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "***** AArch64SpeculationHardening - automatic insertion of ", "<STR_LIT>", "<STR_LIT>", "SpeculationSafeValue intrinsics *****\\n", "<STR_LIT>", ")", ";", "for", "(", "auto", "&", "MBB", ":", "MF", ")", "Modified", ...
GCC
mips
MD
stmt_completion
CPU
24,506
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
24,507
[ "dl", ",", "VT", ",", "Vec", ")", ";" ]
[ "Vec", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BUILD_VECTOR", ",", "dl", ",", "MVT", "::", "v4i32", ",", "Cst", ",", "Cst", ",", "Cst", ",", "Cst", ")", ";", "}", "else", "{", "SDValue", "Cst", "=", "DAG", ".", "getTargetConstantFP", "(", ...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
24,508
[ "unsigned", "WebAssemblyRegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "static", "const", "unsigned", "Regs", "[", "<NUM_LIT>", "]", "[", "<NUM_LIT>", "]", "=", "{", "{", "WebAssembly", "::", "SP32", ","...
[ "Debug", "information", "queries", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
24,509
[ "OS", ".", "PopSection", "(", ")", ";" ]
[ "OS", ".", "PushSection", "(", ")", ";", "OS", ".", "SwitchSection", "(", "OS", ".", "getContext", "(", ")", ".", "getObjectFileInfo", "(", ")", "->", "getTextSection", "(", ")", ")", ";", "OS", ".", "EmitBytes", "(", "StringRef", "(", "(", "const", ...
LLVM
Mips
CPP
stmt_completion
CPU
24,510
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "MIPS Os16 Optimization" ]
LLVM
AArch64
CPP
code_generation
CPU
24,511
[ "SDValue", "AArch64TargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InFlag", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
GCC
msp430
MD
stmt_completion
MPU
24,512
[ ")", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "(", "clobber", "(", "reg", ":", "BI", "CARRY" ]
LLVM
R600
CPP
next_suggestion
GPU
24,513
[ "unsigned", "StackWidth", "=", "TFL", "->", "getStackWidth", "(", "MF", ")", ";" ]
[ "}", "Result", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BUILD_VECTOR", ",", "DL", ",", "NewVT", ",", "makeArrayRef", "(", "Slots", ",", "NumElements", ")", ")", ";", "}", "else", "{", "Result", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::"...
LLVM
AArch64
TD
next_suggestion
CPU
24,514
[ "}" ]
[ "def", "KryoWrite_3cyc_X_X_155ln", ":", "SchedWriteRes", "<", "[", "KryoUnitX", ",", "KryoUnitX", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
HSAIL
CPP
next_suggestion
Virtual ISA
24,515
[ "}" ]
[ "SpillSize", "=", "MFI", "->", "getObjectSize", "(", "I", ")", ";", "SpillAlign", "=", "MFI", "->", "getObjectAlignment", "(", "I", ")", ";", "}", "else", "{", "assert", "(", "PrivateSize", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Only one private object should ...
LLVM
X86
CPP
stmt_completion
CPU
24,516
[ ";" ]
[ "return", "supportsGather", "(", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
24,517
[ "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
[ "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "VectorIndex32Operand", ";" ]
GCC
i386
CPP
next_suggestion
CPU
24,518
[ "curr_range_str", "=", "next_range_str", ";" ]
[ "char", "alg_name", "[", "<NUM_LIT>", "]", ";", "char", "align", "[", "<NUM_LIT>", "]", ";", "next_range_str", "=", "strchr", "(", "curr_range_str", ",", "'", ",", "'", ")", ";", "if", "(", "next_range_str", ")", "*", "next_range_str", "++", "=", "'", ...
LLVM
AArch64
CPP
stmt_completion
CPU
24,519
[ "<NUM_LIT>", ")", ";" ]
[ "const", "MCConstantExpr", "*", "MCE", "=", "cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "uint64_t", "encoding", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "MCE", "->", "getValue", "(", ")", "&", "<NUM_LIT>", "," ]
LLVM
PowerPC
CPP
program_repair
CPU
24,520
[ "<FIXS>", "if", "(", "!", "LD", "->", "isSimple", "(", ")", ")", "<FIXE>" ]
[ "LoadSDNode", "*", "LD", "=", "cast", "LoadSDNode", ">", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "<BUGS>", "if", "(", "!", "LD", "->", "isSimple", "(", ")", "||", "!", "Subtarget", ".", "hasLDBRX", "(", ")", ")", "<BUGE>", "r...
LLVM
X86
TD
stmt_completion
CPU
24,521
[ ")", ",", "<STR_LIT>", ",", "[", "]", ",", "IIC_PUSH_IMM", ">", ",", "OpSize32", ",", "Requires", "<", "[", "Not64BitMode", "]", ">", ";" ]
[ "def", "PUSHi32", ":", "Ii32", "<", "<NUM_LIT>", ",", "RawFrm", ",", "(", "outs", ")", ",", "(", "ins", "i32imm", ":", "$", "imm" ]
LLVM
Hexagon
TD
next_suggestion
DSP
24,522
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
GCC
rs6000
MD
stmt_completion
CPU
24,523
[ ")", "]", ")" ]
[ "(", "define_mode_attr", "mptrsize", "[", "(", "SI", "<STR_LIT>", ")", "(", "DI", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
24,524
[ "}" ]
[ "def", "MovImm32ShifterOperand", ":", "AsmOperandClass", "{", "let", "SuperClasses", "=", "[", "ShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
24,525
[ "U", ",", "_", "_", "m512i", "_", "_", "A", ",", "const", "int", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_rol_epi64", "(", "_", "_", "mmask8", "_", "_" ]
LLVM
X86
TD
program_repair
CPU
24,526
[ "<FIXS>", "IIC_SR", ">", ",", "OpSize16", ";", "<FIXE>", "<FIXS>", "IIC_SR", ">", ",", "OpSize32", ";", "<FIXE>" ]
[ "def", "SHL16mi", ":", "Ii8", "<NUM_LIT>", ",", "MRM4m", ",", "(", "outs", ")", ",", "(", "ins", "i16mem", ":", "$", "dst", ",", "i8imm", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "(", "store", "(", "shl", "(", "loadi16", "addr", ":", "...
LLVM
AMDGPU
TD
next_suggestion
GPU
24,527
[ "let", "DecoderNamespace", "=", "<STR_LIT>", ";" ]
[ "let", "ReadsModeReg", "=", "!", "or", "(", "isFloatType", "<", "P", ".", "DstVT", ">", ".", "ret", ",", "isFloatType", "<", "P", ".", "Src0VT", ">", ".", "ret", ")", ";", "let", "mayRaiseFPException", "=", "ReadsModeReg", ";", "let", "Uses", "=", "!...
GCC
arm
CPP
next_suggestion
CPU
24,528
[ "}" ]
[ "union", "{", "int32x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ci", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld1q_x3v4si", "(", "(", "const", "_", "_", "builtin_neon...
LLVM
XCore
CPP
next_suggestion
MPU
24,529
[ "Offset", "=", "CurDAG", "->", "getTargetConstant", "(", "CN", "->", "getSExtValue", "(", ")", ",", "MVT", "::", "i32", ")", ";" ]
[ "Base", "=", "Addr", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "Offset", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ";", "return", "true", ";", "}", "if", "(", "Addr", ".", "getOpcode", "(", ")", "=...
LLVM
Hexagon
TD
next_suggestion
DSP
24,530
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "S8", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Pu", ";", "bits", "<", "<NUM_LIT>", ">", "s8", ";", "bits", "<", "<NUM_LIT>", ">", "S8", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<...
LLVM
PIC16
CPP
next_suggestion
MPU
24,531
[ "}" ]
[ "MVT", "::", "SimpleValueType", "PIC16TargetLowering", "::", "getSetCCResultType", "(", "EVT", "ValType", ")", "const", "{", "return", "MVT", "::", "i8", ";" ]
LLVM
ARM
CPP
program_repair
CPU
24,532
[ "<FIXS>", "const", "TargetRegisterClass", "*", "SrcRC", ",", "DebugLoc", "DL", ")", "const", ";", "<FIXE>" ]
[ "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "const", "TargetRegisterClass", "*", "DestRC", ",", "<BUGS>", "const", "TargetRegisterClass", "*", "SrcRC", ")", "const", ";", "<BUGE>", "void", "storeRegToStac...
LLVM
Hexagon
CPP
stmt_completion
DSP
24,533
[ "<NUM_LIT>", ";" ]
[ "unsigned", "ImmX", "=", "<NUM_LIT>", ";", "unsigned", "Opc", "=", "MI", "->", "getOpcode", "(", ")", ";", "switch", "(", "Opc", ")", "{", "case", "TargetOpcode", "::", "PHI", ":", "for", "(", "const", "auto", "&", "Op", ":", "MI", "->", "operands", ...
GCC
v850
CPP
program_repair
MPU
24,534
[ "<FIXS>", "inc", "=", "emit_insn", "(", "gen_addsi3_clobber_flags", "(", "stack_pointer_rtx", ",", "stack_pointer_rtx", ",", "inc", ")", ")", ";", "<FIXE>" ]
[ "inc", "=", "reg", ";", "}", "<BUGS>", "inc", "=", "emit_insn", "(", "gen_addsi3", "(", "stack_pointer_rtx", ",", "stack_pointer_rtx", ",", "inc", ")", ")", ";", "<BUGE>", "if", "(", "in_prologue", ")", "F", "(", "inc", ")", ";", "}" ]
LLVM
ARM64
TD
next_suggestion
CPU
24,535
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "...
GCC
aarch64
CPP
stmt_completion
CPU
24,536
[ "_", "a", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_nearbyinthf", "(", "_" ]
LLVM
ARM64
TD
next_suggestion
CPU
24,537
[ "let", "ParserMatchClass", "=", "Imm0_7Operand", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
PowerPC
TD
stmt_completion
CPU
24,538
[ "RC", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "B", ";", "bit", "RC", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RST", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "A", ";", "let", "Inst", "{", "<NUM_L...
GCC
z8k
CPP
next_suggestion
MPU
24,539
[ "}" ]
[ "int", "code", "=", "GET_CODE", "(", "cond", ")", ";", "if", "(", "cc_prev_status", ".", "flags", "&", "CC_NO_OVERFLOW", "&&", "(", "code", "==", "GT", "||", "code", "==", "LE", ")", ")", "{", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\tresfl...
GCC
i386
MD
stmt_completion
CPU
24,540
[ "[", "<NUM_LIT>", "]", ")", "," ]
[ "<STR_LIT>", "{", "if", "(", "CONST_INT_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "emit_insn", "(", "gen_rtx_SET", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "DONE", "}", "else", "if", "("...
LLVM
PowerPC
CPP
next_suggestion
CPU
24,541
[ "UseIntegratedAssembler", "=", "true", ";" ]
[ "SupportsDebugInformation", "=", "true", ";", "DollarIsPC", "=", "true", ";", "MinInstAlignment", "=", "<NUM_LIT>", ";", "ExceptionsType", "=", "ExceptionHandling", "::", "DwarfCFI", ";", "ZeroDirective", "=", "<STR_LIT>", "\\t.space\\t", "<STR_LIT>", ";", "Data64bits...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
24,542
[ "(", "MI", ")", ";" ]
[ "if", "(", "It", "==", "ForwardCalls", ".", "end", "(", ")", ")", "ForwardCalls", "[", "F", "]", "=", "{", "MI", "}", ";", "else", "It", "->", "second", ".", "insert" ]
GCC
s390
CPP
next_suggestion
MPU
24,543
[ "return", "XEXP", "(", "XVECEXP", "(", "XVECEXP", "(", "PATTERN", "(", "insn", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "INSN_P", "(", "insn", ")", "&&", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", "==", "PARALLEL", "&&", "GET_CODE", "(", "XVECEXP", "(", "PATTERN", "(", "insn", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "==", "UNSPEC", "&&", ...
GCC
sh
CPP
next_suggestion
CPU
24,544
[ "}" ]
[ "if", "(", "fntype", ")", "{", "pcum", "->", "force_mem", "=", "(", "(", "TARGET_HITACHI", "||", "pcum", "->", "renesas_abi", ")", "&&", "aggregate_value_p", "(", "TREE_TYPE", "(", "fntype", ")", ",", "fndecl", ")", ")", ";", "pcum", "->", "prototype_p",...
LLVM
MBlaze
TD
stmt_completion
MPU
24,545
[ ";" ]
[ "def", "calltarget", ":", "Operand", "<", "i32", ">" ]
LLVM
AArch64
TD
stmt_completion
CPU
24,546
[ ",", "<NUM_LIT>", ">", ";" ]
[ "def", "VectorIndex1Operand", ":", "AsmVectorIndex", "<", "<NUM_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
24,547
[ "return", "(", "RegNo", "==", "(", "unsigned", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "StartLoc", "=", "Operand", ".", "getStartLoc", "(", ")", ";", "EndLoc", "=", "Operand", ".", "getEndLoc", "(", ")", ";", "if", "(", "Operand", ".", "isGPRAsmReg", "(", ")", ")", "{", "RegNo", "=", "isGP64bit", "(", ")", "?", "Operand", ".", "getGPR6...
LLVM
ARM
CPP
program_repair
CPU
24,548
[ "<FIXS>", "const", "MCRegisterInfo", "&", "MRI", ",", "StringRef", "TT", ",", "StringRef", "CPU", ")", "{", "<FIXE>", "<FIXS>", "const", "MCRegisterInfo", "&", "MRI", ",", "StringRef", "TT", ",", "StringRef", "CPU", ")", "{", "<FIXE>" ]
[ "}", "MCAsmBackend", "*", "llvm", "::", "createThumbLEAsmBackend", "(", "const", "Target", "&", "T", ",", "<BUGS>", "const", "MCRegisterInfo", "&", "MRI", ",", "StringRef", "TT", ",", "StringRef", "CPU", ")", "{", "<BUGE>", "return", "createARMAsmBackend", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
24,549
[ "let", "accessSize", "=", "HalfWordAccess", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
s390
MD
stmt_completion
MPU
24,550
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
24,551
[ ")", ")", "{" ]
[ "bool", "HasStackObjects", "=", "MFI", ".", "hasStackObjects", "(", ")", ";", "if", "(", "HasStackObjects", ")", "Info", ".", "setHasNonSpillStackObjects", "(", "true", ")", ";", "if", "(", "TM", ".", "getOptLevel", "(", ")", "==", "CodeGenOpt", "::", "Non...
GCC
arm
CPP
stmt_completion
CPU
24,552
[ "imm6", ")", ";" ]
[ "_", "_", "arm_vcvtq_n_f16_s16", "(", "int16x8_t", "_", "_", "a", ",", "const", "int", "_", "_", "imm6", ")", "{", "return", "_", "_", "builtin_mve_vcvtq_n_to_f_sv8hf", "(", "_", "_", "a", ",", "_", "_" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
24,553
[ "if", "(", "CostKind", "!=", "TTI", "::", "TCK_RecipThroughput", ")", "return", "Cost", "==", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "int", "PPCTTIImpl", "::", "getCastInstrCost", "(", "unsigned", "Opcode", ",", "Type", "*", "Dst", ",", "Type", "*", "Src", ",", "TTI", "::", "TargetCostKind", "CostKind", ",", "const", "Instruction", "*", "I", ")", "{", "assert", "(", "TLI", "->", "Inst...
LLVM
X86
CPP
next_suggestion
CPU
24,554
[ "case", "FK_Data_8", ":" ]
[ "case", "X86", "::", "reloc_riprel_4byte_relax_rex", ":", "case", "X86", "::", "reloc_riprel_4byte_movq_load", ":", "case", "X86", "::", "reloc_signed_4byte", ":", "case", "X86", "::", "reloc_signed_4byte_relax", ":", "case", "X86", "::", "reloc_global_offset_table", ...
LLVM
Hexagon
TD
stmt_completion
DSP
24,555
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",",...
LLVM
Mips
TD
next_suggestion
CPU
24,556
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "POOL16C_OR16_FM_MMR6", ":", "MicroMipsR6Inst16", "{", "bits", "<", "<NUM_LIT>", ">", "rt", ";", "bits", "<", "<NUM_LIT>", ">", "rs", ";", "bits", "<", "<NUM_LIT>", ">", "Inst", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
24,557
[ "return", "Result", ";" ]
[ "Register", "Result", "=", "<NUM_LIT>", ";", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ";", "I", "<", "NewMI", "->", "getNumOperands", "(", ")", ";", "++", "I", ")", "{", "if", "(", "I", "==", "<NUM_LIT>", "&&", "NewMI", "->", "getOperand", "(",...
LLVM
Hexagon
TD
next_suggestion
DSP
24,558
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
sh
CPP
program_repair
CPU
24,559
[ "<FIXS>", "u", "=", "fold_build_pointer_plus_hwi", "(", "u", ",", "UNITS_PER_WORD", "*", "nint", ")", ";", "<FIXE>" ]
[ "nint", "=", "<NUM_LIT>", "-", "nint", ";", "elsenint", "=", "<NUM_LIT>", ";", "<BUGS>", "u", "=", "fold_build2", "(", "POINTER_PLUS_EXPR", ",", "ptr_type_node", ",", "u", ",", "size_int", "(", "UNITS_PER_WORD", "*", "nint", ")", ")", ";", "<BUGE>", "t", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
24,560
[ "Lgkmcnt", ")", "{" ]
[ "unsigned", "encodeLgkmcnt", "(", "const", "IsaVersion", "&", "Version", ",", "unsigned", "Waitcnt", ",", "unsigned" ]
LLVM
Alpha
CPP
code_generation
MPU
24,561
[ "const", "char", "*", "AlphaTargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "switch", "(", "Opcode", ")", "{", "default", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LI...
[ "getTargetNodeName", "-", "This", "method", "returns", "the", "name", "of", "a", "target", "specific" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
24,562
[ "->", "second", ";" ]
[ "if", "(", "L2", ".", "empty", "(", ")", ")", "return", "false", ";", "if", "(", "L1", ".", "hasSubRanges", "(", ")", "||", "L2", ".", "hasSubRanges", "(", ")", ")", "return", "false", ";", "bool", "Overlap", "=", "L1", ".", "overlaps", "(", "L2"...
GCC
loongarch
CPP
next_suggestion
CPU
24,563
[ "}" ]
[ "static", "rtx", "loongarch_got_load_tls_ie", "(", "rtx", "dest", ",", "rtx", "sym", ")", "{", "return", "gen_got_load_tls_ie", "(", "Pmode", ",", "dest", ",", "sym", ")", ";" ]
LLVM
AMDGPU
CPP
program_repair
GPU
24,564
[ "<FIXS>", "const", "amd_kernel_code_t", "&", ",", "raw_ostream", "&", ")", ";", "<FIXE>" ]
[ "}", "typedef", "void", "(", "*", "PrintFx", ")", "(", "StringRef", ",", "<BUGS>", "const", "amd_kernel_code_t", "&", ",", "raw_ostream", "&", ")", ";", "<BUGE>", "static", "ArrayRef", "PrintFx", ">", "getPrinterTable", "(", ")", "{", "static", "const", "P...
LLVM
PowerPC
CPP
next_suggestion
CPU
24,565
[ "if", "(", "CModel", "==", "CodeModel", "::", "Small", ")", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "PPC", "::", "LDtoc", ")", ",", "DestReg", ")", ".", "addGlobalAddr...
[ "unsigned", "PPCFastISel", "::", "PPCMaterializeGV", "(", "const", "GlobalValue", "*", "GV", ",", "MVT", "VT", ")", "{", "assert", "(", "VT", "==", "MVT", "::", "i64", "&&", "<STR_LIT>", "Non-address!", "<STR_LIT>", ")", ";", "const", "TargetRegisterClass", ...
GCC
mips
MD
stmt_completion
CPU
24,566
[ "mult", ")", "=", "=", "MULT" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")", ")", "{", "rtx", "mult", "=", "XEXP", "(", "op", ",", "GET_CODE", "(", "op", ")", "=", "=", "PLUS", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", "rtx", "accum", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
24,567
[ "break", ";" ]
[ "report_fatal_error", "(", "Twine", "(", "<STR_LIT>", "invalid register name \\\"", "<STR_LIT>", "+", "StringRef", "(", "RegName", ")", "+", "<STR_LIT>", "\\\".", "<STR_LIT>", ")", ")", ";", "}", "if", "(", "!", "Subtarget", "->", "hasFlatScrRegister", "(", ")",...
GCC
arm
MD
next_suggestion
CPU
24,568
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "]", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT...
LLVM
AArch64
TD
stmt_completion
CPU
24,569
[ "VPR128", ",", "v8i16", ",", "v16i8", ",", "v8i8", ">", ";" ]
[ "def", "_8h8b", ":", "NeonI_3VDL_Aba", "<", "<NUM_LIT>", ",", "u", ",", "<NUM_LIT>", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "opnode", ",", "!", "cast", "<", "PatFrag", ">", "(", "subop", "#", "<STR_LIT>", ")", "," ]
LLVM
X86
TD
program_repair
CPU
24,570
[ "<FIXS>", "(", "IntId256", "VR256", ":", "$", "src1", ",", "(", "load", "addr", ":", "$", "src2", ")", ")", ")", "]", ">", ",", "<FIXE>", "<FIXS>", "VR128", ",", "load", ",", "i128mem", ",", "<FIXE>", "<FIXS>", "v16i8", ",", "VR128", ",", "load", ...
[ "(", "ins", "VR256", ":", "$", "src1", ",", "i256mem", ":", "$", "src2", ")", ",", "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")", ",", "[", "(", "set", "VR256", ":", "$", "dst", ",", "<BUGS>", "(", "IntId256", "VR256", ":", "$", "src1...
GCC
c4x
MD
stmt_completion
DSP
24,571
[ "<STR_LIT>", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>" ]
GCC
xtensa
MD
next_suggestion
MPU
24,572
[ "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
GCC
mips
CPP
next_suggestion
CPU
24,573
[ "advance_state", "(", "curr_state", ")", ";" ]
[ "state_reset", "(", "curr_state", ")", ";", "targetm", ".", "sched", ".", "init", "(", "<NUM_LIT>", ",", "false", ",", "<NUM_LIT>", ")", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
24,574
[ "BuildMI", "(", "B", ",", "It", ",", "DL", ",", "HII", ".", "get", "(", "StoreOpc", ")", ")", ".", "addFrameIndex", "(", "FI", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addReg", "(", "SrcLo", ",", "getKillRegState", "(", "IsKill", ")", ")", ...
[ "for", "(", "auto", "R", "=", "B", ".", "begin", "(", ")", ";", "R", "!=", "It", ";", "++", "R", ")", "{", "Clobbers", ".", "clear", "(", ")", ";", "LPR", ".", "stepForward", "(", "*", "R", ",", "Clobbers", ")", ";", "for", "(", "auto", "&"...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
24,575
[ "}" ]
[ "const", "BPFRegisterInfo", "&", "getRegisterInfo", "(", ")", "const", "{", "return", "RI", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
24,576
[ "(", "MVE_VSHL_qru32", "(", "v4i32", "MQPR", ":", "$", "Qm", ")", ",", "rGPR", ":", "$", "Rm", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v4i32", "(", "ARMvshlu", "(", "v4i32", "MQPR", ":", "$", "Qm", ")", ",", "(", "v4i32", "(", "ARMvdup", "rGPR", ":", "$", "Rm", ")", ")", ")", ")", ",", "(", "v4i32" ]
LLVM
X86
CPP
next_suggestion
CPU
24,577
[ "if", "(", "Op", "==", "Load", ".", "getValue", "(", "<NUM_LIT>", ")", ")", "{" ]
[ "SDValue", "Load", "=", "StoredVal", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "ISD", "::", "isNormalLoad", "(", "Load", ".", "getNode", "(", ")", ")", ")", "return", "false", ";", "LoadNode", "=", "cast", "<", "LoadSDNode", ">", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
24,578
[ ";" ]
[ "return", "!", "IsStack" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
24,579
[ "if", "(", "Opcode", "==", "AMDGPU", "::", "SI_PS_LIVE", ")", "{" ]
[ "for", "(", "auto", "II", "=", "MBB", ".", "begin", "(", ")", ",", "IE", "=", "MBB", ".", "end", "(", ")", ";", "II", "!=", "IE", ";", "++", "II", ")", "{", "MachineInstr", "&", "MI", "=", "*", "II", ";", "unsigned", "Opcode", "=", "MI", "....
GCC
s390
CPP
stmt_completion
MPU
24,580
[ ")", "opts", "->", "x_str_align_functions", "=", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ";" ]
[ "if", "(", "opts", "->", "x_flag_align_functions", "&&", "!", "opts", "->", "x_str_align_functions", "&&", "opts", "->", "x_s390_tune", ">=", "PROCESSOR_2964_Z13" ]
LLVM
X86
CPP
stmt_completion
CPU
24,581
[ ")", ".", "addReg", "(", "X86", "::", "ESP", ")", ";" ]
[ "if", "(", "NeedsWinCFI", ")", "{", "HasWinCFI", "=", "true", ";", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", ".", "get", "(", "X86", "::", "SEH_StackAlign", ")", ")", ".", "addImm", "(", "MaxAlign", ")", ".", "setMIFlag", "(", "Mac...
LLVM
X86
CPP
next_suggestion
CPU
24,582
[ "FixedValue", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "Target", ".", "getSymB", "(", ")", ")", "{", "uint32_t", "FixupAddress", "=", "Writer", "->", "getFragmentAddress", "(", "Fragment", ",", "Layout", ")", "+", "Fixup", ".", "getOffset", "(", ")", ";", "const", "MCSymbolData", "*", "SD_B", "=",...
LLVM
Mips
CPP
program_repair
CPU
24,583
[ "<FIXS>", "HasMSA", "(", "false", ")", ",", "TM", "(", "TM", ")", ",", "TargetTriple", "(", "TT", ")", ",", "TSInfo", "(", "*", "TM", ".", "getDataLayout", "(", ")", ")", ",", "InstrInfo", "(", "MipsInstrInfo", "::", "create", "(", "initializeSubtarget...
[ "HasMips5_32r2", "(", "false", ")", ",", "InMips16Mode", "(", "false", ")", ",", "InMips16HardFloat", "(", "Mips16HardFloat", ")", ",", "InMicroMipsMode", "(", "false", ")", ",", "HasDSP", "(", "false", ")", ",", "HasDSPR2", "(", "false", ")", ",", "AllowM...
GCC
i386
MD
program_repair
CPU
24,584
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "OI", "<NUM_LIT>", "<STR_LIT>", "\t", "\t", "<STR_LIT>", ")", "(", "match_operand", ":", "OI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "OI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "OI", "<NUM_LIT>", "<STR_LIT>", "<STR_...
GCC
xtensa
CPP
code_generation
MPU
24,585
[ "int", "xtensa_expand_block_move", "(", "rtx", "*", "operands", ")", "{", "static", "const", "machine_mode", "mode_from_align", "[", "]", "=", "{", "VOIDmode", ",", "QImode", ",", "HImode", ",", "VOIDmode", ",", "SImode", ",", "}", ";", "rtx", "dst_mem", "...
[ "Try", "to", "expand", "a", "block", "move", "operation", "to", "an", "RTL", "block", "move", "instruction", ".", "If", "not", "optimizing", "or", "if", "the", "block", "size", "is", "not", "a", "constant", "or", "if", "the", "block", "is", "small", ",...
LLVM
MCS51
CPP
stmt_completion
MPU
24,586
[ "<<", "'", "+", "'", ";" ]
[ "printOperand", "(", "MI", ",", "OpNo", ",", "O", ")", ";", "if", "(", "OffsetOp", ".", "isImm", "(", ")", ")", "{", "int64_t", "Offset", "=", "OffsetOp", ".", "getImm", "(", ")", ";", "if", "(", "Offset", ">=", "<NUM_LIT>", ")", "O" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
24,587
[ "JoinMBB", ";" ]
[ "MachineBasicBlock", "*", "SystemZTargetLowering", "::", "emitCondStore", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "MBB", ",", "unsigned", "StoreOpcode", ",", "unsigned", "STOCOpcode", ",", "bool", "Invert", ")", "const", "{", "const", "Syste...
GCC
i386
MD
next_suggestion
CPU
24,588
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
24,589
[ "i32", ">", "]", ">", ">", ";" ]
[ "def", "NEONvduplane", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCisVT", "<", "<NUM_LIT>", "," ]
LLVM
Xtensa
CPP
stmt_completion
MPU
24,590
[ "this", ",", "PM", ")", ";" ]
[ "TargetPassConfig", "*", "XtensaTargetMachine", "::", "createPassConfig", "(", "PassManagerBase", "&", "PM", ")", "{", "return", "new", "TargetPassConfig", "(", "*" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
24,591
[ "else", "texasrl", "=", "(", "texasrl_t", ")", "_", "_", "builtin_get_texasr", "(", ")", ";" ]
[ "if", "(", "_", "HTM_STATE", "(", "_", "_", "builtin_ttest", "(", ")", ")", "==", "_", "HTM_NONTRANSACTIONAL", ")", "{", "texasrl", "=", "*", "_", "TEXASRL_PTR", "(", "TM_buff", ")", ";", "if", "(", "!", "_", "TEXASR_FAILURE_SUMMARY", "(", "texasrl", "...
GCC
alpha
MD
next_suggestion
MPU
24,592
[ "<STR_LIT>" ]
[ "[", "(", "parallel", "[", "(", "match_operand", ":", "RELOAD12", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "RELOAD12", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>",...
LLVM
ARM
CPP
next_suggestion
CPU
24,593
[ "return", "static_cast", "<", "ARMTargetStreamer", "&", ">", "(", "TS", ")", ";" ]
[ "assert", "(", "getParser", "(", ")", ".", "getStreamer", "(", ")", ".", "getTargetStreamer", "(", ")", "&&", "<STR_LIT>", "do not have a target streamer", "<STR_LIT>", ")", ";", "MCTargetStreamer", "&", "TS", "=", "*", "getParser", "(", ")", ".", "getStreamer...
LLVM
AArch64
CPP
next_suggestion
CPU
24,594
[ "break", ";" ]
[ "RequestedExtensions", ".", "push_back", "(", "<STR_LIT>", "sm4", "<STR_LIT>", ")", ";", "RequestedExtensions", ".", "push_back", "(", "<STR_LIT>", "sha3", "<STR_LIT>", ")", ";", "RequestedExtensions", ".", "push_back", "(", "<STR_LIT>", "sha2", "<STR_LIT>", ")", ...
LLVM
Sparc
CPP
program_repair
CPU
24,595
[ "<FIXS>", "else", "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "DestReg", ",", "SrcReg", ")", ")", "{", "subRegIdx", "=", "DW_SubRegsIdx", ";", "numSubRegs", "=", "<NUM_LIT>", ";", "movOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "Ex...
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "DestReg", ",", "SrcReg", ")", ")", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addReg", "(", "<STR_LIT>...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
24,596
[ "SDValue", "WebAssemblyTargetLowering", "::", "LowerFormalArguments", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "IsVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", ",", "const", "SDL...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "the", "incoming", "(", "formal", ")", "arguments", ",", "described", "by", "the", "Ins", "array", ",", "into", "the", "specified", "DAG", "." ]
GCC
nds32
MD
next_suggestion
CPU
24,597
[ "<STR_LIT>" ]
[ "(", "ss_ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
24,598
[ ",", "SDTARMVSHUF", ">", ";" ]
[ "def", "NEONvrev32", ":", "SDNode", "<", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
24,599
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>...