Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | stmt_completion | DSP | 24,600 | [
")",
";"
] | [
"assert",
"(",
"get",
"(",
"opcode",
")",
".",
"isBranch",
"(",
")",
"&&",
"<STR_LIT>",
"Should be a branching condition.",
"<STR_LIT>",
")",
";",
"if",
"(",
"isEndLoopN",
"(",
"opcode",
")",
")",
"return",
"true",
";",
"unsigned",
"NewOpcode",
"=",
"getInve... |
GCC | c4x | CPP | code_generation | DSP | 24,601 | [
"int",
"valid_parallel_load_store",
"(",
"rtx",
"*",
"operands",
",",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
")",
"{",
"rtx",
"op0",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"op1",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
... | [
"Validate",
"combination",
"of",
"operands",
"for",
"parallel",
"load/store",
"instructions",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,602 | [
"}"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 24,603 | [
"MachineOperand",
"SrcReg1Sub0",
"=",
"buildExtractSubRegOrImm",
"(",
"MII",
",",
"MRI",
",",
"Src1",
",",
"Src1RC",
",",
"AMDGPU",
"::",
"sub0",
",",
"Src1SubRC",
")",
";"
] | [
"unsigned",
"DestSub1",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"AMDGPU",
"::",
"VGPR_32RegClass",
")",
";",
"unsigned",
"CarryReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"AMDGPU",
"::",
"SReg_64_XEXECRegClass",
")",
";",
"unsigned",
"D... |
GCC | i386 | CPP | stmt_completion | CPU | 24,604 | [
"(",
"unsigned",
"int",
"_",
"_",
"X",
",",
"unsigned",
"int",
"_",
"_",
"Y",
")",
"{"
] | [
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"bzhi_u32"
] |
GCC | aarch64 | CPP | program_repair | CPU | 24,605 | [
"<FIXS>",
"if",
"(",
"aarch_enable_bti",
"==",
"<NUM_LIT>",
")",
"<FIXE>",
"<FIXS>",
"aarch_enable_bti",
"=",
"<NUM_LIT>",
";",
"<FIXE>",
"<FIXS>",
"aarch_enable_bti",
"=",
"<NUM_LIT>",
";",
"<FIXE>"
] | [
"selected_tune",
"=",
"tune",
"?",
"tune",
"->",
"ident",
":",
"cpu",
"->",
"ident",
";",
"<BUGS>",
"if",
"(",
"aarch64_enable_bti",
"==",
"<NUM_LIT>",
")",
"<BUGE>",
"{",
"#",
"ifdef",
"TARGET_ENABLE_BTI",
"<BUGS>",
"aarch64_enable_bti",
"=",
"<NUM_LIT>",
";"... |
LLVM | OR1K | CPP | next_suggestion | CPU | 24,606 | [
"}"
] | [
"assert",
"(",
"(",
"Kind",
"==",
"k_Memory",
")",
"&&",
"<STR_LIT>",
"Invalid access!",
"<STR_LIT>",
")",
";",
"return",
"Mem",
".",
"BaseNum",
";"
] |
GCC | sparc | MD | stmt_completion | CPU | 24,607 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"match_operand",
":",
"I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 24,608 | [
"if",
"(",
"ResourceRegUsed",
")",
"emitEntryFunctionScratchSetup",
"(",
"ST",
",",
"MF",
",",
"MBB",
",",
"MFI",
",",
"I",
",",
"PreloadedPrivateBufferReg",
",",
"ScratchRsrcReg",
")",
";"
] | [
"if",
"(",
"ScratchWaveOffsetReg",
"==",
"AMDGPU",
"::",
"NoRegister",
")",
"{",
"assert",
"(",
"ScratchRsrcReg",
"==",
"AMDGPU",
"::",
"NoRegister",
")",
";",
"return",
";",
"}",
"unsigned",
"PreloadedScratchWaveOffsetReg",
"=",
"MFI",
"->",
"getPreloadedReg",
... |
LLVM | R600 | CPP | code_generation | GPU | 24,609 | [
"SDValue",
"AMDGPUTargetLowering",
"::",
"LowerOperation",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"switch",
"(",
"Op",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"Op",
".",
"getNode",
"(",
")",
"->",
"dump",
... | [
"LowerOperation",
"-",
"Provide",
"custom",
"lowering",
"hooks",
"for",
"some",
"operations",
"."
] |
GCC | xtensa | MD | next_suggestion | MPU | 24,610 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"ior",
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 24,611 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<ST... |
LLVM | X86 | TD | program_repair | CPU | 24,612 | [
"<FIXS>",
"defm",
"VCVTQQ2PD",
":",
"avx512_cvtqq2pd",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"any_sint_to_fp",
",",
"<FIXE>",
"<FIXS>",
"defm",
"VCVTUQQ2PD",
":",
"avx512_cvtqq2pd",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"any_uint_to_fp",
",",
"<FIXE>",
"<FIXS>",
"defm",... | [
"X86cvttp2uiSAE",
",",
"SchedWriteCvtPS2DQ",
">",
",",
"PD",
",",
"EVEX_CD8",
"<NUM_LIT>",
",",
"CD8VH",
">",
";",
"<BUGS>",
"defm",
"VCVTQQ2PD",
":",
"avx512_cvtqq2pd",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"sint_to_fp",
",",
"<BUGE>",
"X86VSintToFpRnd",
",",
"Sc... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 24,613 | [
";"
] | [
"const",
"int",
"*",
"FirstWrongElt",
"=",
"std",
"::",
"find_if",
"(",
"FirstRealElt",
"+",
"<NUM_LIT>",
",",
"M",
".",
"end",
"(",
")",
",",
"[",
"&",
"]",
"(",
"int",
"Elt",
")",
"{",
"return",
"Elt",
"!=",
"ExpectedElt",
"++",
"&&",
"Elt",
"!="... |
GCC | aarch64 | MD | stmt_completion | CPU | 24,614 | [
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | arm | CPP | stmt_completion | CPU | 24,615 | [
"<STR_LIT>",
",",
"asm_out_file",
")",
";"
] | [
"static",
"void",
"aof_file_start",
"(",
"void",
")",
"{",
"fputs",
"(",
"<STR_LIT>",
"__r0\\tRN\\t0\\n",
"<STR_LIT>",
",",
"asm_out_file",
")",
";",
"fputs",
"(",
"<STR_LIT>",
"__a1\\tRN\\t0\\n",
"<STR_LIT>",
",",
"asm_out_file",
")",
";",
"fputs",
"(",
"<STR_L... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,616 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicateLate",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"LC0",
",",
"P3... |
LLVM | CellSPU | TD | stmt_completion | MPU | 24,617 | [
">",
"getNumOperands",
"(",
")",
";"
] | [
"def",
"LO16",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"unsigned",
"val",
"=",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";",
"return",
"getI32Imm",
"(",
"val",
"&",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
";",
"def",
"LO16_vec",
":",
"SDNodeXF... |
GCC | mips | MD | program_repair | CPU | 24,618 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")",
"<BU... |
LLVM | AArch64 | TD | next_suggestion | CPU | 24,619 | [
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
"]",
";"
] | [
"def",
":",
"WriteRes",
"<",
"WriteImm",
",",
"[",
"A64FXGI2456",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 24,620 | [
"$",
"Rn",
")",
",",
"(",
"extract_high_v16i8",
"V128",
":",
"$",
"Rm",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"v16i8_v8i16",
":",
"BaseSIMDDifferentThreeVector",
"<",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"V128",
",",
"V128",
",",
"asm",
"#",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"v8i1... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 24,621 | [
"Intrinsic",
"::",
"ppc_mtctr",
",",
"CountType",
")",
";"
] | [
"L",
"->",
"getExitingBlocks",
"(",
"ExitingBlocks",
")",
";",
"BasicBlock",
"*",
"CountedExitBlock",
"=",
"nullptr",
";",
"const",
"SCEV",
"*",
"ExitCount",
"=",
"nullptr",
";",
"BranchInst",
"*",
"CountedExitBranch",
"=",
"nullptr",
";",
"for",
"(",
"SmallVe... |
GCC | rs6000 | CPP | code_generation | CPU | 24,622 | [
"static",
"bool",
"rs6000_function_ok_for_sibcall",
"(",
"tree",
"decl",
",",
"tree",
"exp",
")",
"{",
"tree",
"fntype",
";",
"if",
"(",
"CALL_EXPR_STATIC_CHAIN",
"(",
"exp",
")",
")",
"return",
"false",
";",
"if",
"(",
"decl",
")",
"fntype",
"=",
"TREE_TY... | [
"Say",
"whether",
"a",
"function",
"is",
"a",
"candidate",
"for",
"sibcall",
"handling",
"or",
"not",
".",
"We",
"do",
"not",
"allow",
"indirect",
"calls",
"to",
"be",
"optimized",
"into",
"sibling",
"calls",
".",
"Also",
",",
"we",
"ca",
"n't",
"do",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 24,623 | [
"Imm",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"ImmVal",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"uint64_t",
"ImmVal",
"=",
"CN",
"->",
"getZExtValue",
"(",
")",
";",
"if",
"(",
"ImmVal",
"<",
"Low",
")",
"return",
"false",
";",
"if",
"(",
"ImmVal",
">",
"High",
")",
"{",
"if",
"(",
"!",
"AllowSaturation",
")",
"return",
"false",
";",
"ImmVal",
... |
GCC | loongarch | MD | stmt_completion | CPU | 24,624 | [
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"LSX",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 24,625 | [
"(",
")",
"&",
"MOSuppressPair",
";"
] | [
"return",
"llvm",
"::",
"any_of",
"(",
"MI",
".",
"memoperands",
"(",
")",
",",
"[",
"]",
"(",
"MachineMemOperand",
"*",
"MMO",
")",
"{",
"return",
"MMO",
"->",
"getFlags"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 24,626 | [
",",
"MVT",
"::",
"i64",
",",
"Lo",
",",
"Hi",
")",
";"
] | [
"unsigned",
"Opc",
"=",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SRL",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"Hi",
"=",
"DAG",
".",
"getNode",
"(",
"Opc",
",",
"dl",
",",
"DAG",
".",
"getVTList",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 24,627 | [
"}"
] | [
"int64_t",
"Value",
"=",
"CE",
"->",
"getValue",
"(",
")",
";",
"return",
"(",
"(",
"Value",
"&",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
"&&",
"Value",
"<=",
"<NUM_LIT>",
"&&",
"Value",
">=",
"-",
"<NUM_LIT>",
")",
";"
] |
LLVM | R600 | TD | next_suggestion | GPU | 24,628 | [
"}"
] | [
"let",
"MEGA_FETCH_COUNT",
"=",
"<NUM_LIT>",
";",
"let",
"DST_SEL_X",
"=",
"<NUM_LIT>",
";",
"let",
"DST_SEL_Y",
"=",
"<NUM_LIT>",
";",
"let",
"DST_SEL_Z",
"=",
"<NUM_LIT>",
";",
"let",
"DST_SEL_W",
"=",
"<NUM_LIT>",
";",
"let",
"DATA_FORMAT",
"=",
"<NUM_LIT>"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 24,629 | [
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,630 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
... |
LLVM | ARM | TD | stmt_completion | CPU | 24,631 | [
"GPR",
":",
"$",
"target",
",",
"GPR",
":",
"$",
"idx",
")",
",",
"tjumptable",
":",
"$",
"jt",
")",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteBrTbl",
"]",
">",
";"
] | [
"def",
"BR_JTadd",
":",
"ARMPseudoInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"target",
",",
"GPR",
":",
"$",
"idx",
",",
"i32imm",
":",
"$",
"jt",
")",
",",
"<NUM_LIT>",
",",
"IIC_Br",
",",
"[",
"(",
"ARMbrjt",
"(",
"add"
] |
GCC | frv | MD | stmt_completion | VLIW | 24,632 | [
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
LLVM | ARM | TD | next_suggestion | CPU | 24,633 | [
"}"
] | [
"def",
"VLD2LNq16_UPD",
":",
"VLD2LNWB",
"<",
"<NUM_LIT>",
",",
"{",
"?",
",",
"?",
",",
"<NUM_LIT>",
",",
"?",
"}",
",",
"<STR_LIT>",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"lane",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
... |
GCC | csky | MD | stmt_completion | CPU | 24,634 | [
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"\t",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"SF",
"(",
"mult",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
... |
GCC | i386 | MD | program_repair | CPU | 24,635 | [
"<FIXS>",
"(",
"unspec",
":",
"V16QI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_LOADU",
")",
"<FIXE>"
] | [
"(",
"unspec",
":",
"V16QI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"V16QI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_MOVU",
")",
"<BUGE>",
"(",
"match_dup",
"<NUM_LIT>",
")",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,636 | [
"let",
"Uses",
"=",
"[",
"USR",
"]",
";"
] | [
"def",
"F2_conv_d2df",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_b9c5fb",
"{",
"let",
"Inst",
"{",... |
LLVM | X86 | CPP | next_suggestion | CPU | 24,637 | [
"WrapperKind",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";"
] | [
"SDLoc",
"dl",
"(",
"GA",
")",
";",
"Value",
"*",
"Ptr",
"=",
"Constant",
"::",
"getNullValue",
"(",
"Type",
"::",
"getInt8PtrTy",
"(",
"*",
"DAG",
".",
"getContext",
"(",
")",
",",
"is64Bit",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
")",
";",
"SDVal... |
GCC | nios2 | MD | stmt_completion | MPU | 24,638 | [
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"SHIFT",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"S... |
GCC | csky | CPP | code_generation | CPU | 24,639 | [
"static",
"bool",
"not",
"e_csky_invalid_constants",
"(",
"rtx_insn",
"*",
"insn",
",",
"HOST_WIDE_INT",
"address",
",",
"int",
"do_pushes",
")",
"{",
"bool",
"result",
"=",
"false",
";",
"int",
"opno",
";",
"extract_constrain_insn",
"(",
"insn",
")",
";",
"... | [
"Scan",
"INSN",
"and",
"note",
"any",
"of",
"its",
"operands",
"that",
"need",
"fixing",
".",
"If",
"DO_PUSHES",
"is",
"false",
"we",
"do",
"not",
"actually",
"push",
"any",
"of",
"the",
"fixups",
"needed",
".",
"The",
"function",
"returns",
"TRUE",
"if"... |
LLVM | ARM | CPP | next_suggestion | CPU | 24,640 | [
"Root",
"->",
"eraseFromParent",
"(",
")",
";"
] | [
"Value",
"*",
"Ptr",
"=",
"I",
"->",
"getArgOperand",
"(",
"<NUM_LIT>",
")",
";",
"unsigned",
"Alignment",
"=",
"cast",
"<",
"ConstantInt",
">",
"(",
"I",
"->",
"getArgOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getZExtValue",
"(",
")",
";",
"Value",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 24,641 | [
"}"
] | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"N",
"#",
"<STR_LIT>",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 24,642 | [
"if",
"(",
"DemandedElts",
".",
"isSubsetOf",
"(",
"ShuffleUndef",
")",
")",
"return",
"DAG",
".",
"getUNDEF",
"(",
"VT",
")",
";"
] | [
"SDValue",
"X86TargetLowering",
"::",
"SimplifyMultipleUseDemandedBitsForTargetNode",
"(",
"SDValue",
"Op",
",",
"const",
"APInt",
"&",
"DemandedBits",
",",
"const",
"APInt",
"&",
"DemandedElts",
",",
"SelectionDAG",
"&",
"DAG",
",",
"unsigned",
"Depth",
")",
"const... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 24,643 | [
"true",
";"
] | [
"for",
"(",
"uint64_t",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"Count",
";",
"++",
"i",
")",
"OS",
"<<",
"char",
"(",
"WebAssembly",
"::",
"Nop",
")",
";",
"return"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 24,644 | [
"||",
"code_x",
"==",
"ZERO_EXTEND",
"||",
"code_x",
"==",
"SIGN_EXTEND",
")",
")",
"return",
"CC_SWPmode",
";"
] | [
"case",
"EQ",
":",
"case",
"NE",
":",
"case",
"UNORDERED",
":",
"case",
"ORDERED",
":",
"case",
"UNLT",
":",
"case",
"UNLE",
":",
"case",
"UNGT",
":",
"case",
"UNGE",
":",
"case",
"UNEQ",
":",
"return",
"CCFPmode",
";",
"case",
"LT",
":",
"case",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 24,645 | [
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"ADDVL_XXI",
":",
"sve_int_arith_vl",
"<",
"<NUM_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 24,646 | [
"=",
"B",
".",
"CreateAddrSpaceCast",
"(",
"Alloc",
",",
"PTy",
")",
";"
] | [
"LoadInst",
"*",
"LI",
"=",
"dyn_cast",
"<",
"LoadInst",
">",
"(",
"CArgVal",
")",
";",
"if",
"(",
"LI",
"&&",
"LI",
"->",
"getParent",
"(",
")",
"==",
"CBB",
")",
"{",
"BasicBlock",
"::",
"iterator",
"BBI",
"=",
"LI",
"->",
"getIterator",
"(",
")"... |
LLVM | ARM | CPP | stmt_completion | CPU | 24,647 | [
"Memory",
".",
"BaseRegNum",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"!",
"isMVEMem",
"(",
")",
"||",
"Memory",
".",
"OffsetImm",
"!=",
"<NUM_LIT>",
"||",
"Memory",
".",
"Alignment",
"!=",
"<NUM_LIT>",
")",
"return",
"false",
";",
"if",
"(",
"!",
"ARMMCRegisterClasses",
"[",
"ARM",
"::",
"GPRnopcRegClassID",
"]",... |
GCC | arm | MD | stmt_completion | CPU | 24,648 | [
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"\t",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"SI",
"(",
"fix",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 24,649 | [
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";"
] | [
"SelectionDAG",
"&",
"DAG",
"=",
"DCI",
".",
"DAG",
";",
"if",
"(",
"N0",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"OR",
"&&",
"!",
"DAG",
".",
"haveNoCommonBitsSet",
"(",
"N0",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"N0",
".",
"getO... |
GCC | arm | CPP | next_suggestion | CPU | 24,650 | [
"}"
] | [
"_",
"_",
"arm_vcmpeqq_n_u32",
"(",
"uint32x4_t",
"_",
"_",
"a",
",",
"uint32_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vcmpeqq_n_v4si",
"(",
"(",
"int32x4_t",
")",
"_",
"_",
"a",
",",
"(",
"int32_t",
")",
"_",
"_",
"b",
")",
";... |
GCC | arm | CPP | stmt_completion | CPU | 24,651 | [
"uint8x16_t",
"_",
"_",
"b",
")",
"{"
] | [
"vaddq_u8",
"(",
"uint8x16_t",
"_",
"_",
"a",
","
] |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 24,652 | [
")",
";"
] | [
"}",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"i64",
")",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"static_cast",
"<",
"c... |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 24,653 | [
"<FIXS>",
"Returns",
".",
"push_back",
"(",
"WebAssembly",
"::",
"regClassToValType",
"(",
"MRI",
".",
"getRegClass",
"(",
"MO",
".",
"getReg",
"(",
")",
")",
"->",
"getID",
"(",
")",
")",
")",
";",
"<FIXE>",
"<FIXS>",
"Params",
".",
"push_back",
"(",
... | [
"const",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MI",
"->",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";",
"for",
"(",
"const",
"MachineOperand",
"&",
"MO",
":",
"MI",
"->",
"defs",
"(",
")",
")",
"<BUGS>",
"R... |
GCC | sparc | CPP | next_suggestion | CPU | 24,654 | [
"}"
] | [
"REAL_VALUE_TO_TARGET_SINGLE",
"(",
"r",
",",
"i",
")",
";",
"return",
"SPARC_SIMM13_P",
"(",
"i",
")",
";",
"}",
"return",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,655 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>"... |
GCC | mips | MD | stmt_completion | CPU | 24,656 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,657 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcod... |
GCC | s390 | MD | stmt_completion | MPU | 24,658 | [
"!",
"contains_symbol_ref_p",
"(",
"op",
")"
] | [
"return",
"memory_operand",
"(",
"op",
",",
"mode",
")",
"&",
"&"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 24,659 | [
"Pos",
"+=",
"sizeof",
"(",
"uint64_t",
")",
";"
] | [
"if",
"(",
"Opcode",
">=",
"WebAssembly",
"::",
"INSTRUCTION_LIST_END",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"MI",
".",
"setOpcode",
"(",
"Opcode",
")",
";",
"const",
"MCInstrDesc",
"&",
"Desc",
"=",
"MCII",
"->",
"get",
"(",
"Opcode",
")",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 24,660 | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]"
] | [
"(",
"ior",
":",
"DI",
"(",
"and",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"and",
":",
"DI",
"(",
"match_operand",
":",... |
LLVM | AMDGPU | CPP | program_repair | GPU | 24,661 | [
"<FIXS>",
"}",
"<FIXE>",
"<FIXS>",
"explicit",
"AMDGPUUnifyMetadata",
"(",
")",
":",
"FunctionPass",
"(",
"ID",
")",
"{",
"}",
"<FIXE>"
] | [
"#",
"include",
"<STR_LIT>",
"AMDGPU.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/IR/Constants.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/IR/Module.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/Pass.h",
"<STR_LIT>",
"using",
"namespace",
"llvm",
";... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,662 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 24,663 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"addr",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 24,664 | [
"loop2MBB",
";"
] | [
"LL",
"=",
"Mips",
"::",
"LL",
";",
"SC",
"=",
"Mips",
"::",
"SC",
";",
"ZERO",
"=",
"Mips",
"::",
"ZERO",
";",
"BNE",
"=",
"Mips",
"::",
"BNE",
";",
"BEQ",
"=",
"Mips",
"::",
"BEQ",
";",
"}",
"else",
"{",
"LL",
"=",
"Mips",
"::",
"LLD",
";... |
LLVM | Hexagon | CPP | code_generation | DSP | 24,665 | [
"bool",
"VLIWResourceModel",
"::",
"reserveResources",
"(",
"SUnit",
"*",
"SU",
",",
"bool",
"IsTop",
")",
"{",
"bool",
"startNewCycle",
"=",
"false",
";",
"if",
"(",
"!",
"SU",
")",
"{",
"ResourcesModel",
"->",
"clearResources",
"(",
")",
";",
"Packet",
... | [
"Keep",
"track",
"of",
"available",
"resources",
"."
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 24,666 | [
"}"
] | [
"bool",
"mustPreserveGV",
"(",
"const",
"GlobalValue",
"&",
"GV",
")",
"{",
"if",
"(",
"const",
"Function",
"*",
"F",
"=",
"dyn_cast",
"<",
"Function",
">",
"(",
"&",
"GV",
")",
")",
"return",
"F",
"->",
"isDeclaration",
"(",
")",
"||",
"AMDGPU",
"::... |
LLVM | Hexagon | TD | stmt_completion | DSP | 24,667 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_min",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"Enc_bd6011",
... |
GCC | m68k | MD | stmt_completion | MPU | 24,668 | [
")",
")",
"]"
] | [
"(",
"lshiftrt",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 24,669 | [
")",
";"
] | [
"MachineFrameInfo",
"&",
"MFFrame",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"MachineOperand",
"&",
"OffsetMO",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SystemZCallingConventionRegisters",
"*",
"Regs",
"=",
"STI",
".",
"getSpecialRegiste... |
LLVM | Mips | CPP | next_suggestion | CPU | 24,670 | [
"MipsELFStreamer",
"&",
"MEF",
"=",
"static_cast",
"<",
"MipsELFStreamer",
"&",
">",
"(",
"Streamer",
")",
";"
] | [
"const",
"FeatureBitset",
"&",
"Features",
"=",
"STI",
".",
"getFeatureBits",
"(",
")",
";",
"unsigned",
"EFlags",
"=",
"MCA",
".",
"getELFHeaderEFlags",
"(",
")",
";",
"if",
"(",
"getABI",
"(",
")",
".",
"IsO32",
"(",
")",
")",
"EFlags",
"|=",
"ELF",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 24,671 | [
"Rss32",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rtt32",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 24,672 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Mips | CPP | stmt_completion | CPU | 24,673 | [
"::",
"V1_64",
":",
"Mips",
"::",
"V1",
";"
] | [
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"MipsFunctionInfo",
"*",
"MipsFI",
"=",
"MF",
".",
"getInfo",
"<",
"MipsFunctionInfo",
">",
"(",
")",
";",
"MipsFI",
"->",
"setCallsEhReturn",
"(",
")",
";",
"SDValue",
"Ch... |
GCC | sparc | CPP | stmt_completion | CPU | 24,674 | [
",",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"v8qi",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"vis_fpsubs8",
"(",
"_",
"_",
"v8qi",
"_",
"_",
"A",
... |
LLVM | SystemZ | TD | next_suggestion | CPU | 24,675 | [
"}"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"I3",
"... |
GCC | alpha | MD | stmt_completion | MPU | 24,676 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"DI",
"(",
"match_operand",
":",
"I12MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>"... |
LLVM | Mips | TD | stmt_completion | CPU | 24,677 | [
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"FMIN_D_ENC",
":",
"MSA_3RF_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | XCore | CPP | stmt_completion | MPU | 24,678 | [
")",
";"
] | [
"return",
"new",
"XCoreDAGToDAGISel",
"(",
"TM"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 24,679 | [
"FirstCSPop",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"Terminator",
"=",
"MBB",
".",
"getFirstTerminator",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"Terminator",
";",
"DebugLoc",
"DL",
";",
"if",
"(",
"MBBI",
"!=",
"MBB",
".",
"end",
"(",
")",
"... |
LLVM | TLCS900 | TD | stmt_completion | MPU | 24,680 | [
"]",
">",
";"
] | [
"def",
"TLCS900shl",
":",
"SDNode",
"<",
"<STR_LIT>",
",",
"SDT_TLCS900Shift",
",",
"["
] |
LLVM | Mips | TD | stmt_completion | CPU | 24,681 | [
"<NUM_LIT>",
">",
";"
] | [
"class",
"MOD_MMR6_ENC",
":",
"ARITH_FM_MMR6",
"<",
"<STR_LIT>",
","
] |
LLVM | MSP430 | CPP | program_repair | MPU | 24,682 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"copy1MBB",
"->",
"splice",
"(",
"copy1MBB",
"->",
"begin",
"(",
")",
",",
"BB",
",",
"llvm",
"::",
"next",
"(",
"MachineBasicBlock",
"::",
"iterator",
"(",
"MI",
")",
")",
",",
"BB",
"->",
"end",
"(",
")",
")",
";",
"... | [
"MachineFunction",
"*",
"F",
"=",
"BB",
"->",
"getParent",
"(",
")",
";",
"MachineBasicBlock",
"*",
"copy0MBB",
"=",
"F",
"->",
"CreateMachineBasicBlock",
"(",
"LLVM_BB",
")",
";",
"MachineBasicBlock",
"*",
"copy1MBB",
"=",
"F",
"->",
"CreateMachineBasicBlock",
... |
LLVM | ARM | TD | next_suggestion | CPU | 24,683 | [
"}"
] | [
"class",
"N2VQIntX2np",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op19_18",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op17_16",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op10_8",
",",
"bit",
"op6",
",",
"bit",
"op7",
",",
"InstrItinClass",
"itin",
",",
"string",
"Opcod... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 24,684 | [
")",
",",
"Fixups",
",",
"STI",
")",
";"
] | [
"uint64_t",
"Base",
"=",
"getMachineOpValue",
"(",
"MI",
",",
"MI",
".",
"getOperand",
"(",
"OpNum",
")",
",",
"Fixups",
",",
"STI",
")",
";",
"uint64_t",
"Disp",
"=",
"getMachineOpValue",
"(",
"MI",
",",
"MI",
".",
"getOperand",
"(",
"OpNum",
"+",
"<N... |
GCC | arm | MD | stmt_completion | CPU | 24,685 | [
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 24,686 | [
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"op1",
",",
"TPCImm",
"<",
"Isrc",
">",
":",
"$",
"op2",
",",
"DataType",
":",
"$",
"optype",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
",",
"SPred",
":",
"$",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 24,687 | [
"assert",
"(",
"MI",
"->",
"killsRegister",
"(",
"ARM",
"::",
"R4",
",",
"nullptr",
")",
"&&",
"<STR_LIT>",
"Missed kill flag",
"<STR_LIT>",
")",
";"
] | [
"++",
"MI",
";",
"assert",
"(",
"MI",
"->",
"mayStore",
"(",
")",
"&&",
"<STR_LIT>",
"Expecting spill instruction",
"<STR_LIT>",
")",
";",
"[",
"[",
"fallthrough",
"]",
"]",
";",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":"
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 24,688 | [
"}"
] | [
"def",
"A2_nop",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"tc_2eabeebe",
",",
"TypeALU32_2op",
">",
",",
"Enc_e3b0c4",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 24,689 | [
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | ia64 | CPP | program_repair | CPU | 24,690 | [
"<FIXS>",
"int",
"needed",
"=",
"group_barrier_needed",
"(",
"insn",
")",
";",
"<FIXE>"
] | [
"memcpy",
"(",
"prev_cycle_state",
",",
"curr_state",
",",
"dfa_state_size",
")",
";",
"if",
"(",
"reload_completed",
")",
"{",
"<BUGS>",
"int",
"needed",
"=",
"group_barrier_needed_p",
"(",
"insn",
")",
";",
"<BUGE>",
"gcc_assert",
"(",
"!",
"needed",
")",
... |
LLVM | Mips | TD | program_repair | CPU | 24,691 | [
"<FIXS>",
"AdditionalRequires",
"[",
"RelocStatic",
"]",
">",
",",
"IsBranch",
";",
"<FIXE>"
] | [
"def",
"J",
":",
"MMRel",
",",
"JumpFJ",
"jmptarget",
",",
"<STR_LIT>",
",",
"br",
",",
"bb",
",",
"<STR_LIT>",
">",
",",
"FJ",
"<NUM_LIT>",
">",
",",
"<BUGS>",
"Requires",
"[",
"HasStdEnc",
",",
"RelocStatic",
"]",
">",
",",
"IsBranch",
";",
"<BUGE>",... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 24,692 | [
"}"
] | [
"void",
"SystemZPassConfig",
"::",
"addPreSched2",
"(",
")",
"{",
"if",
"(",
"getOptLevel",
"(",
")",
"!=",
"CodeGenOptLevel",
"::",
"None",
")",
"addPass",
"(",
"&",
"IfConverterID",
")",
";"
] |
LLVM | X86 | CPP | program_repair | CPU | 24,693 | [
"<FIXS>",
"PushOpcode",
"=",
"Is64Bit",
"?",
"X86",
"::",
"PUSH64r",
":",
"X86",
"::",
"PUSH32r",
";",
"<FIXE>"
] | [
"DefMov",
"->",
"eraseFromParent",
"(",
")",
";",
"}",
"else",
"{",
"<BUGS>",
"PushOpcode",
"=",
"X86",
"::",
"PUSH32r",
";",
"<BUGE>",
"Push",
"=",
"BuildMI",
"(",
"MBB",
",",
"Context",
".",
"Call",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"PushOpc... |
LLVM | ARM | CPP | stmt_completion | CPU | 24,694 | [
",",
"getKillRegState",
"(",
"BaseKill",
")",
")",
".",
"addReg",
"(",
"OffReg",
",",
"getKillRegState",
"(",
"OffKill",
")",
")",
".",
"addImm",
"(",
"Offset",
")",
".",
"addImm",
"(",
"Pred",
")",
".",
"addReg",
"(",
"PredReg",
")",
";"
] | [
"else",
"Offset",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"OffImm",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"if",
"(",
"isDef",
")",
"BuildMI",
"(",
"MBB",
",",
"MBBI",
",",
"MBBI",
"->",
"getDebugLoc",
"(",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 24,695 | [
"}"
] | [
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
">",
"<NUM_LIT>",
")",
"&",
"&",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 24,696 | [
"break",
";"
] | [
"void",
"AArch64AsmPrinter",
"::",
"EmitFMov0",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"{",
"unsigned",
"DestReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"if",
"(",
"STI",
"->",
"hasZeroCycleZeroingFP",
"(... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 24,697 | [
"-",
"<NUM_LIT>",
",",
"OS",
")",
";"
] | [
"DIVariable",
"V",
"(",
"const_cast",
"<",
"MDNode",
"*",
">",
"(",
"MI",
"->",
"getOperand",
"(",
"NOps",
"-",
"<NUM_LIT>",
")",
".",
"getMetadata",
"(",
")",
")",
")",
";",
"OS",
"<<",
"V",
".",
"getName",
"(",
")",
";",
"OS",
"<<",
"<STR_LIT>",
... |
GCC | csky | MD | stmt_completion | CPU | 24,698 | [
"<STR_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"xor",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | MSP430 | CPP | stmt_completion | MPU | 24,699 | [
",",
"E",
")",
";"
] | [
"static",
"std",
"::",
"unique_ptr",
"<",
"MSP430Operand",
">",
"CreatePostIndReg",
"(",
"unsigned",
"RegNum",
",",
"SMLoc",
"S",
",",
"SMLoc",
"E",
")",
"{",
"return",
"make_unique",
"<",
"MSP430Operand",
">",
"(",
"k_PostIndReg",
",",
"RegNum",
",",
"S"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.