Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | PowerPC | CPP | code_generation | CPU | 25,800 | [
"PPCSubtarget",
"::",
"PPCSubtarget",
"(",
"const",
"std",
"::",
"string",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
",",
"bool",
"is64Bit",
")",
":",
"StackAlignment",
"(",
"<NUM_LIT>",
")",
",",
"DarwinDirective",
"(",
"PPC",
"::",
"DI... | [
"This",
"constructor",
"initializes",
"the",
"data",
"members",
"to",
"match",
"that",
"of",
"the",
"specified",
"triple",
"."
] |
GCC | c4x | CPP | stmt_completion | DSP | 25,801 | [
"<",
"<NUM_LIT>",
")",
"{"
] | [
"case",
"PRE_MODIFY",
":",
"{",
"rtx",
"op0",
"=",
"XEXP",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
";",
"rtx",
"op1",
"=",
"XEXP",
"(",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
";",
"if",
... |
GCC | i386 | MD | next_suggestion | CPU | 25,802 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"VI2_AVX2_AVX512BW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"<",
"ssedoublemode",
">",
"(",
"match_operand",
":",
"VI2_AVX2_AVX512BW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"const_i... |
GCC | i386 | MD | next_suggestion | CPU | 25,803 | [
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
"]"
] | [
"(",
"define_peephole2",
"[",
"(",
"set",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"and",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":... |
LLVM | Hexagon | CPP | program_repair | DSP | 25,804 | [
"<FIXS>",
"auto",
"End",
"=",
"llvm",
"::",
"remove_if",
"(",
"LL",
",",
"IsEmpty",
")",
";",
"<FIXE>"
] | [
"auto",
"IsEmpty",
"=",
"[",
"]",
"(",
"const",
"IFRecordWithRegSet",
"&",
"IR",
")",
"->",
"bool",
"{",
"return",
"IR",
".",
"second",
".",
"empty",
"(",
")",
";",
"}",
";",
"<BUGS>",
"auto",
"End",
"=",
"remove_if",
"(",
"LL",
",",
"IsEmpty",
")"... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,805 | [
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"ARM",
"::",
"tLDRspi",
")",
",",
"DestReg",
")",
".",
"addFrameIndex",
"(",
"FI",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"addMemOperand",
"(",
"MMO",
")",
".",
"add",
"(",
"pr... | [
"if",
"(",
"I",
"!=",
"MBB",
".",
"end",
"(",
")",
")",
"DL",
"=",
"I",
"->",
"getDebugLoc",
"(",
")",
";",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MBB",
".",
"getParent",
"(",
")",
";",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameI... |
LLVM | AVR | CPP | next_suggestion | MPU | 25,806 | [
"Results",
".",
"push_back",
"(",
"Sub",
")",
";"
] | [
"case",
"ISD",
"::",
"ADD",
":",
"{",
"if",
"(",
"const",
"ConstantSDNode",
"*",
"C",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"{",
"SDValue",
"Sub",
"=",
"DAG",
".",
"getNode",
"(",
... |
LLVM | XCore | CPP | code_generation | MPU | 25,807 | [
"XCoreSubtarget",
"::",
"XCoreSubtarget",
"(",
"const",
"std",
"::",
"string",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
")",
":",
"IsXS1A",
"(",
"false",
")",
",",
"IsXS1B",
"(",
"false",
")",
"{",
"std",
"::",
"string",
"CPU",
"=",... | [
"This",
"constructor",
"initializes",
"the",
"data",
"members",
"to",
"match",
"that",
"of",
"the",
"specified",
"triple",
"."
] |
GCC | loongarch | CPP | stmt_completion | CPU | 25,808 | [
";"
] | [
"static",
"rtx",
"loongarch_frame_set",
"(",
"rtx",
"mem",
",",
"rtx",
"reg",
")",
"{",
"rtx",
"set",
"=",
"gen_rtx_SET",
"(",
"mem",
",",
"reg",
")",
";",
"RTX_FRAME_RELATED_P",
"(",
"set",
")",
"=",
"<NUM_LIT>",
";",
"return",
"set"
] |
GCC | arm | CPP | stmt_completion | CPU | 25,809 | [
"b",
";"
] | [
"vorr_s16",
"(",
"int16x4_t",
"_",
"_",
"a",
",",
"int16x4_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"a",
"|",
"_",
"_"
] |
LLVM | AArch64 | CPP | program_repair | CPU | 25,810 | [
"<FIXS>",
"FixedPos",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"FBits",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"FBits",
"==",
"<NUM_LIT>",
"||",
"FBits",
">",
"RegWidth",
")",
"return",
"false",
";",
"<BUGS>",
"FixedPos",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"FBits",
",",
"MVT",
"::",
"i32",
")",
";",
"<BUGE>",
"return",
"true",
";",
"}"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 25,811 | [
"DirectiveID",
".",
"getLoc",
"(",
")",
")",
";"
] | [
"if",
"(",
"IDVal",
"==",
"<STR_LIT>",
".word",
"<STR_LIT>",
")",
"return",
"ParseDirectiveWord",
"(",
"<NUM_LIT>",
",",
"DirectiveID",
".",
"getLoc",
"(",
")",
")",
";",
"else",
"if",
"(",
"IDVal",
".",
"startswith",
"(",
"<STR_LIT>",
".code",
"<STR_LIT>",
... |
GCC | microblaze | MD | stmt_completion | MPU | 25,812 | [
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
")",
"]"
] | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"label_ref",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 25,813 | [
"ISD",
"::",
"ZERO_EXTEND",
";"
] | [
"SDValue",
"AArch64TargetLowering",
"::",
"LowerVectorINT_TO_FP",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"bool",
"IsStrict",
"=",
"Op",
"->",
"isStrictFPOpcode",
"(",
")",
";",
"EVT",
"VT",
"=",
"Op",
".",
"getValueType",
"... |
GCC | rs6000 | MD | next_suggestion | CPU | 25,814 | [
"(",
"V16QI",
"\t",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"V4SF",
"\t",
"<STR_LIT>",
")",
"(",
"V4SI",
"\t",
"<STR_LIT>",
")",
"(",
"V8HI",
"\t",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | code_generation | CPU | 25,815 | [
"void",
"AArch64TargetLowering",
"::",
"ReplaceNodeResults",
"(",
"SDNode",
"*",
"N",
",",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"Results",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{"... | [
"ReplaceNodeResults",
"-",
"Replace",
"the",
"results",
"of",
"node",
"with",
"an",
"illegal",
"result",
"type",
"with",
"new",
"values",
"built",
"out",
"of",
"custom",
"code",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 25,816 | [
"VOIDmode",
",",
"mask",
")",
";"
] | [
"if",
"(",
"use_sse",
")",
"mask",
"=",
"ix86_build_signbit_mask",
"(",
"vmode",
",",
"vector_mode",
",",
"code",
"==",
"ABS",
")",
";",
"else",
"mask",
"=",
"NULL_RTX",
";",
"dst",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"src",
"=",
"operands",
"... |
GCC | loongarch | CPP | stmt_completion | CPU | 25,817 | [
"_",
"m128d",
"_",
"<NUM_LIT>",
",",
"_",
"_",
"m128d",
"_",
"<NUM_LIT>",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m128d",
"_",
"_",
"lsx_vfmaxa_d",
"(",
"_"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 25,818 | [
"case",
"<NUM_LIT>",
":"
] | [
"unsigned",
"MemSize",
"=",
"Query",
".",
"MMODescrs",
"[",
"<NUM_LIT>",
"]",
".",
"SizeInBits",
";",
"unsigned",
"Align",
"=",
"Query",
".",
"MMODescrs",
"[",
"<NUM_LIT>",
"]",
".",
"AlignInBits",
";",
"unsigned",
"AS",
"=",
"Query",
".",
"Types",
"[",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 25,819 | [
";"
] | [
"fprintf",
"(",
"defines_file",
",",
"<STR_LIT>",
" #define _ARCH_PPC64_PWR9 1\\n",
"<STR_LIT>",
")",
";",
"fprintf",
"(",
"defines_file",
",",
"<STR_LIT>",
"#endif\\n\\n",
"<STR_LIT>",
")",
";",
"for",
"(",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"num_ovl... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,820 | [
"}"
] | [
"bool",
"ARMDAGToDAGISel",
"::",
"SelectT2AddrModeImm8Offset",
"(",
"SDNode",
"*",
"Op",
",",
"SDValue",
"N",
",",
"SDValue",
"&",
"OffImm",
")",
"{",
"unsigned",
"Opcode",
"=",
"Op",
"->",
"getOpcode",
"(",
")",
";",
"ISD",
"::",
"MemIndexedMode",
"AM",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,821 | [
"}"
] | [
"assert",
"(",
"(",
"isNarrowLoad",
"(",
"MBBI",
")",
"||",
"isPromotableZeroStoreOpcode",
"(",
"MBBI",
")",
")",
"&&",
"<STR_LIT>",
"Expected narrow op.",
"<STR_LIT>",
")",
";",
"MachineInstr",
"*",
"MI",
"=",
"MBBI",
";",
"MachineBasicBlock",
"::",
"iterator",... |
LLVM | X86 | CPP | stmt_completion | CPU | 25,822 | [
";"
] | [
"static",
"SDValue",
"isFNEG",
"(",
"SDNode",
"*",
"N",
")",
"{",
"if",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"FNEG",
")",
"return",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Op",
"=",
"peekThroughBitcasts",
... |
GCC | ia64 | MD | stmt_completion | CPU | 25,823 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"RF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"if_then_else",
":",
"RF",
"(",
"ne",
":",
"RF",
"(",
"match_operand",
":",
"CCI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",... |
LLVM | Hexagon | CPP | code_generation | DSP | 25,824 | [
"void",
"HexagonHazardRecognizer",
"::",
"Reset",
"(",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Reset hazard recognizer\\n",
"<STR_LIT>",
")",
";",
"Resources",
"->",
"clearResources",
"(",
")",
";",
"PacketNum",
"=",
"<NUM_LIT>",
";",
"Us... | [
"Reset",
"the",
"unwind",
"opcode",
"assembler",
"."
] |
LLVM | Mips | CPP | next_suggestion | CPU | 25,825 | [
"Register",
"ResultReg",
"=",
"createResultReg",
"(",
"TLI",
".",
"getRegClassFor",
"(",
"CopyVT",
")",
")",
";"
] | [
"CCInfo",
".",
"AnalyzeCallResult",
"(",
"CLI",
".",
"Ins",
",",
"RetCC_Mips",
",",
"CLI",
".",
"RetTy",
",",
"CLI",
".",
"Symbol",
"?",
"CLI",
".",
"Symbol",
"->",
"getName",
"(",
")",
".",
"data",
"(",
")",
":",
"nullptr",
")",
";",
"if",
"(",
... |
GCC | i386 | CPP | next_suggestion | CPU | 25,826 | [
"}"
] | [
"if",
"(",
"regno0",
"!=",
"regno1",
"&&",
"regno0",
"!=",
"regno2",
")",
"return",
"true",
";",
"if",
"(",
"!",
"TARGET_OPT_AGU",
"||",
"optimize_function_for_size_p",
"(",
"cfun",
")",
")",
"return",
"false",
";",
"return",
"ix86_lea_outperforms",
"(",
"in... |
GCC | h8300 | CPP | stmt_completion | MPU | 25,827 | [
"IOR",
"&&",
"w1",
"==",
"<NUM_LIT>",
"&&",
"(",
"w0",
"&",
"<NUM_LIT>",
")",
"!=",
"<NUM_LIT>",
"&&",
"lower_half_easy_p",
")",
")",
"{"
] | [
"const",
"unsigned",
"HOST_WIDE_INT",
"b0",
"=",
"(",
"det",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";",
"const",
"unsigned",
"HOST_WIDE_INT",
"b1",
"=",
"(",
"det",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";",
"const",
"unsigned",
"HOST_WIDE_INT",
"w0"... |
GCC | arm | CPP | next_suggestion | CPU | 25,828 | [
"}"
] | [
"vreinterpret_u8_u16",
"(",
"uint16x4_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"uint8x8_t",
")",
"_",
"_",
"a",
";"
] |
GCC | avr | MD | stmt_completion | MPU | 25,829 | [
"HI",
"<NUM_LIT>",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")",
"(",
"truncate",
":",
"H... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,830 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Pd4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pd4",
"{",
"<NUM_LIT>",
"-",
"... |
GCC | sparc | CPP | stmt_completion | CPU | 25,831 | [
"mode",
")",
"{"
] | [
"static",
"bool",
"sparc_vector_mode_supported_p",
"(",
"machine_mode"
] |
LLVM | ARM | TD | stmt_completion | CPU | 25,832 | [
"<STR_LIT>",
",",
"SDTVecReduce2LA",
">",
";"
] | [
"def",
"ARMVMLALVAs",
":",
"SDNode",
"<"
] |
LLVM | TVM | CPP | code_generation | Virtual ISA | 25,833 | [
"unsigned",
"TVMInstrInfo",
"::",
"removeBranch",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"int",
"*",
"BytesRemoved",
")",
"const",
"{",
"MachineBasicBlock",
"::",
"iterator",
"I",
"=",
"MBB",
".",
"getLastNonDebugInstr",
"(",
")",
";",
"if",
"(",
"I",
"=... | [
"Remove",
"the",
"branching",
"code",
"at",
"the",
"end",
"of",
"the",
"specific",
"MBB",
"."
] |
GCC | fr30 | CPP | code_generation | DSP | 25,834 | [
"rtx",
"fr30_move_double",
"(",
"rtx",
"*",
"operands",
")",
"{",
"rtx",
"src",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"rtx",
"dest",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"enum",
"rtx_code",
"src_code",
"=",
"GET_CODE",
"(",
"src",
")",
"... | [
"Output",
"a",
"double",
"word",
"move",
".",
"It",
"must",
"be",
"REG",
"<",
"-REG",
",",
"REG",
"<",
"-MEM",
",",
"MEM",
"<",
"-REG",
"or",
"REG",
"<",
"-CONST",
".",
"On",
"the",
"FR30",
"we",
"are",
"contrained",
"by",
"the",
"fact",
"that",
... |
LLVM | SystemZ | TD | stmt_completion | CPU | 25,835 | [
"=",
"RI2",
";"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"RI2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BD3",
... |
GCC | avr | MD | next_suggestion | MPU | 25,836 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"ALL1Q",
"<NUM_LIT>",
")",
"(",
"usdiv",
":",
"ALL1Q",
"(",
"reg",
":",
"ALL1Q",
"<NUM_LIT>",
")",
"(",
"reg",
":",
"ALL1Q",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 25,837 | [
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unimplemented function.",
"<STR_LIT>",
")",
";",
"return",
"false"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 25,838 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 25,839 | [
"return",
"SysCRImm",
".",
"Val",
";"
] | [
"unsigned",
"getSysCR",
"(",
")",
"const",
"{",
"assert",
"(",
"Kind",
"==",
"k_SysCR",
"&&",
"<STR_LIT>",
"Invalid access!",
"<STR_LIT>",
")",
";"
] |
GCC | rs6000 | CPP | program_repair | CPU | 25,840 | [
"<FIXS>",
"emit_fusion_addis",
"(",
"tmp_reg",
",",
"hi",
")",
";",
"<FIXE>"
] | [
"fusion_split_address",
"(",
"addr",
",",
"&",
"hi",
",",
"&",
"lo",
")",
";",
"<BUGS>",
"emit_fusion_addis",
"(",
"tmp_reg",
",",
"hi",
",",
"<STR_LIT>",
"power9 store fusion",
"<STR_LIT>",
",",
"GET_MODE_NAME",
"(",
"mode",
")",
")",
";",
"<BUGE>",
"emit_f... |
LLVM | PowerPC | TD | stmt_completion | CPU | 25,841 | [
"SDTIntBinOp",
",",
"[",
"]",
">",
";"
] | [
"def",
"PPChi",
":",
"SDNode",
"<",
"<STR_LIT>",
","
] |
GCC | mips | MD | stmt_completion | CPU | 25,842 | [
")"
] | [
"[",
"(",
"V2DI",
"<STR_LIT>",
")",
"(",
"V4SI",
"<STR_LIT>",
")",
"(",
"V8HI",
"<STR_LIT>",
")",
"]"
] |
GCC | s390 | MD | stmt_completion | MPU | 25,843 | [
")",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | CPP | program_repair | CPU | 25,844 | [
"<FIXS>",
"<STR_LIT>",
"\\nrs6000_emit_move: mode = %s, lra_in_progress = %d, ",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"lra_in_progress",
",",
"<FIXE>"
] | [
"if",
"(",
"TARGET_DEBUG_ADDR",
")",
"{",
"fprintf",
"(",
"stderr",
",",
"<BUGS>",
"<STR_LIT>",
"\\nrs6000_emit_move: mode = %s, reload_in_progress = %d, ",
"<STR_LIT>",
"<BUGE>",
"<STR_LIT>",
"reload_completed = %d, can_create_pseudos = %d.\\ndest:\\n",
"<STR_LIT>",
",",
"GET_MO... |
LLVM | X86 | TD | program_repair | CPU | 25,845 | [
"<FIXS>",
"def",
":",
"Pat",
"(",
"v2i64",
"(",
"InVecOp",
"(",
"loadv16i8",
"addr",
":",
"$",
"src",
")",
")",
")",
",",
"<FIXE>"
] | [
"(",
"!",
"cast",
"I",
">",
"(",
"OpcPrefix",
"#",
"BQZ128rm",
")",
"addr",
":",
"$",
"src",
")",
">",
";",
"def",
":",
"Pat",
"(",
"v2i64",
"(",
"InVecOp",
"(",
"v16i8",
"(",
"vzload_v2i64",
"addr",
":",
"$",
"src",
")",
")",
")",
")",
",",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 25,846 | [
"ret",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_aarch64_get_dregoiv4hf",
"(",
"_",
"_",
"o",
",",
"<NUM_LIT>",
")",
";"
] | [
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_aarch64_ld2v4hf",
"(",
"_",
"_",
"a",
")",
";",
"ret",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_aarch64_get_dregoiv4hf",
"(",
"_",
"_",
"o",
",",
"<NUM_LIT>",
")",
";"
] |
LLVM | X86 | TD | stmt_completion | CPU | 25,847 | [
")",
")",
")",
",",
"(",
"CVTPD2PSrr",
"VR128",
":",
"$",
"src",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"X86vzmovl",
"(",
"v2f64",
"(",
"bitconvert",
"(",
"v4f32",
"(",
"X86vfpround",
"(",
"v2f64",
"VR128",
":",
"$",
"src",
")",
")",
")"
] |
LLVM | MOS | CPP | next_suggestion | MPU | 25,848 | [
"initializeMOSPostRAScavengingPass",
"(",
"PR",
")",
";"
] | [
"initializeGlobalISel",
"(",
"PR",
")",
";",
"initializeMOSCombinerPass",
"(",
"PR",
")",
";",
"initializeMOSInsertCopiesPass",
"(",
"PR",
")",
";",
"initializeMOSLateOptimizationPass",
"(",
"PR",
")",
";",
"initializeMOSLowerSelectPass",
"(",
"PR",
")",
";",
"initi... |
GCC | arm | CPP | next_suggestion | CPU | 25,849 | [
"arm_builtin_decls",
"[",
"ARM_BUILTIN_SET_FPSCR_NZCVQC",
"]",
"=",
"add_builtin_function",
"(",
"<STR_LIT>",
"__builtin_arm_set_fpscr_nzcvqc",
"<STR_LIT>",
",",
"set_fpscr_nzcvqc",
",",
"ARM_BUILTIN_SET_FPSCR_NZCVQC",
",",
"BUILT_IN_MD",
",",
"NULL",
",",
"NULL_TREE",
")",
... | [
"tree",
"get_fpscr_nzcvqc",
"=",
"build_function_type_list",
"(",
"intSI_type_node",
",",
"NULL",
")",
";",
"tree",
"set_fpscr_nzcvqc",
"=",
"build_function_type_list",
"(",
"void_type_node",
",",
"intSI_type_node",
",",
"NULL",
")",
";",
"arm_builtin_decls",
"[",
"AR... |
LLVM | AMDGPU | TD | program_repair | GPU | 25,850 | [
"<FIXS>",
"(",
"ins",
"VReg_64",
":",
"$",
"addr",
",",
"vdataClass",
":",
"$",
"data",
",",
"GLC",
":",
"$",
"glc",
",",
"slc",
":",
"$",
"slc",
",",
"tfe",
":",
"$",
"tfe",
")",
",",
"<FIXE>"
] | [
"class",
"FLAT_Store_Pseudo",
"string",
"opName",
",",
"RegisterClass",
"vdataClass",
">",
":",
"FLAT_Pseudo",
"opName",
",",
"(",
"outs",
")",
",",
"<BUGS>",
"(",
"ins",
"VReg_64",
":",
"$",
"addr",
",",
"vdataClass",
":",
"$",
"data",
",",
"glc",
":",
... |
LLVM | M68k | TD | stmt_completion | MPU | 25,851 | [
"CMDI",
",",
"MxEncAddrMode_p",
"<",
"<STR_LIT>",
">",
">",
";"
] | [
"def",
"NAME",
"#",
"SZ",
"#",
"<STR_LIT>",
":",
"MxBiArOp_MI",
"<",
"MN",
",",
"!",
"cast",
"<",
"MxType",
">",
"(",
"<STR_LIT>",
"#",
"SZ",
")",
",",
"!",
"cast",
"<",
"MxType",
">",
"(",
"<STR_LIT>",
"#",
"SZ",
")",
".",
"POp",
","
] |
LLVM | PowerPC | CPP | code_generation | CPU | 25,852 | [
"bool",
"PPCFrameLowering",
"::",
"restoreCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterInfo",
"*",
"... | [
"restoreCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"restore",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"ser... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 25,853 | [
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"SrcA",
"=",
"coords",
";",
"let",
"SrcExtra",
"=",
"tensor",
";",
"let",
"Dest",
"=",
"dst",
";",
"let",
"Switches",
"=",
"sw",
";",
"let",
"Switches",
"{... |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,854 | [
"<STR_LIT>",
";"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 25,855 | [
"}"
] | [
"bool",
"isBarrier",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"return",
"isBarrierStart",
"(",
"Opcode",
")",
"||",
"Opcode",
"==",
"AMDGPU",
"::",
"S_BARRIER_WAIT",
"||",
"Opcode",
"==",
"AMDGPU",
"::",
"S_BARRIER_INIT_M0",
"||",
"Opcode",
"==",
"AMDGPU"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 25,856 | [
"<NUM_LIT>",
",",
"Neon_mls",
">",
";"
] | [
"def",
"MLSvvv_16B",
":",
"NeonI_3VSame_Constraint_impl",
"<",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"VPR128",
",",
"v16i8",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 25,857 | [
"if",
"(",
"!",
"SelectADDRrr",
"(",
"Op",
",",
"Op0",
",",
"Op1",
")",
")",
"SelectADDRri",
"(",
"Op",
",",
"Op0",
",",
"Op1",
")",
";"
] | [
"bool",
"SparcDAGToDAGISel",
"::",
"SelectInlineAsmMemoryOperand",
"(",
"const",
"SDValue",
"&",
"Op",
",",
"unsigned",
"ConstraintID",
",",
"std",
"::",
"vector",
"<",
"SDValue",
">",
"&",
"OutOps",
")",
"{",
"SDValue",
"Op0",
",",
"Op1",
";",
"switch",
"("... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 25,858 | [
"getReg",
"(",
")",
";"
] | [
"if",
"(",
"llvm",
"::",
"is_contained",
"(",
"getLoadOpcodesForSpillArray",
"(",
")",
",",
"MI",
".",
"getOpcode",
"(",
")",
")",
")",
"{",
"if",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isImm",
"(",
")",
"&&",
"!",
"MI",
".",
"g... |
GCC | i386 | CPP | stmt_completion | CPU | 25,859 | [
"void",
"const",
"*",
"_",
"_",
"P",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_expandloadu_pd",
"(",
"_",
"_",
"mmask8",
"_",
"_",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,860 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | rs6000 | MD | stmt_completion | CPU | 25,861 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,862 | [
"<STR_LIT>",
";"
] | [
"def",
"A4_cmphgtui",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"u32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_02553a"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,863 | [
";"
] | [
"def",
"L2_loadbsw2_zomap",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_17e0d2cd",
",",
"TypeMAPPING",
">",
"{",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 25,864 | [
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{"
] | [
"if",
"(",
"FirstMI",
"->",
"definesRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
"switch",
"(",
"FirstMI",
"->",
"getOpcode",
"(",
")",
")",
"{",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"!",
"AArch64InstrInfo",
"::",
"hasShiftedRe... |
GCC | c4x | CPP | program_repair | DSP | 25,865 | [
"<FIXS>",
"c4x_pr_DATA_SECTION",
"(",
"cpp_reader",
"*",
"pfile",
"ATTRIBUTE_UNUSED",
")",
"<FIXE>"
] | [
"}",
"void",
"<BUGS>",
"c4x_pr_DATA_SECTION",
"(",
"pfile",
")",
"cpp_reader",
"*",
"pfile",
"ATTRIBUTE_UNUSED",
";",
"<BUGE>",
"{",
"tree",
"func",
",",
"sect",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 25,866 | [
"Log2Size",
"=",
"llvm",
"::",
"Log2_32",
"(",
"<NUM_LIT>",
")",
";"
] | [
"case",
"ARM",
"::",
"fixup_arm_thumb_br",
":",
"RelocType",
"=",
"unsigned",
"(",
"macho",
"::",
"RIT_ARM_ThumbBranch22Bit",
")",
";",
"Log2Size",
"=",
"llvm",
"::",
"Log2_32",
"(",
"<NUM_LIT>",
")",
";",
"return",
"true",
";",
"case",
"ARM",
"::",
"fixup_t... |
LLVM | AMDGPU | CPP | code_generation | GPU | 25,867 | [
"bool",
"AMDGPUPrintfRuntimeBinding",
"::",
"runOnModule",
"(",
"Module",
"&",
"M",
")",
"{",
"Triple",
"TT",
"(",
"M",
".",
"getTargetTriple",
"(",
")",
")",
";",
"if",
"(",
"TT",
".",
"getArch",
"(",
")",
"==",
"Triple",
"::",
"r600",
")",
"return",
... | [
"runOnModule",
"-",
"Virtual",
"method",
"overriden",
"by",
"subclasses",
"to",
"process",
"the",
"module",
"being",
"operated",
"on",
"."
] |
GCC | i386 | MD | stmt_completion | CPU | 25,868 | [
")",
"]",
")"
] | [
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"se... |
GCC | ia64 | CPP | program_repair | CPU | 25,869 | [
"<FIXS>",
"&&",
"!",
"unknown_for_bundling_p",
"(",
"insn",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"INSN_CODE",
"(",
"insn",
")",
"!=",
"CODE_FOR_insn_group_barrier",
"<BUGS>",
"&&",
"GET_CODE",
"(",
"PATTERN",
"(",
"insn",
")",
")",
"!=",
"ASM_INPUT",
"&&",
"asm_noperands",
"(",
"PATTERN",
"(",
"insn",
")",
")",
"<NUM_LIT>",
")",
"<BUGE>",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 25,870 | [
";"
] | [
"RegisterCell",
"PC",
"=",
"getCell",
"(",
"PR",
",",
"Inputs",
")",
";",
"const",
"BT",
"::",
"BitValue",
"&",
"Test",
"=",
"PC",
"[",
"<NUM_LIT>",
"]",
";",
"if",
"(",
"!",
"Test",
".",
"is",
"(",
"<NUM_LIT>",
")",
"&&",
"!",
"Test",
".",
"is",... |
GCC | i386 | CPP | program_repair | CPU | 25,871 | [
"<FIXS>",
"*",
"total",
"=",
"mode",
"==",
"SFmode",
"?",
"cost",
"->",
"sqrtss",
":",
"cost",
"->",
"sqrtsd",
";",
"<FIXE>",
"<FIXS>",
"*",
"total",
"=",
"mode",
"==",
"SFmode",
"?",
"cost",
"->",
"sqrtss",
":",
"cost",
"->",
"sqrtsd",
";",
"<FIXE>"... | [
"case",
"SQRT",
":",
"if",
"(",
"SSE_FLOAT_MODE_P",
"(",
"mode",
")",
"&&",
"TARGET_SSE_MATH",
")",
"<BUGS>",
"*",
"total",
"=",
"cost",
"->",
"fsqrt",
";",
"<BUGE>",
"else",
"if",
"(",
"X87_FLOAT_MODE_P",
"(",
"mode",
")",
")",
"*",
"total",
"=",
"cos... |
LLVM | Mips | CPP | stmt_completion | CPU | 25,872 | [
"(",
")",
";"
] | [
"return",
"new",
"CheriAddressingModeFolder"
] |
LLVM | Hexagon | CPP | code_generation | DSP | 25,873 | [
"bool",
"HexagonAsmParser",
"::",
"MatchAndEmitInstruction",
"(",
"SMLoc",
"IDLoc",
",",
"unsigned",
"&",
"Opcode",
",",
"OperandVector",
"&",
"Operands",
",",
"MCStreamer",
"&",
"Out",
",",
"uint64_t",
"&",
"ErrorInfo",
",",
"bool",
"MatchingInlineAsm",
")",
"{... | [
"MatchAndEmitInstruction",
"-",
"Recognize",
"a",
"series",
"of",
"operands",
"of",
"a",
"parsed",
"instruction",
"as",
"an",
"actual",
"MCInst",
"and",
"emit",
"it",
"to",
"the",
"specified",
"MCStreamer",
"."
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 25,874 | [
"}"
] | [
"MachineBasicBlock",
"::",
"const_reverse_iterator",
"It",
"=",
"MI",
";",
"MachineBasicBlock",
"::",
"const_reverse_iterator",
"E",
"=",
"MI",
".",
"getParent",
"(",
")",
"->",
"rend",
"(",
")",
";",
"It",
"++",
";",
"for",
"(",
";",
"It",
"!=",
"E",
";... |
LLVM | X86 | CPP | next_suggestion | CPU | 25,875 | [
"return",
"DAG",
".",
"getVectorShuffle",
"(",
"VT",
",",
"dl",
",",
"V1",
",",
"V2",
",",
"&",
"Mask",
"[",
"<NUM_LIT>",
"]",
")",
";"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"NumElems",
"/",
"<NUM_LIT>",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{",
"Mask",
".",
"push_back",
"(",
"i",
")",
";",
"Mask",
".",
"push_back",
"(",
"i",
"+",
"NumElems",
")",
"... |
GCC | vax | CPP | program_repair | CPU | 25,876 | [
"<FIXS>",
"machine_mode",
"mode",
";",
"<FIXE>"
] | [
"static",
"boolvax_float_literal",
"(",
"rtx",
"c",
")",
"{",
"<BUGS>",
"enum",
"machine_mode",
"mode",
";",
"<BUGE>",
"REAL_VALUE_TYPE",
"r",
",",
"s",
";",
"int",
"i",
";"
] |
GCC | s390 | CPP | program_repair | MPU | 25,877 | [
"<FIXS>",
"emit_insn",
"(",
"gen_cpymem_short",
"(",
"new",
"dst",
",",
"new",
"src",
",",
"<FIXE>",
"<FIXS>",
"emit_insn",
"(",
"gen_cpymem_long",
"(",
"dst",
",",
"src",
",",
"convert_to_mode",
"(",
"Pmode",
",",
"len",
",",
"<NUM_LIT>",
")",
")",
")",
... | [
"{",
"rtx",
"new",
"dst",
"=",
"adjust_address",
"(",
"dst",
",",
"BLKmode",
",",
"o",
")",
";",
"rtx",
"new",
"src",
"=",
"adjust_address",
"(",
"src",
",",
"BLKmode",
",",
"o",
")",
";",
"<BUGS>",
"emit_insn",
"(",
"gen_movmem_short",
"(",
"new",
"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 25,878 | [
")",
";"
] | [
"AU",
".",
"addPreserved",
"<",
"MachineLoopInfo",
">",
"(",
")",
";",
"MachineFunctionPass",
"::",
"getAnalysisUsage",
"(",
"AU"
] |
GCC | s390 | MD | stmt_completion | MPU | 25,879 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 25,880 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"="
] |
GCC | v850 | MD | stmt_completion | MPU | 25,881 | [
"<STR_LIT>",
")"
] | [
"(",
"compare",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | bfin | CPP | next_suggestion | DSP | 25,882 | [
"}"
] | [
"if",
"(",
"optimize_size",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"GET_MODE_CLASS",
"(",
"mode",
")",
"==",
"MODE_INT",
")",
"{",
"if",
"(",
"TEST_HARD_REG_BIT",
"(",
"reg_class_contents",
"[",
"class1",
"]",
",",
"REG_A0",
")",
"||",
"TEST_HARD_REG_BI... |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,883 | [
"}"
] | [
"def",
"KryoWrite_2cyc_XY_93ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitXY",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 25,884 | [
"<STR_LIT>"
] | [
"(",
"and",
":",
"V2SI",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | m32c | MD | stmt_completion | MPU | 25,885 | [
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")"
] |
GCC | alpha | MD | next_suggestion | MPU | 25,886 | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"float_extend",
":",
"DF"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,887 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm8",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=... |
GCC | i386 | CPP | next_suggestion | CPU | 25,888 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_cvt_roundpd_ph",
"(",
"_",
"_",
"m512d",
"_",
"_",
"A... |
LLVM | X86 | TD | stmt_completion | CPU | 25,889 | [
"INSERT_get_vinsert256_imm",
">",
";"
] | [
"def",
"EXTRACT_get_vextract256_imm",
":",
"SDNodeXForm",
"<",
"extract_subvector",
",",
"[",
"{",
"return",
"getI8Imm",
"(",
"X86",
":",
":",
"getExtractVEXTRACT256Immediate",
"(",
"N",
")",
",",
"SDLoc",
"(",
"N",
")",
")",
";",
"}",
"]",
">",
";",
"def"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 25,890 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Vdn",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"ab",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 25,891 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Ru32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ru32",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | Z80 | CPP | stmt_completion | MPU | 25,892 | [
";"
] | [
"case",
"'",
"K",
"'",
":",
"case",
"'",
"L",
"'",
":",
"case",
"'",
"N",
"'",
":",
"case",
"'",
"O",
"'",
":",
"case",
"'",
"P",
"'",
":",
"if",
"(",
"isa",
"<",
"ConstantInt",
">",
"(",
"CallOperandVal",
")",
")",
"weight",
"=",
"CW_Constan... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 25,893 | [
"B",
",",
"GV",
",",
"<NUM_LIT>",
")",
";"
] | [
"B",
".",
"buildIntrinsic",
"(",
"Intrinsic",
"::",
"trap",
",",
"ArrayRef",
"<",
"Register",
">",
"(",
")",
",",
"true",
")",
";",
"B",
".",
"buildUndef",
"(",
"DstReg",
")",
";",
"MI",
".",
"eraseFromParent",
"(",
")",
";",
"return",
"true",
";",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 25,894 | [
"}"
] | [
"if",
"(",
"ShiftAmount",
">=",
"<NUM_LIT>",
")",
"{",
"emitRRI",
"(",
"Mips",
"::",
"DSLL32",
",",
"DstReg",
",",
"SrcReg",
",",
"ShiftAmount",
"-",
"<NUM_LIT>",
",",
"IDLoc",
",",
"Instructions",
")",
";",
"return",
";",
"}",
"emitRRI",
"(",
"Mips",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,895 | [
"}"
] | [
"{",
"MO_LO16",
",",
"<STR_LIT>",
"arm-lo16",
"<STR_LIT>",
"}",
",",
"{",
"MO_HI16",
",",
"<STR_LIT>",
"arm-hi16",
"<STR_LIT>",
"}",
",",
"{",
"MO_LO_0_7",
",",
"<STR_LIT>",
"arm-lo-0-7",
"<STR_LIT>",
"}",
",",
"{",
"MO_HI_0_7",
",",
"<STR_LIT>",
"arm-hi-0-7",... |
GCC | i386 | MD | stmt_completion | CPU | 25,896 | [
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"ior",
"(",
"match_operand"
] |
GCC | pa | MD | stmt_completion | CPU | 25,897 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_L... |
LLVM | ARM | CPP | next_suggestion | CPU | 25,898 | [
"MatchParallelMACSequences",
"(",
"R",
",",
"MACCandidates",
")",
";"
] | [
"for",
"(",
"PHINode",
"&",
"Phi",
":",
"Latch",
"->",
"phis",
"(",
")",
")",
"{",
"const",
"auto",
"*",
"Ty",
"=",
"Phi",
".",
"getType",
"(",
")",
";",
"if",
"(",
"!",
"Ty",
"->",
"isIntegerTy",
"(",
"<NUM_LIT>",
")",
"&&",
"!",
"Ty",
"->",
... |
LLVM | ARM | CPP | program_repair | CPU | 25,899 | [
"<FIXS>",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>",
"<FIXS>",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>"
] | [
"RHSC",
"=",
"-",
"RHSC",
";",
"}",
"Offset",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"AddSub",
",",
"RHSC",
")",
",",
"<BUGS>",
"MVT",
"::",
"i32",
")",
";",
"<BUGE>",
"return",
"true",
";",
"}",
"Base",
"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.