Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AArch64
TD
stmt_completion
CPU
25,900
[ "v8i16", ",", "v8i16", ",", "v8i16", ">", ";" ]
[ "def", ":", "NI_2VE_mul_laneq", "<", "!", "cast", "<", "Instruction", ">", "(", "subop", "#", "<STR_LIT>", ")", ",", "neon_uimm3_bare", ",", "op", ",", "VPR128", ",", "VPR128Lo", "," ]
GCC
sparc
MD
next_suggestion
CPU
25,901
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
25,902
[ ")", ")", ";" ]
[ "bool", "ix86_dep_by_shift_count", "(", "const_rtx", "set_insn", ",", "const_rtx", "use_insn", ")", "{", "return", "ix86_dep_by_shift_count_body", "(", "PATTERN", "(", "set_insn", ")", ",", "PATTERN", "(", "use_insn" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
25,903
[ "|", "(", "i", "<", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ")", ")", "{" ]
[ "static", "const", "signed", "char", "SplatCsts", "[", "]", "=", "{", "-", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "-", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "-", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "-", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "-", "<NUM_LIT>", ",...
LLVM
PowerPC
CPP
stmt_completion
CPU
25,904
[ ";" ]
[ "ArgOffset", "=", "(", "(", "ArgOffset", "+", "Align", "-", "<NUM_LIT>", ")", "/", "Align", ")", "*", "Align", ";", "if", "(", "ArgOffset", ">=", "LinkageSize", "+", "ParamAreaSize", ")", "UseMemory", "=", "true", ";", "ArgOffset", "+=", "CalculateStackSlo...
LLVM
CellSPU
CPP
stmt_completion
MPU
25,905
[ ",", "result", ")", ";" ]
[ "}", "else", "{", "int64_t", "rotamt", "=", "-", "vtm", "->", "prefslot_byte", ";", "if", "(", "rotamt", "<", "<NUM_LIT>", ")", "rotamt", "+=", "<NUM_LIT>", ";", "rotate", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "PtrVT", ...
GCC
xtensa
CPP
next_suggestion
MPU
25,906
[ "return", "op", ";" ]
[ "switch", "(", "GET_CODE", "(", "op", ")", ")", "{", "case", "CONST", ":", "return", "xtensa_delegitimize_address", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ")", ";", "case", "UNSPEC", ":", "if", "(", "XINT", "(", "op", ",", "<NUM_LIT>", ")", "...
GCC
mips
MD
stmt_completion
CPU
25,907
[ ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "FMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "div", ":", "FMSA", "(", "match_operand", ":", "FMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,908
[ ")", ")", "{" ]
[ "}", "for", "(", "unsigned", "E", "=", "Operands", ".", "size", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "AMDGPUOperand", "&", "Op", "=", "(", "(", "AMDGPUOperand", "&", ")", "*", "Operands", "[", "I", "]", ")", ";", "if", "("...
LLVM
Sparc
CPP
stmt_completion
CPU
25,909
[ "?", "RTLIB", "::", "FPTOUINT_F128_I32", ":", "RTLIB", "::", "FPTOUINT_F128_I64", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", "!=", "MVT", "::", "f128", "||", "(", "hasHardQuad", "&&", "TLI", ".", "isTypeLegal", "(", "VT", ")", ")", ")", "return", "SDValue", "(", ")", ";", "assert", ...
GCC
avr
CPP
stmt_completion
MPU
25,910
[ "decl", ")", ";" ]
[ "static", "bool", "avr_warn_func_return", "(", "tree", "decl", ")", "{", "return", "!", "avr_naked_function_p", "(" ]
GCC
i386
MD
program_repair
CPU
25,911
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
25,912
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "n1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "n1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "n1", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
ARM
CPP
stmt_completion
CPU
25,913
[ ")", ",", "NewVR", ")", ".", "addReg", "(", "*", "I", ")", ";" ]
[ "else", "if", "(", "ARM", "::", "DPRRegClass", ".", "contains", "(", "*", "I", ")", ")", "RC", "=", "&", "ARM", "::", "DPRRegClass", ";", "else", "llvm_unreachable", "(", "<STR_LIT>", "Unexpected register class in CSRsViaCopy!", "<STR_LIT>", ")", ";", "unsigne...
LLVM
Hexagon
TD
next_suggestion
DSP
25,914
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
GCC
s390
CPP
next_suggestion
MPU
25,915
[ "}" ]
[ "else", "if", "(", "fcode", ">=", "S390_OVERLOADED_BUILTIN_OFFSET", ")", "return", "bflags_overloaded_builtin", "[", "fcode", "-", "S390_BUILTIN_MAX", "]", ";", "else", "return", "bflags_builtin", "[", "fcode", "]", ";" ]
GCC
i386
MD
stmt_completion
CPU
25,916
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "bswap", ":", "SWI48", "(", "match_operand", ":", "SWI48", "<NUM_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
25,917
[ ";" ]
[ "return", "remove_partial_avx_dependency", "(", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,918
[ "{" ]
[ "bool", "enableSubRegLiveness", "(", ")", "const", "override" ]
LLVM
Hexagon
TD
stmt_completion
DSP
25,919
[ "HalfWordAccess", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
arm
CPP
code_generation
CPU
25,920
[ "static", "rtx", "arm_expand_binop_builtin", "(", "enum", "insn_code", "icode", ",", "tree", "exp", ",", "rtx", "target", ")", "{", "rtx", "pat", ";", "tree", "arg0", "=", "CALL_EXPR_ARG", "(", "exp", ",", "<NUM_LIT>", ")", ";", "tree", "arg1", "=", "CAL...
[ "Subroutine", "of", "arm_expand_builtin", "to", "take", "care", "of", "binop", "insns", "." ]
GCC
xtensa
MD
stmt_completion
MPU
25,921
[ "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
GCC
m32r
CPP
next_suggestion
MPU
25,922
[ "if", "(", "pic_reg_used", ")", "{" ]
[ "int", "frame_size", ";", "unsigned", "int", "gmask", ";", "int", "pic_reg_used", "=", "flag_pic", "&&", "(", "crtl", "->", "uses_pic_offset_table", "|", "crtl", "->", "profile", ")", ";", "if", "(", "!", "current_frame_info", ".", "initialized", ")", "m32r_...
LLVM
X86
TD
next_suggestion
CPU
25,923
[ "def", "i64immZExt32", ":", "PatLeaf", "<", "(", "i64", "imm", ")", ",", "[", "{" ]
[ "def", "i64immSExt32", ":", "PatLeaf", "<", "(", "i64", "imm", ")", ",", "[", "{", "return", "(", "int64_t", ")", "N", "-", ">", "getZExtValue", "(", ")", "=", "=", "(", "int32_t", ")", "N", "-", ">", "getZExtValue", "(", ")", ";", "}", "]", ">...
GCC
c4x
MD
next_suggestion
DSP
25,924
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC_NOOV", "<NUM_LIT>", ")", "(", "compare", ":", "CC_NOOV", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
LoongArch
CPP
next_suggestion
CPU
25,925
[ "for", "(", "MVT", "VT", ":", "LSXVTs", ")", "{" ]
[ "setOperationAction", "(", "ISD", "::", "FP_TO_SINT", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "BITCAST", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "ROTR", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
25,926
[ ";" ]
[ "std", "::", "pair", "<", "int", ",", "MVT", ">", "LT", "=", "TLI", "->", "getTypeLegalizationCost", "(", "DL", ",", "VecTy", ")", ";", "int", "Cost", "=", "getMemoryOpCost", "(", "Opcode", ",", "VecTy", ",", "Alignment", ",", "AddressSpace", ")", ";",...
GCC
i386
MD
stmt_completion
CPU
25,927
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
25,928
[ "}" ]
[ "case", "<NUM_LIT>", ":", "return", "StackSize", "<=", "<NUM_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "StackSize", "<=", "<NUM_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "StackSize", "<=", "<NUM_LIT>", ";", "default", ":", "return", "false", ";", ...
LLVM
ARM
TD
stmt_completion
CPU
25,929
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "im...
GCC
csky
CPP
next_suggestion
CPU
25,930
[ "add_reg_note", "(", "par", ",", "REG_FRAME_RELATED_EXPR", ",", "dwarf", ")", ";" ]
[ "rtx", "par", ";", "rtx", "dwarf", ";", "rtx", "tmp", ";", "int", "dwarf_par_index", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "CSKY_NGPR_REGS", ";", "i", "++", ")", "{", "if", "(", "mask", "&", "(", "<NUM_LIT>", "<<", "i", ")", ")",...
LLVM
Hexagon
CPP
next_suggestion
DSP
25,931
[ "BExtended", "=", "true", ";" ]
[ "J", "!=", "MCI", ".", "end", "(", ")", ";", "++", "J", ")", "{", "MCInst", "const", "*", "JumpInst", "=", "J", "->", "getInst", "(", ")", ";", "if", "(", "HexagonMCInstrInfo", "::", "isImmext", "(", "*", "JumpInst", ")", ")", "{", "JExtended", "...
GCC
aarch64
MD
next_suggestion
CPU
25,932
[ ")" ]
[ "emit_insn", "(", "gen_move_lo_quad_internal_", "<", "mode", ">", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "DONE", "}" ]
LLVM
Mips
CPP
next_suggestion
CPU
25,933
[ "I", "=", "MBB", ".", "end", "(", ")", ";" ]
[ "if", "(", "I", "==", "MBB", ".", "begin", "(", ")", ")", "return", "<NUM_LIT>", ";", "--", "I", ";", "if", "(", "I", "->", "getOpcode", "(", ")", "!=", "Mips", "::", "J", "&&", "GetCondFromBranchOpc", "(", "I", "->", "getOpcode", "(", ")", ")", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,934
[ "TokError", "(", "<STR_LIT>", "invalid minor version", "<STR_LIT>", ")", ";" ]
[ "bool", "AMDGPUAsmParser", "::", "ParseDirectiveMajorMinor", "(", "uint32_t", "&", "Major", ",", "uint32_t", "&", "Minor", ")", "{", "if", "(", "ParseAsAbsoluteExpression", "(", "Major", ")", ")", "return", "TokError", "(", "<STR_LIT>", "invalid major version", "<...
GCC
arm
MD
stmt_completion
CPU
25,935
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
CPP
stmt_completion
CPU
25,936
[ ")", "(", "b", ")", ")", ")", ")", ";" ]
[ "static", "_", "_", "inline", "vec_double2", "spu_add", "(", "vec_double2", "a", ",", "vec_double2", "b", ")", "{", "return", "(", "(", "vec_double2", ")", "(", "si_dfa", "(", "(", "qword", ")", "(", "a", ")", ",", "(", "qword" ]
GCC
alpha
CPP
stmt_completion
MPU
25,937
[ ")", ")", "{" ]
[ "rtx", "high_bit", "=", "operands", "[", "<NUM_LIT>", "]", ";", "rtx", "scratch", ";", "int", "move", ";", "alpha_split_tmode_pair", "(", "operands", ",", "TFmode", ",", "false", ")", ";", "move", "=", "<NUM_LIT>", ";", "if", "(", "rtx_equal_p", "(", "op...
LLVM
X86
TD
next_suggestion
CPU
25,938
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "]", ";" ]
[ "def", "SKLWriteResGroup4", ":", "SchedWriteRes", "<", "[", "SKLPort6", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
powerpcspe
CPP
stmt_completion
CPU
25,939
[ "->", "vec_pairing", ";" ]
[ "rs6000_sched_context_t", "sc", "=", "(", "rs6000_sched_context_t", ")", "_", "sc", ";", "gcc_assert", "(", "sc", "!=", "NULL", ")", ";", "cached_can_issue_more", "=", "sc", "->", "cached_can_issue_more", ";", "last_scheduled_insn", "=", "sc", "->", "last_schedule...
GCC
i386
CPP
code_generation
CPU
25,940
[ "static", "int", "ix86_simd_clone_compute_vecsize_and_simdlen", "(", "struct", "cgraph_node", "*", "node", ",", "struct", "cgraph_simd_clone", "*", "clonei", ",", "tree", "base_type", ",", "int", "num", ")", "{", "int", "ret", "=", "<NUM_LIT>", ";", "if", "(", ...
[ "Set", "CLONEI-", ">", "vecsize_mangle", ",", "CLONEI-", ">", "vecsize_int", ",", "CLONEI-", ">", "vecsize_float", "and", "if", "CLONEI-", ">", "simdlen", "is", "0", ",", "also", "CLONEI-", ">", "simdlen", ".", "Return", "0", "if", "SIMD", "clones", "shoul...
LLVM
AArch64
CPP
next_suggestion
CPU
25,941
[ "return", "createELFObjectWriter", "(", "MOTW", ",", "OS", ",", "true", ")", ";" ]
[ "MCObjectWriter", "*", "llvm", "::", "createAArch64ELFObjectWriter", "(", "raw_ostream", "&", "OS", ",", "uint8_t", "OSABI", ")", "{", "MCELFObjectTargetWriter", "*", "MOTW", "=", "new", "AArch64ELFObjectWriter", "(", "OSABI", ")", ";" ]
LLVM
X86
CPP
code_generation
CPU
25,942
[ "bool", "X86InstrInfo", "::", "areLoadsFromSameBasePtr", "(", "SDNode", "*", "Load1", ",", "SDNode", "*", "Load2", ",", "int64_t", "&", "Offset1", ",", "int64_t", "&", "Offset2", ")", "const", "{", "if", "(", "!", "Load1", "->", "isMachineOpcode", "(", ")"...
[ "areLoadsFromSameBasePtr", "-", "This", "is", "used", "by", "the", "pre-regalloc", "scheduler", "to", "determine", "if", "two", "loads", "are", "loading", "from", "the", "same", "base", "address", "." ]
LLVM
CellSPU
TD
next_suggestion
MPU
25,943
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "RT", ";", "let", "Pattern", "=", "pattern", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opcode", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
AVR
CPP
program_repair
MPU
25,944
[ "<FIXS>", "assert", "(", "Imm", "<=", "<NUM_LIT>", "&&", "<STR_LIT>", "Offset is out of range", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "OpHi", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "TRI", "->", "splitReg", "(", "DstReg", ",", "DstLoReg", ",", "DstHiReg", ")", ";", "<BUGS>", "assert", "(", "Imm", "<NUM_LIT>", "&&", "<STR_LIT>", "Offset is out of range", "<STR_LIT>", ")", ";", "<BUGE>", "...
LLVM
LoongArch
CPP
program_repair
CPU
25,945
[ "<FIXS>", "void", "initializeLoongArchDAGToDAGISelLegacyPass", "(", "PassRegistry", "&", ")", ";", "<FIXE>" ]
[ "FunctionPass", "*", "createLoongArchOptWInstrsPass", "(", ")", ";", "FunctionPass", "*", "createLoongArchPreRAExpandPseudoPass", "(", ")", ";", "FunctionPass", "*", "createLoongArchExpandPseudoPass", "(", ")", ";", "<BUGS>", "void", "initializeLoongArchDAGToDAGISelPass", "...
GCC
rs6000
MD
stmt_completion
CPU
25,946
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
25,947
[ "(", "ADDiu", ")", ",", "SP", ")", ".", "addReg", "(", "SP", ")", ".", "addImm", "(", "Amount", ")", ";" ]
[ "MipsABIInfo", "ABI", "=", "Subtarget", ".", "getABI", "(", ")", ";", "DebugLoc", "DL", "=", "I", "!=", "MBB", ".", "end", "(", ")", "?", "I", "->", "getDebugLoc", "(", ")", ":", "DebugLoc", "(", ")", ";", "unsigned", "ADDu", "=", "ABI", ".", "Ge...
GCC
i386
CPP
stmt_completion
CPU
25,948
[ "(", "_", "_", "m512", "_", "_", "A", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_cvtt_roundps_epi32" ]
GCC
i386
MD
program_repair
CPU
25,949
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "float_extend", ":", "DF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_L...
LLVM
Hexagon
CPP
next_suggestion
DSP
25,950
[ "}" ]
[ "if", "(", "W", "==", "RW", ")", "{", "if", "(", "FRC", "!=", "MRI", ".", "getRegClass", "(", "R", ")", ")", "continue", ";", "if", "(", "!", "HBS", "::", "isTransparentCopy", "(", "R", ",", "Inp", ",", "MRI", ")", ")", "continue", ";", "if", ...
LLVM
ARM
CPP
program_repair
CPU
25,951
[ "<FIXS>", "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getRegisterEnum", "(", "B", ",", "ARM", "::", "tGPRRegClassID", ",", "<FIXE>", "<FIXS>", "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getRegisterEnum", "(", ...
[ "&&", "<STR_LIT>", "Expect >= 2 operands and first two as thumb reg operands", "<STR_LIT>", ")", ";", "<BUGS>", "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getRegisterEnum", "(", "ARM", "::", "tGPRRegClassID", ",", "<BUGE>", "getT1tRd", "(", "i...
LLVM
Hexagon
TD
next_suggestion
DSP
25,952
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
program_repair
CPU
25,953
[ "<FIXS>", "exact_store_load_dependency", "(", "rtx_insn", "*", "store", ",", "rtx_insn", "*", "load", ")", "<FIXE>" ]
[ "static", "bool", "<BUGS>", "exact_store_load_dependency", "(", "rtx", "store", ",", "rtx", "load", ")", "<BUGE>", "{", "rtx", "set1", ",", "set2", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
25,954
[ "}" ]
[ "const", "SelectionDAGTargetInfo", "*", "getSelectionDAGInfo", "(", ")", "const", "override", "{", "return", "&", "TSInfo", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
25,955
[ "}" ]
[ "bool", "isRegisterStore", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "return", "get", "(", "MI", ".", "getOpcode", "(", ")", ")", ".", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
GCC
mmix
MD
program_repair
CPU
25,956
[ "<FIXS>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", "<BUGE>", "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "call", "(", "matc...
GCC
frv
MD
stmt_completion
VLIW
25,957
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "clobber", "(", "match_operand", ":", "CC_CCR" ]
LLVM
J2
CPP
next_suggestion
MPU
25,958
[ "}" ]
[ "const", "J2TargetLowering", "*", "getTargetLowering", "(", ")", "const", "override", "{", "return", "&", "TargetLowering", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
25,959
[ "false", ";" ]
[ "}", "}", "if", "(", "Unused", ")", "{", "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "RVLocs", ";", "CCState", "CCInfo", "(", "CalleeCC", ",", "false", ",", "getTargetMachine", "(", ")", ",", "RVLocs", ",", "*", "DAG", ".", "getContext", ...
LLVM
ARM
CPP
next_suggestion
CPU
25,960
[ "Function", "*", "VldnFunc", "=", "Intrinsic", "::", "getDeclaration", "(", "LI", "->", "getModule", "(", ")", ",", "LoadInts", "[", "Factor", "-", "<NUM_LIT>", "]", ",", "Tys", ")", ";" ]
[ "bool", "EltIs64Bits", "=", "DL", ".", "getTypeSizeInBits", "(", "EltTy", ")", "==", "<NUM_LIT>", ";", "if", "(", "!", "Subtarget", "->", "hasNEON", "(", ")", "||", "(", "VecSize", "!=", "<NUM_LIT>", "&&", "VecSize", "!=", "<NUM_LIT>", ")", "||", "EltIs6...
LLVM
SHUXI
CPP
next_suggestion
CPU
25,961
[ "}" ]
[ "static", "int", "stackSlotSize", "(", ")", "{", "return", "<NUM_LIT>", ";" ]
LLVM
LoongArch
CPP
stmt_completion
CPU
25,962
[ "LoongArchII", "::", "MO_GOT_PC_HI", ")", ";" ]
[ "return", "expandLargeAddressLoad", "(", "MBB", ",", "MBBI", ",", "NextMBBI", ",", "<STR_LIT>", "::", "<STR_LIT>", "," ]
LLVM
X86
CPP
next_suggestion
CPU
25,963
[ "}" ]
[ "DefVisited", ".", "clear", "(", ")", ";", "BBVisitedInfo", ".", "clear", "(", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,964
[ ".", "getReg", "(", ")", ";" ]
[ "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "case", "AMDGPU", "::", "COPY", ":", "case", "AMDGPU", "::", "S_MOV_B64", ":", "{", "const", "MachineOperand", "&", "Dst", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(",...
GCC
s390
MD
program_repair
MPU
25,965
[ "<FIXS>", "icm", "\\t", "%", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "%", "S0icmy", "\\t", "%", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "%", "S0", "<FIXE>" ]
[ "(", "clobber", "(", "match_scratch", ":", "HI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
25,966
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_cmpbgti", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s8_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_643b4717", ",", "TypeALU64", ">", ",", "Enc_08d755", ...
LLVM
ARM
TD
next_suggestion
CPU
25,967
[ "let", "Predicates", "=", "[", "HasDotProd", "]", ";" ]
[ "bit", "lane", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", ";", "let", "AsmString", "=", "!", "strconcat", "(", "opc", ",", "<STR_LIT>", ",", "dt", ",", "<STR_LIT>", ")", ";", "let", "Constraints", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
25,968
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
GCC
h8300
MD
next_suggestion
MPU
25,969
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
25,970
[ "m128h", "_", "_", "B", ")", "{" ]
[ "_", "mm_scalef_sh", "(", "_", "_", "m128h", "_", "_", "A", ",", "_", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
25,971
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";" ]
GCC
tilegx
MD
stmt_completion
VLIW
25,972
[ ")", "]", ")" ]
[ "(", "clobber", "(", "reg", ":", "DI", "TILEGX_NETORDER_REG", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
SystemZ
TD
stmt_completion
CPU
25,973
[ "V4", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
LLVM
ARM
TD
stmt_completion
CPU
25,974
[ ";" ]
[ "def", "VecListFourQAllLanes", ":", "RegisterOperand", "<", "DPR", ",", "<STR_LIT>", ">", "{", "let", "ParserMatchClass", "=", "VecListFourQAllLanesAsmOperand" ]
GCC
epiphany
MD
stmt_completion
MPU
25,975
[ ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "ior", "(", "match_test", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
25,976
[ "}" ]
[ "class", "getHasExt", "<", "int", "NumSrcArgs", ",", "ValueType", "DstVT", "=", "i32", ",", "ValueType", "Src0VT", "=", "i32", ",", "ValueType", "Src1VT", "=", "i32", ">", "{", "bit", "ret", "=", "!", "if", "(", "!", "eq", "(", "NumSrcArgs", ",", "<N...
GCC
mep
MD
next_suggestion
CPU
25,977
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr"...
GCC
frv
MD
stmt_completion
VLIW
25,978
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
25,979
[ "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
LLVM
Hexagon
TD
next_suggestion
DSP
25,980
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "B...
GCC
arm
CPP
next_suggestion
CPU
25,981
[ "}" ]
[ "vqadd_u32", "(", "uint32x2_t", "_", "_", "a", ",", "uint32x2_t", "_", "_", "b", ")", "{", "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vqadduv2si", "(", "(", "int32x2_t", ")", "_", "_", "a", ",", "(", "int32x2_t", ")", "_", "_", "b", ...
LLVM
XCore
CPP
stmt_completion
MPU
25,982
[ "(", "nullptr", ",", "DRegNum", ")", ")", ";" ]
[ "static", "void", "EmitDefCfaRegister", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MBBI", ",", "DebugLoc", "dl", ",", "const", "TargetInstrInfo", "&", "TII", ",", "MachineModuleInfo", "*", "MMI", ",", "unsigned", "DRegNum", ...
GCC
i386
MD
program_repair
CPU
25,983
[ "<FIXS>", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<FIXE>" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "<STR_LIT>", ")", "<BUGS>", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<BUGE>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<...
LLVM
Hexagon
TD
stmt_completion
DSP
25,984
[ "Mu2", ";" ]
[ "class", "Enc_372c9d", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Pv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">" ]
GCC
v850
MD
stmt_completion
MPU
25,985
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "div", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
25,986
[ ";" ]
[ "createUnpackShuffleMask", "(", "VT", ",", "Unpckl", ",", "true", ",", "false", ")", ";", "if", "(", "isShuffleEquivalent", "(", "Mask", ",", "Unpckl", ",", "V1", ",", "V2", ")", ")", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
25,987
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", "->", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "MCOperand", "MCOp", ";", "if", "(", "LowerPPCMachineOperandToMCOperand", "(", "MI", "->", "getOperand"...
GCC
aarch64
MD
next_suggestion
CPU
25,988
[ "(", "VNx32BF", "<STR_LIT>", ")" ]
[ "(", "VNx32QI", "<STR_LIT>", ")", "(", "VNx16HI", "<STR_LIT>", ")", "(", "VNx16HF", "<STR_LIT>", ")", "(", "VNx16BF", "<STR_LIT>", ")", "(", "VNx8SI", "<STR_LIT>", ")", "(", "VNx8SF", "<STR_LIT>", ")", "(", "VNx4DI", "<STR_LIT>", ")", "(", "VNx4DF", "<STR_...
LLVM
AMDGPU
CPP
code_generation
GPU
25,989
[ "void", "SITargetLowering", "::", "computeKnownBitsForTargetNode", "(", "const", "SDValue", "Op", ",", "KnownBits", "&", "Known", ",", "const", "APInt", "&", "DemandedElts", ",", "const", "SelectionDAG", "&", "DAG", ",", "unsigned", "Depth", ")", "const", "{", ...
[ "Determine", "which", "of", "the", "bits", "specified", "in", "Mask", "are", "known", "to", "be", "either", "zero", "or", "one", "and", "return", "them", "in", "the", "KnownZero/KnownOne", "bitsets", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
25,990
[ "return", "SDValue", "(", ")", ";" ]
[ "case", "ISD", "::", "BlockAddress", ":", "return", "lowerBlockAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "GlobalTLSAddress", ":", "return", "lowerGlobalTLSAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "JumpTable", ":...
LLVM
MBlaze
TD
program_repair
MPU
25,991
[ "<FIXS>", "def", "WDC", ":", "TA", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "GPR", ":", "$", "a", ",", "GPR", ":", "$", "b", ")", ",", "<FIXE>" ]
[ "}", "let", "rd", "=", "<NUM_LIT>", ",", "Form", "=", "FCRR", "in", "{", "<BUGS>", "def", "WDC", ":", "TA", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "GPR", ":", "$", "a", ",", "GPR", ":", "$", "b", ")", ",", "<BU...
GCC
tilegx
MD
next_suggestion
VLIW
25,992
[ "DONE" ]
[ "{", "if", "(", "!", "tilegx_emit_setcc", "(", "operands", ",", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", ")", "FAIL", "else" ]
LLVM
MINA32
CPP
stmt_completion
CPU
25,993
[ ";" ]
[ "MCInstrInfo", "*", "X", "=", "new", "MCInstrInfo", "(", ")", ";", "InitMINA32MCInstrInfo", "(", "X", ")", ";", "return", "X" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
25,994
[ "getScratchInstrOffset", "(", "MI", ")", ";" ]
[ "bool", "SIRegisterInfo", "::", "isFrameOffsetLegal", "(", "const", "MachineInstr", "*", "MI", ",", "Register", "BaseReg", ",", "int64_t", "Offset", ")", "const", "{", "if", "(", "!", "SIInstrInfo", "::", "isMUBUF", "(", "*", "MI", ")", "&&", "!", "SIInstr...
GCC
mips
MD
stmt_completion
CPU
25,995
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
LLVM
X86
CPP
code_generation
CPU
25,996
[ "X86TargetMachine", "::", "X86TargetMachine", "(", "const", "Target", "&", "T", ",", "const", "std", "::", "string", "&", "TT", ",", "const", "std", "::", "string", "&", "FS", ",", "bool", "is64Bit", ")", ":", "LLVMTargetMachine", "(", "T", ",", "TT", ...
[ "Create", "an", "X86", "target", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
25,997
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>", "-", "...
LLVM
Hexagon
TD
stmt_completion
DSP
25,998
[ ">", "Rdd32", ";" ]
[ "class", "Enc_f0cca7", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "II", ";", "let"...
LLVM
X86
CPP
next_suggestion
CPU
25,999
[ "}" ]
[ "unsigned", "SrcFP", "=", "getFPReg", "(", "MO1", ")", ";", "assert", "(", "isLive", "(", "SrcFP", ")", "&&", "<STR_LIT>", "Cannot copy dead register", "<STR_LIT>", ")", ";", "if", "(", "KillsSrc", ")", "{", "unsigned", "Slot", "=", "getSlot", "(", "SrcFP"...