Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
CPP
next_suggestion
CPU
612,700
[ "return", "FnSize", ";" ]
[ "for", "(", "auto", "&", "MI", ":", "MBB", ")", "FnSize", "+=", "TII", ".", "GetInstSizeInBytes", "(", "&", "MI", ")", ";", "}" ]
LLVM
TPC
CPP
next_suggestion
Virtual ISA
612,701
[ "if", "(", "range", "==", "status", "::", "min", ")", "return", "p_SEL", "->", "getZero", "(", "scev", "->", "getType", "(", ")", ")", ";" ]
[ "induction", "=", "p_SEL", "->", "getConstant", "(", "p_SEL", "->", "getSignedRangeMin", "(", "induction", ")", ")", ";", "}", "const", "SCEV", "*", "Var", "=", "AddRec", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "return", "p_SEL", "->", "getAddExpr"...
GCC
i386
CPP
stmt_completion
CPU
612,702
[ "_", "_", "A", ",", "(", "_", "_", "v16qi", ")", "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pavgb128", "(", "(", "_", "_", "v16qi", ")" ]
LLVM
M68k
CPP
stmt_completion
MPU
612,703
[ "override", "{" ]
[ "TargetLoweringObjectFile", "*", "getObjFileLowering", "(", ")", "const" ]
LLVM
Hexagon
TD
next_suggestion
DSP
612,704
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
GCC
arm
MD
next_suggestion
CPU
612,705
[ "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[" ]
LLVM
ARM64
CPP
stmt_completion
CPU
612,706
[ "VT", ")", ";" ]
[ "SDValue", "ShOpLo", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "ShOpHi", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "ShAmt", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "ARMcc"...
LLVM
Hexagon
TD
next_suggestion
DSP
612,707
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vv32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qt4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vu32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vu32", "{", "<NUM_LIT>", "-", ...
LLVM
TriCore
CPP
stmt_completion
MPU
612,708
[ ",", "unsigned", "RegNo", ")", "const", "{" ]
[ "void", "TriCoreInstPrinter", "::", "printRegName", "(", "raw_ostream", "&", "OS" ]
LLVM
X86
CPP
next_suggestion
CPU
612,709
[ "return", "Result", ";" ]
[ "SDValue", "Result", "=", "DAG", ".", "getTargetExternalSymbol", "(", "Sym", ",", "getPointerTy", "(", ")", ",", "OpFlag", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "Result", "=", "DAG", ".", "getNode", "(", "WrapperKind", ",", "DL", ",", "getPoint...
GCC
mips
CPP
program_repair
CPU
612,710
[ "<FIXS>", "targetm", ".", "asm_out", ".", "internal_label", "(", "asm_out_file", ",", "<STR_LIT>", "L", "<STR_LIT>", ",", "CODE_LABEL_NUMBER", "(", "not", "_", "taken", ")", ")", ";", "<FIXE>", "<FIXS>", "if", "some", "or", "dering", "condition", "is", "true...
[ "}", "<BUGS>", "(", "*", "targetm", ".", "asm_out", ".", "internal_label", ")", "(", "asm_out_file", ",", "<STR_LIT>", "L", "<STR_LIT>", ",", "CODE_LABEL_NUMBER", "(", "not", "_", "taken", ")", ")", ";", "<BUGE>", "return", "<STR_LIT>", "<STR_LIT>", ";", "...
GCC
mn10300
CPP
next_suggestion
MPU
612,711
[ "if", "(", "mn10300_can_use_rets_insn", "(", ")", ")", "emit_jump_insn", "(", "ret_rtx", ")", ";" ]
[ "emit_insn", "(", "gen_addsi3", "(", "stack_pointer_rtx", ",", "stack_pointer_rtx", ",", "GEN_INT", "(", "size", ")", ")", ")", ";", "size", "=", "<NUM_LIT>", ";", "break", ";", "case", "restore_sp_partial_adjust", ":", "emit_insn", "(", "gen_addsi3", "(", "st...
LLVM
Hexagon
TD
stmt_completion
DSP
612,712
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",",...
LLVM
X86
TD
stmt_completion
CPU
612,713
[ "=", "Res", ";" ]
[ "let", "Latency", "=", "Lat", ";", "let", "ResourceCycles" ]
GCC
i386
MD
program_repair
CPU
612,714
[ "<FIXS>", "(", "const_string", "<STR_LIT>", ")", ")", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "]", "<BUGS>", "(", "const_string", "<STR_LIT>", ")", ")", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "...
LLVM
Cpu0
TD
next_suggestion
CPU
612,715
[ "return", "getImm", "(", "N", ",", "(", "N", "-", ">", "getZExtValue", "(", ")", ">", ">", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ")", ";" ]
[ "}", "]", ">", ";", "def", "HI16", ":", "SDNodeXForm", "<", "imm", ",", "[", "{" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
612,716
[ "KindReg", ";" ]
[ "return", "Kind", "==" ]
LLVM
AArch64
TD
stmt_completion
CPU
612,717
[ ">", "{" ]
[ "def", "KryoWrite_6cyc_X_X_134ln", ":", "SchedWriteRes", "<", "[", "KryoUnitX", ",", "KryoUnitX", "]" ]
GCC
aarch64
CPP
program_repair
CPU
612,718
[ "<FIXS>", "aarch64_get_condition_code_1", "(", "machine_mode", ",", "enum", "rtx_code", ")", ";", "<FIXE>" ]
[ "}", "static", "int", "<BUGS>", "aarch64_get_condition_code_1", "(", "enum", "machine_mode", ",", "enum", "rtx_code", ")", ";", "<BUGE>", "intaarch64_get_condition_code", "(", "rtx", "x", ")" ]
GCC
arm
CPP
stmt_completion
CPU
612,719
[ "uint32x2_t", "_", "_", "b", ")", "{" ]
[ "vhsub_u32", "(", "uint32x2_t", "_", "_", "a", "," ]
GCC
rs6000
CPP
program_repair
CPU
612,720
[ "<FIXS>", "gimple_build", "(", "&", "stmts", ",", "VIEW_CONVERT_EXPR", ",", "unsigned_type_for", "(", "TREE_TYPE", "(", "arg0", ")", ")", ",", "arg0", ")", ";", "<FIXE>", "<FIXS>", "gimple_build", "(", "&", "stmts", ",", "RSHIFT_EXPR", ",", "TREE_TYPE", "(",...
[ "gimple_seq", "stmts", "=", "NULL", ";", "tree", "arg0_unsigned", "<BUGS>", "gimple_build", "(", "&", "stmts", ",", "VIEW_CONVERT_EXPR", ",", "unsigned_type_for", "(", "TREE_TYPE", "(", "arg0", ")", ")", ",", "arg0", ")", ";", "<BUGE>", "tree", "res", "<BUGS...
GCC
mips
MD
next_suggestion
CPU
612,721
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
612,722
[ "return", "true", ";" ]
[ "RDA", "->", "getGlobalUses", "(", "MI", ",", "MO", ".", "getReg", "(", ")", ",", "Uses", ")", ";", "for", "(", "auto", "I", ":", "Uses", ")", "{", "if", "(", "Ignore", ".", "count", "(", "I", ")", "||", "ToRemove", ".", "count", "(", "I", ")...
LLVM
AMDGPU
CPP
next_suggestion
GPU
612,723
[ "unsigned", "Reg", "=", "Src0", ".", "getReg", "(", ")", ";" ]
[ "if", "(", "Src1Idx", "==", "-", "<NUM_LIT>", ")", "return", "nullptr", ";", "MachineOperand", "&", "Src1", "=", "MI", "->", "getOperand", "(", "Src1Idx", ")", ";", "if", "(", "isVOP2", "(", "MI", "->", "getOpcode", "(", ")", ")", "&&", "(", "!", "...
GCC
i386
CPP
stmt_completion
CPU
612,724
[ ")", ";" ]
[ "indirect_return_via_cx", "=", "true", ";", "SET_HARD_REG_BIT", "(", "indirect_thunks_used", ",", "CX_REG", ")", ";", "}", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\tjmp\\t", "<STR_LIT>", ")", ";", "assemble_name", "(", "asm_out_file", ",", "thunk_name", ...
GCC
mep
MD
stmt_completion
CPU
612,725
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
GCC
aarch64
CPP
next_suggestion
CPU
612,726
[ "}" ]
[ "vdupb_laneq_s8", "(", "int8x16_t", "_", "_", "a", ",", "const", "int", "_", "_", "b", ")", "{", "return", "_", "_", "aarch64_vget_lane_any", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
612,727
[ "Opd2PropInfo", ",", "Args", ")", ";" ]
[ "unsigned", "getArithmeticInstrCost", "(", "unsigned", "Opcode", ",", "Type", "*", "Ty", ",", "TTI", "::", "OperandValueKind", "Opd1Info", "=", "TTI", "::", "OK_AnyValue", ",", "TTI", "::", "OperandValueKind", "Opd2Info", "=", "TTI", "::", "OK_AnyValue", ",", ...
GCC
mips
CPP
code_generation
CPU
612,728
[ "bool", "mips_const_vector_bitimm_set_p", "(", "rtx", "op", ",", "machine_mode", "mode", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "CONST_VECTOR", "&&", "op", "!=", "CONST0_RTX", "(", "mode", ")", ")", "{", "unsigned", "HOST_WIDE_INT", "val", ...
[ "Return", "true", "if", "OP", "is", "a", "constant", "vector", "with", "the", "number", "of", "units", "in", "MODE", ",", "and", "each", "unit", "has", "the", "same", "bit", "set", "." ]
GCC
i386
MD
program_repair
CPU
612,729
[ "<FIXS>", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V4QI", "[", "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "V16QI", "<NU...
LLVM
AArch64
TD
stmt_completion
CPU
612,730
[ ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
612,731
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc1", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc2", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
612,732
[ "FuncInfo", "->", "SGPRForFPSaveRestoreCopy", ")", ";" ]
[ "bool", "HasFP", "=", "false", ";", "bool", "HasBP", "=", "false", ";", "uint32_t", "NumBytes", "=", "MFI", ".", "getStackSize", "(", ")", ";", "uint32_t", "RoundedSize", "=", "NumBytes", ";", "Register", "ScratchExecCopy", ";", "Optional", "<", "int", ">"...
LLVM
AArch64
CPP
program_repair
CPU
612,733
[ "<FIXS>", "#", "include", "<STR_LIT>", "AArch64InstrInfo.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/ADT/SmallVector.h", "<STR_LIT>", "<FIXE>" ]
[ "#", "include", "<STR_LIT>", "AArch64RegisterBankInfo.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "AArch64InstrInfo.h", "<STR_LIT>", "<BUGE>", "#", "include", "<STR_LIT>", "llvm/CodeGen/LowLevelType.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/CodeGen/Machi...
LLVM
X86
CPP
next_suggestion
CPU
612,734
[ "if", "(", "NumElems", ">", "<NUM_LIT>", "||", "(", "NumElems", "==", "<NUM_LIT>", "&&", "!", "Subtarget", ".", "canExtendTo512DQ", "(", ")", ")", ")", "return", "splitVectorIntUnary", "(", "Op", ",", "DAG", ",", "dl", ")", ";" ]
[ "static", "SDValue", "LowerVectorCTLZ_AVX512CDI", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "assert", "(", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "CTLZ", ")", ";", "SDLoc"...
LLVM
X86
CPP
program_repair
CPU
612,735
[ "<FIXS>", "<FIXE>", "<FIXS>", "if", "(", "insn", "->", "mode", "!=", "MODE_16BIT", "&&", "isPrefixAtLocation", "(", "insn", ",", "<NUM_LIT>", ",", "insn", "->", "necessaryPrefixLocation", ")", ")", "<FIXE>" ]
[ "}", "else", "{", "return", "-", "<NUM_LIT>", ";", "}", "<BUGS>", "}", "else", "if", "(", "insn", "->", "mode", "!=", "MODE_16BIT", "&&", "!", "insn", "->", "mandatory_prefix", ")", "{", "if", "(", "insn", "->", "prefixPresent", "[", "<NUM_LIT>", "]", ...
GCC
i386
CPP
stmt_completion
CPU
612,736
[ ")", "{" ]
[ "break", ";", "case", "E_V8SFmode", ":", "use_vector_set", "=", "TARGET_AVX", ";", "gen_vec_set_0", "=", "gen_vec_setv8sf_0", ";", "break", ";", "case", "E_V4DFmode", ":", "use_vector_set", "=", "TARGET_AVX", ";", "gen_vec_set_0", "=", "gen_vec_setv4df_0", ";", "b...
LLVM
AArch64
TD
stmt_completion
CPU
612,737
[ ")", ",", "MVT", ":", ":", "i64", ")", ";" ]
[ "def", "SImmS3XForm", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getSExtValue", "(", ")", "/", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", "...
GCC
i386
CPP
next_suggestion
CPU
612,738
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_sign_epi32", "(", "_", "_", "m128i", "_", "_", "X", ",...
GCC
epiphany
CPP
program_repair
MPU
612,739
[ "<FIXS>", "epiphany_function_arg", "(", "cumulative_args_t", "cum_v", ",", "machine_mode", "mode", ",", "<FIXE>" ]
[ "static", "rtx", "<BUGS>", "epiphany_function_arg", "(", "cumulative_args_t", "cum_v", ",", "enum", "machine_mode", "mode", ",", "<BUGE>", "const_tree", "type", ",", "bool", "named", "ATTRIBUTE_UNUSED", ")", "{", "CUMULATIVE_ARGS", "cum", "=", "*", "get_cumulative_a...
GCC
arm
MD
stmt_completion
CPU
612,740
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
612,741
[ "FI", ")", ";" ]
[ "int", "AArch64FrameLowering", "::", "getNonLocalFrameIndexReference", "(", "const", "MachineFunction", "&", "MF", ",", "int", "FI", ")", "const", "{", "return", "getSEHFrameIndexOffset", "(", "MF", "," ]
GCC
i386
CPP
stmt_completion
CPU
612,742
[ "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "(", "(", "_", "_", "v8du", ")", "_", "_", "A", "*", "(", "_", "_", "v8du", ")", "_" ]
LLVM
Mips
CPP
stmt_completion
CPU
612,743
[ "IsSigned", ";" ]
[ "bool", "MipsTargetLowering", "::", "shouldSignExtendTypeInLibCall", "(", "EVT", "Type", ",", "bool", "IsSigned", ")", "const", "{", "if", "(", "(", "ABI", ".", "IsN32", "(", ")", "||", "ABI", ".", "IsN64", "(", ")", ")", "&&", "Type", "==", "MVT", "::...
GCC
aarch64
CPP
program_repair
CPU
612,744
[ "<FIXS>", "HOST_WIDE_INT", "odd", ";", "poly_uint64", "nelt", "=", "d", "->", "perm", ".", "length", "(", ")", ";", "<FIXE>" ]
[ "static", "boolaarch64_evpc_trn", "(", "struct", "expand_vec_perm_d", "*", "d", ")", "{", "<BUGS>", "unsigned", "int", "odd", ",", "nelt", "=", "d", "->", "perm", ".", "length", "(", ")", ";", "<BUGE>", "rtx", "out", ",", "in0", ",", "in1", ",", "x", ...
LLVM
ARM64
TD
next_suggestion
CPU
612,745
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", "...
LLVM
ARM
TD
next_suggestion
CPU
612,746
[ "}" ]
[ "let", "ParserMatchClass", "=", "PostIdxImm8s4AsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ")", ";" ]
LLVM
TL45
CPP
next_suggestion
MPU
612,747
[ "}" ]
[ "bool", "TL45AsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "return", "true", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
612,748
[ "BB", ";" ]
[ "MachineBasicBlock", "::", "iterator", "II", "(", "MI", ")", ";", "unsigned", "Fc", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "const", "auto", "&", "FGR64RegClass", "=", "TRI", "->", "getRegClass", "(", "Mips", ...
LLVM
HSAIL
CPP
next_suggestion
Virtual ISA
612,749
[ "}" ]
[ "void", "HSAILInstPrinter", "::", "printBrigExecutableModifierMask", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "switch", "(", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", ")"...
LLVM
AArch64
TD
next_suggestion
CPU
612,750
[ "def", "i64shift_sext_i16", ":", "Operand", "<", "i64", ">", ",", "SDNodeXForm", "<", "imm", ",", "[", "{" ]
[ "}", "]", ">", ";", "def", "i32shift_b", ":", "Operand", "<", "i64", ">", ",", "SDNodeXForm", "<", "imm", ",", "[", "{", "uint64_t", "enc", "=", "<NUM_LIT>", "-", "N", "-", ">", "getZExtValue", "(", ")", ";", "return", "CurDAG", "-", ">", "getTarge...
GCC
microblaze
MD
next_suggestion
MPU
612,751
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_int", "MB_PIPE_3", ")", ")", ")" ]
GCC
i386
CPP
code_generation
CPU
612,752
[ "static", "bool", "fits_dispatch_window", "(", "rtx_insn", "*", "insn", ")", "{", "dispatch_windows", "*", "window_list", "=", "dispatch_window_list", ";", "dispatch_windows", "*", "window_list_next", "=", "dispatch_window_list", "->", "next", ";", "unsigned", "int", ...
[ "This", "function", "returns", "true", "if", "insn", "satisfies", "dispatch", "rules", "on", "the", "last", "window", "scheduled", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
612,753
[ "}" ]
[ "bool", "isOneAddressSpace", "(", "SyncScope", "::", "ID", "SSID", ")", "const", "{", "return", "SSID", "==", "getSingleThreadOneAddressSpaceSSID", "(", ")", "||", "SSID", "==", "getWavefrontOneAddressSpaceSSID", "(", ")", "||", "SSID", "==", "getWorkgroupOneAddress...
LLVM
AMDGPU
CPP
program_repair
GPU
612,754
[ "<FIXS>", "MachineInstr", "&", "MI", ",", "BlockWaitcntBrackets", "*", "ScoreBrackets", ",", "MachineInstr", "*", "OldWaitcntInstr", ")", "{", "<FIXE>", "<FIXS>", "Wait", "=", "AMDGPU", "::", "Waitcnt", "::", "allZero", "(", ")", ";", "<FIXE>" ]
[ "void", "SIInsertWaitcnts", "::", "generateWaitcntInstBefore", "(", "<BUGS>", "MachineInstr", "&", "MI", ",", "BlockWaitcntBrackets", "*", "ScoreBrackets", ")", "{", "unsigned", "int", "EmitWaitcnt", "=", "<NUM_LIT>", ";", "bool", "ForceEmitZeroWaitcnt", "=", "false",...
GCC
nds32
MD
next_suggestion
CPU
612,755
[ "UNSPEC_TLSGD" ]
[ "UNSPEC_FCPYSD", "UNSPEC_FCPYSS", "UNSPEC_CLIP", "UNSPEC_CLIPS", "UNSPEC_CLO", "UNSPEC_PBSAD", "UNSPEC_PBSADA", "UNSPEC_BSE", "UNSPEC_BSE_2", "UNSPEC_BSP", "UNSPEC_BSP_2", "UNSPEC_FFB", "UNSPEC_FFMISM", "UNSPEC_FLMISM", "UNSPEC_KDMBB", "UNSPEC_KDMBT", "UNSPEC_KDMTB", "UNSPEC_KDMTT"...
LLVM
PowerPC
CPP
stmt_completion
CPU
612,756
[ "=", "<NUM_LIT>", ";" ]
[ "}", "else", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "**** Adding to dispatch group: ", "<STR_LIT>", ")", ";", "LLVM_DEBUG", "(", "DAG", "->", "dumpNode", "(", "*", "SU", ")", ")", ";", "unsigned", "NSlots", ";", "bool", "MustBeFirst", ...
LLVM
TriCore
CPP
next_suggestion
MPU
612,757
[ "}" ]
[ "MCInstLowering", ".", "Lower", "(", "MI", ",", "TmpInst", ")", ";", "EmitToStreamer", "(", "*", "OutStreamer", ",", "TmpInst", ")", ";" ]
GCC
i386
CPP
stmt_completion
CPU
612,758
[ "CCmode", ",", "FLAGS_REG", ")", ")", ";" ]
[ "else", "dst", "=", "gen_reg_rtx", "(", "mode", ")", ";", "}", "if", "(", "!", "use_ndd", "&&", "MEM_P", "(", "src", ")", "&&", "!", "matching_memory", ")", "src", "=", "force_reg", "(", "mode", ",", "src", ")", ";", "op", "=", "gen_rtx_SET", "(", ...
GCC
s390
MD
stmt_completion
MPU
612,759
[ ")", "]", ")" ]
[ "(", "match_operand", ":", "V_32", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
CPP
code_generation
CPU
612,760
[ "int", "memory_address_length", "(", "rtx", "addr", ",", "bool", "lea", ")", "{", "struct", "ix86_address", "parts", ";", "rtx", "base", ",", "index", ",", "disp", ";", "int", "len", ";", "int", "ok", ";", "if", "(", "GET_CODE", "(", "addr", ")", "==...
[ "Calculate", "the", "length", "of", "the", "memory", "address", "in", "the", "instruction", "encoding", ".", "Does", "not", "include", "the", "one-byte", "modrm", ",", "opcode", ",", "or", "prefix", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
612,761
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_tfrih", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "u16_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_5143...
GCC
sh
CPP
next_suggestion
CPU
612,762
[ "}" ]
[ "else", "if", "(", "!", "strcmp", "(", "sh_div_str", ",", "<STR_LIT>", "inv:fp", "<STR_LIT>", ")", ")", "{", "if", "(", "TARGET_FPU_ANY", ")", "sh_div_strategy", "=", "SH_DIV_INV_FP", ";", "else", "sh_div_strategy", "=", "SH_DIV_INV", ";", "}", "TARGET_CBRANCH...
LLVM
Hexagon
TD
next_suggestion
DSP
612,763
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sfcmpuo", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e"...
GCC
arm
CPP
stmt_completion
CPU
612,764
[ "_", "_", "a", ";" ]
[ "return", "(", "int8x8_t", ")" ]
GCC
arm
MD
stmt_completion
CPU
612,765
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
612,766
[ ">", ":", "DForm_base", "<", "opcode", ",", "OOL", ",", "IOL", ",", "asmstr", ",", "itin", ",", "pattern", ">", "{" ]
[ "class", "DForm_2", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "dag", "OOL", ",", "dag", "IOL", ",", "string", "asmstr", ",", "InstrItinClass", "itin", ",", "list", "<", "dag", ">", "pattern" ]
LLVM
ARM
TD
next_suggestion
CPU
612,767
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
612,768
[ ")", ".", "getImm", "(", ")", ")", "{" ]
[ "int", "EnIdx", "=", "AMDGPU", "::", "getNamedOperandIdx", "(", "Opc", ",", "AMDGPU", "::", "OpName", "::", "en", ")", ";", "unsigned", "En", "=", "MI", "->", "getOperand", "(", "EnIdx", ")", ".", "getImm", "(", ")", ";", "int", "ComprIdx", "=", "AMD...
GCC
rs6000
CPP
code_generation
CPU
612,769
[ "static", "tree", "rs6000_d_handle_target_float_abi", "(", "void", ")", "{", "const", "char", "*", "abi", ";", "if", "(", "TARGET_HARD_FLOAT", ")", "abi", "=", "<STR_LIT>", "hard", "<STR_LIT>", ";", "else", "if", "(", "TARGET_SOFT_FLOAT", ")", "abi", "=", "<...
[ "Handle", "a", "call", "to", "`", "__traits", "(", "getTargetInfo", ",", "``", "floatAbi", "''", ")", "'", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
612,770
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_add_memopw_zomap", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_7186d325", ",", "TypeMAPPING", ">", "{", "let", "isPseudo", "=", "<NUM_LI...
LLVM
X86
TD
stmt_completion
CPU
612,771
[ ",", "FR32", ":", "$", "src", ")", ",", "<NUM_LIT>", ",", "<STR_LIT>", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "CVTTSS2SI64rr", "GR64", ":", "$", "dst" ]
GCC
microblaze
MD
stmt_completion
MPU
612,772
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "ior", "(", "match_operand" ]
LLVM
ARM
CPP
stmt_completion
CPU
612,773
[ ")", ";" ]
[ "bool", "ARMPreAllocLoadStoreOpt", "::", "DistributeIncrements", "(", ")", "{", "bool", "Changed", "=", "false", ";", "SmallSetVector", "<", "Register", ",", "<NUM_LIT>", ">", "Visited", ";", "for", "(", "auto", "&", "MBB", ":", "*", "MF", ")", "{", "for",...
GCC
m32r
CPP
stmt_completion
MPU
612,774
[ "pic_offset_table_rtx", ")", ";" ]
[ "emit_insn", "(", "gen_get_pc", "(", "pic_offset_table_rtx", ",", "global_offset_table", ",", "GEN_INT", "(", "TARGET_MODEL_SMALL", ")", ")", ")", ";", "emit_use", "(" ]
LLVM
Mips
TD
stmt_completion
CPU
612,775
[ "<", "<NUM_LIT>", ">", ";" ]
[ "class", "CMPU_LE_QB_ENC", ":", "CMP_EQ_QB_R2_FMT" ]
LLVM
Hexagon
TD
next_suggestion
DSP
612,776
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_vcmpbgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "Enc...
LLVM
Hexagon
TD
next_suggestion
DSP
612,777
[ "}" ]
[ "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSi...
GCC
aarch64
CPP
next_suggestion
CPU
612,778
[ "case", "<NUM_LIT>", ":" ]
[ "ops", "->", "reduction_latency", "=", "MAX", "(", "ops", "->", "reduction_latency", ",", "base", "*", "count", "*", "factor", ")", ";", "}", "if", "(", "stmt_info", "&&", "aarch64_multiply_add_p", "(", "vinfo", ",", "stmt_info", ")", ")", "return", ";", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
612,779
[ "Zero", ",", "SDValue", "(", ")", ",", "DL", ")", ";" ]
[ "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", "=", "CLI", ".", "Ins", ";", "if", "(", "Ins", ".", "size", "(", ")", ">", "<NUM_LIT>", ")", "fail", "(", "DL", ",", "DAG", ",", "<STR_LIT>", "WebAssembly doesn't support more than 1 returne...
LLVM
Mips
CPP
stmt_completion
CPU
612,780
[ "const", "{" ]
[ "bool", "hasMSA", "(", ")" ]
GCC
s390
MD
next_suggestion
MPU
612,781
[ "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<", "MODE", ">", "mode", ")" ]
[ "{", "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<", "MODE", ">", "mode", ")", "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[",...
LLVM
ARM
TD
next_suggestion
CPU
612,782
[ "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ")", ";" ]
[ "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "VectorIndex32Operand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
ia64
MD
next_suggestion
CPU
612,783
[ "}", ")" ]
[ "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "rtx", "op1", "=", "ia64_expand_move", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", "if", "(", "!", "op1", ...
LLVM
Mips
CPP
next_suggestion
CPU
612,784
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "ValTy", ",", "ShiftRight", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG", ".", "getConstant", "(", "Pos", ",", "DL", ",", "MVT", "::", "i32", ")", ",", "DAG...
[ "EVT", "ValTy", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "SMPos", "!=", "<NUM_LIT>", "||", "Pos", "+", "SMSize", ">", "ValTy", ".", "getSizeInBits", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SDLoc", "DL", "(", ...
LLVM
MBlaze
CPP
stmt_completion
MPU
612,785
[ "DL", ";" ]
[ "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "DestReg", ",", "int", "FI", ",", "const", "TargetRegisterClass", "*", "RC", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "con...
LLVM
Hexagon
TD
next_suggestion
DSP
612,786
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
LLVM
Hexagon
TD
next_suggestion
DSP
612,787
[ "}" ]
[ "class", "Enc_18c338", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "II", ";", "let"...
GCC
aarch64
CPP
code_generation
CPU
612,788
[ "static", "void", "aarch64_layout_arg", "(", "cumulative_args_t", "pcum_v", ",", "machine_mode", "mode", ",", "const_tree", "type", ",", "bool", "named", "ATTRIBUTE_UNUSED", ")", "{", "CUMULATIVE_ARGS", "*", "pcum", "=", "get_cumulative_args", "(", "pcum_v", ")", ...
[ "Layout", "a", "function", "argument", "according", "to", "the", "AAPCS64", "rules", ".", "The", "rule", "numbers", "refer", "to", "the", "rule", "numbers", "in", "the", "AAPCS64", "." ]
LLVM
ARM
CPP
code_generation
CPU
612,789
[ "unsigned", "ARMBaseInstrInfo", "::", "getPartialRegUpdateClearance", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNum", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "const", "{", "if", "(", "!", "SwiftPartialUpdateClearance", "||", "!", "S...
[ "Inform", "the", "BreakFalseDeps", "pass", "how", "many", "idle", "instructions", "we", "would", "like", "before", "a", "partial", "register", "update", "." ]
GCC
mips
CPP
stmt_completion
CPU
612,790
[ "||", "(", "int_size_in_bytes", "(", "type", ")", "==", "-", "<NUM_LIT>", ")", ")", ";" ]
[ "static", "bool", "mips_return_in_memory", "(", "tree", "type", ",", "tree", "fndecl", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "TARGET_OLDABI", ")", "return", "(", "TYPE_MODE", "(", "type", ")", "==", "BLKmode", ")", ";", "else", "return", "(", "(", "int_...
LLVM
Hexagon
TD
stmt_completion
DSP
612,791
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_ccombinewf", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658",...
LLVM
PowerPC
TD
next_suggestion
CPU
612,792
[ "}" ]
[ "let", "Pattern", "=", "pattern", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "VD", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
AArch64
CPP
stmt_completion
CPU
612,793
[ "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LI...
LLVM
AArch64
TD
stmt_completion
CPU
612,794
[ "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Scalar", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let"...
LLVM
Hexagon
TD
stmt_completion
DSP
612,795
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
i386
CPP
stmt_completion
CPU
612,796
[ "mm_mfence", "(", "void", ")", "{" ]
[ "static", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_" ]
LLVM
Mips
CPP
program_repair
CPU
612,797
[ "<FIXS>", "for", "(", "auto", "&", "Arg", ":", "Info", ".", "OrigArgs", ")", "splitToValueTypes", "(", "Arg", ",", "ArgInfos", ",", "DL", ",", "Info", ".", "CallConv", ")", ";", "<FIXE>" ]
[ "FuncOrigArgs", ".", "reserve", "(", "Info", ".", "OrigArgs", ".", "size", "(", ")", ")", ";", "SmallVector", "ArgInfo", ",", "<NUM_LIT>", ">", "ArgInfos", ";", "<BUGS>", "unsigned", "i", "=", "<NUM_LIT>", ";", "for", "(", "auto", "&", "Arg", ":", "Inf...
GCC
sparc
MD
program_repair
CPU
612,798
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "VAUS", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", ...
LLVM
X86
CPP
next_suggestion
CPU
612,799
[ "return", "<NUM_LIT>", ";" ]
[ "unsigned", "X86InstrInfo", "::", "isStoreToStackSlot", "(", "const", "MachineInstr", "*", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "if", "(", "isFrameStoreOpcode", "(", "MI", "->", "getOpcode", "(", ")", ")", ")", "if", "(", "MI", "->", "...