Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rs6000
CPP
code_generation
CPU
612,800
[ "static", "char", "*", "detect_caches_freebsd", "(", "void", ")", "{", "unsigned", "l1_sizekb", ",", "l1_line", ",", "l1_assoc", ",", "l2_sizekb", ";", "size_t", "len", "=", "<NUM_LIT>", ";", "sysctlbyname", "(", "<STR_LIT>", "machdep.cacheline_size", "<STR_LIT>",...
[ "Returns", "the", "description", "of", "caches", "on", "FreeBSD", "PPC", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
612,801
[ "}" ]
[ "if", "(", "Subtarget", "->", "hasMips32", "(", ")", "&&", "SelectMsub", "(", "N", ",", "&", "DAG", ")", ")", "return", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ";", "return", "SDValue", "(", ")", ";" ]
GCC
arm
MD
stmt_completion
CPU
612,802
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "<", "V_narrow", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "<", "V_narrow", ">", "[", "(", "match_operand", ":", "VN", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ...
LLVM
AArch64
TD
stmt_completion
CPU
612,803
[ "LDRSHXroX", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXWrite_5Cyc_GI56", ",", "ReadAdrBase", "]", ",", "(", "instrs" ]
GCC
i386
MD
next_suggestion
CPU
612,804
[ "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "any_extend", ":", "V8SI" ]
GCC
i386
CPP
stmt_completion
CPU
612,805
[ "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_pxord512_mask", "(", "(", "_", "_", "v16si", ")", "_", "_", "A", ",", "(", "_", "_", "v16si", ")", "_", "_", "B", ",", "(", "_", "_", "v16si", ")", "_", "_", "W", ",", "(", "_",...
LLVM
AMDGPU
CPP
code_generation
GPU
612,806
[ "std", "::", "string", "AMDGPUMangledLibFunc", "::", "getName", "(", ")", "const", "{", "SmallString", "<", "<NUM_LIT>", ">", "Buf", ";", "raw_svector_ostream", "OS", "(", "Buf", ")", ";", "writeName", "(", "OS", ")", ";", "return", "std", "::", "string", ...
[ "Return", "a", "string", "with", "the", "name", "of", "the", "plan", "and", "the", "applicable", "VFs", "and", "UFs", "." ]
GCC
pa
CPP
code_generation
CPU
612,807
[ "void", "pa_d_target_versions", "(", "void", ")", "{", "if", "(", "TARGET_64BIT", ")", "d_add_builtin_version", "(", "<STR_LIT>", "HPPA64", "<STR_LIT>", ")", ";", "else", "d_add_builtin_version", "(", "<STR_LIT>", "HPPA", "<STR_LIT>", ")", ";", "if", "(", "TARGE...
[ "Implement", "TARGET_D_CPU_VERSIONS", "for", "HPPA", "targets", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
612,808
[ "addPass", "(", "&", "SIPreEmitPeepholeID", ")", ";" ]
[ "addPass", "(", "createSIModeRegisterPass", "(", ")", ")", ";", "addPass", "(", "&", "PostRAHazardRecognizerID", ")", ";", "if", "(", "getOptLevel", "(", ")", ">", "CodeGenOpt", "::", "None", ")", "addPass", "(", "&", "SIInsertHardClausesID", ")", ";", "addP...
GCC
mips
MD
stmt_completion
CPU
612,809
[ ")", "]", "UNSPEC_SUBQ_S", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "UADDSUB", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "us_minus", ":", "UADDSUB", "(", "match_operand", ":", "UADDSUB", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_ope...
LLVM
AArch64
TD
program_repair
CPU
612,810
[ "<FIXS>", "<FIXE>", "<FIXS>", "class", "BaseCondComparisonReg", "bit", "op", ",", "RegisterClass", "regtype", ",", "string", "mnemonic", ",", "SDNode", "OpNode", ">", ":", "I", "(", "outs", ")", ",", "(", "ins", "regtype", ":", "$", "Rn", ",", "regtype", ...
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "nzcv", ";", "}", "<BUGS>", "multiclass", "CondSetFlagsImm", "bit", "op", ",", "string", "asm", ">", "{", "def", "Wi", ":", "BaseCondSetFlagsImm", "op", ",", "GPR32", ",", "asm", ">", "{", "l...
GCC
c4x
CPP
next_suggestion
DSP
612,811
[ "}" ]
[ "if", "(", "GET_CODE", "(", "op", ")", "!=", "CONST_INT", ")", "return", "<NUM_LIT>", ";", "return", "GET_MODE", "(", "op", ")", "==", "VOIDmode", "||", "GET_MODE_CLASS", "(", "GET_MODE", "(", "op", ")", ")", "==", "MODE_INT", "||", "GET_MODE_CLASS", "("...
LLVM
Mips
TD
program_repair
CPU
612,812
[ "<FIXS>", "[", "(", "callseq_start", "timm", ":", "$", "amt", ")", "]", ">", ";", "<FIXE>", "<FIXS>", "[", "(", "callseq_end", "timm", ":", "$", "amt1", ",", "timm", ":", "$", "amt2", ")", "]", ">", ";", "<FIXE>" ]
[ "let", "Defs", "=", "[", "SP", "]", ",", "Uses", "=", "[", "SP", "]", "in", "{", "def", "ADJCALLSTACKDOWN", ":", "MipsPseudo", "(", "outs", ")", ",", "(", "ins", "uimm16", ":", "$", "amt", ")", ",", "<STR_LIT>", ",", "<BUGS>", "[", "(", "callseq_...
LLVM
X86
CPP
next_suggestion
CPU
612,813
[ "}" ]
[ "APInt", "C", ";", "if", "(", "ISD", "::", "isConstantSplatVector", "(", "In", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getNode", "(", ")", ",", "C", ")", ")", "{", "return", "C", ".", "isMask", "(", "VT", ".", "getScalarSizeInBits", "(", ")",...
LLVM
X86
CPP
next_suggestion
CPU
612,814
[ "SDValue", "Ops", "[", "]", "=", "{", "Lows", ",", "Highs", "}", ";" ]
[ "unsigned", "Opcode", "=", "Op", ".", "getOpcode", "(", ")", ";", "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "MVT", "HalfVT", "=", "MVT", "::", "getVectorVT", "(", "VT", ".", "getScalarType", "(", ")", ",", "NumElems",...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
612,815
[ "}" ]
[ "if", "(", "Subtarget", "->", "getHasAlu32", "(", ")", ")", "addPass", "(", "createBPFMIPeepholePass", "(", ")", ")", ";", "}" ]
LLVM
Mips
CPP
stmt_completion
CPU
612,816
[ "back", "(", ")", ";" ]
[ "MachineDominatorTree", "*", "MDT", "=", "&", "getAnalysis", "<", "MachineDominatorTree", ">", "(", ")", ";", "bool", "Changed", "=", "false", ";", "SmallVector", "<", "MBBInfo", ",", "<NUM_LIT>", ">", "WorkList", "(", "<NUM_LIT>", ",", "MBBInfo", "(", "MDT"...
LLVM
Hexagon
CPP
stmt_completion
DSP
612,817
[ ")", ";" ]
[ "if", "(", "ConstraintCode", "==", "<STR_LIT>", "o", "<STR_LIT>", ")", "return", "InlineAsm", "::", "Constraint_o", ";", "return", "TargetLowering", "::", "getInlineAsmMemConstraint", "(", "ConstraintCode" ]
GCC
nios2
CPP
program_repair
MPU
612,818
[ "<FIXS>", "machine_mode", "dst_mode", "=", "TYPE_MODE", "(", "TREE_TYPE", "(", "ftype", ")", ")", ";", "machine_mode", "src_mode", "=", "TYPE_MODE", "(", "TREE_VALUE", "(", "TYPE_ARG_TYPES", "(", "ftype", ")", ")", ")", ";", "<FIXE>" ]
[ "int", "num_operands", "=", "N2FPU", "(", "code", ")", ".", "num_operands", ";", "const", "char", "*", "insn_name", "=", "N2FPU_NAME", "(", "code", ")", ";", "tree", "ftype", "=", "nios2_ftype", "(", "N2FPU_FTCODE", "(", "code", ")", ")", ";", "<BUGS>", ...
GCC
cris
MD
stmt_completion
MPU
612,819
[ "(", "QI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "qm3", "[", "(", "SI", "<STR_LIT>", ")", "(", "HI", "<STR_LIT>", ")" ]
GCC
rl78
MD
next_suggestion
MPU
612,820
[ "<STR_LIT>" ]
[ "[", "(", "call", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
MOS
CPP
stmt_completion
MPU
612,821
[ "(", ")", ";" ]
[ "return", "InstSelector", ".", "get" ]
GCC
arm
CPP
next_suggestion
CPU
612,822
[ "return", "_", "_", "rv", ".", "_", "_", "i", ";" ]
[ "union", "{", "float32x2x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld3_dupv2sf", "(", "(", "const", "_", "_", "builtin_ne...
GCC
h8300
MD
next_suggestion
MPU
612,823
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "and", ":", "SI", "(", "mult", ":", "SI", "(", "subreg", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ...
GCC
rs6000
MD
stmt_completion
CPU
612,824
[ "set", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "compare", ":", "CC", "(", "ashiftrt", ":", "GPR", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "...
LLVM
Mips
CPP
code_generation
CPU
612,825
[ "unsigned", "MipsMCCodeEmitter", "::", "getBranchTarget26OpValue", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpNo", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "const", ...
[ "getBranchTarget26OpValue", "-", "Return", "binary", "encoding", "of", "the", "branch", "target", "operand", "." ]
GCC
rs6000
CPP
next_suggestion
CPU
612,826
[ "add_reg_note", "(", "insn", ",", "REG_FRAME_RELATED_EXPR", ",", "copy_rtx_if_shared", "(", "pat", ")", ")", ";" ]
[ "pat", "=", "shallow_copy_rtx", "(", "pat", ")", ";", "XVEC", "(", "pat", ",", "<NUM_LIT>", ")", "=", "shallow_copy_rtvec", "(", "XVEC", "(", "pat", ",", "<NUM_LIT>", ")", ")", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "XVECLEN", ...
LLVM
ARM
TD
next_suggestion
CPU
612,827
[ "}" ]
[ "def", "addrmode3", ":", "AddrMode3", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
612,828
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_ploadrbt_rr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pv4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ",", "u2_0Imm", ":", "$", "Ii", ")", ",",...
LLVM
PowerPC
TD
stmt_completion
CPU
612,829
[ "[", "SDNPHasChain", "]", ">", ";" ]
[ "def", "PPCstrict_fctiduz", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTFPUnaryOp", "," ]
LLVM
X86
CPP
stmt_completion
CPU
612,830
[ "SDNode", "*", "N", ")", "{" ]
[ "Value", "*", "X86IREmitter", "::", "visitCALL", "(", "const" ]
GCC
i386
CPP
stmt_completion
CPU
612,831
[ "mmask8", ")", "-", "<NUM_LIT>", ",", "_", "_", "C", ")", ";" ]
[ "return", "_", "_", "builtin_ia32_addsh_mask_round", "(", "_", "_", "A", ",", "_", "_", "B", ",", "_", "mm_setzero_ph", "(", ")", ",", "(", "_", "_" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
612,832
[ ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "}", ";" ]
[ "unsigned", "IntrID", "=", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "switch", "(", "IntrID", ")", "{", "case", "Intrinsic", ...
LLVM
X86
CPP
program_repair
CPU
612,833
[ "<FIXS>", "VT", "!=", "MVT", "::", "f80", "&&", "VT", "!=", "MVT", "::", "f128", "&&", "!", "isSoftFP16", "(", "VT", ",", "Subtarget", ")", "&&", "<FIXE>" ]
[ "if", "(", "Cond", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SETCC", "&&", "VT", ".", "isFloatingPoint", "(", ")", "&&", "<BUGS>", "VT", "!=", "MVT", "::", "f80", "&&", "VT", "!=", "MVT", "::", "f128", "&&", "<BUGE>", "(", "TLI", ".", "isTy...
LLVM
Hexagon
TD
stmt_completion
DSP
612,834
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_946df596", ",", "TypeALU64", ">", ",", "En...
GCC
pa
MD
stmt_completion
CPU
612,835
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(" ]
LLVM
Hexagon
TD
stmt_completion
DSP
612,836
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_c7cd90", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Nt8", ";", "let...
LLVM
Hexagon
TD
next_suggestion
DSP
612,837
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC"...
LLVM
ARM
CPP
next_suggestion
CPU
612,838
[ "break", ";" ]
[ "case", "ARM", "::", "ANDri", ":", "case", "ARM", "::", "t2ANDri", ":", "if", "(", "CmpMask", "!=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ")", "return", "false", ";", "if", "(", "SrcReg", "==", "MI", "->", "getOp...
LLVM
AArch64
TD
stmt_completion
CPU
612,839
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "vi8to64_idx0", ":", "SIMDSMov", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "GPR64", ",", "VectorIndex0", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-" ]
GCC
h8300
CPP
code_generation
MPU
612,840
[ "static", "unsigned", "int", "h8300_mova_length", "(", "rtx", "dest", ",", "rtx", "src", ",", "rtx", "offset", ")", "{", "unsigned", "int", "size", ";", "size", "=", "(", "<NUM_LIT>", "+", "h8300_constant_length", "(", "offset", ")", "+", "h8300_classify_ope...
[ "Return", "the", "length", "of", "a", "mova", "instruction", "with", "the", "given", "operands", ".", "DEST", "is", "the", "register", "destination", ",", "SRC", "is", "the", "source", "address", "and", "OFFSET", "is", "the", "16-bit", "or", "32-bit", "dis...
LLVM
ARM
CPP
stmt_completion
CPU
612,841
[ "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "unsigned", "PCAdj", "=", "(", "RelocM", "!=", "Reloc", "::", "PIC_", ")", "?", "<NUM_LIT>", ":", "(", "Subtarget", "->", "isThumb", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "ARMConstantPoolValue", "*", "CPV", "=", "ARMConstantPoolConstant", ...
LLVM
ARM
CPP
stmt_completion
CPU
612,842
[ "O", ")", "const", "{" ]
[ "void", "ARMConstantPoolMBB", "::", "print", "(", "raw_ostream", "&" ]
GCC
arm
CPP
stmt_completion
CPU
612,843
[ "_", "a", ";" ]
[ "return", "(", "int64x2_t", ")", "_" ]
GCC
aarch64
MD
stmt_completion
CPU
612,844
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
code_generation
CPU
612,845
[ "bool", "PPCTargetLowering", "::", "SelectAddressPCRel", "(", "SDValue", "N", ",", "SDValue", "&", "Base", ")", "const", "{", "Base", "=", "N", ";", "if", "(", "N", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "true", ...
[ "SelectAddressPCRel", "-", "Represent", "the", "specified", "address", "as", "pc", "relative", "to", "be", "represented", "as", "[", "pc+imm", "]", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
612,846
[ "if", "(", "unsigned", "ShImm", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "MO3", ".", "getImm", "(", ")", ")", ")", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", "<<", "<STR_LIT>", "::", "<STR_LIT>", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MO3", ".", "...
[ "}", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", "<<", "<STR_LIT>", "::", "<STR_LIT>", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MO3", ".", "getImm", "(", ")", ")", ")", "<<", "getRegisterName", "(", "MO2", ".", "getReg", "(", ")", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
612,847
[ ",", "RD", ",", "RC", ")", ";" ]
[ "if", "(", "!", "BT", ".", "reached", "(", "&", "B", ")", ")", "return", "false", ";", "bool", "Changed", "=", "false", ";", "RegisterSet", "AVB", "=", "AVs", ";", "RegisterSet", "Defs", ";", "for", "(", "auto", "I", "=", "B", ".", "begin", "(", ...
LLVM
AArch64
TD
stmt_completion
CPU
612,848
[ "lane", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "_B_register", ":", "LDN_WBReg_Lane", "<", "r", ",", "<NUM_LIT>", ",", "op0", ",", "!", "cast", "<", "RegisterOperand", ">", "(", "List", "#", "<STR_LIT>", ")", ",", "uimm_b", ",", "neon_uimm4_bare", ",", "asmop", ">", "{", "let", "Inst", "{", "...
GCC
aarch64
MD
stmt_completion
CPU
612,849
[ ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
ARM64
CPP
stmt_completion
CPU
612,850
[ "(", "<NUM_LIT>", ")", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "EVT", "SrcVT", "=", "N0", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ";", "SrcVT", "=", "EVT", "::", "getVectorVT", "(", "*", "DAG", ".", "getContext", "(", ")", ",", "SrcVT", ",", "ResVT", ".", "getSizeInBits", "(", ")...
LLVM
AMDGPU
CPP
next_suggestion
GPU
612,851
[ "AMD_HSA_BITS_SET", "(", "Out", ".", "code_properties", ",", "AMD_CODE_PROPERTY_PRIVATE_ELEMENT_SIZE", ",", "getElementByteSizeValue", "(", "STM", ".", "getMaxPrivateElementSize", "(", ")", ")", ")", ";" ]
[ "const", "Function", "&", "F", "=", "MF", ".", "getFunction", "(", ")", ";", "assert", "(", "F", ".", "getCallingConv", "(", ")", "==", "CallingConv", "::", "AMDGPU_KERNEL", "||", "F", ".", "getCallingConv", "(", ")", "==", "CallingConv", "::", "SPIR_KER...
LLVM
AAP
TD
next_suggestion
MPU
612,852
[ "let", "SuperClasses", "=", "[", "shiftImm6AsmOperand", "]", ";" ]
[ "def", "shiftConst3AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
612,853
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ...
GCC
ia64
CPP
next_suggestion
CPU
612,854
[ "}" ]
[ "if", "(", "expand_vec_perm_identity", "(", "d", ")", ")", "return", "true", ";", "if", "(", "expand_vselect", "(", "d", "->", "target", ",", "d", "->", "op0", ",", "d", "->", "perm", ",", "nelt", ")", ")", "return", "true", ";", "}", "if", "(", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
612,855
[ "if", "(", "VT", "==", "MVT", "::", "f64", ")", "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "case", "'", "d", "'", ":", "case", "'", "r", "'", ":", "if", "(", "VT", "==", "MVT", "::", "i64", ")", "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "else", "if", "(", "VT", "=="...
LLVM
X86
CPP
stmt_completion
CPU
612,856
[ "StackPtr", ",", "PtrOff", ")", ";" ]
[ "SDValue", "X86TargetLowering", "::", "LowerMemOpCallTo", "(", "SDValue", "Chain", ",", "SDValue", "StackPtr", ",", "SDValue", "Arg", ",", "DebugLoc", "dl", ",", "SelectionDAG", "&", "DAG", ",", "const", "CCValAssign", "&", "VA", ",", "ISD", "::", "ArgFlagsTy"...
LLVM
ARM
CPP
program_repair
CPU
612,857
[ "<FIXS>", "void", "adjustForSegmentedStacks", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "override", ";", "<FIXE>" ]
[ "void", "processFunctionBeforeCalleeSavedScan", "(", "MachineFunction", "&", "MF", ",", "RegScavenger", "*", "RS", ")", "const", "override", ";", "<BUGS>", "void", "adjustForSegmentedStacks", "(", "MachineFunction", "&", "MF", ")", "const", "override", ";", "<BUGE>"...
GCC
rs6000
MD
program_repair
CPU
612,858
[ "<FIXS>", "(", "UNSPEC_INTERHI", "<NUM_LIT>", ")", "(", "UNSPEC_INTERLO", "<NUM_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "UNSPEC_VUPKLUH", "<NUM_LIT>", ")", "(", "UNSPEC_VPERMSI", "\t", "<NUM_LIT>", ")", "(", "UNSPEC_VPERMHI", "\t", "<NUM_LIT>", ")", "<BUGS>", "]", ")", "<BUGE>", "(", "define_constants", "[", "(", "UNSPECV_SET_VRSAVE", "<NUM_LIT>", ")" ]
LLVM
AArch64
CPP
code_generation
CPU
612,859
[ "bool", "AArch64AsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "const", "MCObjectFileInfo", "::", "Environment", "Format", "=", "getContext", "(", ")", ".", "getObjectFileInfo", "(", ")", "->", "getObjectFileType", "(", ")", ";", "...
[ "ParseDirective", "-", "Parse", "a", "target", "specific", "assembler", "directive", "This", "method", "is", "deprecated", ",", "use", "'parseDirective", "'", "instead", "." ]
GCC
i386
MD
next_suggestion
CPU
612,860
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
612,861
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
mips
MD
next_suggestion
CPU
612,862
[ "(", "symbol_ref", "<STR_LIT>", ")", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "lshiftrt", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ...
LLVM
MOS
CPP
next_suggestion
MPU
612,863
[ "S", "->", "getAssembler", "(", ")", ".", "setRelaxAll", "(", "true", ")", ";" ]
[ "auto", "*", "S", "=", "new", "MOSMCELFStreamer", "(", "Ctx", ",", "std", "::", "move", "(", "TAB", ")", ",", "std", "::", "move", "(", "OW", ")", ",", "std", "::", "move", "(", "Emitter", ")", ")", ";", "if", "(", "RelaxAll", ")", "{" ]
LLVM
Hexagon
TD
stmt_completion
DSP
612,864
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
612,865
[ "TBB", "=", "SecondLastInst", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getMBB", "(", ")", ";" ]
[ "}", "if", "(", "I", "==", "MBB", ".", "instr_begin", "(", ")", ")", "break", ";", "--", "I", ";", "}", "int", "LastOpcode", "=", "LastInst", "->", "getOpcode", "(", ")", ";", "int", "SecLastOpcode", "=", "SecondLastInst", "?", "SecondLastInst", "->", ...
GCC
nios2
MD
next_suggestion
MPU
612,866
[ "}" ]
[ "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "{", "operands", "[", "<NUM_LIT>", "]", "=", "nios2_split_large_constant_memory_operand"...
GCC
aarch64
CPP
next_suggestion
CPU
612,867
[ "pcum", "->", "aapcs_nvrn", "=", "pcum", "->", "aapcs_nextnvrn", ";" ]
[ "aarch64_layout_arg", "(", "pcum_v", ",", "arg", ")", ";", "gcc_assert", "(", "(", "pcum", "->", "aapcs_reg", "!=", "NULL_RTX", ")", "!=", "(", "pcum", "->", "aapcs_stack_words", "!=", "<NUM_LIT>", ")", ")", ";", "pcum", "->", "aapcs_arg_processed", "=", "...
GCC
rs6000
CPP
next_suggestion
CPU
612,868
[ "_", "_", "v16qu", "shift", "=", "vec_splats", "(", "(", "unsigned", "char", ")", "(", "_", "_", "N", "*", "<NUM_LIT>", ")", ")", ";" ]
[ "_", "_", "v16qu", "result", ";", "const", "_", "_", "v16qu", "zeros", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ...
GCC
s390
MD
stmt_completion
MPU
612,869
[ "V8HI", "V1SI", "V2SI", "V4SI", "V1DI", "V2DI", "]", ")" ]
[ "(", "define_mode_iterator", "VI", "[", "V1QI", "V2QI", "V4QI", "V8QI", "V16QI", "V1HI", "V2HI", "V4HI" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
612,870
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Other", ",", "RetOps", ")", ";" ]
[ "assert", "(", "VA", ".", "isRegLoc", "(", ")", "&&", "<STR_LIT>", "Can only return in registers!", "<STR_LIT>", ")", ";", "RetValue", "=", "convertValVTToLocVT", "(", "DAG", ",", "DL", ",", "VA", ",", "RetValue", ")", ";", "Register", "Reg", "=", "VA", "....
LLVM
Mips
CPP
stmt_completion
CPU
612,871
[ "const", "{" ]
[ "bool", "hasMips32r6", "(", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
612,872
[ "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "o2", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "o1", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "o0", ";", "let", "DecoderMethod" ]
GCC
arm
MD
stmt_completion
CPU
612,873
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
612,874
[ "}" ]
[ "MachineMemOperand", "*", "SMMO", "=", "*", "StoreInst", "->", "memoperands_begin", "(", ")", ";", "unsigned", "Reg1", "=", "MRI", "->", "createVirtualRegister", "(", "TII", "->", "getRegClass", "(", "TII", "->", "get", "(", "NLoadOpcode", ")", ",", "<NUM_LI...
GCC
pa
MD
stmt_completion
CPU
612,875
[ ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]" ]
[ "(", "fix", ":", "SI", "(", "fix", ":", "DF", "(", "match_operand" ]
LLVM
Hexagon
TD
stmt_completion
DSP
612,876
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
ARM
CPP
next_suggestion
CPU
612,877
[ "case", "MVT", "::", "i16", ":" ]
[ "bool", "ARMFastISel", "::", "ARMEmitStore", "(", "MVT", "VT", ",", "unsigned", "SrcReg", ",", "Address", "&", "Addr", ",", "unsigned", "Alignment", ")", "{", "unsigned", "StrOpc", ";", "bool", "useAM3", "=", "false", ";", "switch", "(", "VT", ".", "Simp...
LLVM
ARM
CPP
program_repair
CPU
612,878
[ "<FIXS>", "unsigned", "short", "NumOps", ",", "unsigned", "&", "NumOpsAdded", ",", "BO", "B", ")", "{", "<FIXE>", "<FIXS>", "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "getRegisterEnum", "(", "B", ",", "ARM", "::", "SPRRegClassID", "...
[ "static", "bool", "DisassembleVFPConv4Frm", "(", "MCInst", "&", "MI", ",", "unsigned", "Opcode", ",", "uint32_t", "insn", ",", "<BUGS>", "unsigned", "short", "NumOps", ",", "unsigned", "&", "NumOpsAdded", ",", "BO", ")", "{", "<BUGE>", "assert", "(", "NumOps...
GCC
sparc
CPP
stmt_completion
CPU
612,879
[ ";" ]
[ "if", "(", "t", ")", "{", "sparc_builtins", "[", "code", "]", "=", "t", ";", "sparc_builtins_icode", "[", "code", "]", "=", "icode", ";", "}", "return", "t" ]
GCC
bfin
CPP
stmt_completion
DSP
612,880
[ "tmp", ";" ]
[ "while", "(", "(", "tmp", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", "&&", "n", "<=", "<NUM_LIT>", ")", "{", "tmp", "=", "(", "tmp", ">>", "<NUM_LIT>", ")", "|", "sgn", ";", "n", "++", ";", "}", "*", "v", "=" ]
LLVM
AMDGPU
CPP
program_repair
GPU
612,881
[ "<FIXS>", "S", "->", "applyIGLPStrategy", "(", "SyncedInstrs", ",", "SyncedSchedGroups", ",", "IsReentry", ")", ";", "<FIXE>" ]
[ "auto", "S", "=", "createIGLPStrategy", "(", "StrategyID", ",", "DAG", ",", "TII", ")", ";", "if", "(", "S", "->", "shouldApplyStrategy", "(", "DAG", ")", ")", "{", "IsBottomUp", "=", "S", "->", "IsBottomUp", ";", "<BUGS>", "S", "->", "applyIGLPStrategy"...
LLVM
ARM
CPP
program_repair
CPU
612,882
[ "<FIXS>", "if", "(", "MergeInstr", "==", "MBB", ".", "end", "(", ")", ")", "<FIXE>" ]
[ "NewOpc", "=", "getPreIndexedLoadStoreOpcode", "(", "Opcode", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "}", "else", "{", "MergeInstr", "=", "findIncDecAfter", "(", "MBBI", ",", "Base", ",", "Pred", ",", "PredReg", ",", "Offset", ",", "TRI", ")", ";",...
GCC
i386
CPP
next_suggestion
CPU
612,883
[ "}" ]
[ "unsigned", "HOST_WIDE_INT", "elt", ",", "max", "=", "TYPE_VECTOR_SUBPARTS", "(", "vec_type", ")", "-", "<NUM_LIT>", ";", "if", "(", "!", "host_integerp", "(", "arg", ",", "<NUM_LIT>", ")", "||", "(", "elt", "=", "tree_low_cst", "(", "arg", ",", "<NUM_LIT>...
GCC
mips
MD
next_suggestion
CPU
612,884
[ "<STR_LIT>" ]
[ "[", "(", "trap_if", "(", "match_operator", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", ...
GCC
i386
CPP
stmt_completion
CPU
612,885
[ "_", "_", "v8si", ")", "_", "_", "C", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_vpshldv_v8si", "(", "(", "_", "_", "v8si", ")", "_", "_", "A", ",", "(", "_", "_", "v8si", ")", "_", "_", "B", ",", "(" ]
LLVM
CSKY
CPP
next_suggestion
CPU
612,886
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "FPR64DecoderTable", "[", "RegNo", "]", ")", ")", ";" ]
[ "static", "DecodeStatus", "DecodeFPR64RegisterClass", "(", "MCInst", "&", "Inst", ",", "uint64_t", "RegNo", ",", "uint64_t", "Address", ",", "const", "MCDisassembler", "*", "Decoder", ")", "{", "if", "(", "RegNo", ">=", "<NUM_LIT>", ")", "return", "MCDisassemble...
GCC
s390
MD
stmt_completion
MPU
612,887
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM64
TD
stmt_completion
CPU
612,888
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=" ]
GCC
tilegx
MD
next_suggestion
VLIW
612,889
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "zero_extract", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "zero_extract", ":", "DI", "(", "const_int", "<N...
GCC
aarch64
CPP
stmt_completion
CPU
612,890
[ "a", ",", "b", ")", ";" ]
[ "vpmin_f32", "(", "float32x2_t", "a", ",", "float32x2_t", "b", ")", "{", "return", "_", "_", "builtin_aarch64_smin_nanpv2sf", "(" ]
LLVM
LoongArch
CPP
next_suggestion
CPU
612,891
[ "unsigned", "Imm", "=", "Op2", "->", "getAsZExtVal", "(", ")", ";" ]
[ "break", ";", "}", "Results", ".", "push_back", "(", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "DL", ",", "VT", ",", "Tmp", ")", ")", ";", "break", ";", "}", "case", "ISD", "::", "BITREVERSE", ":", "{", "SDValue", "Src", "=", "N",...
LLVM
Hexagon
TD
stmt_completion
DSP
612,892
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Hexagon
TD
next_suggestion
DSP
612,893
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
612,894
[ "<NUM_LIT>", ")", ";" ]
[ "unsigned", "MoreStackForCalls", "=", "<NUM_LIT>", ";", "for", "(", "MachineFunction", "::", "iterator", "MBBI", "=", "MF", ".", "begin", "(", ")", ",", "MBBE", "=", "MF", ".", "end", "(", ")", ";", "MBBI", "!=", "MBBE", ";", "++", "MBBI", ")", "for"...
LLVM
ARM
CPP
stmt_completion
CPU
612,895
[ "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ".", "cloneMemRefs", "(", "*", "MI", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "BuildMI", "(", "*", "MI", "->", "getParent", "(", ")", ",", "MI", ",", "MI", "->", "getDebugLoc", "(", ")", ",", "MCID", ")", ".", "addReg", "(", "Ne...
LLVM
Hexagon
TD
next_suggestion
DSP
612,896
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_dfcmpuo", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "Enc...
LLVM
AArch64
CPP
next_suggestion
CPU
612,897
[ "}" ]
[ "TargetLowering", "::", "ArgListTy", "Args", ";", "TargetLowering", "::", "ArgListEntry", "Entry", ";", "Entry", ".", "Node", "=", "Dst", ";", "Entry", ".", "Ty", "=", "IntPtrTy", ";", "Args", ".", "push_back", "(", "Entry", ")", ";", "Entry", ".", "Node...
LLVM
Mips
TD
stmt_completion
CPU
612,898
[ ":", "$", "acin", ")", ")", "]", ";" ]
[ "dag", "InOperandList", "=", "(", "ins", "GPR32Opnd", ":", "$", "rs", ",", "GPR32Opnd", ":", "$", "rt", ",", "ACC64DSPOpnd", ":", "$", "acin", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list",...
LLVM
ARM
CPP
program_repair
CPU
612,899
[ "<FIXS>", "MIB", ".", "setMIFlags", "(", "MIFlags", ")", ";", "BaseReg", "=", "DestReg", ";", "<FIXE>" ]
[ "MIB", ".", "addReg", "(", "BaseReg", ",", "getKillRegState", "(", "isKill", ")", ")", ".", "addImm", "(", "ThisVal", ")", ";", "if", "(", "NeedPred", ")", "MIB", "=", "AddDefaultPred", "(", "MIB", ")", ";", "<BUGS>", "BaseReg", "=", "DestReg", ";", ...