Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,700
[ "SubReg", ",", "const", "SIRegisterInfo", "&", "TRI", ")", "{" ]
[ "static", "bool", "instReadsReg", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "Reg", ",", "unsigned" ]
LLVM
MBlaze
CPP
stmt_completion
MPU
613,701
[ ")", ")", ";" ]
[ "if", "(", "TheTriple", ".", "isOSDarwin", "(", ")", ")", "assert", "(", "<NUM_LIT>", "&&", "<STR_LIT>", "Mac not supported on MBlaze", "<STR_LIT>", ")", ";", "if", "(", "TheTriple", ".", "isOSWindows", "(", ")", ")", "assert", "(", "<NUM_LIT>", "&&", "<STR_...
LLVM
Hexagon
TD
next_suggestion
DSP
613,702
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vsubhs", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "...
LLVM
TPC
TD
stmt_completion
Virtual ISA
613,703
[ ";" ]
[ "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "SrcB", "=", "op2", ";", "let", "OperandType", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "OperandType", "{", "<NUM_...
GCC
i386
CPP
next_suggestion
CPU
613,704
[ "if", "(", "field_chain", "!=", "NULL_TREE", ")", "DECL_CHAIN", "(", "field", ")", "=", "field_chain", ";" ]
[ "tree", "field", "=", "NULL_TREE", ",", "field_chain", "=", "NULL_TREE", ";", "int", "i", ";", "tree", "type", "=", "make_node", "(", "RECORD_TYPE", ")", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "++", "i", ")", "{", ...
LLVM
X86
CPP
next_suggestion
CPU
613,705
[ "Cycles", "+=", "CyclesToEnd", ";" ]
[ "if", "(", "it", "!=", "VisitedBBs", ".", "end", "(", ")", ")", "{", "VisitedBBInfo", "BBInfo", "=", "it", "->", "second", ";", "Cycles", "+=", "BBInfo", ".", "Cycles", ";", "return", "BBInfo", ".", "HasReturn", ";", "}", "unsigned", "int", "CyclesToEn...
LLVM
ARM
TD
stmt_completion
CPU
613,706
[ ";", "}", "def", "VLD4DUPq8EvenPseudo", ":", "VLDQQQQPseudo", "<", "IIC_VLD4dup", ">", ",", "Sched", "<", "[", "WriteVLD2", "]", ">", ";" ]
[ "def", "VLD4DUPq32", ":", "VLD4DUP", "<", "{", "<NUM_LIT>", ",", "?", ",", "<NUM_LIT>", ",", "?", "}", ",", "<STR_LIT>", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Rn", "{", "<NUM_LIT>", "}" ]
GCC
s390
CPP
code_generation
MPU
613,707
[ "void", "s390_asm_output_function_label", "(", "FILE", "*", "asm_out_file", ",", "const", "char", "*", "fname", ",", "tree", "decl", ")", "{", "int", "hw_before", ",", "hw_after", ";", "s390_function_num_hotpatch_hw", "(", "decl", ",", "&", "hw_before", ",", "...
[ "Write", "the", "extra", "assembler", "code", "needed", "to", "declare", "a", "function", "properly", "." ]
LLVM
LoongArch
CPP
stmt_completion
CPU
613,708
[ ")", ")", ";" ]
[ "addPass", "(", "createLoongArchPreRAExpandPseudoPass", "(" ]
LLVM
LM32
CPP
stmt_completion
MPU
613,709
[ "i32", ";" ]
[ "EVT", "LM32TargetLowering", "::", "getSetCCResultType", "(", "LLVMContext", "&", "Context", ",", "EVT", "VT", ")", "const", "{", "return", "MVT", "::" ]
LLVM
MINA32
CPP
next_suggestion
CPU
613,710
[ "}" ]
[ "TargetRegistry", "::", "RegisterMCSubtargetInfo", "(", "getTheMINA32Target", "(", ")", ",", "createMINA32MCSubtargetInfo", ")", ";", "TargetRegistry", "::", "RegisterMCInstPrinter", "(", "getTheMINA32Target", "(", ")", ",", "createMINA32MCInstPrinter", ")", ";", "TargetR...
LLVM
X86
CPP
stmt_completion
CPU
613,711
[ "ES", "!=", "<NUM_LIT>", "||", "JT", "!=", "-", "<NUM_LIT>", ";" ]
[ "return", "GV", "!=", "<NUM_LIT>", "||", "CP", "!=", "<NUM_LIT>", "||" ]
GCC
i386
CPP
program_repair
CPU
613,712
[ "<FIXS>", "<FIXE>", "<FIXS>", "pushl", "%", "ecx", "leal", "<NUM_LIT>", "(", "%", "esp", ")", ",", "%", "ecx", "cmpl", "$", "<NUM_LIT>", ",", "%", "eax", "jb", "Ldone", "<FIXE>", "<FIXS>", "Lprobe", ":", "subl", "$", "<NUM_LIT>", ",", "%", "ecx", "or...
[ "#", "define", "TARGET_USE_LOCAL_THUNK_ALIAS_P", "(", "DECL", ")", "(", "!", "DECL_ONE_ONLY", "(", "DECL", ")", ")", "#", "define", "SUBTARGET_ATTRIBUTE_TABLE", "<BUGS>", "<BUGE>", "{", "<STR_LIT>", "selectany", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ","...
LLVM
ARM
CPP
stmt_completion
CPU
613,713
[ "STI", ",", "O", ")", ";" ]
[ "if", "(", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getImm", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "O", "<<", "<STR_LIT>", "cs", "<STR_LIT>", ";", "else", "printMandatoryPredicateOperand", ...
GCC
arm
MD
stmt_completion
CPU
613,714
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI" ]
GCC
rs6000
MD
stmt_completion
CPU
613,715
[ ")", ")", "]" ]
[ "(", "plus", ":", "P", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "reg", ":", "P", "CA_REGNO", ")", "(", "ne", ":", "P", "(", "match_dup", "<NUM_LIT>...
GCC
aarch64
CPP
stmt_completion
CPU
613,716
[ ")", "{" ]
[ "vcltzq_s32", "(", "int32x4_t", "_", "_", "a" ]
LLVM
AArch64
TD
stmt_completion
CPU
613,717
[ "]", ",", "(", "instrs", "LDRSHWroX", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXWrite_5Cyc_GI56", ",", "ReadAdrBase" ]
LLVM
Nios2
TD
stmt_completion
MPU
613,718
[ "]", ">", ";" ]
[ "def", "PC", ":", "Nios2Reg", "<", "<STR_LIT>", ">", ",", "DwarfRegNum", "<", "[", "<NUM_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
613,719
[ "(", "CallOperandVal", ")", ")", "{" ]
[ "case", "'", "m", "'", ":", "if", "(", "type", "->", "isX86_MMXTy", "(", ")", "&&", "Subtarget", ".", "hasMMX", "(", ")", ")", "return", "weight", ";", "return", "CW_Invalid", ";", "case", "'", "i", "'", ":", "case", "'", "t", "'", ":", "case", ...
GCC
s390
MD
next_suggestion
MPU
613,720
[ "(", "and", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
613,721
[ "MVT", "::", "v32i8", ")", "{" ]
[ "ValVT", "=", "MVT", "::", "i32", ";", "if", "(", "ArgFlags", ".", "isSExt", "(", ")", ")", "LocInfo", "=", "CCValAssign", "::", "SExt", ";", "else", "if", "(", "ArgFlags", ".", "isZExt", "(", ")", ")", "LocInfo", "=", "CCValAssign", "::", "ZExt", ...
LLVM
Hexagon
TD
next_suggestion
DSP
613,722
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicateLate", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "LC0", ",", "P3...
GCC
h8300
CPP
next_suggestion
MPU
613,723
[ "set_mem_alias_set", "(", "ret", ",", "get_frame_alias_set", "(", ")", ")", ";" ]
[ "rtx", "h8300_return_addr_rtx", "(", "int", "count", ",", "rtx", "frame", ")", "{", "rtx", "ret", ";", "if", "(", "count", "==", "<NUM_LIT>", ")", "ret", "=", "gen_rtx_MEM", "(", "Pmode", ",", "gen_rtx_REG", "(", "Pmode", ",", "RETURN_ADDRESS_POINTER_REGNUM"...
LLVM
Hexagon
TD
next_suggestion
DSP
613,724
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "...
LLVM
AArch64
CPP
next_suggestion
CPU
613,725
[ "}" ]
[ "}", "else", "if", "(", "DstReg", "==", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", "{", "std", "::", "tie", "(", "PredIdx", ",", "DOPIdx", ",", "SrcIdx", ",", "Src2Idx", ")", "=", "std", "::", "make_tuple", "(", ...
GCC
s390
MD
next_suggestion
MPU
613,726
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VF_HW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "VF_HW", "(", "match_operand", ":", "VF_HW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,727
[ "if", "(", "auto", "*", "I", "=", "dyn_cast", "<", "Instruction", ">", "(", "U", ")", ")", "{" ]
[ "}", "if", "(", "auto", "*", "LI", "=", "dyn_cast", "<", "LoadInst", ">", "(", "U", ")", ")", "{", "LI", "->", "setAlignment", "(", "std", "::", "max", "(", "A", ",", "LI", "->", "getAlign", "(", ")", ")", ")", ";", "continue", ";", "}", "if"...
LLVM
MMIX
CPP
next_suggestion
CPU
613,728
[ "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "add", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ".", "add", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ...
[ "MachineBasicBlock", "*", "MBB", "=", "MI", "->", "getParent", "(", ")", ";", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "add", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,729
[ "}" ]
[ "if", "(", "SDValue", "Med3", "=", "performIntMed3ImmCombine", "(", "DAG", ",", "SDLoc", "(", "N", ")", ",", "Op0", ",", "Op1", ",", "false", ")", ")", "return", "Med3", ";", "}", "if", "(", "(", "(", "Opc", "==", "ISD", "::", "FMINNUM", "&&", "O...
LLVM
CSKY
CPP
stmt_completion
CPU
613,730
[ "-", "<NUM_LIT>", ";" ]
[ "unsigned", "getMaxDisp", "(", ")", "const", "{", "return", "MaxDisp" ]
GCC
arm
CPP
stmt_completion
CPU
613,731
[ "p", ")", "{" ]
[ "_", "_", "arm_vsubq_x_u8", "(", "uint8x16_t", "_", "_", "a", ",", "uint8x16_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_" ]
LLVM
ARM
CPP
next_suggestion
CPU
613,732
[ "emitPushInst", "(", "MBB", ",", "MI", ",", "CSI", ",", "FltOpc", ",", "<NUM_LIT>", ",", "true", ",", "&", "isARMArea3Register", ",", "MachineInstr", "::", "FrameSetup", ")", ";" ]
[ "if", "(", "CSI", ".", "empty", "(", ")", ")", "return", "false", ";", "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "ARMFunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ...
LLVM
ARM
TD
program_repair
CPU
613,733
[ "<FIXS>", "def", "tLDR", ":", "T1pI4", "(", "outs", "tGPR", ":", "$", "dst", ")", ",", "(", "ins", "t_addrmode_s4", ":", "$", "addr", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<FIXE>", "<FIXS>", "def", "tLDRB", ":", "T1pI1", "(", "outs", "tGPR",...
[ "let", "canFoldAsLoad", "=", "<NUM_LIT>", "in", "<BUGS>", "def", "tLDR", ":", "T1I4", "(", "outs", "tGPR", ":", "$", "dst", ")", ",", "(", "ins", "t_addrmode_s4", ":", "$", "addr", ")", ",", "<STR_LIT>", ",", "<BUGE>", "[", "(", "set", "tGPR", ":", ...
LLVM
Mips
TD
stmt_completion
CPU
613,734
[ ";" ]
[ "string", "AsmString", "=", "!", "strconcat", "(", "<STR_LIT>", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "GPR64Opnd", ":", "$", "rt", ",", "(", "ctlz", "(", "not", "GPR64Opnd", ":", "$", "rs", ")", ")", ...
LLVM
X86
CPP
stmt_completion
CPU
613,735
[ ":", "X86", "::", "MOV32rr", ";" ]
[ "if", "(", "DstVT", "!=", "MVT", "::", "i8", "&&", "DstVT", "!=", "MVT", "::", "i1", ")", "return", "false", ";", "if", "(", "SrcVT", "!=", "MVT", "::", "i16", "&&", "SrcVT", "!=", "MVT", "::", "i32", ")", "return", "false", ";", "unsigned", "Inp...
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,736
[ "MIRBuilder", ".", "buildInstr", "(", "TargetOpcode", "::", "G_SHL", ")", ".", "addDef", "(", "ApertureReg", ")", ".", "addUse", "(", "GetReg", ")", ".", "addUse", "(", "ShiftAmt", ".", "getReg", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "if", "(", "ST", ".", "hasApertureRegs", "(", ")", ")", "{", "unsigned", "Offset", "=", "AS", "==", "AMDGPUAS", "::", "LOCAL_ADDRESS", "?", "AMDGPU", "::", "Hwreg", "::", "OFFSET_SRC_SHARED_BASE", ":", "AMDGPU", "::", "Hwreg", "::", "OFFSET_SRC_PRIVATE_BASE", ...
LLVM
SNES
CPP
stmt_completion
DSP
613,737
[ "HasSpills", ";" ]
[ "bool", "getHasSpills", "(", ")", "const", "{", "return" ]
LLVM
X86
CPP
stmt_completion
CPU
613,738
[ "->", "eaRegBase", ",", "&", "valid", ")", ";" ]
[ "if", "(", "!", "valid", ")", "return", "-", "<NUM_LIT>", ";", "break", ";", "case", "ENCODING_REG", ":", "insn", "->", "reg", "=", "(", "Reg", ")", "fixupRegValue", "(", "insn", ",", "(", "OperandType", ")", "op", "->", "type", ",", "insn", "->", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,739
[ "FMA", "->", "getFlags", "(", ")", ".", "hasAllowContract", "(", ")", ")", ")", "{" ]
[ "SelectionDAG", "&", "DAG", "=", "DCI", ".", "DAG", ";", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDLoc", "SL", "(", "N", ")", ";", "if", "(", "!", "Subtarget", "->", "hasDotInsts", "(", ")", "||", "VT", "!=", "MV...
LLVM
Hexagon
CPP
next_suggestion
DSP
613,740
[ "}" ]
[ "if", "(", "I", "==", "E", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Dead reg: ", "<STR_LIT>", "<<", "printReg", "(", "Reg", ".", "R", ",", "TRI", ",", "Reg", ".", "S", ")", "<<", "'", "\\n", "'", ")", ";", "MachineInstr"...
LLVM
AArch64
CPP
stmt_completion
CPU
613,741
[ "(", "NumLanes", ")", "+", "LaneKind", ";" ]
[ "std", "::", "string", "Suffix", "(", "<STR_LIT>", ".", "<STR_LIT>", ")", ";", "if", "(", "NumLanes", ")", "Suffix", "+=", "itostr" ]
LLVM
Mips
CPP
stmt_completion
CPU
613,742
[ ",", "<NUM_LIT>", ")", ";" ]
[ "uint64_t", "MipsELFDynamic", "::", "getBaseAddress", "(", ")", "{", "if", "(", "LinkerConfig", "::", "Exec", "!=", "m_pConfig", ".", "codeGenType", "(", ")", ")", "return", "<NUM_LIT>", ";", "ELFSegmentFactory", "::", "const_iterator", "baseSeg", "=", "m_pParen...
LLVM
X86
TD
stmt_completion
CPU
613,743
[ "SDTCisSameAs", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ",", "SDTCisInt", "<", "<NUM_LIT>", ">", "]", ">", ">", ";" ]
[ "def", "X86dbpsadbw", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCisVec", "<", "<NUM_LIT>", ">", "," ]
LLVM
R600
CPP
code_generation
GPU
613,744
[ "bool", "SIInstrInfo", "::", "verifyInstruction", "(", "const", "MachineInstr", "*", "MI", ",", "StringRef", "&", "ErrInfo", ")", "const", "{", "uint16_t", "Opcode", "=", "MI", "->", "getOpcode", "(", ")", ";", "int", "Src0Idx", "=", "AMDGPU", "::", "getNa...
[ "Perform", "target-specific", "instruction", "verification", "." ]
GCC
alpha
CPP
program_repair
MPU
613,745
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "val", ",", "x", ")", ")", ";", "<FIXE>", "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "after", ",", "copy_rtx", "(", "x", ")", ")", ")", ";", "emit_insn", "(", "gen_rtx_SET", "(", "scratch", ",", "x",...
[ "if", "(", "code", "==", "NOT", ")", "{", "x", "=", "gen_rtx_AND", "(", "mode", ",", "before", ",", "val", ")", ";", "<BUGS>", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ",", "val", ",", "x", ")", ")", ";", "<BUGE>", "x", "=", "gen_rtx_NOT",...
LLVM
AArch64
TD
program_repair
CPU
613,746
[ "<FIXS>", "multiclass", "sve_int_index_ii", "string", "asm", ">", "{", "<FIXE>" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zd", ";", "}", "<BUGS>", "multiclass", "sve_int_index_ii", "string", "asm", ",", "SDPatternOperator", "step_vector", ",", "SDPatternOperator", "step_vector_oneuse", ">", "{", "<BUGE>", "def", "_B", ":...
GCC
sh
MD
next_suggestion
CPU
613,747
[ "<STR_LIT>" ]
[ "(", "fma", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ...
GCC
sparc
CPP
code_generation
CPU
613,748
[ "static", "void", "sparc_emit_probe_stack_range", "(", "HOST_WIDE_INT", "first", ",", "HOST_WIDE_INT", "size", ")", "{", "rtx", "g1", "=", "gen_rtx_REG", "(", "Pmode", ",", "<NUM_LIT>", ")", ";", "if", "(", "size", "<=", "PROBE_INTERVAL", ")", "{", "emit_move_...
[ "Emit", "code", "to", "probe", "a", "range", "of", "stack", "addresses", "from", "FIRST", "to", "FIRST+SIZE", ",", "inclusive", ".", "These", "are", "offsets", "from", "the", "current", "stack", "pointer", ".", "Note", "that", "we", "do", "n't", "use", "...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
613,749
[ "(", ")", ",", "ResVReg", ")", ";" ]
[ "if", "(", "auto", "*", "Res", "=", "checkSpecialInstr", "(", "TD", ",", "MIRBuilder", ")", ")", "return", "Res", ";", "Register", "ResVReg", "=", "createTypeVReg", "(", "MIRBuilder", ")", ";", "DT", ".", "add", "(", "TD", ",", "&", "MIRBuilder", ".", ...
GCC
epiphany
CPP
program_repair
MPU
613,750
[ "<FIXS>", "if", "(", "!", "TYPE_NO_NAMED_ARGS_STDARG_P", "(", "TREE_TYPE", "(", "current_function_decl", ")", ")", ")", "gcc_assert", "(", "arg", ".", "mode", "!=", "BLKmode", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "!", "TYPE_NO_NAMED_ARGS_STDARG_P", "(", "T...
[ "machine_function_t", "*", "mf", "=", "MACHINE_FUNCTION", "(", "cfun", ")", ";", "<BUGS>", "gcc_assert", "(", "arg", ".", "mode", "!=", "BLKmode", ")", ";", "<BUGE>", "next_cum", "=", "*", "get_cumulative_args", "(", "cum", ")", ";", "<BUGS>", "next_cum", ...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
613,751
[ "SpirvTy", ",", "Helper", ",", "MRI", ",", "GR", ")", ")", ";" ]
[ "bool", "SPIRVLegalizerInfo", "::", "legalizeCustom", "(", "LegalizerHelper", "&", "Helper", ",", "MachineInstr", "&", "MI", ",", "LostDebugLocObserver", "&", "LocObserver", ")", "const", "{", "auto", "Opc", "=", "MI", ".", "getOpcode", "(", ")", ";", "Machine...
LLVM
X86
CPP
stmt_completion
CPU
613,752
[ "getAlignment", "(", ")", ")", ";" ]
[ "assert", "(", "(", "isa", "<", "LoadInst", ">", "(", "VecInst", ")", "||", "isa", "<", "ShuffleVectorInst", ">", "(", "VecInst", ")", ")", "&&", "<STR_LIT>", "Expected Load or Shuffle", "<STR_LIT>", ")", ";", "Type", "*", "VecTy", "=", "VecInst", "->", ...
GCC
i386
MD
stmt_completion
CPU
613,753
[ ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string", "<STR_LIT>" ]
GCC
arm
CPP
next_suggestion
CPU
613,754
[ "}" ]
[ "static", "bool", "arm_function_ok_for_sibcall", "(", "tree", "decl", ",", "tree", "exp", ")", "{", "unsigned", "long", "func_type", ";", "if", "(", "cfun", "->", "machine", "->", "sibcall_blocked", ")", "return", "false", ";", "if", "(", "TARGET_THUMB1", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
613,755
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
X86
CPP
stmt_completion
CPU
613,756
[ "isIntegerTy", "(", "<NUM_LIT>", ")", ")", "return", "false", ";" ]
[ "bool", "X86PartialReduction", "::", "trySADPattern", "(", "BinaryOperator", "*", "BO", ")", "{", "if", "(", "!", "ST", "->", "hasSSE2", "(", ")", ")", "return", "false", ";", "if", "(", "!", "cast", "<", "VectorType", ">", "(", "BO", "->", "getType", ...
GCC
i386
MD
next_suggestion
CPU
613,757
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "V8BFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
613,758
[ "let", "accessSize", "=", "DoubleWordAccess", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
613,759
[ "break", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "++", ")", "NewBldVec", "[", "i", "]", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_VECTOR_ELT", ",", "DL", ",", "EltTy", ",", "VectorEntry", ",", "DAG", ...
GCC
sh
MD
stmt_completion
CPU
613,760
[ "(", "plus0_rtx", ",", "<NUM_LIT>", ")" ]
[ "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "rtx", "mem", "=", "operands", "[", "<NUM_LIT>", "]", "rtx", "plus0_rtx", "=", "XEXP", "(", "mem", ",", "<NUM_LIT>", ")", "rtx", "plus1_rtx", "=", "XEXP" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,761
[ "MCCodeEmitter", ">", "Emitter", ",", "bool", "RelaxAll", ")", "{" ]
[ "MCELFStreamer", "*", "llvm", "::", "createAMDGPUELFStreamer", "(", "const", "Triple", "&", "T", ",", "MCContext", "&", "Context", ",", "std", "::", "unique_ptr", "<", "MCAsmBackend", ">", "MAB", ",", "raw_pwrite_stream", "&", "OS", ",", "std", "::", "unique...
GCC
i386
MD
stmt_completion
CPU
613,762
[ "]", ")" ]
[ "(", "define_mode_iterator", "SWI48", "[", "SI", "(", "DI", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
613,763
[ "const", "GlobalValue", "*", "GV", "=", "dyn_cast", "<", "GlobalValue", ">", "(", "CV", "->", "stripPointerCasts", "(", ")", ")", ";" ]
[ "uint64_t", "Size", "=", "TM", ".", "getDataLayout", "(", ")", "->", "getTypeAllocSize", "(", "CV", "->", "getType", "(", ")", ")", ";", "assert", "(", "Size", "&&", "<STR_LIT>", "C++ constructor pointer had zero size!", "<STR_LIT>", ")", ";" ]
GCC
i386
MD
stmt_completion
CPU
613,764
[ "]", ")" ]
[ "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR...
LLVM
F2003f
CPP
code_generation
CPU
613,765
[ "void", "F2003fInstrInfo", "::", "copyPhysReg", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "const", "DebugLoc", "&", "DL", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "bool", "KillSrc", ")", "con...
[ "}", "Branch", "Analysis", "&", "Modification" ]
LLVM
SystemZ
TD
next_suggestion
CPU
613,766
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "R3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RBD1", "{", "<NUM_LIT>", "-", ...
LLVM
X86
CPP
next_suggestion
CPU
613,767
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "Brcst", ")", ";" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "unsigned", "int", "NumElts", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "if", "(", "NumElts", "!=", "<NUM_LIT>", "&&", "NumElts", "!=", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";", "if", "(", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
613,768
[ "assert", "(", "Ref", ".", "Op", "!=", "nullptr", ")", ";" ]
[ "RegisterRef", "RefNode", "::", "getRegRef", "(", "const", "DataFlowGraph", "&", "G", ")", "const", "{", "assert", "(", "NodeAttrs", "::", "type", "(", "Attrs", ")", "==", "NodeAttrs", "::", "Ref", ")", ";", "if", "(", "NodeAttrs", "::", "flags", "(", ...
LLVM
ARM
TD
stmt_completion
CPU
613,769
[ "<STR_LIT>", ">", ";" ]
[ "def", "IsThumb1Only", ":", "Predicate", "<" ]
LLVM
Z80old
CPP
code_generation
MPU
613,770
[ "bool", "Z80oldTargetLowering", "::", "isLegalAddressingMode", "(", "const", "DataLayout", "&", "DL", ",", "const", "AddrMode", "&", "AM", ",", "Type", "*", "Ty", ",", "unsigned", "AS", ",", "Instruction", "*", "I", ")", "const", "{", "if", "(", "AM", "....
[ "isLegalAddressingMode", "-", "Return", "true", "if", "the", "addressing", "mode", "represented", "by", "AM", "is", "legal", "for", "this", "target", ",", "for", "a", "load/store", "of", "the", "specified", "type", "." ]
LLVM
X86
CPP
next_suggestion
CPU
613,771
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LI...
GCC
s390
MD
next_suggestion
MPU
613,772
[ "emit_insn", "(", "gen_rtx_SET", "(", "tmp", ",", "ext", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "if", "(", "optimize", "...
LLVM
Hexagon
TD
next_suggestion
DSP
613,773
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
GCC
aarch64
MD
next_suggestion
CPU
613,774
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "GPF_F16", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "GPF_F16", "[", "(", "match_operand", ":", "GPF_F16", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "FRIN...
LLVM
Hexagon
CPP
next_suggestion
DSP
613,775
[ "Reloc", "=", "(", "(", "(", "Value", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ")", "|", "(", "(", "Value", "&", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ")", ";" ]
[ "unsigned", "NumBytes", "=", "getFixupKindNumBytes", "(", "Kind", ")", ";", "assert", "(", "Offset", "+", "NumBytes", "<=", "DataSize", "&&", "<STR_LIT>", "Invalid fixup offset!", "<STR_LIT>", ")", ";", "char", "*", "InstAddr", "=", "Data", "+", "Offset", ";",...
LLVM
AArch64
CPP
next_suggestion
CPU
613,776
[ "BuildMI", "(", "BB", ",", "dl", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addReg", "(", "stxr_status", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";" ]
[ "const", "TargetRegisterClass", "*", "TRC", ",", "*", "TRCsp", ";", "if", "(", "Size", "==", "<NUM_LIT>", ")", "{", "TRC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "TRCsp", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "else", "{", "TRC", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
613,777
[ "}" ]
[ "if", "(", "ConstantPoolSDNode", "*", "CP", "=", "dyn_cast", "<", "ConstantPoolSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "if", "(", "ConstantFP", "*", "CFP", "=", "dyn_cast", "<", "ConstantFP", ">", "(", "CP", "->", "...
LLVM
PowerPC
CPP
code_generation
CPU
613,778
[ "PPCTargetLowering", "::", "ConstraintType", "PPCTargetLowering", "::", "getConstraintType", "(", "const", "std", "::", "string", "&", "Constraint", ")", "const", "{", "if", "(", "Constraint", ".", "size", "(", ")", "==", "<NUM_LIT>", ")", "{", "switch", "(", ...
[ "Given", "a", "constraint", "letter", ",", "return", "the", "type", "of", "constraint", "for", "this", "target", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
613,779
[ ":", "$", "Immn", ")", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "NeonInstAlias", "<", "<STR_LIT>", ",", "(", "INSELs", "VPR128", ":", "$", "Rd", ",", "VPR128", ":", "$", "Rn", ",", "neon_uimm2_bare", ":", "$", "Immd", ",", "neon_uimm2_bare" ]
LLVM
X86
CPP
next_suggestion
CPU
613,780
[ "assert", "(", "VT", ".", "getSizeInBits", "(", ")", "==", "InVT", ".", "getSizeInBits", "(", ")", "&&", "<STR_LIT>", "Expected VTs to be the same size!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "VT", ".", "isVector", "(", ")", "&&", "InVT", ".", "isVector", "(", ")", "&&", "<STR_LIT>", "Expected vector VTs.", "<STR_LIT>", ")", ";", "assert", "(", "(", "ISD", "::", "ANY_EXTEND", "==", "Opcode", "||", "ISD", "::", "SIGN_EXTEND", "=...
GCC
ia64
MD
stmt_completion
CPU
613,781
[ "]", ")" ]
[ "(", "abs", ":", "XF", "(", "match_operand", ":", "XF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
613,782
[ "SwitchSection", "(", "EHSection", ")", ";" ]
[ "StringRef", "FnSecName", "(", "FnSection", ".", "getName", "(", ")", ")", ";", "SmallString", "<", "<NUM_LIT>", ">", "EHSecName", "(", "Prefix", ")", ";", "if", "(", "FnSecName", "!=", "<STR_LIT>", ".text", "<STR_LIT>", ")", "{", "EHSecName", "+=", "FnSec...
GCC
i386
CPP
stmt_completion
CPU
613,783
[ "_", "_", "v4si", ")", "_", "_", "index", ",", "(", "_", "_", "v4di", ")", "_", "_", "mask", ",", "_", "_", "scale", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_i32gather_epi64", "(", "_", "_", "m256i", "_", "_"...
GCC
csky
CPP
next_suggestion
CPU
613,784
[ "}" ]
[ "if", "(", "CSKY_FUNCTION_IS_INTERRUPT", "(", "func_type", ")", ")", "return", "<STR_LIT>", "ipop\\n\\tnir\\n", "<STR_LIT>", ";", "else", "return", "<STR_LIT>", "rts\\n", "<STR_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
613,785
[ ">", ";" ]
[ "def", "LogicalShifterOperand64", ":", "LogicalShifterOperand", "<", "<NUM_LIT>" ]
GCC
mips
CPP
program_repair
CPU
613,786
[ "<FIXS>", "else", "if", "(", "ISA_HAS_MXHC1", ")", "<FIXE>" ]
[ "if", "(", "TARGET_64BIT", ")", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\tdm%cc1\\t%s,%s\\n", "<STR_LIT>", ",", "direction", ",", "reg_names", "[", "gpreg", "]", ",", "reg_names", "[", "fpreg", "]", ")", ";", "<BUGS>", "else", "if", "(", "TARGET_...
LLVM
X86
CPP
next_suggestion
CPU
613,787
[ "}" ]
[ "MVT", "IntVT", "=", "MVT", "::", "getVectorVT", "(", "MVT", "::", "i64", ",", "VT", ".", "getSizeInBits", "(", ")", "/", "<NUM_LIT>", ")", ";", "SDValue", "Op0", "=", "DAG", ".", "getBitcast", "(", "IntVT", ",", "N", "->", "getOperand", "(", "<NUM_L...
LLVM
Mips
CPP
next_suggestion
CPU
613,788
[ "Chain", "=", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "Mips", "::", "SWC1", ",", "dl", ",", "MVT", "::", "Other", ",", "Ops1", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "else", "return", "NULL", ";", "if", "(", "TM", ".", "getTargetData", "(", ")", "->", "isBigEndian", "(", ")", ")", "std", "::", "swap", "(", "Offset0", ",", "Offset1", ")", ";", "SDValue", "Ops0", "[", "]", "=", "{", "FPEven", ",", "Offset0", ",",...
LLVM
Sparc
CPP
next_suggestion
CPU
613,789
[ "return", "MCDisassembler", "::", "Success", ";" ]
[ "unsigned", "rs1", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "isImm", "=", "fieldFromInstruction", "(", "insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "cc", "=", "fieldFromInstruction",...
GCC
arm
CPP
next_suggestion
CPU
613,790
[ "else", "if", "(", "(", "thumb1_index_register_rtx_p", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "strict_p", ")", "||", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", "==", "arg_pointer_rtx", ")", "&&", "CONST_INT_P", "(", "XEXP", "(", "x", ",", "<N...
[ "if", "(", "TARGET_HAVE_MOVT", "&&", "can_avoid_literal_pool_for_label_p", "(", "x", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "GET_MODE_SIZE", "(", "mode", ")", "<", "<NUM_LIT>", "&&", "!", "(", "reload_in_progress", "||", "reload_completed", ")", "&&", ...
GCC
aarch64
MD
stmt_completion
CPU
613,791
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_enum_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string" ]
GCC
arm
CPP
next_suggestion
CPU
613,792
[ "}" ]
[ "vaddq_s8", "(", "int8x16_t", "_", "_", "a", ",", "int8x16_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "+", "_", "_", "b", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
613,793
[ ",", "RegClassID", ",", "RegD", "+", "i", ")", ")", ")", ";" ]
[ "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "ARM", "::", "CPSR", ")", ")", ";", "OpIdx", "+=", "<NUM_LIT>", ";", "bool", "isSPVFP", "=", "(", "Opcode", "==", "ARM", "::", "VLDMS", "||", "Opcode", "==", "ARM", "::", "VLDMS_UPD", ...
GCC
moxie
MD
next_suggestion
CPU
613,794
[ "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
613,795
[ "getZExtValue", "(", ")", ";" ]
[ "if", "(", "ConstantSDNode", "*", "C", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "N", ")", ")", "{", "int", "Val", "=", "(", "int", ")", "C", "->", "getZExtValue", "(", ")", ";", "if", "(", "Val", ">=", "<NUM_LIT>", "&&", "Val", "<", "<NU...
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
613,796
[ "<FIXS>", "InsertPos", "=", "getEarliestInsertPos", "(", "AfterTry", ",", "BeforeSet", ",", "AfterSet", ")", ";", "<FIXE>" ]
[ "}", "<BUGS>", "InsertPos", "=", "GetEarliestInsertPos", "(", "AfterTry", ",", "BeforeSet", ",", "AfterSet", ")", ";", "<BUGE>", "MachineInstr", "*", "End", "=", "BuildMI", "(", "*", "AfterTry", ",", "InsertPos", ",", "Bottom", "->", "findBranchDebugLoc", "(",...
GCC
bfin
CPP
stmt_completion
DSP
613,797
[ "true", ";" ]
[ "static", "bool", "stack_frame_needed_p", "(", "void", ")", "{", "if", "(", "current_function_calls_eh_return", ")", "return" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
613,798
[ "Features", ")", ";" ]
[ "if", "(", "Features", ".", "test", "(", "FeatureSGPRInitBug", ")", ")", "return", "FIXED_NUM_SGPRS_FOR_INIT_BUG", ";", "IsaVersion", "Version", "=", "getIsaVersion", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
613,799
[ "if", "(", "Width", "==", "<NUM_LIT>", ")", "return", "false", ";" ]
[ "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", "VT", ".", "isVector", "(", ")", ")", "return", "false", ";", "unsigned", "Size", "=", "VT", ".", "getSizeInBits", "(", ")", ";", "ConstantSDNode", "*", "C", "=", "dyn_cast", "<...