Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
622,300
[ "unsigned", "ShiftVal", "=", "SplatVal", ".", "countTrailingOnes", "(", ")", ";" ]
[ "if", "(", "isBitwiseNot", "(", "Op0", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "!", "SupportedVectorShiftWithImm", "(", "VT0", ".", "getSimpleVT", "(", ")", ",", "Subtarget", ",", "ISD", "::", "SRL", ")", ")", "return", "SDValue", "(",...
GCC
arm
CPP
next_suggestion
CPU
622,301
[ "}" ]
[ "vreinterpretq_f32_u8", "(", "uint8x16_t", "_", "_", "a", ")", "{", "return", "(", "float32x4_t", ")", "_", "_", "a", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
622,302
[ "VQRDMLSHslv8i16", "(", "v8i16", "QPR", ":", "$", "src1", ")", ",", "(", "v8i16", "QPR", ":", "$", "src2", ")", ",", "(", "v4i16", "(", "EXTRACT_SUBREG", "QPR", ":", "$", "src3", ",", "(", "DSubReg_i16_reg", "imm", ":", "$", "lane", ")", ")", ")", ...
[ "def", ":", "Pat", "<", "(", "v8i16", "(", "int_arm_neon_vqsubs", "(", "v8i16", "QPR", ":", "$", "src1", ")", ",", "(", "v8i16", "(", "int_arm_neon_vqrdmulh", "(", "v8i16", "QPR", ":", "$", "src2", ")", ",", "(", "v8i16", "(", "NEONvduplane", "(", "v...
LLVM
Hexagon
TD
next_suggestion
DSP
622,303
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "def", "L2_loadbzw4_pi", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_44d3da28"...
GCC
rs6000
MD
stmt_completion
CPU
622,304
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
v850
CPP
next_suggestion
MPU
622,305
[ "}" ]
[ "int", "flags", ";", "if", "(", "v850_get_data_area", "(", "decl", ")", "==", "DATA_AREA_NORMAL", ")", "{", "if", "(", "DECL_SECTION_NAME", "(", "decl", ")", ")", "{", "const", "char", "*", "name", "=", "DECL_SECTION_NAME", "(", "decl", ")", ";", "if", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
622,306
[ "f64", ":" ]
[ "Address", "Addr", ";", "if", "(", "!", "computeAddress", "(", "Load", "->", "getPointerOperand", "(", ")", ",", "Addr", ")", ")", "return", "false", ";", "unsigned", "Opc", ";", "const", "TargetRegisterClass", "*", "RC", ";", "bool", "A64", "=", "Subtar...
GCC
arm
MD
next_suggestion
CPU
622,307
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
alpha
CPP
stmt_completion
MPU
622,308
[ ";" ]
[ "start_sequence", "(", ")", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "noperands", ";", "++", "i", ")", "{", "switch", "(", "GET_MODE", "(", "operands", "[", "i", "]", ")", ")", "{", "case", "TFmode", ":", "reg", "=", "gen_rtx_REG", ...
LLVM
LoongArch
CPP
stmt_completion
CPU
622,309
[ "Result", ";" ]
[ "Type", "*", "Tys", "[", "]", "=", "{", "AlignedAddr", "->", "getType", "(", ")", "}", ";", "Function", "*", "LlwOpScwLoop", "=", "Intrinsic", "::", "getDeclaration", "(", "AI", "->", "getModule", "(", ")", ",", "getIntrinsicForMaskedAtomicRMWBinOp", "(", ...
LLVM
ARM64
TD
stmt_completion
CPU
622,310
[ "]", ">", "{" ]
[ "def", "am_simdnoindex", ":", "Operand", "<", "i64", ">", ",", "ComplexPattern", "<", "i64", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[" ]
GCC
i386
MD
next_suggestion
CPU
622,311
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
program_repair
CPU
622,312
[ "<FIXS>", "bool", "X86InstrInfo", "::", "getMemOpBaseRegImmOfs", "(", "MachineInstr", "&", "MemOp", ",", "unsigned", "&", "BaseReg", ",", "<FIXE>", "<FIXS>", "const", "MCInstrDesc", "&", "Desc", "=", "MemOp", ".", "getDesc", "(", ")", ";", "<FIXE>", "<FIXS>", ...
[ "}", "}", "<BUGS>", "bool", "X86InstrInfo", "::", "getMemOpBaseRegImmOfs", "(", "MachineInstr", "*", "MemOp", ",", "unsigned", "&", "BaseReg", ",", "<BUGE>", "int64_t", "&", "Offset", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "const", "{", "<BUGS>",...
LLVM
AMDGPU
CPP
code_generation
GPU
622,313
[ "AAAMDFlatWorkGroupSize", "&", "AAAMDFlatWorkGroupSize", "::", "createForPosition", "(", "const", "IRPosition", "&", "IRP", ",", "Attributor", "&", "A", ")", "{", "if", "(", "IRP", ".", "getPositionKind", "(", ")", "==", "IRPosition", "::", "IRP_FUNCTION", ")", ...
[ "Create", "an", "abstract", "attribute", "view", "for", "the", "position", "IRP", "." ]
GCC
xtensa
MD
next_suggestion
MPU
622,314
[ "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "]", "<STR_LI...
GCC
sh
CPP
stmt_completion
CPU
622,315
[ ";" ]
[ "else", "return", "<NUM_LIT>", ";", "}", "if", "(", "set", "==", "<NUM_LIT>", "&&", "reg_overlap_mentioned_p", "(", "reg", ",", "PATTERN", "(", "this_insn", ")", ")", ")", "return", "<NUM_LIT>", ";", "}", "if", "(", "retval", "==", "<NUM_LIT>", ")", "ret...
LLVM
Hexagon
TD
next_suggestion
DSP
622,316
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "...
GCC
aarch64
MD
stmt_completion
CPU
622,317
[ "]", ")" ]
[ "(", "define_mode_iterator", "ALLI", "[", "QI", "HI", "SI", "DI" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
622,318
[ "let", "OperandType", "=", "optype", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "Rdst", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "(", "ins", "Rsrc1", ":", "$", "op1", ",", "TPCImm", "<", "Isrc2", ">", ":", "$", "op2", ",", "DimMask", ":", "$", "mask", ",", "DataType", ...
GCC
i386
MD
program_repair
CPU
622,319
[ "<FIXS>", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", ")", "<FIXE>" ]
[ "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "cond", "[", "(", "eq_attr", "<STR...
GCC
rs6000
MD
stmt_completion
CPU
622,320
[ ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "V2DF", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LI...
LLVM
ARM64
TD
next_suggestion
CPU
622,321
[ "}" ]
[ "def", "am_ldrlit", ":", "Operand", "<", "OtherVT", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "PCRelLabel19Operand", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
622,322
[ "case", "Mips", "::", "fixup_MICROMIPS_TLS_TPREL_LO16", ":" ]
[ "return", "false", ";", "case", "Mips", "::", "fixup_Mips_CALL_HI16", ":", "case", "Mips", "::", "fixup_Mips_CALL_LO16", ":", "case", "Mips", "::", "fixup_Mips_CALL16", ":", "case", "Mips", "::", "fixup_Mips_GOT", ":", "case", "Mips", "::", "fixup_Mips_GOT_PAGE", ...
LLVM
Hexagon
TD
next_suggestion
DSP
622,323
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
PowerPC
TD
stmt_completion
CPU
622,324
[ ",", "IIC_LdStLFD", ",", "[", "]", ">", ";" ]
[ "def", "LXSIWAX", ":", "XX1Form_memOp", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "vsfrc", ":", "$", "XT", ")", ",", "(", "ins", "memrr", ":", "$", "src", ")", ",", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
program_repair
GPU
622,325
[ "<FIXS>", "continue", ";", "<FIXE>" ]
[ "BlockWaitcntBracketsMap", "[", "pred", "]", ".", "get", "(", ")", ";", "bool", "Visited", "=", "BlockVisitedSet", ".", "find", "(", "pred", ")", "!=", "BlockVisitedSet", ".", "end", "(", ")", ";", "if", "(", "!", "Visited", "||", "PredScoreBrackets", "-...
GCC
sh
MD
stmt_completion
CPU
622,326
[ ")" ]
[ "(", "define_automaton", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
622,327
[ "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "ROSysReg", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
622,328
[ "let", "InOperandList", "=", "(", "ins", "Rsrc", ":", "$", "src", ",", "DataType", ":", "$", "optype", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "Pred", ":", "$", "pred", ")", ";" ]
[ "class", "VpuInst_MovType", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "RegisterClass", "Rsrc", ",", "string", "asmstr", ",", "Operand", "Pred", ">", ":", "VectorInstShort", "<", "opc", ",", "asmstr", ">", "{", "let", "Ou...
LLVM
Lanai
CPP
code_generation
CPU
622,329
[ "bool", "LanaiAsmBackend", "::", "writeNopData", "(", "raw_ostream", "&", "OS", ",", "uint64_t", "Count", ")", "const", "{", "if", "(", "(", "Count", "%", "<NUM_LIT>", ")", "!=", "<NUM_LIT>", ")", "return", "false", ";", "for", "(", "uint64_t", "i", "=",...
[ "Write", "an", "(", "optimal", ")", "nop", "sequence", "of", "Count", "bytes", "to", "the", "given", "output", "." ]
GCC
rs6000
CPP
program_repair
CPU
622,330
[ "<FIXS>", "frame_off", "+", "RS6000_TOC_SAVE_SLOT", ")", ")", ";", "<FIXE>" ]
[ "{", "rtx", "reg", "=", "gen_rtx_REG", "(", "reg_mode", ",", "<NUM_LIT>", ")", ";", "emit_insn", "(", "gen_frame_load", "(", "reg", ",", "frame_reg_rtx", ",", "<BUGS>", "frame_off", "+", "<NUM_LIT>", "*", "reg_size", ")", ")", ";", "<BUGE>", "}", "for", ...
LLVM
ARM64
TD
stmt_completion
CPU
622,331
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=" ]
GCC
epiphany
CPP
stmt_completion
MPU
622,332
[ "dst", ",", "src", ")", ";" ]
[ "rtx", "src", "=", "simplify_gen_subreg", "(", "SImode", ",", "SET_SRC", "(", "set", ")", ",", "DImode", ",", "offset", ")", ";", "rtx", "dst", "=", "simplify_gen_subreg", "(", "SImode", ",", "SET_DEST", "(", "set", ")", ",", "DImode", ",", "offset", "...
GCC
s390
CPP
next_suggestion
MPU
622,333
[ "}" ]
[ "if", "(", "TARGET_DEBUG_ARG", ")", "{", "fprintf", "(", "stderr", ",", "<STR_LIT>", "va_arg: float type", "<STR_LIT>", ")", ";", "debug_tree", "(", "type", ")", ";", "}", "indirect_p", "=", "<NUM_LIT>", ";", "reg", "=", "fpr", ";", "n_reg", "=", "<NUM_LIT...
GCC
mips
CPP
stmt_completion
CPU
622,334
[ ",", "mips_epilogue", ".", "cfa_restore_sp_offset", ")", ";" ]
[ "else", "mips_add_cfa_restore", "(", "reg", ")", ";", "mips_emit_save_slot_move", "(", "reg", ",", "mem", ",", "MIPS_EPILOGUE_TEMP", "(", "GET_MODE", "(", "reg", ")", ")", ")", ";", "if", "(", "REGNO", "(", "reg", ")", "==", "REGNO", "(", "mips_epilogue", ...
LLVM
R600
CPP
next_suggestion
GPU
622,335
[ "}", "while", "(", "IsModified", ")", ";" ]
[ "void", "AMDGPUDAGToDAGISel", "::", "PostprocessISelDAG", "(", ")", "{", "const", "AMDGPUTargetLowering", "&", "Lowering", "=", "*", "static_cast", "<", "const", "AMDGPUTargetLowering", "*", ">", "(", "getTargetLowering", "(", ")", ")", ";", "bool", "IsModified", ...
LLVM
Lanai
CPP
code_generation
CPU
622,336
[ "TargetTransformInfo", "::", "PopcntSupportKind", "getPopcntSupport", "(", "unsigned", "TyWidth", ")", "{", "if", "(", "TyWidth", "==", "<NUM_LIT>", ")", "return", "TTI", "::", "PSK_FastHardware", ";", "return", "TTI", "::", "PSK_Software", ";", "}" ]
[ "Return", "hardware", "support", "for", "population", "count", "." ]
LLVM
AVR
CPP
next_suggestion
MPU
622,337
[ "if", "(", "Reg", ")", "return", "Reg", ";" ]
[ "if", "(", "VT", "==", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ")", "{", "Reg", "=", "StringSwitch", "<", "unsigned", ">", "(", "RegName", ")", ".", "Case", "(", "<STR_LIT>", "r0", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "Ca...
GCC
xtensa
MD
stmt_completion
MPU
622,338
[ ")", "]" ]
[ "[", "(", "unspec", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_NOP" ]
LLVM
Hexagon
TD
next_suggestion
DSP
622,339
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
aarch64
CPP
program_repair
CPU
622,340
[ "<FIXS>", "if", "(", "aarch64_simd_tuple_modes", "[", "i", "]", "[", "j", "]", "==", "mode", "<FIXE>" ]
[ "return", "aarch64_simd_types", "[", "i", "]", ".", "itype", ";", "if", "(", "aarch64_simd_tuple_types", "[", "i", "]", "[", "<NUM_LIT>", "]", "!=", "NULL_TREE", ")", "for", "(", "int", "j", "=", "<NUM_LIT>", ";", "j", "<NUM_LIT>", ";", "j", "++", ")",...
LLVM
Hexagon
TD
next_suggestion
DSP
622,341
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
MSP430
CPP
next_suggestion
MPU
622,342
[ "}" ]
[ "int64_t", "Offset", "=", "cast", "<", "GlobalAddressSDNode", ">", "(", "Op", ")", "->", "getOffset", "(", ")", ";", "SDValue", "Result", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GV", ",", "SDLoc", "(", "Op", ")", ",", "getPointerTy", "(", ")", ...
GCC
i386
CPP
stmt_completion
CPU
622,343
[ "_", "mm_castpd_si128", "(", "_", "_", "m128d", "_", "_", "A", ")", "{" ]
[ "static", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
622,344
[ "let", "Switches", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sw", ";" ]
[ "let", "isNotUsedInDisasm", "=", "!", "if", "(", "!", "and", "(", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Rsrc1", ")", ",", "<STR_LIT>", ")", ",", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Rsrc2", ")", ",", "<STR_LIT...
LLVM
AMDGPU
TD
next_suggestion
GPU
622,345
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "!", "if", "(", "P", ".", "HasSrc1FloatMods", ",", "src1_modifiers", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "src0_modifiers", ";", "bits", "<", "<NUM_LIT>", ">", "src1_sel", ";", "bits", "<", "<NUM_LIT>", ">", "src1_modifiers", ";", "bits", "<", "<NUM_LIT>", ">", "src1_sgpr", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
stormy16
CPP
code_generation
CPU
622,346
[ "void", "xstormy16_split_cbranch", "(", "machine_mode", "mode", ",", "rtx", "label", ",", "rtx", "comparison", ",", "rtx", "dest", ")", "{", "rtx", "op0", "=", "XEXP", "(", "comparison", ",", "<NUM_LIT>", ")", ";", "rtx", "op1", "=", "XEXP", "(", "compar...
[ "Take", "a", "SImode", "conditional", "branch", ",", "one", "of", "GT/LE/GTU/LEU", ",", "and", "split", "the", "arithmetic", "operation", ".", "Most", "of", "the", "work", "is", "done", "by", "xstormy16_expand_arith", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
622,347
[ "if", "(", "Features", ".", "test", "(", "FeatureISAVersion8_0_3", ")", ")", "return", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";" ]
[ "if", "(", "Features", ".", "test", "(", "FeatureISAVersion7_0_0", ")", ")", "return", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "if", "(", "Features", ".", "test", "(", "FeatureISAVersion7_0_1", ")", ")", "return", "{", "<NUM_LIT>", ...
GCC
i386
CPP
next_suggestion
CPU
622,348
[ "if", "(", "val", "&", "IX86_HLE_RELEASE", "&&", "!", "(", "is_mm_release", "(", "model", ")", "||", "strong", ")", ")", "{" ]
[ "static", "unsigned", "HOST_WIDE_INT", "ix86_memmodel_check", "(", "unsigned", "HOST_WIDE_INT", "val", ")", "{", "enum", "memmodel", "model", "=", "memmodel_from_int", "(", "val", ")", ";", "bool", "strong", ";", "if", "(", "val", "&", "~", "(", "unsigned", ...
LLVM
X86
CPP
code_generation
CPU
622,349
[ "bool", "X86InstrInfo", "::", "shouldScheduleLoadsNear", "(", "SDNode", "*", "Load1", ",", "SDNode", "*", "Load2", ",", "int64_t", "Offset1", ",", "int64_t", "Offset2", ",", "unsigned", "NumLoads", ")", "const", "{", "assert", "(", "Offset2", ">", "Offset1", ...
[ "shouldScheduleLoadsNear", "-", "This", "is", "a", "used", "by", "the", "pre-regalloc", "scheduler", "to", "determine", "(", "in", "conjunction", "with", "areLoadsFromSameBasePtr", ")", "if", "two", "loads", "should", "be", "scheduled", "togther", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
622,350
[ "return", "true", ";" ]
[ "unsigned", "SrcReg", ",", "SrcReg2", ";", "int", "CmpMask", ",", "CmpValue", ";", "if", "(", "Next", "!=", "MI", ".", "getParent", "(", ")", "->", "end", "(", ")", "&&", "analyzeCompare", "(", "*", "Next", ",", "SrcReg", ",", "SrcReg2", ",", "CmpMas...
GCC
bfin
MD
stmt_completion
DSP
622,351
[ ")", ")", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "clobber", "(", "reg", ":", "PDI", "REG_A0", ")", ")", "(", "clobber", "(", "reg", ":", "PDI", "REG_A1", ")", ")", "]", ")", "]", "<STR_LIT>", "{", "if", "(", "!", "optimize_size", ")", "{",...
LLVM
Mips
CPP
next_suggestion
CPU
622,352
[ "if", "(", "P", ".", "hasCRC", "(", ")", ")", "ASESet", "|=", "Mips", "::", "AFL_ASE_CRC", ";" ]
[ "void", "setASESetFromPredicates", "(", "const", "PredicateLibrary", "&", "P", ")", "{", "ASESet", "=", "<NUM_LIT>", ";", "if", "(", "P", ".", "hasDSP", "(", ")", ")", "ASESet", "|=", "Mips", "::", "AFL_ASE_DSP", ";", "if", "(", "P", ".", "hasDSPR2", "...
LLVM
Hexagon
TD
stmt_completion
DSP
622,353
[ "<NUM_LIT>", ";" ]
[ "def", "A2_vminuw", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "...
LLVM
Hexagon
TD
next_suggestion
DSP
622,354
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
622,355
[ "getTok", "(", ")", ";" ]
[ "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "isNot", "(", "AsmToken", "::", "LParen", ")", ")", "{", "MipsOperand", "*", "Mnemonic", "=", "static_cast", "<", "MipsOperand", "*", ">", "(", "Oper...
LLVM
ARM64
TD
next_suggestion
CPU
622,356
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "immr", ";", "bits", "<", "<NUM_LIT>", ">", "imms", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "le...
GCC
v850
CPP
stmt_completion
MPU
622,357
[ "NULL_TREE", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "warning", "(", "<NUM_LIT>", ",", "<STR_LIT>", "cannot set interrupt attribute: no such identifier", "<STR_LIT>", ")", ";", "return", ";", "}", "decl_attributes", "(", "&", "current_function_decl", ",", "tree_cons", "(", "name", ",", "NULL_TREE", "," ]
LLVM
SystemZ
CPP
stmt_completion
CPU
622,358
[ "::", "<STR_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "static", "DecodeStatus", "DecodeGRH32BitRegisterClass", "(", "MCInst", "&", "Inst", ",", "uint64_t", "RegNo", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "return", "decodeRegisterClass", "(", "Inst", ",", "RegNo", ",", "<STR_LIT>...
LLVM
ARM64
TD
stmt_completion
CPU
622,359
[ "imm", ":", "$", "Rt", ",", "ro_indexed64", ":", "$", "addr", ")", "]", ">", ";" ]
[ "def", "PRFMro", ":", "PrefetchRO", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "(", "ARM64Prefetch" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
622,360
[ "unsigned", "Opc", ";" ]
[ "if", "(", "SrcReg", "==", "<NUM_LIT>", ")", "return", "false", ";", "if", "(", "PPCSubTarget", "->", "hasSPE", "(", ")", ")", "{", "unsigned", "Opc", ";", "if", "(", "DstVT", "==", "MVT", "::", "f32", ")", "Opc", "=", "IsSigned", "?", "PPC", "::",...
LLVM
Hexagon
TD
stmt_completion
DSP
622,361
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vabswsat", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{", "let", "Inst", "{", ...
LLVM
Hexagon
TD
next_suggestion
DSP
622,362
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "def", "F2_conv_df2sf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_90cd8b", "{", "let", "Inst", "{", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
622,363
[ "}" ]
[ "assert", "(", "needsSP", "(", "MF", ",", "MFI", ")", ")", ";", "return", "MFI", ".", "getStackSize", "(", ")", ">", "RedZoneSize", "||", "MFI", ".", "hasCalls", "(", ")", "||", "MF", ".", "getFunction", "(", ")", ".", "hasFnAttribute", "(", "Attribu...
LLVM
X86
TD
next_suggestion
CPU
622,364
[ "}" ]
[ "class", "Ii16", "<", "bits", "<", "<NUM_LIT>", ">", "o", ",", "Format", "f", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", ",", "InstrItinClass", "itin", "=", "NoItinerary", ">", ":", "X86Inst"...
GCC
powerpcspe
CPP
code_generation
CPU
622,365
[ "static", "unsigned", "int", "insn_is_swappable_p", "(", "swap_web_entry", "*", "insn_entry", ",", "rtx", "insn", ",", "unsigned", "int", "*", "special", ")", "{", "if", "(", "GET_CODE", "(", "insn", ")", "==", "CALL_INSN", ")", "return", "<NUM_LIT>", ";", ...
[ "Return", "1", "iff", "INSN", "is", "an", "operand", "that", "will", "not", "be", "affected", "by", "having", "vector", "doublewords", "swapped", "in", "memory", "(", "in", "which", "case", "*", "SPECIAL", "is", "unchanged", ")", ",", "or", "that", "can"...
LLVM
PIC16
CPP
stmt_completion
MPU
622,366
[ ";" ]
[ "}", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "AutosSections", ".", "size", "(", ")", ";", "i", "++", ")", "{", "delete", "AutosSections", "[", "i", "]", ";", "}", "delete", "ROSection", ";", "delete", "ExternalVarDecls" ]
GCC
pa
CPP
next_suggestion
CPU
622,367
[ "}" ]
[ "static", "rtx", "pa_trampoline_adjust_address", "(", "rtx", "addr", ")", "{", "if", "(", "!", "TARGET_64BIT", ")", "addr", "=", "memory_address", "(", "Pmode", ",", "plus_constant", "(", "Pmode", ",", "addr", ",", "<NUM_LIT>", ")", ")", ";", "return", "ad...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
622,368
[ ":", "Length", ")", ";", "++", "i", ")", "{" ]
[ "static", "inline", "void", "FromUint8Array", "(", "const", "uint8_t", "*", "Array", ",", "size_t", "Length", ",", "T", "&", "Data", ")", "{", "std", "::", "size_t", "SizeType", "=", "sizeof", "(", "T", ")", ";", "Data", "&=", "<NUM_LIT>", ";", "for", ...
LLVM
X86
CPP
next_suggestion
CPU
622,369
[ "unsigned", "RegA", "=", "Is64Bit", "?", "X86", "::", "RAX", ":", "X86", "::", "EAX", ";" ]
[ "int64_t", "Amount", "=", "getDynAllocaAmount", "(", "MI", ",", "MRI", ")", ";", "if", "(", "Amount", "==", "<NUM_LIT>", ")", "{", "MI", "->", "eraseFromParent", "(", ")", ";", "return", ";", "}", "bool", "Is64Bit", "=", "STI", "->", "is64Bit", "(", ...
LLVM
Mips
CPP
code_generation
CPU
622,370
[ "MachineInstr", "*", "MipsInstrInfo", "::", "foldMemoryOperandImpl", "(", "MachineFunction", "&", "MF", ",", "MachineInstr", "*", "MI", ",", "const", "SmallVectorImpl", "<", "unsigned", ">", "&", "Ops", ",", "int", "FI", ")", "const", "{", "if", "(", "Ops", ...
[ "foldMemoryOperand", "-", "Same", "as", "the", "previous", "version", "except", "it", "allows", "folding", "of", "any", "load", "and", "store", "from", "/", "to", "any", "address", ",", "not", "just", "from", "a", "specific", "stack", "slot", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
622,371
[ "AU", ".", "addPreserved", "<", "MachinePostDominatorTree", ">", "(", ")", ";" ]
[ "AU", ".", "addPreserved", "<", "SlotIndexes", ">", "(", ")", ";", "AU", ".", "addPreserved", "<", "LiveIntervals", ">", "(", ")", ";", "AU", ".", "addRequired", "<", "MachineDominatorTree", ">", "(", ")", ";", "AU", ".", "addPreserved", "<", "MachineDom...
LLVM
Hexagon
CPP
code_generation
DSP
622,372
[ "bool", "HexagonInstrInfo", "::", "isPredicable", "(", "MachineInstr", "&", "MI", ")", "const", "{", "bool", "isPred", "=", "MI", ".", "getDesc", "(", ")", ".", "isPredicable", "(", ")", ";", "if", "(", "!", "isPred", ")", "return", "false", ";", "cons...
[ "Return", "true", "if", "the", "specified", "instruction", "can", "be", "predicated", "." ]
GCC
tilegx
MD
stmt_completion
VLIW
622,373
[ "smin", "eq", "lt", "ltu", "]", ")" ]
[ "(", "define_code_iterator", "v2op_immed", "[", "plus", "smax" ]
LLVM
ARM
TD
next_suggestion
CPU
622,374
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";" ]
GCC
mips
MD
stmt_completion
CPU
622,375
[ "<STR_LIT>", ")" ]
[ "(", "define_query_cpu_unit", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
622,376
[ ")", "&&", "<STR_LIT>", "Bad insertf128 index", "<STR_LIT>", ")", ";" ]
[ "uint64_t", "InsertIdx", "=", "(", "Index", "*", "VecVT", ".", "getScalarSizeInBits", "(", ")", ")", "/", "VecWidth", ";", "assert", "(", "(", "InsertIdx", "==", "<NUM_LIT>", "||", "InsertIdx", "==", "<NUM_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
622,377
[ "_", "A", ")", "{" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_cvt_ps2pi", "(", "_", "_", "m128", "_" ]
GCC
s390
CPP
stmt_completion
MPU
622,378
[ "<STR_LIT>", ",", "code", ")", ";" ]
[ "else", "fprintf", "(", "file", ",", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ")", ";", "}", "return", ";", "case", "'", "S", "'", ":", "{", "struct", "s390_address", "ad", ";", "int", "ret", ";", "if", "(", "!", "MEM_P", "(", "x", ")", ")", "{", "...
LLVM
Hexagon
CPP
program_repair
DSP
622,379
[ "<FIXS>", "if", "(", "!", "IsTailCall", ")", "{", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "SDValue", "Glue", ";", "if", "(", "!", "IsTailCall", ")", "{", "<FIXE>", "<FIXS>", "RegsToPass", "[", "i", "]", ".", "second", ",", "Glue", ")", ";", "Glue", "...
[ "if", "(", "!", "MemOpChains", ".", "empty", "(", ")", ")", "Chain", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TokenFactor", ",", "dl", ",", "MVT", "::", "Other", ",", "MemOpChains", ")", ";", "<BUGS>", "if", "(", "!", "isTailCall", ")", "{", ...
LLVM
Hexagon
TD
next_suggestion
DSP
622,380
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pd", ";", "bits", "<", "<NUM_LIT>", ">", "Rss", ";", "bits", "<", "<NUM_LIT>", ">", "Rtt", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "le...
GCC
aarch64
MD
stmt_completion
CPU
622,381
[ ")" ]
[ "(", "V2SI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")", "(", "V2SF", "<STR_LIT>" ]
LLVM
AMDGPU
TD
program_repair
GPU
622,382
[ "<FIXS>", "(", "ins", "dpp8", ":", "$", "dpp8", ",", "DppFI", ":", "$", "fi", ")", ")", ";", "<FIXE>" ]
[ "Operand", "Src0Mod", ",", "Operand", "Src1Mod", ",", "Operand", "Src2Mod", ",", "bit", "HasOld", "=", "<NUM_LIT>", ">", "{", "dag", "ret", "=", "!", "con", "(", "getInsDPPBase", "OldRC", ",", "Src0RC", ",", "Src1RC", ",", "Src2RC", ",", "NumSrcArgs", ",...
LLVM
CAHP
CPP
code_generation
CPU
622,383
[ "SDValue", "CAHPTargetLowering", "::", "LowerOperation", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "report_fatal_error", "(", "<STR_LIT>", "unimplemented...
[ "LowerOperation", "-", "Provide", "custom", "lowering", "hooks", "for", "some", "operations", "." ]
GCC
pdp11
CPP
code_generation
MPU
622,384
[ "static", "void", "pdp11_option_override", "(", "void", ")", "{", "if", "(", "TARGET_DEC_ASM", ")", "{", "targetm", ".", "asm_out", ".", "open_paren", "=", "<STR_LIT>", "<", "<STR_LIT>", ";", "targetm", ".", "asm_out", ".", "close_paren", "=", "<STR_LIT>", "...
[ "This", "overrides", "some", "target", "hooks", "that", "are", "initializer", "elements", "so", "they", "ca", "n't", "be", "variables", "in", "the", "#", "define", "." ]
LLVM
X86
CPP
stmt_completion
CPU
622,385
[ "(", "Idx", ")", "->", "getZExtValue", "(", ")", ";" ]
[ "static", "SDValue", "PerformEXTRACT_VECTOR_ELTCombine", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "const", "TargetLowering", "&", "TLI", ")", "{", "SDValue", "InputVector", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", ...
LLVM
AArch64
CPP
next_suggestion
CPU
622,386
[ "}" ]
[ "void", "addRegOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", ...
LLVM
Hexagon
TD
next_suggestion
DSP
622,387
[ "bits", "<", "<NUM_LIT>", ">", "Rd32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pt4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", ...
GCC
arm
CPP
stmt_completion
CPU
622,388
[ ";" ]
[ "case", "CONST", ":", "return", "tls_mentioned_p", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ";", "case", "UNSPEC", ":", "if", "(", "XINT", "(", "x", ",", "<NUM_LIT>", ")", "==", "UNSPEC_TLS", ")", "return", "<NUM_LIT>", ";", "default", ":", ...
LLVM
ARM
TD
next_suggestion
CPU
622,389
[ "let", "validForTailPredication", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qd", ";", "bits", "<", "<NUM_LIT>", ">", "Qm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_...
LLVM
AMDGPU
TD
next_suggestion
GPU
622,390
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "offset", ";", "bits", "<", "<NUM_LIT>", ">", "glc", ";", "bits", "<", "<NUM_LIT>", ">", "dlc", ";", "bits", "<", "<NUM_LIT>", ">", "format", ";", "bits", "<", "<NUM_LIT>", ">", "vaddr", ";", "bits", "<", "<NUM_LIT>", "...
LLVM
X86
CPP
stmt_completion
CPU
622,391
[ "::", "EBX", ",", "X86", "::", "EBP", ",", "<NUM_LIT>", "}", ";" ]
[ "const", "unsigned", "*", "X86RegisterInfo", "::", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", ")", "const", "{", "bool", "callsEHReturn", "=", "false", ";", "bool", "ghcCall", "=", "false", ";", "if", "(", "MF", ")", "{", "callsEHRetur...
LLVM
X86
CPP
code_generation
CPU
622,392
[ "bool", "X86TargetLowering", "::", "getTgtMemIntrinsic", "(", "IntrinsicInfo", "&", "Info", ",", "const", "CallInst", "&", "I", ",", "MachineFunction", "&", "MF", ",", "unsigned", "Intrinsic", ")", "const", "{", "const", "IntrinsicData", "*", "IntrData", "=", ...
[ "Given", "an", "intrinsic", ",", "checks", "if", "on", "the", "target", "the", "intrinsic", "will", "need", "to", "map", "to", "a", "MemIntrinsicNode", "(", "touches", "memory", ")", "." ]
GCC
i386
MD
program_repair
CPU
622,393
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
622,394
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "Neon_mls", ">", ";" ]
[ "def", "MLSvvv_4H", ":", "NeonI_3VSame_Constraint_impl", "<", "<STR_LIT>", ",", "<STR_LIT>", ",", "VPR64", ",", "v4i16", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
s390
MD
stmt_completion
MPU
622,395
[ ")", "]", ")" ]
[ "(", "set", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "GPR", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_...
GCC
arm
MD
next_suggestion
CPU
622,396
[ "(", "not", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
TD
stmt_completion
CPU
622,397
[ "(", "VEXTUBLX", "(", "LI8", "<NUM_LIT>", ")", ",", "$", "S", ")", ",", "sub_32", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i32", "(", "vector_extract", "v16i8", ":", "$", "S", ",", "<NUM_LIT>", ")", ")", ",", "(", "i32", "(", "EXTRACT_SUBREG" ]
GCC
i386
MD
program_repair
CPU
622,398
[ "<FIXS>", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "AVXMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_BLENDV", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
622,399
[ "<NUM_LIT>", ")", ";" ]
[ "const", "SIRegisterInfo", "*", "TRI", "=", "ST", "->", "getRegisterInfo", "(", ")", ";", "SDLoc", "SL", "(", "N", ")", ";", "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "assert", "(", "VT", "==", "MVT", "::", "f32", "||...