Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM | TD | next_suggestion | CPU | 622,800 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"CRm",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"opc1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"CRm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt2",
";",
"let",
"Inst",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 622,801 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rot",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"rot",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_... |
LLVM | AArch64 | TD | stmt_completion | CPU | 622,802 | [
"}",
"=",
"opc",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
GCC | aarch64 | MD | next_suggestion | CPU | 622,803 | [
"(",
"match_operand",
":",
"SVE_FULL_F",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"unspec",
":",
"<",
"V_INT_EQUIV",
">",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"SVE_STRICT_GP",
")"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 622,804 | [
"let",
"Switches",
"{",
"<NUM_LIT>",
"}",
"=",
"stepReg",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"step",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 622,805 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_fmadd_ph",
"(",
"_",
"_",
"m256h",
"_",
"_",
"A"... |
LLVM | TMS320C64X | CPP | stmt_completion | VLIW | 622,806 | [
";"
] | [
"PM",
".",
"add",
"(",
"createTMS320C64XIfConversionPass",
"(",
"*",
"this",
")",
")",
";",
"passesAdded",
"=",
"true",
";",
"}",
"if",
"(",
"EnableCallTimer",
")",
"{",
"PM",
".",
"add",
"(",
"createTMS320C64XCallTimerPass",
"(",
"*",
"this",
")",
")",
... |
GCC | arm | MD | next_suggestion | CPU | 622,807 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | CPP | program_repair | CPU | 622,808 | [
"<FIXS>",
"emit_insn",
"(",
"gen_add3_insn",
"(",
"this_rtx",
",",
"this_rtx",
",",
"GEN_INT",
"(",
"delta",
")",
")",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"delta",
")",
"<BUGS>",
"{",
"rtx",
"delta_rtx",
"=",
"GEN_INT",
"(",
"delta",
")",
";",
"emit_insn",
"(",
"TARGET_32BIT",
"?",
"gen_addsi3",
"(",
"this_rtx",
",",
"this_rtx",
",",
"delta_rtx",
")",
":",
"gen_adddi3",
"(",
"this_rtx",
",",
"th... |
GCC | aarch64 | CPP | stmt_completion | CPU | 622,809 | [
"ll",
")",
";"
] | [
"return",
"(",
"uint64x1_t",
")",
"(",
"_",
"_",
"a",
"[",
"<NUM_LIT>",
"]",
">",
"_",
"_",
"b",
"[",
"<NUM_LIT>",
"]",
"?",
"-",
"<NUM_LIT>",
"ll",
":",
"<NUM_LIT>"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 622,810 | [
"<STR_LIT>",
":",
"<STR_LIT>",
"spill",
"<STR_LIT>",
")",
"<<",
"<STR_LIT>",
":\\n",
"<STR_LIT>",
";"
] | [
"if",
"(",
"ReportAccMoves",
")",
"{",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Emitting ",
"<STR_LIT>",
"<<",
"(",
"IsPrimed",
"?",
"<STR_LIT>",
"acc",
"<STR_LIT>",
":",
"<STR_LIT>",
"uacc",
"<STR_LIT>",
")",
"<<",
"<STR_LIT>",
" register ",
"<STR_LIT>",
"<<",
... |
LLVM | M680x0 | TD | stmt_completion | MPU | 622,811 | [
"MxType8d",
",",
"CMD",
">",
";"
] | [
"def",
"NAME",
"#",
"<STR_LIT>",
":",
"MxBiArOp_RFRI_xEA",
"<",
"MN",
",",
"NODE",
","
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 622,812 | [
"if",
"(",
"!",
"TargetRegisterInfo",
"::",
"isVirtualRegister",
"(",
"DefReg",
")",
"||",
"!",
"MFI",
".",
"isVRegStackified",
"(",
"DefReg",
")",
")",
"return",
"false",
";"
] | [
"VNInfo",
"*",
"UseVNI",
"=",
"LI",
".",
"getVNInfoBefore",
"(",
"LIS",
".",
"getInstructionIndex",
"(",
"*",
"UseInst",
")",
")",
";",
"if",
"(",
"UseVNI",
"!=",
"OneUseVNI",
")",
"continue",
";",
"const",
"MachineInstr",
"*",
"OneUseInst",
"=",
"OneUse",... |
LLVM | X86 | CPP | stmt_completion | CPU | 622,813 | [
",",
"HalfIdx2",
";"
] | [
"if",
"(",
"!",
"UndefLower",
"&&",
"!",
"isUndefUpperHalf",
"(",
"Mask",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"assert",
"(",
"(",
"!",
"UndefLower",
"||",
"!",
"isUndefUpperHalf",
"(",
"Mask",
")",
")",
"&&",
"<STR_LIT>",
"Completely undef shuffl... |
GCC | mips | MD | program_repair | CPU | 622,814 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"CC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"mips_output_move",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_... |
GCC | arm | CPP | stmt_completion | CPU | 622,815 | [
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"vqshl_n_s16",
"(",
"int16x4_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"int16x4_t",
")",
"_",
"_",
"builtin_neon_vqshl_s_nv4hi",
"(",
"_"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 622,816 | [
"return",
"ST",
".",
"hasMultiDwordFlatScratchAddressing",
"(",
")",
"||",
"IsAtomic",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";"
] | [
"switch",
"(",
"AS",
")",
"{",
"case",
"AMDGPUAS",
"::",
"PRIVATE_ADDRESS",
":",
"return",
"ST",
".",
"enableFlatScratch",
"(",
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"case",
"AMDGPUAS",
"::",
"LOCAL_ADDRESS",
":",
"return",
"ST",
".",
"useDS128",
"... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 622,817 | [
"Value",
"*",
"Pair1",
"=",
"IRB",
".",
"CreateInsertValue",
"(",
"Pair0",
",",
"TempRet0",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
"pair1",
"<STR_LIT>",
")",
";"
] | [
"}",
"for",
"(",
"BasicBlock",
"&",
"BB",
":",
"F",
")",
"{",
"Instruction",
"*",
"I",
"=",
"BB",
".",
"getFirstNonPHI",
"(",
")",
";",
"if",
"(",
"auto",
"*",
"LPI",
"=",
"dyn_cast",
"<",
"LandingPadInst",
">",
"(",
"I",
")",
")",
"LandingPads",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 622,818 | [
"false",
";"
] | [
"TextAlignFillValue",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"is64Bit",
")",
"Data64bitsDirective",
"=",
"<NUM_LIT>",
";",
"COMMDirectiveTakesAlignment",
"=",
"Triple",
".",
"getDarwinMajorNumber",
"(",
")",
">=",
"<NUM_LIT>",
";",
"if",
"(",
"is64Bit",
")",
"{"... |
LLVM | ARM | CPP | next_suggestion | CPU | 622,819 | [
"}"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"const",
"MCConstantExpr",
"*",
"CE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"uint32_t",
"Val",
"=",
"-",... |
LLVM | ARM | CPP | next_suggestion | CPU | 622,820 | [
"if",
"(",
"++",
"ITState",
".",
"CurPosition",
"==",
"<NUM_LIT>",
"-",
"TZ",
")",
"ITState",
".",
"CurPosition",
"=",
"~",
"<NUM_LIT>",
"U",
";"
] | [
"void",
"forwardITPosition",
"(",
")",
"{",
"if",
"(",
"!",
"inITBlock",
"(",
")",
")",
"return",
";",
"unsigned",
"TZ",
"=",
"CountTrailingZeros_32",
"(",
"ITState",
".",
"Mask",
")",
";"
] |
GCC | i386 | MD | program_repair | CPU | 622,821 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI_UNALIGNED_LOADSTORE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VI_UNALIGNED_LOADSTORE",
"[",
"(",
"match_operand",
":",
"VI_UNALIGNED_LOADSTORE",
"<NUM_L... | [
"]",
"(",
"const_string",
"<STR_LIT>",
")",
")",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI1",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VI1",
"[",
"(",
"match_operand",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 622,822 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
LLVM | Hexagon | TD | next_suggestion | DSP | 622,823 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 622,824 | [
"}"
] | [
"branch_island",
"=",
"TREE_CHAIN",
"(",
"branch_island",
")",
")",
"if",
"(",
"function_name",
"==",
"BRANCH_ISLAND_FUNCTION_NAME",
"(",
"branch_island",
")",
")",
"return",
"BRANCH_ISLAND_LABEL_NAME",
"(",
"branch_island",
")",
";",
"return",
"<NUM_LIT>",
";"
] |
GCC | m68k | MD | stmt_completion | MPU | 622,825 | [
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"clobber",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
"if",
"(",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"=",
"=",
"CONST_IN... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 622,826 | [
"return",
"Op",
";"
] | [
"static",
"std",
"::",
"unique_ptr",
"<",
"PPCOperand",
">",
"CreateExpr",
"(",
"const",
"MCExpr",
"*",
"Val",
",",
"SMLoc",
"S",
",",
"SMLoc",
"E",
",",
"bool",
"IsPPC64",
")",
"{",
"auto",
"Op",
"=",
"make_unique",
"<",
"PPCOperand",
">",
"(",
"Expre... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 622,827 | [
"}"
] | [
"while",
"(",
"static_cast",
"<",
"size_t",
">",
"(",
"BeginSyncGroupIdx",
")",
"<",
"PipelineInstrs",
".",
"size",
"(",
")",
"&&",
"PipelineInstrs",
"[",
"BeginSyncGroupIdx",
"]",
".",
"size",
"(",
")",
"==",
"<NUM_LIT>",
")",
"++",
"BeginSyncGroupIdx",
";"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 622,828 | [
"getValue",
"(",
")",
"/",
"<NUM_LIT>",
")",
")",
";"
] | [
"void",
"addSImm7s8Operands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"const",
"MCConstantExpr",
"*",
"MCE",
"=",
"cast... |
LLVM | Mips | TD | stmt_completion | CPU | 622,829 | [
"<",
"<NUM_LIT>",
">",
";"
] | [
"class",
"SUBU_S_PH_ENC",
":",
"ADDU_QB_FMT"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 622,830 | [
"SELECT_VSRC",
"(",
"CRXOR",
"$",
"lhs",
",",
"$",
"rhs",
")",
",",
"$",
"tval",
",",
"$",
"fval",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2f64",
"(",
"selectcc",
"i1",
":",
"$",
"lhs",
",",
"i1",
":",
"$",
"rhs",
",",
"v2f64",
":",
"$",
"tval",
",",
"v2f64",
":",
"$",
"fval",
",",
"SETNE",
")",
")",
",",
"("
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 622,831 | [
"=",
"<NUM_LIT>",
";"
] | [
"class",
"InstRXa",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",
... |
LLVM | Mips | TD | stmt_completion | CPU | 622,832 | [
">",
";"
] | [
"class",
"SBE_MMR6_ENC",
":",
"POOL32C_STORE_EVA_FM_MMR6",
"<",
"<NUM_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 622,833 | [
"return",
"false",
";"
] | [
"case",
"CallingConv",
"::",
"Tail",
":",
"case",
"CallingConv",
"::",
"Swift",
":",
"case",
"CallingConv",
"::",
"SwiftTail",
":",
"case",
"CallingConv",
"::",
"X86_FastCall",
":",
"case",
"CallingConv",
"::",
"X86_StdCall",
":",
"case",
"CallingConv",
"::",
... |
GCC | arm | CPP | stmt_completion | CPU | 622,834 | [
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"return",
"(",
"int64x2_t",
")",
"_",
"_",
"builtin_neon_vaddlsv2si",
"(",
"_",
"_"
] |
GCC | arm | CPP | stmt_completion | CPU | 622,835 | [
";"
] | [
"if",
"(",
"TARGET_SOFT_FLOAT",
")",
"arm_fpu_attr",
"=",
"FPU_NONE",
";",
"else",
"arm_fpu_attr",
"=",
"FPU_VFP",
";",
"if",
"(",
"TARGET_AAPCS_BASED",
")",
"{",
"if",
"(",
"TARGET_CALLER_INTERWORKING",
")",
"error",
"(",
"<STR_LIT>",
"AAPCS does not support %<-mca... |
GCC | i386 | CPP | stmt_completion | CPU | 622,836 | [
"_",
"mmask16",
"_",
"_",
"M",
",",
"short",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_mask_set1_epi16",
"(",
"_",
"_",
"m256i",
"_",
"_",
"... |
GCC | i386 | CPP | program_repair | CPU | 622,837 | [
"<FIXS>",
"return",
"x86_64_sign_extended_value",
"(",
"op",
")",
";",
"<FIXE>"
] | [
"return",
"nonmemory_operand",
"(",
"op",
",",
"mode",
")",
";",
"if",
"(",
"register_operand",
"(",
"op",
",",
"mode",
")",
")",
"return",
"<NUM_LIT>",
";",
"<BUGS>",
"return",
"x86_64_sign_extended_value",
"(",
"op",
",",
"<NUM_LIT>",
")",
";",
"<BUGE>",
... |
GCC | iq2000 | CPP | code_generation | CPU | 622,838 | [
"static",
"int",
"iq2000_address_cost",
"(",
"rtx",
"addr",
",",
"machine_mode",
"mode",
",",
"addr_space_t",
"as",
",",
"bool",
"speed",
")",
"{",
"switch",
"(",
"GET_CODE",
"(",
"addr",
")",
")",
"{",
"case",
"LO_SUM",
":",
"return",
"<NUM_LIT>",
";",
... | [
"Provide",
"the",
"costs",
"of",
"an",
"addressing",
"mode",
"that",
"contains",
"ADDR",
"."
] |
GCC | sh | MD | stmt_completion | CPU | 622,839 | [
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 622,840 | [
"<FIXS>",
"(",
"match_operand",
":",
"VI4_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VPMADDWDACCD",
")",
")",
"]",
"<FIXE>",
"<FIXS>",
"(",
"vec_merge",
":",
"VI4_AVX512VL",
"(",
"unspec",
":",
"VI4_AVX512VL",
"[",
"(",
"match_operand",
... | [
"(",
"unspec",
":",
"VI4_AVX512VL",
"[",
"(",
"match_operand",
":",
"VI4_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI4_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"VI4_AVX512VL"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 622,841 | [
"hasInv2PiInlineImm",
"(",
")",
")",
";"
] | [
"bool",
"AMDGPUInstructionSelector",
"::",
"isInlineImmediate64",
"(",
"int64_t",
"Imm",
")",
"const",
"{",
"return",
"AMDGPU",
"::",
"isInlinableLiteral64",
"(",
"Imm",
",",
"STI",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 622,842 | [
"MVT",
"::",
"i32",
",",
"Op0",
",",
"Op1",
")",
";"
] | [
"unsigned",
"ExtendOp",
"=",
"isX86CCUnsigned",
"(",
"X86CC",
")",
"?",
"ISD",
"::",
"ZERO_EXTEND",
":",
"ISD",
"::",
"SIGN_EXTEND",
";",
"Op0",
"=",
"DAG",
".",
"getNode",
"(",
"ExtendOp",
",",
"dl",
",",
"MVT",
"::",
"i32",
",",
"Op0",
")",
";",
"O... |
GCC | avr | CPP | stmt_completion | MPU | 622,843 | [
"true",
";"
] | [
"for",
"(",
";",
"mask",
";",
"mask",
">>=",
"<NUM_LIT>",
",",
"op",
"++",
",",
"hreg",
"++",
")",
"if",
"(",
"(",
"mask",
"&",
"<NUM_LIT>",
")",
"&&",
"*",
"hreg",
")",
"emit_move_insn",
"(",
"*",
"hreg",
",",
"*",
"op",
")",
";",
"return"
] |
GCC | s390 | CPP | stmt_completion | MPU | 622,844 | [
")",
";"
] | [
"for",
"(",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"nelts",
";",
"i",
"++",
")",
"perm",
"[",
"i",
"]",
"=",
"GEN_INT",
"(",
"(",
"i",
"+",
"addend",
")",
"/",
"<NUM_LIT>",
"+",
"(",
"i",
"%",
"<NUM_LIT>",
")",
"*",
"nelts",
")",
";",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 622,845 | [
"return",
"true",
";"
] | [
"Instruction",
"*",
"Base",
"=",
"Move",
".",
"Main",
".",
"front",
"(",
")",
";",
"if",
"(",
"Base",
"->",
"getParent",
"(",
")",
"!=",
"Info",
".",
"Inst",
"->",
"getParent",
"(",
")",
")",
"return",
"false",
";",
"if",
"(",
"!",
"HVC",
".",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 622,846 | [
"Rxx32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_61f0b0",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rt32",
";",
... |
GCC | i386 | CPP | next_suggestion | CPU | 622,847 | [
"}"
] | [
"if",
"(",
"GET_CODE",
"(",
"pat",
")",
"==",
"PARALLEL",
")",
"{",
"rtx",
"vec",
"=",
"XVECEXP",
"(",
"pat",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"vec",
")",
"==",
"SET",
"&&",
"XINT",
"(",
"XEXP",
"(",
"vec"... |
LLVM | TPC | CPP | code_generation | Virtual ISA | 622,848 | [
"void",
"TPCDAGToDAGISel",
"::",
"Select",
"(",
"SDNode",
"*",
"N",
")",
"{",
"LLVM_DEBUG",
"(",
"errs",
"(",
")",
"<<",
"<STR_LIT>",
"Selecting: ",
"<STR_LIT>",
")",
";",
"LLVM_DEBUG",
"(",
"N",
"->",
"dump",
"(",
"CurDAG",
")",
")",
";",
"LLVM_DEBUG",
... | [
"Main",
"hook",
"for",
"targets",
"to",
"transform",
"nodes",
"into",
"machine",
"nodes",
"."
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 622,849 | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
"#",
"!",
"if",
"(",
"SignExtend",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
")",
"#",
"<STR_LIT>",
"#",
"Scale",
"#",
"<STR_LIT>",
"#",
"!",
"if",
"(",
"IsLSL",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
")",
"#",
"<STR_LIT>",... | [
"class",
"ZPRExtendRegisterOperand",
"<",
"bit",
"SignExtend",
",",
"bit",
"IsLSL",
",",
"string",
"Repr",
",",
"int",
"RegWidth",
",",
"int",
"Scale",
",",
"string",
"Suffix",
"=",
"<STR_LIT>",
">",
":",
"RegisterOperand",
"<",
"ZPR",
">",
"{",
"let",
"Pa... |
LLVM | Mips | CPP | stmt_completion | CPU | 622,850 | [
"Expand",
")",
";"
] | [
"addRegisterClass",
"(",
"MVT",
"::",
"i32",
",",
"&",
"Mips",
"::",
"CPURegsRegClass",
")",
";",
"addRegisterClass",
"(",
"MVT",
"::",
"f32",
",",
"&",
"Mips",
"::",
"FGR32RegClass",
")",
";",
"computeRegisterProperties",
"(",
")",
";",
"clearRegisterClasses"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 622,851 | [
"BinOp",
"->",
"setIsExact",
"(",
"I",
".",
"isExact",
"(",
")",
")",
";"
] | [
"if",
"(",
"isa",
"<",
"OverflowingBinaryOperator",
">",
"(",
"BinOp",
")",
")",
"{",
"BinOp",
"->",
"setHasNoSignedWrap",
"(",
"I",
".",
"hasNoSignedWrap",
"(",
")",
")",
";",
"BinOp",
"->",
"setHasNoUnsignedWrap",
"(",
"I",
".",
"hasNoUnsignedWrap",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 622,852 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",... |
GCC | i386 | CPP | code_generation | CPU | 622,853 | [
"rtx",
"ix86_build_signbit_mask",
"(",
"machine_mode",
"mode",
",",
"bool",
"vect",
",",
"bool",
"invert",
")",
"{",
"machine_mode",
"vec_mode",
",",
"imode",
";",
"wide_int",
"w",
";",
"rtx",
"mask",
",",
"v",
";",
"switch",
"(",
"mode",
")",
"{",
"case... | [
"A",
"subroutine",
"of",
"ix86_expand_fp_absneg_operator",
"and",
"copysign",
"expanders",
".",
"Create",
"a",
"mask",
"for",
"the",
"sign",
"bit",
"in",
"MODE",
"for",
"an",
"SSE",
"register",
".",
"If",
"VECT",
"is",
"true",
",",
"then",
"replicate",
"the"... |
GCC | nios2 | MD | next_suggestion | MPU | 622,854 | [
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
")"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"matc... |
GCC | arm | MD | program_repair | CPU | 622,855 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"xor",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR... |
GCC | mmix | MD | next_suggestion | CPU | 622,856 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | aarch64 | CPP | program_repair | CPU | 622,857 | [
"<FIXS>",
"return",
"(",
"aarch64_vector_mode_p",
"(",
"mode",
")",
"?",
"CEIL",
"(",
"lowest_size",
",",
"UNITS_PER_VREG",
")",
":",
"CEIL",
"(",
"lowest_size",
",",
"UNITS_PER_WORD",
")",
")",
";",
"<FIXE>"
] | [
"case",
"POINTER_AND_FP_REGS",
":",
"case",
"FP_REGS",
":",
"case",
"FP_LO_REGS",
":",
"<BUGS>",
"returnaarch64_vector_mode_p",
"(",
"mode",
")",
"?",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
"+",
"UNITS_PER_VREG",
"-",
"<NUM_LIT>",
")",
"/",
"UNITS_PER_VREG",
":... |
GCC | v850 | MD | next_suggestion | MPU | 622,858 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"if_then_else",
":",
"SF",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<... |
GCC | i386 | CPP | stmt_completion | CPU | 622,859 | [
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"_",
"_",
"builtin_ia32_maxph512_mask",
"(",
"_",
"_",
"A",
",",
"_",
"_",
"B",
",",
"_",
"mm512_setzero_ph",
"(",
")",
",",
"(",
"_",
"_",
"mmask32",
")"
] |
GCC | stormy16 | MD | stmt_completion | CPU | 622,860 | [
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"SI",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":"
] |
LLVM | ARM | TD | next_suggestion | CPU | 622,861 | [
"}"
] | [
"def",
"v16i8",
":",
"N2VQSh",
"<",
"op24",
",",
"op23",
",",
"op11_8",
",",
"<NUM_LIT>",
",",
"op4",
",",
"N2RegVShLFrm",
",",
"itin",
",",
"i32imm",
",",
"OpcodeStr",
",",
"!",
"strconcat",
"(",
"Dt",
",",
"<STR_LIT>",
")",
",",
"v16i8",
",",
"OpNo... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 622,862 | [
"(",
"<NUM_LIT>",
")",
",",
"SetCC",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"InverseCC",
")",
";"
] | [
"if",
"(",
"SelectA",
"!=",
"SelectB",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"ISD",
"::",
"CondCode",
"CC",
"=",
"cast",
"<",
"CondCodeSDNode",
">",
"(",
"SetCC",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")... |
LLVM | AMDGPU | TD | program_repair | GPU | 622,863 | [
"<FIXS>",
"let",
"Src1ModVOP3DPP",
"=",
"FP32VCSrcInputMods",
";",
"<FIXE>"
] | [
"dpp8",
":",
"$",
"dpp8",
",",
"Dpp8FI",
":",
"$",
"fi",
")",
";",
"let",
"Src0ModVOP3DPP",
"=",
"FPVRegInputMods",
";",
"<BUGS>",
"let",
"Src1ModVOP3DPP",
"=",
"FPVRegInputMods",
";",
"<BUGE>",
"let",
"HasExt",
"=",
"<NUM_LIT>",
";",
"let",
"HasExtDPP",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 622,864 | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"accessSize",
"=",
"WordAccess",
";"
] |
LLVM | Blackfin | CPP | next_suggestion | DSP | 622,865 | [
"if",
"(",
"FrameSize",
"<=",
"<NUM_LIT>",
")",
"{"
] | [
"MachineFrameInfo",
"*",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"DebugLoc",
"dl",
"=",
"MBBI",
"!=",
"MBB",
".",
"end",
"(",
")",
"?",
"MBBI",
"->",
"getDebugLoc",
"(",
")",
":",
"DebugLoc",
"(",
")",
";",
"int",
"FrameSize",
"=",
"M... |
GCC | s390 | CPP | code_generation | MPU | 622,866 | [
"void",
"s390_expand_vcond",
"(",
"rtx",
"target",
",",
"rtx",
"then",
",",
"rtx",
"els",
",",
"enum",
"rtx_code",
"cond",
",",
"rtx",
"cmp_op1",
",",
"rtx",
"cmp_op2",
")",
"{",
"rtx",
"tmp",
";",
"machine_mode",
"result_mode",
";",
"rtx",
"result_target"... | [
"Generate",
"a",
"vector",
"comparison",
"expression",
"loading",
"either",
"elements",
"of",
"THEN",
"or",
"ELS",
"into",
"TARGET",
"depending",
"on",
"the",
"comparison",
"COND",
"of",
"CMP_OP1",
"and",
"CMP_OP2",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 622,867 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
... |
GCC | i386 | MD | stmt_completion | CPU | 622,868 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 622,869 | [
"<FIXS>",
"MachineInstr",
"*",
"Loop",
"=",
"findLoopInstr",
"(",
"TBB",
",",
"EndLoopOp",
",",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"getMBB",
"(",
")",
",",
"VisitedBBs",
")",
";",
"<FIXE>"
] | [
"SmallPtrSet",
"MachineBasicBlock",
"*",
",",
"<NUM_LIT>",
">",
"VisitedBBs",
";",
"<BUGS>",
"MachineInstr",
"*",
"Loop",
"=",
"findLoopInstr",
"(",
"TBB",
",",
"EndLoopOp",
",",
"VisitedBBs",
")",
";",
"<BUGE>",
"assert",
"(",
"Loop",
"!=",
"<NUM_LIT>",
"&&",... |
GCC | rs6000 | CPP | next_suggestion | CPU | 622,870 | [
"call",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_CALL",
"(",
"VOIDmode",
",",
"gen_rtx_MEM",
"(",
"SImode",
",",
"func_addr",
")",
",",
"tlsarg",
")",
";"
] | [
"if",
"(",
"global_tlsarg",
")",
"tlsarg",
"=",
"global_tlsarg",
";",
"if",
"(",
"(",
"INTVAL",
"(",
"cookie",
")",
"&",
"CALL_LONG",
")",
"!=",
"<NUM_LIT>",
"&&",
"GET_CODE",
"(",
"func_desc",
")",
"==",
"SYMBOL_REF",
")",
"{",
"func",
"=",
"rs6000_long... |
LLVM | Cpu0 | CPP | next_suggestion | CPU | 622,871 | [
"return",
"true",
";"
] | [
"Cpu0FI",
"=",
"MF",
".",
"getInfo",
"<",
"Cpu0MachineFunctionInfo",
">",
"(",
")",
";",
"AsmPrinter",
"::",
"runOnMachineFunction",
"(",
"MF",
")",
";"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 622,872 | [
":",
"<STR_LIT>",
"aarch64",
"<STR_LIT>",
";"
] | [
"return",
"TARGET_ILP32",
"?",
"<STR_LIT>",
"aarch64_ilp32",
"<STR_LIT>"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 622,873 | [
"}"
] | [
"virtual",
"const",
"PPCInstrInfo",
"*",
"getInstrInfo",
"(",
")",
"const",
"{",
"return",
"&",
"InstrInfo",
";"
] |
LLVM | X86 | TD | program_repair | CPU | 622,874 | [
"<FIXS>",
"IIC_SR",
">",
",",
"OpSize16",
";",
"<FIXE>",
"<FIXS>",
"IIC_SR",
">",
",",
"OpSize32",
";",
"<FIXE>"
] | [
"def",
"ROL16mCL",
":",
"I",
"<NUM_LIT>",
",",
"MRM0m",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i16mem",
":",
"$",
"dst",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"store",
"(",
"rotl",
"(",
"loadi16",
"addr",
":",
"$",
"dst",
")",
",",
"CL",
")",... |
GCC | fr30 | CPP | code_generation | DSP | 622,875 | [
"static",
"void",
"fr30_asm_trampoline_template",
"(",
"FILE",
"*",
"f",
")",
"{",
"fprintf",
"(",
"f",
",",
"<STR_LIT>",
"\\tnop\\n",
"<STR_LIT>",
")",
";",
"fprintf",
"(",
"f",
",",
"<STR_LIT>",
"\\tldi:32\\t#0, %s\\n",
"<STR_LIT>",
",",
"reg_names",
"[",
"S... | [
"Implement",
"TARGET_ASM_TRAMPOLINE_TEMPLATE",
".",
"On",
"the",
"FR30",
",",
"the",
"trampoline",
"is",
":",
"nop",
"ldi:32",
"STATIC",
",",
"r12",
"nop",
"ldi:32",
"FUNCTION",
",",
"r0",
"jmp",
"@",
"r0",
"The",
"no-ops",
"are",
"to",
"guarantee",
"that",
... |
GCC | i386 | MD | program_repair | CPU | 622,876 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"lshiftrt",
":",
"HI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 622,877 | [
"Known",
".",
"Zero",
".",
"setHighBits",
"(",
"<NUM_LIT>",
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"{",
"unsigned",
"BitWidth",
"=",
"Known",
".",
"getBitWidth",
"(",
")",
";",
"Known",
".",
"Zero",
"=",
"APInt",
"::",
"getHighBitsSet",
"(",
"BitWidth",
",",
"BitWi... |
GCC | i386 | CPP | next_suggestion | CPU | 622,878 | [
"else",
"return",
"TYPE_ALIGN",
"(",
"type",
")",
">=",
"<NUM_LIT>",
";"
] | [
"case",
"RECORD_TYPE",
":",
"case",
"UNION_TYPE",
":",
"case",
"QUAL_UNION_TYPE",
":",
"{",
"tree",
"field",
";",
"for",
"(",
"field",
"=",
"TYPE_FIELDS",
"(",
"type",
")",
";",
"field",
";",
"field",
"=",
"DECL_CHAIN",
"(",
"field",
")",
")",
"{",
"if... |
GCC | avr | CPP | next_suggestion | MPU | 622,879 | [
"avr_asm_len",
"(",
"<STR_LIT>",
"st %0+,%A1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"st %0+,%B1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"st %0,%C1",
"<STR_LIT>",
",",
"op",
",",
"plen",
",",
"-",
"<NUM_LIT>",
")",
";"
] | [
"avr_asm_len",
"(",
"<STR_LIT>",
"st %0,%A1",
"<STR_LIT>",
"CR_TAB",
"<STR_LIT>",
"mov __tmp_reg__,%B1",
"<STR_LIT>",
"CR_TAB",
"TINY_ADIW",
"(",
"%",
"E0",
",",
"%",
"F0",
",",
"<NUM_LIT>",
")",
"CR_TAB",
"<STR_LIT>",
"st %0+,__tmp_reg__",
"<STR_LIT>",
"CR_TAB",
"<... |
GCC | sh | MD | program_repair | CPU | 622,880 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 622,881 | [
",",
"DL",
",",
"WidenedIntVT",
",",
"IntVData",
")",
";"
] | [
"return",
"DAG",
".",
"UnrollVectorOp",
"(",
"ZExt",
".",
"getNode",
"(",
")",
")",
";",
"}",
"else",
"if",
"(",
"NumElements",
"==",
"<NUM_LIT>",
")",
"{",
"EVT",
"IntStoreVT",
"=",
"EVT",
"::",
"getIntegerVT",
"(",
"*",
"DAG",
".",
"getContext",
"(",... |
LLVM | Mips | CPP | next_suggestion | CPU | 622,882 | [
"if",
"(",
"AndSrc",
"->",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"INTRINSIC_WO_CHAIN",
")",
"return",
"SDValue",
"(",
")",
";"
] | [
"assert",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"PTRADD",
")",
";",
"FirstOperand",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SecondOperand",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"}",
"if",
"(... |
GCC | loongarch | CPP | stmt_completion | CPU | 622,883 | [
"v16i16",
")",
"_",
"<NUM_LIT>",
",",
"(",
"v16i16",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m256i",
"_",
"_",
"lasx_xvfrstp_h",
"(",
"_",
"_",
"m256i",
"_",
"<NUM_LI... |
GCC | aarch64 | MD | next_suggestion | CPU | 622,884 | [
"<STR_LIT>"
] | [
"(",
"ior",
":",
"VDQ_I",
"(",
"not",
":",
"VDQ_I",
"(",
"match_operand",
":",
"VDQ_I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"VDQ_I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | Mips | TD | stmt_completion | CPU | 622,885 | [
"atomic_load_sub_32",
",",
"GPR32",
">",
";"
] | [
"def",
"ATOMIC_LOAD_SUB_I32",
":",
"Atomic2Ops",
"<"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 622,886 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] |
GCC | bfin | CPP | stmt_completion | DSP | 622,887 | [
")",
";"
] | [
"}",
"if",
"(",
"slot",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"rtx_insn",
"*",
"t",
"=",
"NEXT_INSN",
"(",
"slot",
"[",
"<NUM_LIT>",
"]",
")",
";",
"while",
"(",
"t",
"!=",
"slot",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"if",
"(",
"!",
"NOTE_P",
"(",
"t",... |
GCC | i386 | CPP | stmt_completion | CPU | 622,888 | [
"_",
"_",
"mmask16",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_load_epi32",
"(",
"_",
"_",
"mmask16",
"_",
"_",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 622,889 | [
"}"
] | [
"void",
"addVectorIndex64Operands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
... |
GCC | alpha | CPP | next_suggestion | MPU | 622,890 | [
"}"
] | [
"rtx",
"new",
"_",
"x",
"=",
"alpha_legitimize_address_1",
"(",
"x",
",",
"NULL_RTX",
",",
"mode",
")",
";",
"return",
"new",
"_",
"x",
"?",
"new",
"_",
"x",
":",
"x",
";"
] |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 622,891 | [
"<STR_LIT>",
"{ GC_CUSTOM",
"<STR_LIT>",
";"
] | [
"}",
"}",
"if",
"(",
"FallBack",
")",
"{",
"for",
"(",
"auto",
"&",
"TensorInfo",
":",
"Input",
")",
"{",
"auto",
"IndexMapString",
"=",
"TensorInfo",
".",
"Name",
";",
"if",
"(",
"IndexMapString",
".",
"find",
"(",
"<STR_LIT>",
"GC_CUSTOM",
"<STR_LIT>",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 622,892 | [
"=",
"nzcv",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"cond",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 622,893 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC"... |
LLVM | Mips | CPP | next_suggestion | CPU | 622,894 | [
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"Mips",
"::",
"SllX16",
")",
",",
"V2",
")",
".",
"addReg",
"(",
"V0",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
";"
] | [
"MachineBasicBlock",
"&",
"MBB",
"=",
"MF",
".",
"front",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"I",
"=",
"MBB",
".",
"begin",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"RegInfo",
"=",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"const",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 622,895 | [
"<NUM_LIT>",
";"
] | [
"return",
"<NUM_LIT>",
";",
"}",
"auto",
"SpecName",
"=",
"GetInstrName",
"(",
"instructionIDWithREXW",
",",
"miiArg",
")",
";",
"if",
"(",
"!",
"is64Bit",
"(",
"SpecName",
".",
"data",
"(",
")",
")",
")",
"{",
"insn",
"->",
"instructionID",
"=",
"instru... |
LLVM | X86 | CPP | stmt_completion | CPU | 622,896 | [
"CompactUnwindEncoding",
";"
] | [
"if",
"(",
"!",
"MI",
".",
"getFlag",
"(",
"MachineInstr",
"::",
"FrameSetup",
")",
")",
"break",
";",
"if",
"(",
"ExpectEnd",
")",
"return",
"CU",
"::",
"UNWIND_MODE_DWARF",
";",
"if",
"(",
"Opc",
"==",
"PushInstr",
")",
"{",
"if",
"(",
"SavedRegIdx",... |
LLVM | ARM | CPP | stmt_completion | CPU | 622,897 | [
"PIdx",
")",
".",
"getImm",
"(",
")",
";"
] | [
"PredReg",
"=",
"<NUM_LIT>",
";",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"}",
"PredReg",
"=",
"MI",
"->",
"getOperand",
"(",
"PIdx",
"+",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"return",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"MI",
... |
GCC | rs6000 | MD | next_suggestion | CPU | 622,898 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | CellSPU | CPP | program_repair | MPU | 622,899 | [
"<FIXS>",
"}",
"if",
"(",
"Opc",
"==",
"ISD",
"::",
"FrameIndex",
")",
"{",
"<FIXE>"
] | [
"if",
"(",
"N",
"->",
"isMachineOpcode",
"(",
")",
")",
"{",
"return",
"NULL",
";",
"<BUGS>",
"}",
"else",
"if",
"(",
"Opc",
"==",
"ISD",
"::",
"FrameIndex",
")",
"{",
"<BUGE>",
"int",
"FI",
"=",
"cast",
"FrameIndexSDNode",
">",
"(",
"N",
")",
"->"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.