Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
CPP
stmt_completion
DSP
623,000
[ ")", ";" ]
[ "PM", ".", "add", "(", "createHexagonCFGOptimizer", "(", "getHexagonTargetMachine", "(", ")", ")" ]
GCC
spu
MD
next_suggestion
MPU
623,001
[ "}", ")" ]
[ "spu_expand_vector_init", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", "DONE" ]
LLVM
CellSPU
CPP
next_suggestion
MPU
623,002
[ "}" ]
[ "ConstantSDNode", "*", "CN1", "=", "cast", "<", "ConstantSDNode", ">", "(", "IndOp1", ")", ";", "int64_t", "combinedConst", "=", "CN0", "->", "getSExtValue", "(", ")", "+", "CN1", "->", "getSExtValue", "(", ")", ";", "SDValue", "combinedValue", "=", "DAG",...
LLVM
AMDGPU
CPP
code_generation
GPU
623,003
[ "bool", "SITargetLowering", "::", "getAddrModeArguments", "(", "IntrinsicInst", "*", "II", ",", "SmallVectorImpl", "<", "Value", "*", ">", "&", "Ops", ",", "Type", "*", "&", "AccessTy", ")", "const", "{", "switch", "(", "II", "->", "getIntrinsicID", "(", "...
[ "CodeGenPrepare", "sinks", "address", "calculations", "into", "the", "same", "BB", "as", "Load/Store", "instructions", "reading", "the", "address", "." ]
GCC
sparc
CPP
code_generation
CPU
623,004
[ "int", "fp_mov_p", "(", "rtx", "op", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "CONST_DOUBLE", ")", "{", "long", "i", ";", "REAL_VALUE_TO_TARGET_SINGLE", "(", "*", "CONST_DOUBLE_REAL_VALUE", "(", "op", ")", ",", "i", ")", ";", "return", "S...
[ "Nonzero", "if", "OP", "is", "a", "floating", "point", "constant", "which", "can", "be", "loaded", "into", "an", "integer", "register", "using", "a", "single", "mov", "instruction", "." ]
LLVM
X86
CPP
stmt_completion
CPU
623,005
[ ")", ",", "EntryMBB", ")", ";" ]
[ "B", ".", "addAttribute", "(", "llvm", "::", "Attribute", "::", "Naked", ")", ";", "F", "->", "addAttributes", "(", "llvm", "::", "AttributeList", "::", "FunctionIndex", ",", "B", ")", ";", "BasicBlock", "*", "Entry", "=", "BasicBlock", "::", "Create", "...
LLVM
SystemZ
CPP
next_suggestion
CPU
623,006
[ "SDValue", "OtherRound", "=", "SDValue", "(", "*", "U", "->", "use_begin", "(", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Shl", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SHL", ",", "SDLoc", "(", "Inner", ")", ",", "VT", ",", "Ext", ",", "DAG", ".", "getConstant", "(", "NewShlAmt", ",", "SDLoc", "(", "Inner", ")", ",", "ShiftVT", ")", ")", ";", "retu...
LLVM
ARM
CPP
stmt_completion
CPU
623,007
[ "<<", "ImmOffs", "<<", "<STR_LIT>", " * 4", "<STR_LIT>", ";" ]
[ "void", "ARMAsmPrinter", "::", "printThumbAddrModeSPOperand", "(", "const", "MachineInstr", "*", "MI", ",", "int", "Op", ")", "{", "const", "MachineOperand", "&", "MO1", "=", "MI", "->", "getOperand", "(", "Op", ")", ";", "const", "MachineOperand", "&", "MO2...
LLVM
AArch64
CPP
code_generation
CPU
623,008
[ "void", "AArch64FrameLowering", "::", "emitPrologue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "begin", "(", ")", ";", "const", "MachineFrameInfo",...
[ "emitProlog/emitEpilog", "-", "These", "methods", "insert", "prolog", "and", "epilog", "code", "into", "the", "function", "." ]
GCC
frv
MD
stmt_completion
VLIW
623,009
[ ")", "]" ]
[ "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")"...
GCC
i386
MD
stmt_completion
CPU
623,010
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
623,011
[ "}" ]
[ "if", "(", "Mapping", ".", "isValid", "(", ")", ")", "return", "Mapping", ";", "using", "namespace", "TargetOpcode", ";", "unsigned", "NumOperands", "=", "MI", ".", "getNumOperands", "(", ")", ";", "const", "ValueMapping", "*", "OperandsMapping", "=", "&", ...
LLVM
Hexagon
TD
next_suggestion
DSP
623,012
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
SystemZ
TD
next_suggestion
CPU
623,013
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD1", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "I2", ";" ]
LLVM
CellSPU
CPP
code_generation
MPU
623,014
[ "virtual", "bool", "SelectInlineAsmMemoryOperand", "(", "const", "SDValue", "&", "Op", ",", "char", "ConstraintCode", ",", "std", "::", "vector", "<", "SDValue", ">", "&", "OutOps", ")", "{", "SDValue", "Op0", ",", "Op1", ";", "switch", "(", "ConstraintCode"...
[ "SelectInlineAsmMemoryOperand", "-", "Select", "the", "specified", "address", "as", "a", "target", "addressing", "mode", ",", "according", "to", "the", "specified", "constraint", "." ]
LLVM
X86
TD
next_suggestion
CPU
623,015
[ "}" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
TVM
CPP
next_suggestion
Virtual ISA
623,016
[ "}" ]
[ "const", "TargetRegisterInfo", "&", "getRegisterInfo", "(", ")", "const", "{", "return", "RI", ";" ]
GCC
arm
CPP
stmt_completion
CPU
623,017
[ "imm", ",", "_", "_", "p", ")", ";" ]
[ "_", "_", "arm_vqshrntq_m_n_u32", "(", "uint16x8_t", "_", "_", "a", ",", "uint32x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vqshrntq_m_n_uv4si", "(", "_", "_...
LLVM
Hexagon
TD
stmt_completion
DSP
623,018
[ "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
Hexagon
TD
next_suggestion
DSP
623,019
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
GCC
powerpcspe
MD
next_suggestion
CPU
623,020
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DF", "[", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VSX_CVUXWD...
LLVM
Hexagon
CPP
stmt_completion
DSP
623,021
[ ")", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Visiting uses of ", "<STR_LIT>", "<<", "printReg", "(", "Reg", ",", "&", "MCE", ".", "TRI", ")", "<<", "Cells", ".", "get", "(", "Reg", ")", "<<", "'", "\\n", "'", ")", ";", "for", "(", "Mach...
LLVM
Hexagon
TD
next_suggestion
DSP
623,022
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
623,023
[ "Zm", ";" ]
[ "def", "_S", ":", "sve_fp_fma_by_indexed_elem", "<", "<NUM_LIT>", ",", "opc", ",", "asm", ",", "ZPR32", ",", "ZPR3b32", ",", "VectorIndexS", ">", "{", "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "bits", "<", "<NUM_LIT>", ">", "iop", ";", "let", "Inst", "...
LLVM
AArch64
CPP
stmt_completion
CPU
623,024
[ "{" ]
[ "if", "(", "pFormat", ".", "hasGOT", "(", ")", ")", "applyOne", "(", "llvm", "::", "ELF", "::", "DT_PLTGOT", ",", "pFormat", ".", "getGOT", "(", ")", ".", "addr", "(", ")", ")", ";", "}", "else" ]
GCC
s390
MD
next_suggestion
MPU
623,025
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "DSF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
623,026
[ "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";" ]
[ "Ops", ".", "push_back", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "Ops", ".", "push_back", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "int32_t", "ImmValue", "=", "cast", "<", "ConstantSDNode", ">", "(", "N", ...
GCC
i386
CPP
stmt_completion
CPU
623,027
[ "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cvtepu64_pd", "(", "_", "_", "m256i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_" ]
GCC
s390
MD
next_suggestion
MPU
623,028
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
623,029
[ "::", "AK_IWMMXT2", ":" ]
[ "case", "ARM", "::", "AK_ARMV2", ":", "case", "ARM", "::", "AK_ARMV2A", ":", "case", "ARM", "::", "AK_ARMV3", ":", "case", "ARM", "::", "AK_ARMV3M", ":", "case", "ARM", "::", "AK_ARMV4", ":", "setAttributeItem", "(", "ARM_ISA_use", ",", "Allowed", ",", "...
GCC
arm
MD
next_suggestion
CPU
623,030
[ "]", ")" ]
[ "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "VRMLALDAVHAQ", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_L...
GCC
rs6000
MD
stmt_completion
CPU
623,031
[ "]", ")" ]
[ "(", "define_mode_iterator", "DDTD", "[", "DD", "TD" ]
LLVM
X86
TD
stmt_completion
CPU
623,032
[ ")", ")", ")", ")", ")", ",", "(", "VCVTSS2SDrr_Int", "VR128", ":", "$", "dst", ",", "VR128", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f64", "(", "X86Movsd", "(", "v2f64", "VR128", ":", "$", "dst", ")", ",", "(", "v2f64", "(", "scalar_to_vector", "(", "f64", "(", "fpextend", "(", "f32", "(", "extractelt", "VR128", ":", "$", "src", ",", "(", "iPTR", ...
GCC
mips
MD
next_suggestion
CPU
623,033
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
623,034
[ "<STR_LIT>", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "enc", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i32", ")", ";", "}", "]", ">", ">", "{", "let", "ParserMatchClass", "=", "SIMDImmType10Operand", ";", "let", "PrintMethod", "=" ]
GCC
aarch64
MD
stmt_completion
CPU
623,035
[ "]", ")" ]
[ "(", "define_int_attr", "sm3tt_op", "[", "(", "UNSPEC_SM3TT1A", "<STR_LIT>", ")", "(", "UNSPEC_SM3TT1B", "<STR_LIT>", ")", "(", "UNSPEC_SM3TT2A", "<STR_LIT>", ")", "(", "UNSPEC_SM3TT2B", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
code_generation
CPU
623,036
[ "void", "PPCPassConfig", "::", "addIRPasses", "(", ")", "{", "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", ")", "addPass", "(", "createPPCBoolRetToIntPass", "(", ")", ")", ";", "addPass", "(", "createAtomicExpandPass", "("...
[ "Add", "common", "target", "configurable", "passes", "that", "perform", "LLVM", "IR", "to", "IR", "transforms", "following", "machine", "independent", "optimization", "." ]
GCC
i386
CPP
code_generation
CPU
623,037
[ "static", "void", "ix86_expand_ashl_const", "(", "rtx", "operand", ",", "int", "count", ",", "machine_mode", "mode", ")", "{", "if", "(", "count", "==", "<NUM_LIT>", "||", "(", "count", "*", "ix86_cost", "->", "add", "<=", "ix86_cost", "->", "shift_const", ...
[ "Helper", "function", "of", "ix86_split_ashl", "used", "to", "generate", "an", "SImode/DImode", "left", "shift", "by", "a", "constant", ",", "either", "using", "a", "single", "shift", "or", "a", "sequence", "of", "add", "instructions", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
623,038
[ "<STR_LIT>", ";" ]
[ "def", "BarrierAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=" ]
LLVM
ARM
CPP
next_suggestion
CPU
623,039
[ "const", "Constant", "*", "C", "=", "ConstantInt", "::", "get", "(", "Type", "::", "getInt32Ty", "(", "MBB", ".", "getParent", "(", ")", "->", "getFunction", "(", ")", "->", "getContext", "(", ")", ")", ",", "Val", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "const", "TargetInstrInfo", "&", "TII", "=", "*", "MF", ".", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "MachineConstantPool", "*", "ConstantPool", "=", "M...
LLVM
R600
CPP
stmt_completion
GPU
623,040
[ "<NUM_LIT>", ";" ]
[ "if", "(", "I", "==", "MBB", ".", "begin", "(", ")", ")", "{", "return", "<NUM_LIT>", ";", "}", "--", "I", ";", "switch", "(", "I", "->", "getOpcode", "(", ")", ")", "{", "default", ":", "return", "<NUM_LIT>", ";", "case", "AMDGPU", "::", "JUMP_C...
LLVM
Hexagon
TD
next_suggestion
DSP
623,041
[ "}" ]
[ "def", "A2_tfrptnew", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", ...
GCC
arm
MD
stmt_completion
CPU
623,042
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
SystemZ
CPP
code_generation
CPU
623,043
[ "bool", "SystemZDAGToDAGISel", "::", "IsProfitableToFold", "(", "SDValue", "N", ",", "SDNode", "*", "U", ",", "SDNode", "*", "Root", ")", "const", "{", "if", "(", "N", ".", "getOpcode", "(", ")", "==", "ISD", "::", "LOAD", "&&", "U", "->", "getOpcode",...
[ "IsProfitableToFold", "-", "Returns", "true", "if", "it", "'s", "profitable", "to", "fold", "the", "specific", "operand", "node", "N", "of", "U", "during", "instruction", "selection", "that", "starts", "at", "Root", "." ]
GCC
rs6000
MD
next_suggestion
CPU
623,044
[ "<STR_LIT>" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "VEC_TI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "rotate", ":", "VEC_TI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]" ]
LLVM
AMDGPU
CPP
code_generation
GPU
623,045
[ "bool", "SIInstrInfo", "::", "shouldClusterMemOps", "(", "ArrayRef", "<", "const", "MachineOperand", "*", ">", "BaseOps1", ",", "int64_t", "Offset1", ",", "bool", "OffsetIsScalable1", ",", "ArrayRef", "<", "const", "MachineOperand", "*", ">", "BaseOps2", ",", "i...
[ "Returns", "true", "if", "the", "two", "given", "memory", "operations", "should", "be", "scheduled", "adjacent", "." ]
GCC
sparc
MD
program_repair
CPU
623,046
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_L...
LLVM
Cpu0
CPP
stmt_completion
CPU
623,047
[ "FS", ")", "{" ]
[ "static", "MCSubtargetInfo", "*", "createCpu0MCSubtargetInfo", "(", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "StringRef" ]
LLVM
Mips
CPP
next_suggestion
CPU
623,048
[ "if", "(", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isFI", "(", ")", ")", "&&", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isImm", "(", ")", ")", "&&", "(", "isZeroImm", "(", "MI", "->", "getOperand", "(", "<NU...
[ "unsigned", "Opc", "=", "MI", "->", "getOpcode", "(", ")", ";", "if", "(", "(", "Opc", "==", "Mips", "::", "LW", ")", "||", "(", "Opc", "==", "Mips", "::", "LW_P8", ")", "||", "(", "Opc", "==", "Mips", "::", "LD", ")", "||", "(", "Opc", "==",...
LLVM
AArch64
CPP
next_suggestion
CPU
623,049
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "return", "IsZero", "?", "MIB", ".", "buildInstr", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "{", "DstTy", "}", ",", "{", "LHS", "}", ")", ".", "getReg", "(", "<NUM_LIT>", ")", ":", "MIB", ".", "buildInstr", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", ...
LLVM
X86
TD
stmt_completion
CPU
623,050
[ "<", "[", "WriteCvtPS2PDY", ".", "Folded", "]", ">", ",", "VEX_WIG", ";" ]
[ "def", "VCVTPS2PDYrm", ":", "I", "<", "<NUM_LIT>", ",", "MRMSrcMem", ",", "(", "outs", "VR256", ":", "$", "dst", ")", ",", "(", "ins", "f128mem", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "VR256", ":", "$", "dst", ",", "(", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
623,051
[ "(", ")", ")", ")", ";" ]
[ "MachineBasicBlock", "*", "SITargetLowering", "::", "splitKillBlock", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "MachineBasicBlock", "*", "SplitBB", "=", "BB", "->", "splitAt", "(", "MI", ",", "false", ")", ";", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
623,052
[ ")", ";" ]
[ "AU", ".", "addRequired", "<", "MachineLoopInfo", ">", "(", ")", ";", "AU", ".", "addRequired", "<", "WebAssemblyExceptionInfo", ">", "(", ")", ";", "MachineFunctionPass", "::", "getAnalysisUsage", "(", "AU" ]
LLVM
ARM
CPP
stmt_completion
CPU
623,053
[ "(", ")", ";" ]
[ "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "const", "AsmToken", "&", "Tok", "=", "Parser", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "isNot", "(", "AsmToken", "::", "Identifier", ")", ")", "retu...
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,054
[ "addPass", "(", "&", "SILateBranchLoweringPassID", ")", ";" ]
[ "addPass", "(", "createSIInsertWaitcntsPass", "(", ")", ")", ";", "if", "(", "TM", "->", "getOptLevel", "(", ")", ">", "CodeGenOpt", "::", "None", ")", "addPass", "(", "createSIShrinkInstructionsPass", "(", ")", ")", ";", "addPass", "(", "createSIModeRegisterP...
LLVM
X86
CPP
next_suggestion
CPU
623,055
[ "}" ]
[ "MCSymbol", "*", "Sym", "=", "nullptr", ";", "SmallString", "<", "<NUM_LIT>", ">", "Name", ";", "StringRef", "Suffix", ";", "switch", "(", "MO", ".", "getTargetFlags", "(", ")", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Name", "+=", "<STR_L...
LLVM
ARM64
TD
next_suggestion
CPU
623,056
[ "let", "ParserMatchClass", "=", "Imm1_32Operand", ";" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
epiphany
MD
next_suggestion
MPU
623,057
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
aarch64
MD
program_repair
CPU
623,058
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "ALLI", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "ALLI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT...
[ "}", ")", "<BUGS>", "(", "define_insn_and_split", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "ALLI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "unspec_volatile", ":", "ALLI", "[", "(", "atomic_op", ":", "ALLI", "(", "...
GCC
bfin
CPP
code_generation
DSP
623,059
[ "static", "tree", "bfin_handle_l2_attribute", "(", "tree", "*", "node", ",", "tree", "ARG_UNUSED", "(", "name", ")", ",", "tree", "ARG_UNUSED", "(", "args", ")", ",", "int", "ARG_UNUSED", "(", "flags", ")", ",", "bool", "*", "no_add_attrs", ")", "{", "tr...
[ "Handle", "a", "``", "l2", "''", "attribute", ";", "arguments", "as", "in", "struct", "attribute_spec.handler", "." ]
GCC
mn10300
MD
program_repair
MPU
623,060
[ "<FIXS>", "<FIXE>", "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<FIXE>" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "copy_to_mode_reg", "(", "SImode", ",", "operand1", ")", "}", "<STR_LIT>", "<STR_LIT>", "general_operand", "<STR_LIT>", "=", "d", ",", "a", ",", "d", ",", "dm", ",", "dm", ",", "am", ",", "am", ",", "d", ",", "...
GCC
i386
CPP
next_suggestion
CPU
623,061
[ "x", "=", "ix86_expand_sse_cmp", "(", "gen_reg_rtx", "(", "mode", ")", ",", "code", ",", "cop0", ",", "cop1", ",", "op_true", ",", "op_false", ")", ";" ]
[ "break", ";", "case", "NE", ":", "case", "LE", ":", "case", "LEU", ":", "code", "=", "reverse_condition", "(", "code", ")", ";", "*", "negate", "=", "true", ";", "break", ";", "case", "GE", ":", "case", "GEU", ":", "code", "=", "reverse_condition", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
623,062
[ "Sched", "::", "tc_ef84f62f", ":" ]
[ "case", "Hexagon", "::", "Sched", "::", "tc_41d5298e", ":", "case", "Hexagon", "::", "Sched", "::", "tc_5ba5997d", ":", "case", "Hexagon", "::", "Sched", "::", "tc_84df2cd3", ":", "case", "Hexagon", "::", "Sched", "::", "tc_87735c3b", ":", "case", "Hexagon",...
GCC
powerpcspe
MD
stmt_completion
CPU
623,063
[ ")", "]", ")" ]
[ "(", "clobber", "(", "match_scratch", ":", "CC", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
program_repair
CPU
623,064
[ "<FIXS>", "emit_insn", "(", "gen_fix_truncsi_i387_fisttp", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "<FIXE>" ]
[ "if", "(", "TARGET_FISTTP", "&", "&", "!", "(", "SSE_FLOAT_MODE_P", "(", "MODE", ">", "mode", ")", "&", "&", "TARGET_SSE_MATH", ")", ")", "{", "<BUGS>", "emit_insn", "(", "gen_fix_truncsi_fisttp_i387_1", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands...
LLVM
X86
CPP
program_repair
CPU
623,065
[ "<FIXS>", "default", ":", "return", "X86", "::", "NoRegister", ";", "<FIXE>" ]
[ "}", "case", "<NUM_LIT>", ":", "switch", "(", "Reg", ".", "id", "(", ")", ")", "{", "<BUGS>", "default", ":", "return", "<NUM_LIT>", ";", "<BUGE>", "case", "X86", "::", "AH", ":", "case", "X86", "::", "AL", ":", "case", "X86", "::", "AX", ":", "c...
LLVM
AVR
TD
next_suggestion
MPU
623,066
[ "def", "imm_com8_asmoperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "imm_com8", ":", "Operand", "<", "i8", ">", "{" ]
[ "def", "imm_com8_XFORM", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "~", "(", "(", "uint8_t", ")", "N", "-", ">", "getZExtValue", "(", ")", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":...
LLVM
XCore
CPP
code_generation
MPU
623,067
[ "MachineBasicBlock", "::", "iterator", "XCoreFrameLowering", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "const", "XCoreInstrInfo", ...
[ "This", "method", "is", "called", "during", "prolog/epilog", "code", "insertion", "to", "eliminate", "call", "frame", "setup", "and", "destroy", "pseudo", "instructions", "(", "but", "only", "if", "the", "Target", "is", "using", "them", ")", "." ]
GCC
mcore
MD
stmt_completion
MPU
623,068
[ "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "return", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>" ]
GCC
cris
CPP
program_repair
MPU
623,069
[ "<FIXS>", "static", "void", "cris_print_operand_address", "(", "FILE", "*", ",", "machine_mode", ",", "rtx", ")", ";", "<FIXE>" ]
[ "static", "void", "cris_print_operand", "(", "FILE", "*", ",", "rtx", ",", "int", ")", ";", "<BUGS>", "static", "void", "cris_print_operand_address", "(", "FILE", "*", ",", "rtx", ")", ";", "<BUGE>", "static", "bool", "cris_print_operand_punct_valid_p", "(", "...
GCC
aarch64
MD
stmt_completion
CPU
623,070
[ ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
623,071
[ "}" ]
[ "MachineBasicBlock", "&", "MBB", "=", "*", "MI", ".", "getParent", "(", ")", ";", "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "ARMFunctionInfo", "*", "AFI", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "("...
LLVM
X86
CPP
stmt_completion
CPU
623,072
[ "NumElems", ",", "-", "<NUM_LIT>", ")", ";" ]
[ "EVT", "OpVT", "=", "Op", ".", "getValueType", "(", ")", ";", "DebugLoc", "dl", "=", "N", "->", "getDebugLoc", "(", ")", ";", "if", "(", "(", "VT", "==", "MVT", "::", "v4i64", "&&", "OpVT", "==", "MVT", "::", "v4i32", ")", "||", "(", "VT", "=="...
GCC
i386
CPP
stmt_completion
CPU
623,073
[ "A", ",", "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "_", "_", "builtin_ia32_storeups512_mask", "(", "(", "float", "*", ")", "_", "_", "P", ",", "(", "_", "_", "v16sf", ")", "_", "_" ]
GCC
rs6000
CPP
program_repair
CPU
623,074
[ "<FIXS>", "if", "(", "!", "(", "TARGET_HARD_FLOAT", "&&", "(", "TARGET_FPRS", "||", "TARGET_E500_DOUBLE", ")", ")", ")", "<FIXE>" ]
[ "set_optab_libfunc", "(", "smul_optab", ",", "TFmode", ",", "<STR_LIT>", "__gcc_qmul", "<STR_LIT>", ")", ";", "set_optab_libfunc", "(", "sdiv_optab", ",", "TFmode", ",", "<STR_LIT>", "__gcc_qdiv", "<STR_LIT>", ")", ";", "<BUGS>", "if", "(", "TARGET_SOFT_FLOAT", ")...
LLVM
AMDGPU
CPP
code_generation
GPU
623,075
[ "bool", "R600InstrInfo", "::", "expandPostRAPseudo", "(", "MachineInstr", "&", "MI", ")", "const", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "{", "MachineBasicBlock", "*", "MBB", "=", "MI", ".", "getParent", "(", ")"...
[ "This", "function", "is", "called", "for", "all", "pseudo", "instructions", "that", "remain", "after", "register", "allocation", "." ]
GCC
i386
MD
next_suggestion
CPU
623,076
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "vec_merge", ":", "<", "mmxxmmmode", ">", "(", "vec_duplicate", ":", "<", "mmxxmmmode", ">", "(", "match_operand", ":", "V2FI_32", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "<", "mmxxmmmode", ">", "<NUM_LIT>", "<STR_LIT>", ")" ]
GCC
sh
CPP
program_repair
CPU
623,077
[ "<FIXS>", "mov_insn_alignment_mask", "(", "machine_mode", "mode", ",", "bool", "consider_sh2a", ")", "<FIXE>" ]
[ "static", "inline", "int", "<BUGS>", "mov_insn_alignment_mask", "(", "enum", "machine_mode", "mode", ",", "bool", "consider_sh2a", ")", "<BUGE>", "{", "const", "int", "mov_insn_sz", "=", "mov_insn_size", "(", "mode", ",", "consider_sh2a", ")", ";", "return", "mo...
LLVM
AArch64
TD
stmt_completion
CPU
623,078
[ "<NUM_LIT>", ";" ]
[ "bit", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "pstatefield", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
aarch64
MD
next_suggestion
CPU
623,079
[ "(", "set", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "]", ")"...
GCC
arm
MD
stmt_completion
CPU
623,080
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
623,081
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
Hexagon
TD
next_suggestion
DSP
623,082
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isReMaterializable", "=", "<NUM_LIT>", ";", "let", "isAsCheapAsAMove", "=", "<NUM_LIT>", ";", "let", "isMoveImm", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LI...
LLVM
Alpha
CPP
next_suggestion
MPU
623,083
[ "return", "X", ";" ]
[ "MCCodeGenInfo", "*", "createAlphaMCCodeGenInfo", "(", "StringRef", "TT", ",", "Reloc", "::", "Model", "RM", ")", "{", "MCCodeGenInfo", "*", "X", "=", "new", "MCCodeGenInfo", "(", ")", ";", "X", "->", "InitMCCodeGenInfo", "(", "Reloc", "::", "PIC_", ")", "...
GCC
arm
CPP
stmt_completion
CPU
623,084
[ "_", "_", "a", ")", "{" ]
[ "_", "_", "arm_vaddvq_s8", "(", "int8x16_t" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
623,085
[ "}" ]
[ "dbgs", "(", ")", "<<", "<STR_LIT>", " Weight ", "<STR_LIT>", "<<", "B", ".", "first", "<<", "<STR_LIT>", ":\\n", "<STR_LIT>", ";", "for", "(", "auto", "&", "C", ":", "B", ".", "second", ")", "C", ".", "dump", "(", "P", ")", ";", "}", "dbgs", "("...
GCC
arm
CPP
stmt_completion
CPU
623,086
[ "_", "_", "b", ")", ";" ]
[ "_", "_", "arm_vqdmullbq_s32", "(", "int32x4_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_mve_vqdmullbq_sv4si", "(", "_", "_", "a", "," ]
GCC
xtensa
MD
next_suggestion
MPU
623,087
[ "}", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "call", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "...
GCC
i386
CPP
stmt_completion
CPU
623,088
[ "_", "B", ",", "(", "_", "_", "v4sf", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_orps128_mask", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v4sf", ")", "_" ]
GCC
nds32
CPP
next_suggestion
CPU
623,089
[ "if", "(", "!", "maybe_expand_insn", "(", "icode", ",", "<NUM_LIT>", ",", "ops", ")", ")", "error", "(", "<STR_LIT>", "invalid argument to built-in function", "<STR_LIT>", ")", ";" ]
[ "value1", "=", "expand_normal", "(", "arg1", ")", ";", "create_input_operand", "(", "&", "ops", "[", "<NUM_LIT>", "]", ",", "value0", ",", "TYPE_MODE", "(", "TREE_TYPE", "(", "arg0", ")", ")", ")", ";", "create_input_operand", "(", "&", "ops", "[", "<NUM...
LLVM
SHUXI
CPP
stmt_completion
CPU
623,090
[ "getTheSHUXI32Target", "(", ")", ")", ";" ]
[ "RegisterTargetMachine", "<", "SHUXI32TargetMachine", ">", "X", "(" ]
LLVM
AArch64
CPP
next_suggestion
CPU
623,091
[ "}" ]
[ "case", "FK_Data_4", ":", "NumBits", "=", "<NUM_LIT>", ";", "break", ";", "case", "FK_Data_8", ":", "NumBits", "=", "<NUM_LIT>", ";", "break", ";", "default", ":", "return", "true", ";", "}", "return", "isUIntN", "(", "NumBits", ",", "Value", ")", "||", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
623,092
[ ")", ";" ]
[ "O", "<<", "'", "(", "'", ";", "printOperand", "(", "MI", ",", "OpNum", ",", "O", ")", ";", "if", "(", "Index", ".", "getReg", "(", ")", ")", "{", "O", "<<", "'", ",", "'", ";", "printOperand", "(", "MI", ",", "OpNum", "+", "<NUM_LIT>", ",", ...
GCC
xtensa
MD
stmt_completion
MPU
623,093
[ ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "return", "xtensa_emit_movc...
LLVM
AMDGPU
TD
next_suggestion
GPU
623,094
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "imm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sbase", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sdst", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "glc", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
623,095
[ "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT...
LLVM
X86
CPP
next_suggestion
CPU
623,096
[ "return", "(", "MF", ".", "getTarget", "(", ")", ".", "Options", ".", "DisableFramePointerElim", "(", "MF", ")", "||", "TRI", "->", "needsStackRealignment", "(", "MF", ")", "||", "MFI", ".", "hasVarSizedObjects", "(", ")", "||", "MFI", ".", "isFrameAddress...
[ "bool", "X86FrameLowering", "::", "hasFP", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
623,097
[ ",", "createWinCOFFStreamer", ")", ";" ]
[ "RegisterMCAsmInfoFn", "X", "(", "*", "T", ",", "createAArch64MCAsmInfo", ")", ";", "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "*", "T", ",", "createAArch64MCInstrInfo", ")", ";", "TargetRegistry", "::", "RegisterMCRegInfo", "(", "*", "T", ",", "createAAr...
LLVM
Mips
CPP
code_generation
CPU
623,098
[ "bool", "MipsAsmParser", "::", "loadImmediate", "(", "int64_t", "ImmValue", ",", "unsigned", "DstReg", ",", "unsigned", "SrcReg", ",", "bool", "Is32BitImm", ",", "bool", "IsAddress", ",", "SMLoc", "IDLoc", ",", "SmallVectorImpl", "<", "MCInst", ">", "&", "Inst...
[ "Emit", "a", "series", "of", "instructions", "to", "load", "an", "immediate", "." ]
LLVM
X86
TD
program_repair
CPU
623,099
[ "<FIXS>", "def", "OR64rr", ":", "RI", "<NUM_LIT>", ",", "MRMDestReg", ",", "(", "outs", "GR64", ":", "$", "dst", ")", ",", "(", "ins", "GR64", ":", "$", "src1", ",", "GR64", ":", "$", "src2", ")", ",", "<FIXE>", "<FIXS>", "def", "OR64rr_REV", ":", ...
[ "let", "isTwoAddress", "=", "<NUM_LIT>", "in", "{", "let", "isCommutable", "=", "<NUM_LIT>", "in", "<BUGS>", "def", "OR64rr", ":", "RI", "<NUM_LIT>", ",", "MRMDestReg", ",", "(", "outs", "GR64", ":", "$", "dst", ")", ",", "(", "ins", "GR64", ":", "$", ...