Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | SystemZ | CPP | program_repair | CPU | 623,800 | [
"<FIXS>",
"Register",
"Reg",
"=",
"VA",
".",
"getLocReg",
"(",
")",
";",
"<FIXE>"
] | [
"return",
"false",
";",
"if",
"(",
"!",
"VA",
".",
"isRegLoc",
"(",
")",
")",
"return",
"false",
";",
"<BUGS>",
"unsigned",
"Reg",
"=",
"VA",
".",
"getLocReg",
"(",
")",
";",
"<BUGE>",
"if",
"(",
"Reg",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"||",
"... |
GCC | i386 | CPP | stmt_completion | CPU | 623,801 | [
"m512",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_moveldup_ps",
"(",
"_",
"_",
"mmask16",
"_",
"_",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 623,802 | [
";"
] | [
"MF",
"->",
"insert",
"(",
"MFI",
",",
"LoopCmpMBB",
")",
";",
"MF",
"->",
"insert",
"(",
"MFI",
",",
"CmpSuccMBB",
")",
";",
"MF",
"->",
"insert",
"(",
"MFI",
",",
"ExitMBB",
")",
";",
"ExitMBB",
"->",
"splice",
"(",
"ExitMBB",
"->",
"begin",
"(",... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 623,803 | [
"(",
"J",
")",
"||",
"StoreJ",
";"
] | [
"if",
"(",
"HII",
"->",
"isNewValueInst",
"(",
"J",
")",
"||",
"HII",
"->",
"isMemOp",
"(",
"J",
")",
"||",
"HII",
"->",
"isMemOp",
"(",
"I",
")",
")",
"return",
"true",
";",
"}",
"else",
"{",
"bool",
"MopStI",
"=",
"HII",
"->",
"isMemOp",
"(",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 623,804 | [
"}"
] | [
"unsigned",
"NumElems",
"=",
"Op",
".",
"getNumOperands",
"(",
")",
";",
"unsigned",
"NumZero",
"=",
"<NUM_LIT>",
";",
"unsigned",
"NumNonZero",
"=",
"<NUM_LIT>",
";",
"unsigned",
"NonZeros",
"=",
"<NUM_LIT>",
";",
"bool",
"IsAllConstants",
"=",
"true",
";",
... |
GCC | i386 | CPP | stmt_completion | CPU | 623,805 | [
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cvtsd_ss",
"(",
"_",
"_",
"m128",
"_",
"_",
"A",
",",
... |
GCC | i386 | MD | stmt_completion | CPU | 623,806 | [
"V2DF",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"V8SF",
"<STR_LIT>",
")",
"(",
"V4DF",
"<STR_LIT>",
")",
"(",
"V4SF",
"<STR_LIT>",
")",
"("
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 623,807 | [
"<FIXS>",
"OperandMatchResultTy",
"AMDGPUAsmParser",
"::",
"parseSWaitCnt",
"(",
"OperandVector",
"&",
"Operands",
")",
"{",
"<FIXE>"
] | [
"return",
"true",
";",
"}",
"<BUGS>",
"OperandMatchResultTyAMDGPUAsmParser",
"::",
"parseSWaitCntOps",
"(",
"OperandVector",
"&",
"Operands",
")",
"{",
"<BUGE>",
"AMDGPU",
"::",
"IsaVersion",
"ISA",
"=",
"AMDGPU",
"::",
"getIsaVersion",
"(",
"getSTI",
"(",
")",
... |
GCC | arm | CPP | stmt_completion | CPU | 623,808 | [
")",
"{"
] | [
"vreinterpret_s8_s32",
"(",
"int32x2_t",
"_",
"_",
"a"
] |
GCC | i386 | CPP | stmt_completion | CPU | 623,809 | [
"unsigned",
"short",
"_",
"_",
"X",
")",
"{"
] | [
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"tzcnt_u16",
"("
] |
LLVM | ARM | TD | program_repair | CPU | 623,810 | [
"<FIXS>",
"class",
"tHintAlias",
"string",
"Asm",
",",
"dag",
"Result",
",",
"bit",
"EmitPriority",
"=",
"<NUM_LIT>",
">",
":",
"tInstAlias",
"Asm",
",",
"Result",
",",
"EmitPriority",
">",
"{",
"<FIXE>",
"<FIXS>",
"def",
":",
"tHintAlias",
"<STR_LIT>",
",",... | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";",
"}",
"<BUGS>",
"class",
"tHintAlias",
"string",
"Asm",
",",
"dag",
"Result",
">",
":",
"tInstAlias",
"Asm",
",",
"Result",
">",
"{",
"<BUGE>",
"let",
"Predicates",
"=",
"[",
"IsTh... |
LLVM | Hexagon | TD | stmt_completion | DSP | 623,811 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,812 | [
"::",
"move",
"(",
"Emitter",
")",
",",
"RelaxAll",
")",
";"
] | [
"static",
"MCStreamer",
"*",
"createMCStreamer",
"(",
"const",
"Triple",
"&",
"T",
",",
"MCContext",
"&",
"Context",
",",
"std",
"::",
"unique_ptr",
"<",
"MCAsmBackend",
">",
"&&",
"MAB",
",",
"std",
"::",
"unique_ptr",
"<",
"MCObjectWriter",
">",
"&&",
"O... |
LLVM | AArch64 | TD | next_suggestion | CPU | 623,813 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opcode",
";"
] | [
"class",
"BaseSIMDThreeSameVector",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"regtype",
",",
"string",
"asm",
",",
"string",
"kind",
",",
"list",
"... |
GCC | visium | CPP | stmt_completion | Virtual ISA | 623,814 | [
"true",
";"
] | [
"enum",
"machine_mode",
"cc_mode",
"=",
"visium_select_cc_mode",
"(",
"code",
",",
"op0",
",",
"op1",
")",
";",
"rtx",
"flags",
"=",
"gen_rtx_REG",
"(",
"cc_mode",
",",
"FLAGS_REGNUM",
")",
";",
"rtx",
"x",
"=",
"gen_rtx_COMPARE",
"(",
"cc_mode",
",",
"op0... |
GCC | ia64 | MD | next_suggestion | CPU | 623,815 | [
"<STR_LIT>"
] | [
"[",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
"]"
] |
GCC | arm | MD | next_suggestion | CPU | 623,816 | [
"emit_insn",
"(",
"gen_neon_vget_high",
"<",
"V_widen_l",
">",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"tmpreg",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"<",
"V_double_width",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"SE",
":",
"<",
"V_double_width",
">",
"(",
"match_operand",
":",
"VDI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand"... |
GCC | cris | MD | program_repair | MPU | 623,817 | [
"<FIXS>",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"SI",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGS>",
"(",
"zero_exte... |
GCC | sh | MD | next_suggestion | CPU | 623,818 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"rotatert",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"set",... |
GCC | ia64 | CPP | program_repair | CPU | 623,819 | [
"<FIXS>",
"static",
"machine_mode",
"hfa_element_mode",
"(",
"const_tree",
",",
"bool",
")",
";",
"static",
"void",
"ia64_setup_incoming_varargs",
"(",
"cumulative_args_t",
",",
"machine_mode",
",",
"<FIXE>",
"<FIXS>",
"static",
"int",
"ia64_arg_partial_bytes",
"(",
"... | [
"static",
"void",
"ia64_option_override",
"(",
"void",
")",
";",
"static",
"bool",
"ia64_can_eliminate",
"(",
"const",
"int",
",",
"const",
"int",
")",
";",
"<BUGS>",
"static",
"enum",
"machine_mode",
"hfa_element_mode",
"(",
"const_tree",
",",
"bool",
")",
";... |
GCC | mips | MD | stmt_completion | CPU | 623,820 | [
"<STR_LIT>",
")"
] | [
"(",
"define_function_unit",
"<STR_LIT>",
"<NUM_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 623,821 | [
"DAG",
",",
"dl",
")",
";"
] | [
"if",
"(",
"Subtarget",
".",
"hasDirectMove",
"(",
")",
"&&",
"Subtarget",
".",
"isPPC64",
"(",
")",
")",
"return",
"LowerFP_TO_INTDirectMove",
"(",
"Op",
",",
"DAG",
",",
"dl",
")",
";",
"ReuseLoadInfo",
"RLI",
";",
"LowerFP_TO_INTForReuse",
"(",
"Op",
",... |
GCC | arm | CPP | stmt_completion | CPU | 623,822 | [
"_",
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"arm_vcmpeqq_f32",
"(",
"_",
"_",
"a",
","
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 623,823 | [
",",
"asm",
">",
",",
"Sched",
"<",
"[",
"WriteAdr",
",",
"WriteLD",
",",
"WriteLDHi",
"]",
">",
";"
] | [
"class",
"LoadPairPreIdx",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"bit",
"V",
",",
"RegisterOperand",
"regtype",
",",
"Operand",
"indextype",
",",
"string",
"asm",
">",
":",
"BaseLoadStorePairPreIdx",
"<",
"opc",
",",
"V",
",",
"<NUM_LIT>",
",",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,824 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_subh_h16_sat_ll",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"Enc... |
LLVM | ARM | TD | stmt_completion | CPU | 623,825 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}"
] |
GCC | i386 | CPP | next_suggestion | CPU | 623,826 | [
"return",
"xa",
";"
] | [
"tmp",
"=",
"gen_rtx_VEC_SELECT",
"(",
"mode",
",",
"mask",
",",
"tmp",
")",
";",
"mask",
"=",
"gen_reg_rtx",
"(",
"mode",
")",
";",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"mask",
",",
"tmp",
")",
")",
";",
"}",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 623,827 | [
"&",
"<NUM_LIT>",
")",
")",
";"
] | [
"const",
"MClassSysReg",
"*",
"lookupMClassSysRegBy8bitSYSmValue",
"(",
"unsigned",
"SYSm",
")",
"{",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"(",
"<NUM_LIT>",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"SYSm"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 623,828 | [
")",
"]",
"UNPACK",
")",
"]"
] | [
"[",
"(",
"match_operand",
":",
"<",
"VWIDE",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"<",
"VWIDE",
">",
"[",
"(",
"match_operand",
":",
"SVE_BHSI",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | i386 | CPP | next_suggestion | CPU | 623,829 | [
"}"
] | [
"DECL_EXTERNAL",
"(",
"new",
"_",
"decl",
")",
"=",
"<NUM_LIT>",
";",
"TREE_STATIC",
"(",
"new",
"_",
"decl",
")",
"=",
"<NUM_LIT>",
";",
"TREE_PUBLIC",
"(",
"new",
"_",
"decl",
")",
"=",
"<NUM_LIT>",
";",
"DECL_INITIAL",
"(",
"new",
"_",
"decl",
")",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 623,830 | [
">",
"{"
] | [
"def",
"KryoWrite_1cyc_XY_195ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitXY",
"]"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 623,831 | [
"{"
] | [
"unsigned",
"getFloatingPointParmsNum",
"(",
")",
"const"
] |
GCC | m68k | CPP | next_suggestion | MPU | 623,832 | [
"else",
"{"
] | [
"x",
"=",
"gen_rtx_UNSPEC",
"(",
"Pmode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"x",
",",
"GEN_INT",
"(",
"reloc",
")",
")",
",",
"UNSPEC_RELOC32",
")",
";",
"x",
"=",
"gen_rtx_CONST",
"(",
"Pmode",
",",
"x",
")",
";",
"if",
"(",
"temp_reg",
"==",... |
LLVM | ARM | TD | next_suggestion | CPU | 623,833 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"MVE_VHADDSUB",
"<",
"string",
"iname",
",",
"string",
"suffix",
",",
"bit",
"U",
",",
"bit",
"subtract",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"MVE_int",
"<",
"iname",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 623,834 | [
"}"
] | [
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"}",
"if",
"(",
"isOSWindows",
"(",
")",
")",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"if",
"(",
"is64Bit",
"(",
")",
")",
"{",
"if",
"(",
"TM",
".",
"getCodeModel",
"(",
")",
"==",
"CodeModel",
"... |
LLVM | Mips | CPP | stmt_completion | CPU | 623,835 | [
"aTReg",
";"
] | [
"return"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 623,836 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"div",
":",
"GPR",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"GPR",
"CA_REGNO",
")",
")",
"]",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 623,837 | [
"for",
"(",
"MachineBasicBlock",
"::",
"instr_iterator",
"I",
"=",
"MI",
".",
"getIterator",
"(",
")",
";"
] | [
"case",
"AMDGPU",
"::",
"V_MOVRELD_B32_V4",
":",
"case",
"AMDGPU",
"::",
"V_MOVRELD_B32_V8",
":",
"case",
"AMDGPU",
"::",
"V_MOVRELD_B32_V16",
":",
"{",
"const",
"MCInstrDesc",
"&",
"MovRelDesc",
"=",
"get",
"(",
"AMDGPU",
"::",
"V_MOVRELD_B32_e32",
")",
";",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 623,838 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"="... |
GCC | rs6000 | MD | stmt_completion | CPU | 623,839 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 623,840 | [
"if",
"(",
"Kind",
".",
"isMergeable1ByteCString",
"(",
")",
")",
"return",
"false",
";"
] | [
"const",
"MipsSubtarget",
"&",
"Subtarget",
"=",
"TM",
".",
"getSubtarget",
"<",
"MipsSubtarget",
">",
"(",
")",
";",
"if",
"(",
"!",
"Subtarget",
".",
"useSmallSection",
"(",
")",
")",
"return",
"false",
";",
"const",
"GlobalVariable",
"*",
"GVA",
"=",
... |
GCC | sh | CPP | code_generation | CPU | 623,841 | [
"int",
"shl_sext_kind",
"(",
"rtx",
"left_rtx",
",",
"rtx",
"size_rtx",
",",
"int",
"*",
"costp",
")",
"{",
"int",
"left",
",",
"size",
",",
"insize",
",",
"ext",
";",
"int",
"cost",
"=",
"<NUM_LIT>",
",",
"best_cost",
";",
"int",
"kind",
";",
"left"... | [
"Try",
"to",
"find",
"a",
"good",
"way",
"to",
"implement",
"the",
"combiner",
"pattern",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"0",
"``",
"register_operand",
"''",
"``",
"=r",
"''",
")",
"(",
"sign_extract",
":",
"SI",
"(",
"ashift",
":",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,842 | [
"(",
")",
";"
] | [
"MachineBasicBlock",
"*",
"MBB",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getMBB"
] |
GCC | avr | CPP | next_suggestion | MPU | 623,843 | [
"xop",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"bit_dest",
")",
";"
] | [
"int",
"t_bit_src",
"=",
"-",
"<NUM_LIT>",
";",
"for",
"(",
"b",
"=",
"<NUM_LIT>",
";",
"b",
"<",
"<NUM_LIT>",
";",
"b",
"++",
")",
"for",
"(",
"bit_dest",
"=",
"<NUM_LIT>",
";",
"bit_dest",
"<",
"<NUM_LIT>",
";",
"bit_dest",
"++",
")",
"{",
"int",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,844 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | X86 | TD | stmt_completion | CPU | 623,845 | [
"store",
"(",
"v8f32",
"VR256",
":",
"$",
"src",
")",
",",
"addr",
":",
"$",
"dst",
")",
"]",
">",
",",
"VEX",
",",
"VEX_L",
",",
"VEX_WIG",
";"
] | [
"def",
"VMOVUPSYmr",
":",
"VPSI",
"<",
"<NUM_LIT>",
",",
"MRMDestMem",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"f256mem",
":",
"$",
"dst",
",",
"VR256",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,846 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";",
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
... |
LLVM | Alpha | CPP | next_suggestion | MPU | 623,847 | [
"}"
] | [
"if",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
"==",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
"{",
"sourceReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"get... |
GCC | ia64 | CPP | next_suggestion | CPU | 623,848 | [
"recog_memoized",
"(",
"dfa_stop_insn",
")",
";"
] | [
"temp_dfa_state",
"=",
"xmalloc",
"(",
"dfa_state_size",
")",
";",
"prev_cycle_state",
"=",
"xmalloc",
"(",
"dfa_state_size",
")",
";",
"}",
"dfa_pre_cycle_insn",
"=",
"make_insn_raw",
"(",
"gen_pre_cycle",
"(",
")",
")",
";",
"SET_PREV_INSN",
"(",
"dfa_pre_cycle_... |
GCC | arm | CPP | stmt_completion | CPU | 623,849 | [
")",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"return",
"(",
"uint8x8_t",
")",
"_",
"_",
"builtin_neon_vshru_nv8qi",
"(",
"(",
"int8x8_t"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,850 | [
")",
"==",
"MVT",
"::",
"f64",
")",
"return",
"LowerFP64_TO_INT",
"(",
"Op",
",",
"DAG",
",",
"true",
")",
";"
] | [
"SDValue",
"Src",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Op",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"i64",
"&&",
"Src",
".",
"getValueType",
"("
] |
GCC | i386 | CPP | next_suggestion | CPU | 623,851 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"always_inline__",
")",
")",
"_",
"mm_cvtpd_pi32",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
")",
"{",
"return",
"(",
"_",
"_",
"m64",
")",
"_",
"_",
"buil... |
LLVM | Mips | TD | next_suggestion | CPU | 623,852 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"funct",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"index",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"index",
";",
"let",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 623,853 | [
"return",
"false",
";"
] | [
"if",
"(",
"Revert",
")",
"return",
";",
"auto",
"ValidateRanges",
"=",
"[",
"]",
"(",
"MachineInstr",
"*",
"Start",
",",
"MachineInstr",
"*",
"End",
",",
"ARMBasicBlockUtils",
"*",
"BBUtils",
",",
"MachineLoop",
"&",
"ML",
")",
"{",
"MachineBasicBlock",
"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 623,854 | [
"}"
] | [
"vdupd_laneq_f64",
"(",
"float64x2_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"aarch64_vget_lane_any",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,855 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,856 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
... |
LLVM | ARM | TD | next_suggestion | CPU | 623,857 | [
"}"
] | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"t_addrmode_rr_asm_operand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"tGPR",
":",
"$",
"base",
",",
"tGPR",
":",
"$",
"offsreg",
")",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,858 | [
"<NUM_LIT>",
")",
"return",
"AMDGPU",
"::",
"NoRegister",
";"
] | [
"const",
"SIRegisterInfo",
"*",
"TRI",
"=",
"ST",
".",
"getRegisterInfo",
"(",
")",
";",
"const",
"SIInstrInfo",
"*",
"TII",
"=",
"ST",
".",
"getInstrInfo",
"(",
")",
";",
"const",
"unsigned",
"AndOpc",
"=",
"AMDGPU",
"::",
"S_AND_B64",
";",
"const",
"un... |
GCC | bfin | CPP | program_repair | DSP | 623,859 | [
"<FIXS>",
"||",
"!",
"(",
"VEC_last",
"(",
"edge",
",",
"loop",
"->",
"incoming",
")",
"->",
"flags",
"&",
"EDGE_FALLTHRU",
")",
")",
"<FIXE>"
] | [
"if",
"(",
"VEC_length",
"(",
"edge",
",",
"loop",
"->",
"incoming",
")",
">",
"<NUM_LIT>",
"<BUGS>",
"||",
"!",
"(",
"VEC_last",
"(",
"edge",
",",
"loop",
"->",
"incoming",
")",
".",
"flags",
"&",
"EDGE_FALLTHRU",
")",
")",
"<BUGE>",
"{",
"gcc_assert"... |
GCC | i386 | CPP | program_repair | CPU | 623,860 | [
"<FIXS>",
"emit_cmp_and_jump_insns",
"(",
"mem",
",",
"const0_rtx",
",",
"EQ",
",",
"NULL",
",",
"QImode",
",",
"<NUM_LIT>",
",",
"end_0_label",
")",
";",
"<FIXE>"
] | [
"{",
"emit_label",
"(",
"align_2_label",
")",
";",
"<BUGS>",
"emit_cmp_and_jump_insns",
"(",
"mem",
",",
"const0_rtx",
",",
"EQ",
",",
"NULL",
",",
"QImode",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"end_0_label",
")",
";",
"<BUGE>",
"if",
"(",
"TARGET_64BIT... |
LLVM | AMDGPU | TD | stmt_completion | GPU | 623,861 | [
"addrKind",
",",
"BUFAddrKind",
".",
"BothEn",
")",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"class",
"MUBUF_SetupAddr",
"<",
"int",
"addrKind",
">",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"offen",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"addrKind",
",",
"BUFAddrKind",
".",
"OffEn",
")",
",",
"<NUM_LIT>",
",",
"!",
"if",
"(",
"!",
"eq",
"(",
"ad... |
LLVM | PowerPC | TD | stmt_completion | CPU | 623,862 | [
"(",
"set",
"i32",
":",
"$",
"dst",
",",
"(",
"PPCeh_sjlj_setjmp",
"addr",
":",
"$",
"buf",
")",
")",
"]",
">",
",",
"Requires",
"<",
"[",
"In32BitMode",
"]",
">",
";"
] | [
"def",
"EH_SjLj_SetJmp32",
":",
"PPCCustomInserterPseudo",
"<",
"(",
"outs",
"gprc",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"memr",
":",
"$",
"buf",
")",
",",
"<STR_LIT>",
",",
"["
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 623,863 | [
"}",
"=",
"nzcv",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"nzcv",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"cond",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT... |
GCC | rs6000 | CPP | code_generation | CPU | 623,864 | [
"rtx",
"rs6000_got_register",
"(",
"rtx",
"value",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"!",
"can_create_pseudo_p",
"(",
")",
"&&",
"!",
"df_regs_ever_live_p",
"(",
"RS6000_PIC_OFFSET_TABLE_REGNUM",
")",
")",
"df_set_regs_ever_live",
"(",
"RS6000_PIC_OFFSET_TABLE_RE... | [
"Return",
"the",
"GOT",
"register",
"."
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 623,865 | [
"compare_rtx",
"=",
"gen_rtx_fmt_ee",
"(",
"code",
",",
"CCFPmode",
",",
"op0",
",",
"op1",
")",
";"
] | [
"rtx",
"cmove_rtx",
";",
"rtx",
"clobber_rtx",
";",
"if",
"(",
"!",
"can_create_pseudo_p",
"(",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"(",
"compare_mode",
"==",
"result_mode",
"||",
"(",
"compare_mode",
"==",
"SFmode",
"&&",
"result_mode",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 623,866 | [
")",
";"
] | [
"if",
"(",
"Opcode",
"==",
"Mips",
"::",
"MTC1",
")",
"{",
"unsigned",
"Temp",
"=",
"Reg1",
";",
"Reg1",
"=",
"Reg2",
";",
"Reg2",
"=",
"Temp",
";",
"}",
"I",
".",
"setOpcode",
"(",
"Opcode",
")",
";",
"I",
".",
"addOperand",
"(",
"MCOperand",
":... |
LLVM | Hexagon | TD | stmt_completion | DSP | 623,867 | [
">",
",",
"Enc_a56825",
"{"
] | [
"def",
"A2_vavgub",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_6132ba3d",
",",
"TypeALU64"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 623,868 | [
"let",
"TSFlags",
"{",
"<NUM_LIT>",
"}",
"=",
"CCMaskLast",
";"
] | [
"let",
"Pattern",
"=",
"pattern",
";",
"let",
"AsmString",
"=",
"asmstr",
";",
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"mayStore",
"=",
"<NUM_LIT>",
";",
"string",
"DispKey",
"=",
"<STR_LIT>",
";",
"s... |
GCC | i386 | MD | program_repair | CPU | 623,869 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"abort",
"(",
")",
"}",
"}",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>"
] |
LLVM | CSKY | TD | stmt_completion | CPU | 623,870 | [
"#",
"<STR_LIT>",
";"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
"#",
"shift",
"#",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"SImmAsmOperand",
"<",
"num",
">",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
"#",
"num",
"#",
"<STR_LIT>",
"#",
"shift"
] |
LLVM | AArch64 | CPP | code_generation | CPU | 623,871 | [
"AArch64GenInstrInfo",
"::",
"MachineOutlinerInstrType",
"AArch64InstrInfo",
"::",
"getOutliningType",
"(",
"MachineInstr",
"&",
"MI",
")",
"const",
"{",
"MachineFunction",
"*",
"MF",
"=",
"MI",
".",
"getParent",
"(",
")",
"->",
"getParent",
"(",
")",
";",
"AArc... | [
"Returns",
"how",
"or",
"if",
"MIT",
"should",
"be",
"outlined",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 623,872 | [
"List",
"#",
"<STR_LIT>",
")",
",",
"asmop",
">",
";"
] | [
"def",
"_16B",
":",
"NeonI_STVList",
"<",
"<NUM_LIT>",
",",
"opcode",
",",
"<NUM_LIT>",
",",
"!",
"cast",
"<",
"RegisterOperand",
">",
"("
] |
GCC | i386 | CPP | stmt_completion | CPU | 623,873 | [
")",
",",
"_",
"_",
"A",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_cvtsh_ss",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"A",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 623,874 | [
"}"
] | [
"def",
"SystemPStateFieldWithImm0_15Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | LoongArch | CPP | code_generation | CPU | 623,875 | [
"const",
"MCPhysReg",
"*",
"LoongArchRegisterInfo",
"::",
"getCalleeSavedRegs",
"(",
"const",
"MachineFunction",
"*",
"MF",
")",
"const",
"{",
"auto",
"&",
"Subtarget",
"=",
"MF",
"->",
"getSubtarget",
"<",
"LoongArchSubtarget",
">",
"(",
")",
";",
"if",
"(",
... | [
"Code",
"Generation",
"virtual",
"methods",
"..."
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 623,876 | [
"for",
"(",
"InsertionPoints",
"::",
"iterator",
"IPI",
"=",
"InsertPts",
".",
"begin",
"(",
")",
",",
"EndIPI",
"=",
"InsertPts",
".",
"end",
"(",
")",
";"
] | [
"bool",
"HasChanged",
"=",
"false",
";",
"for",
"(",
"InsertionPointsPerFunc",
"::",
"iterator",
"FctToInstPtsIt",
"=",
"InsPtsPerFunc",
".",
"begin",
"(",
")",
",",
"EndIt",
"=",
"InsPtsPerFunc",
".",
"end",
"(",
")",
";",
"FctToInstPtsIt",
"!=",
"EndIt",
"... |
GCC | sparc | MD | stmt_completion | CPU | 623,877 | [
"?",
"<STR_LIT>",
":",
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPECV_FLUSH",
")",
"]",
"<STR_LIT>",
"{",
"return",
"TARGET_V9"
] |
LLVM | ARM | CPP | program_repair | CPU | 623,878 | [
"<FIXS>",
"MachineInstr",
"&",
"PrevMI",
"=",
"*",
"PrevI",
";",
"unsigned",
"Opcode",
"=",
"PrevMI",
".",
"getOpcode",
"(",
")",
";",
"<FIXE>",
"<FIXS>",
"MachineOperand",
"&",
"MO",
"=",
"PrevMI",
".",
"getOperand",
"(",
"PrevMI",
".",
"getNumOperands",
... | [
"while",
"(",
"PrevI",
"->",
"isDebugValue",
"(",
")",
"&&",
"PrevI",
"!=",
"MBB",
".",
"begin",
"(",
")",
")",
"<BUGS>",
"-",
"PrevI",
";",
"MachineInstr",
"*",
"PrevMI",
"=",
"PrevI",
";",
"unsigned",
"Opcode",
"=",
"PrevMI",
"->",
"getOpcode",
"(",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 623,879 | [
"||",
"isUNPCKHMask",
"(",
"M",
",",
"VT",
",",
"Subtarget",
"->",
"hasAVX2",
"(",
")",
")",
"||",
"isUNPCKL_v_undef_Mask",
"(",
"M",
",",
"VT",
",",
"Subtarget",
"->",
"hasAVX2",
"(",
")",
")",
"||",
"isUNPCKH_v_undef_Mask",
"(",
"M",
",",
"VT",
",",
... | [
"if",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";",
"return",
"(",
"VT",
".",
"getVectorNumElements",
"(",
")",
"==",
"<NUM_LIT>",
"||",
"ShuffleVectorSDNode",
"::",
"isSplatMask",
"(",
"&",
"M",
"[",
"<NUM_LIT>... |
LLVM | Mips | TD | stmt_completion | CPU | 623,880 | [
"<STR_LIT>",
")",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"ROWD",
":",
"$",
"wd",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"ROWS",
":",
"$",
"ws",
",",
"uimm5",
":",
"$",
"m",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
","... |
LLVM | X86 | TD | next_suggestion | CPU | 623,881 | [
"}"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,882 | [
"MI",
";"
] | [
"void",
"GCNHazardRecognizer",
"::",
"EmitInstruction",
"(",
"MachineInstr",
"*",
"MI",
")",
"{",
"CurrCycleInstr",
"="
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 623,883 | [
"IsQPXStackUnaligned",
"=",
"QPXStackUnaligned",
";"
] | [
"std",
"::",
"string",
"CPUName",
"=",
"CPU",
";",
"if",
"(",
"CPUName",
".",
"empty",
"(",
")",
"||",
"CPU",
"==",
"<STR_LIT>",
"generic",
"<STR_LIT>",
")",
"{",
"if",
"(",
"TargetTriple",
".",
"getArch",
"(",
")",
"==",
"Triple",
"::",
"ppc64le",
"... |
GCC | alpha | MD | stmt_completion | MPU | 623,884 | [
"mult",
":",
"I48MODE",
"(",
"match_dup",
"<NUM_LIT>",
")"
] | [
"(",
"mult",
":",
"I48MODE",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"trap_if",
"(",
"ne",
"(",
"mult",
":",
"<",
"DW... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 623,885 | [
"return",
"LoopOptimized",
";"
] | [
"while",
"(",
"!",
"Worklist",
".",
"empty",
"(",
")",
")",
"{",
"auto",
"BB",
"=",
"Worklist",
".",
"pop_back_val",
"(",
")",
";",
"LoopOptimized",
"|=",
"Optimize_PreWhileConversion",
"(",
"BB",
")",
";",
"LoopOptimized",
"|=",
"Optimize_PostWhileConversion"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 623,886 | [
":",
"$",
"extend",
")",
")",
")",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteLDIdx",
",",
"ReadAdrBase",
"]",
">",
"{"
] | [
"def",
"roW",
":",
"LoadStore32RO",
"<",
"sz",
",",
"V",
",",
"opc",
",",
"asm",
",",
"(",
"outs",
"regtype",
":",
"$",
"Rt",
")",
",",
"(",
"ins",
"GPR64sp",
":",
"$",
"Rn",
",",
"GPR32",
":",
"$",
"Rm",
",",
"ro_Wextend32",
":",
"$",
"extend"... |
GCC | ia64 | CPP | next_suggestion | CPU | 623,887 | [
"ok",
"=",
"expand_vselect",
"(",
"t1",
",",
"d",
"->",
"op1",
",",
"perm2",
",",
"<NUM_LIT>",
")",
";"
] | [
"unsigned",
"i",
";",
"rtx",
"t0",
",",
"t1",
",",
"mask",
",",
"x",
";",
"bool",
"ok",
";",
"if",
"(",
"d",
"->",
"vmode",
"!=",
"V4HImode",
"||",
"d",
"->",
"one_operand_p",
")",
"return",
"false",
";",
"if",
"(",
"d",
"->",
"testing_p",
")",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,888 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"i... |
LLVM | Hexagon | TD | stmt_completion | DSP | 623,889 | [
";"
] | [
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NU... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 623,890 | [
"VSELECT",
":"
] | [
"return",
"LowerFRAMEADDR",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"ISD",
"::",
"SPONENTRY",
":",
"return",
"LowerSPONENTRY",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"ISD",
"::",
"RETURNADDR",
":",
"return",
"LowerRETURNADDR",
"(",
"Op",
",",
"DAG",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 623,891 | [
"}"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"GP",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPredicable",
"=",
"<NUM_LIT>",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 623,892 | [
"LHS",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"{"
] | [
"switch",
"(",
"LHS",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"break",
";",
"case",
"ISD",
"::",
"ZERO_EXTEND",
":",
"case",
"ISD",
"::",
"SIGN_EXTEND",
":",
"case",
"ISD",
"::",
"ANY_EXTEND",
":",
"{",
"if",
"(",
"VT",
"!=",
"MVT",
... |
GCC | arm | CPP | stmt_completion | CPU | 623,893 | [
"a",
";"
] | [
"vreinterpret_p16_f32",
"(",
"float32x2_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"poly16x4_t",
")",
"_",
"_"
] |
GCC | tilegx | MD | stmt_completion | VLIW | 623,894 | [
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lshiftrt",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"truncate",
":",
"SI",
"(",
"match_operand",
":",
"D... |
LLVM | Cpu0 | TD | stmt_completion | CPU | 623,895 | [
"GPROut",
",",
"mem",
",",
"Pseudo",
">",
";"
] | [
"def",
"#",
"NAME",
"#",
":",
"LoadM",
"<",
"op",
",",
"instr_asm",
",",
"OpNode",
","
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 623,896 | [
"}"
] | [
"MachineFunction",
"*",
"MF",
"=",
"MBB",
".",
"getParent",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
"->",
"getRegInfo",
"(",
")",
";",
"Register",
"PCReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"AMDGPU",
"::",
"SReg_64Reg... |
LLVM | AArch64 | TD | stmt_completion | CPU | 623,897 | [
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"BaseSIMDPairwiseScalar",
"<",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"RegisterOperand",
"regtype",
",",
"RegisterOperand",
"vectype",
",",
"string",
"asm",
",",
"string",
"kind",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 623,898 | [
"}"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 623,899 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"unspec",
":",
"DF",
"[",
"(",
"match_operand",
":",
"IBM128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_FIX_TRUNC_TF",
")",
")",
"(",
"clobber",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.