Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
next_suggestion
CPU
624,000
[ "}" ]
[ "SB", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BUILD_VECTOR", ",", "dl", ",", "MVT", "::", "v4i32", ",", "Sign", ",", "Zero", ",", "Sign", ",", "Zero", ")", ";", "}", "Op0", "=", "DAG", ".", "getNode", "(", "ISD", "::", "XOR", ",", "dl", ...
GCC
nios2
MD
stmt_completion
MPU
624,001
[ ")", "]", ")" ]
[ "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(...
LLVM
Nyuzi
CPP
stmt_completion
GPU
624,002
[ "<NUM_LIT>", "]", "<<", "<NUM_LIT>", ")", ";" ]
[ "Size", "=", "<NUM_LIT>", ";", "return", "MCDisassembler", "::", "Fail", ";", "}", "Insn", "=", "(", "Bytes", "[", "<NUM_LIT>", "]", "<<", "<NUM_LIT>", ")", "|", "(", "Bytes", "[", "<NUM_LIT>", "]", "<<", "<NUM_LIT>", ")", "|", "(", "Bytes", "[", "<N...
LLVM
PTX
CPP
code_generation
GPU
624,003
[ "bool", "PTXTargetMachine", "::", "addPassesToEmitFile", "(", "PassManagerBase", "&", "PM", ",", "formatted_raw_ostream", "&", "Out", ",", "CodeGenFileType", "FileType", ",", "CodeGenOpt", "::", "Level", "OptLevel", ",", "bool", "DisableVerify", ")", "{", "MCContext...
[ "Add", "passes", "to", "the", "specified", "pass", "manager", "to", "get", "the", "specified", "file", "emitted", "." ]
GCC
mips
MD
stmt_completion
CPU
624,004
[ "[", "<NUM_LIT>", "]", ")" ]
[ "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM...
LLVM
Hexagon
TD
next_suggestion
DSP
624,005
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "n1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_6413b6", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
GCC
alpha
MD
stmt_completion
MPU
624,006
[ ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string", "<STR_LIT>", ")" ]
GCC
xtensa
MD
next_suggestion
MPU
624,007
[ "}", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", ...
LLVM
PowerPC
TD
next_suggestion
CPU
624,008
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "BI", ";", "let", "BI", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BIBO", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "BI", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "CR", "{", "<NUM_LIT>", "-", "<NUM_L...
LLVM
AArch64
CPP
stmt_completion
CPU
624,009
[ ";" ]
[ "MI", "->", "setDesc", "(", "get", "(", "NewOpc", ")", ")", ";", "CmpInstr", "->", "eraseFromParent", "(", ")", ";", "bool", "succeeded", "=", "UpdateOperandRegClass", "(", "MI", ")", ";", "(", "void", ")", "succeeded", ";", "assert", "(", "succeeded", ...
GCC
m32r
CPP
stmt_completion
MPU
624,010
[ "base", ",", "INTVAL", "(", "offset", ")", ")", ";" ]
[ "return", "reg", ";", "}", "else", "if", "(", "GET_CODE", "(", "or", "ig", ")", "==", "CONST", ")", "{", "rtx", "base", ",", "offset", ";", "if", "(", "GET_CODE", "(", "XEXP", "(", "or", "ig", ",", "<NUM_LIT>", ")", ")", "==", "PLUS", "&&", "XE...
LLVM
CAHP
CPP
next_suggestion
CPU
624,011
[ "}" ]
[ "addPass", "(", "createCAHPISelDag", "(", "getCAHPTargetMachine", "(", ")", ")", ")", ";", "return", "false", ";" ]
GCC
sparc
CPP
code_generation
CPU
624,012
[ "static", "int", "sparc_register_move_cost", "(", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "reg_class_t", "from", ",", "reg_class_t", "to", ")", "{", "bool", "need_memory", "=", "false", ";", "if", "(", "from", "==", "NO_REGS", "||", "to", "==", "NO_RE...
[ "Implement", "TARGET_REGISTER_MOVE_COST", "." ]
LLVM
CSKY
CPP
code_generation
CPU
624,013
[ "void", "CSKYDAGToDAGISel", "::", "Select", "(", "SDNode", "*", "N", ")", "{", "if", "(", "N", "->", "isMachineOpcode", "(", ")", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "== ", "<STR_LIT>", ";", "N", "->", "dump", "(", "CurD...
[ "Main", "hook", "for", "targets", "to", "transform", "nodes", "into", "machine", "nodes", "." ]
LLVM
PowerPC
CPP
program_repair
CPU
624,014
[ "<FIXS>", "unsigned", "PPCInstrInfo", "::", "isLoadFromStackSlot", "(", "const", "MachineInstr", "&", "MI", ",", "<FIXE>", "<FIXS>", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "<FIXE>" ]
[ "}", "}", "<BUGS>", "unsigned", "PPCInstrInfo", "::", "isLoadFromStackSlot", "(", "const", "MachineInstr", "*", "MI", ",", "<BUGE>", "int", "&", "FrameIndex", ")", "const", "{", "<BUGS>", "switch", "(", "MI", "->", "getOpcode", "(", ")", ")", "{", "<BUGE>"...
GCC
spu
MD
next_suggestion
MPU
624,015
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "VDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "VDF", "(", "match_operand", ":", "VDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", "]" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
624,016
[ "}" ]
[ "unsigned", "SISubtarget", "::", "getReservedNumSGPRs", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "SIMachineFunctionInfo", "&", "MFI", "=", "*", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "if", "(", ...
LLVM
X86
TD
program_repair
CPU
624,017
[ "<FIXS>", "def", ":", "InstRW", "[", "HWWriteResGroup17", "]", ",", "(", "instregex", "<STR_LIT>", ",", "<FIXE>" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";", "}", "<BUGS>", "def", ":", "InstRW", "[", "HWWriteResGroup17", "]", ",", "(", "instregex", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>...
LLVM
M68k
CPP
stmt_completion
MPU
624,018
[ "OuterDisp", ")", ";" ]
[ "M68kOperand", "::", "addExpr", "(", "Inst", ",", "MemOp", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
624,019
[ "NoOpt", ")", "{" ]
[ "HexagonPassConfig", "(", "HexagonTargetMachine", "*", "TM", ",", "PassManagerBase", "&", "PM", ")", ":", "TargetPassConfig", "(", "TM", ",", "PM", ")", "{", "bool", "NoOpt", "=", "(", "TM", "->", "getOptLevel", "(", ")", "==", "CodeGenOpt", "::", "None", ...
GCC
rs6000
CPP
next_suggestion
CPU
624,020
[ "regno", "+=", "reg_stride", ";" ]
[ "rtx", "par", "=", "gen_rtx_PARALLEL", "(", "mode", ",", "rtvec_alloc", "(", "n_elts", ")", ")", ";", "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "n_elts", ";", "i", "++", ")", "{", "rtx", "r", "=", "gen_rtx_REG", "(", "elt...
LLVM
AMDGPU
CPP
next_suggestion
GPU
624,021
[ "}" ]
[ "uint64_t", "Mask", "=", "LM", ".", "getAsInteger", "(", ")", ";", "uint64_t", "Even", "=", "Mask", "&", "<NUM_LIT>", "ULL", ";", "Mask", "=", "(", "Even", ">>", "<NUM_LIT>", ")", "|", "Mask", ";", "uint64_t", "Odd", "=", "Mask", "&", "<NUM_LIT>", "U...
LLVM
ARM64
CPP
next_suggestion
CPU
624,022
[ "return", "true", ";" ]
[ "int64_t", "Val", "=", "CE", "->", "getValue", "(", ")", ";", "int64_t", "Min", "=", "-", "(", "<NUM_LIT>", "LL", "<<", "(", "<NUM_LIT>", "-", "<NUM_LIT>", ")", ")", ";", "int64_t", "Max", "=", "(", "(", "<NUM_LIT>", "LL", "<<", "(", "<NUM_LIT>", "...
LLVM
ARM
CPP
next_suggestion
CPU
624,023
[ "TargetRegisterClass", "*", "RC", ";" ]
[ "SDValue", "ArgValue1", "=", "GetF64FormalArgument", "(", "VA", ",", "ArgLocs", "[", "++", "i", "]", ",", "Chain", ",", "DAG", ",", "dl", ")", ";", "VA", "=", "ArgLocs", "[", "++", "i", "]", ";", "SDValue", "ArgValue2", ";", "if", "(", "VA", ".", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
624,024
[ "Vd", "[", "(", "<NUM_LIT>", "*", "i", "+", "<NUM_LIT>", ")", "*", "Size", "+", "b", "]", "=", "Vv", "[", "(", "<NUM_LIT>", "*", "i", "+", "Odd", ")", "*", "Size", "+", "b", "]", ";" ]
[ "auto", "Odd", "=", "static_cast", "<", "int", ">", "(", "TakeOdd", ")", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ",", "e", "=", "Len", "/", "(", "<NUM_LIT>", "*", "Size", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "for", "(", ...
LLVM
X86
CPP
stmt_completion
CPU
624,025
[ "XOP9_MAP", ":" ]
[ "decision", "=", "&", "ONEBYTE_SYM", ";", "break", ";", "case", "TWOBYTE", ":", "decision", "=", "&", "TWOBYTE_SYM", ";", "break", ";", "case", "THREEBYTE_38", ":", "decision", "=", "&", "THREEBYTE38_SYM", ";", "break", ";", "case", "THREEBYTE_3A", ":", "d...
LLVM
ARM64
TD
stmt_completion
CPU
624,026
[ "}", "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";...
GCC
arm
CPP
next_suggestion
CPU
624,027
[ "}" ]
[ "vsubl_s32", "(", "int32x2_t", "_", "_", "a", ",", "int32x2_t", "_", "_", "b", ")", "{", "return", "(", "int64x2_t", ")", "_", "_", "builtin_neon_vsublsv2si", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
SPIRV
CPP
program_repair
Virtual ISA
624,028
[ "<FIXS>", ":", "buildConstantIntReg32", "(", "<NUM_LIT>", ",", "MIRBuilder", ",", "GR", ")", ")", "<FIXE>" ]
[ ".", "addUse", "(", "Call", "->", "Arguments", "[", "<NUM_LIT>", "]", ")", ".", "addUse", "(", "Call", "->", "Arguments", ".", "size", "(", ")", ">", "<NUM_LIT>", "?", "Call", "->", "Arguments", "[", "<NUM_LIT>", "]", "<BUGS>", ":", "buildConstantIntReg"...
GCC
arm
CPP
next_suggestion
CPU
624,029
[ "}" ]
[ "vreinterpretq_s16_u16", "(", "uint16x8_t", "_", "_", "a", ")", "{", "return", "(", "int16x8_t", ")", "_", "_", "builtin_neon_vreinterpretv8hiv8hi", "(", "(", "int16x8_t", ")", "_", "_", "a", ")", ";" ]
LLVM
X86
CPP
code_generation
CPU
624,030
[ "void", "X86InstrInfo", "::", "insertSelect", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "const", "DebugLoc", "&", "DL", ",", "Register", "DstReg", ",", "ArrayRef", "<", "MachineOperand", ">", "Cond", ",", "Regi...
[ "Insert", "a", "select", "instruction", "into", "MBB", "before", "I", "that", "will", "copy", "TrueReg", "to", "DstReg", "when", "Cond", "is", "true", ",", "and", "FalseReg", "to", "DstReg", "when", "Cond", "is", "false", "." ]
LLVM
ARM
TD
next_suggestion
CPU
624,031
[ "let", "Predicates", "=", "[", "HasVFP2", ",", "HasDPVFP", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Sd", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Sd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=",...
LLVM
AArch64
TD
next_suggestion
CPU
624,032
[ "let", "isReMaterializable", "=", "<NUM_LIT>", ";" ]
[ "class", "sve_int_dup_fpimm", "<", "bits", "<", "<NUM_LIT>", ">", "sz8_64", ",", "Operand", "fpimmtype", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ">", ":", "I", "<", "(", "outs", "zprty", ":", "$", "Zd", ")", ",", "(", "ins", "fpimmtype", ":", ...
LLVM
Hexagon
TD
stmt_completion
DSP
624,033
[ "<NUM_LIT>", ";" ]
[ "def", "A4_vrminuw", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rxx32in", ",", "DoubleRegs", ":", "$", "Rss32", ",", "IntRegs", ":", "$", "Ru32", ")", ",", "<STR_LIT>", ",", "tc_5b5...
GCC
rs6000
MD
stmt_completion
CPU
624,034
[ ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,035
[ ")", ";" ]
[ "unsigned", "color", "=", "CurrentColoring", "[", "SU", "->", "NodeNum", "]", ";", "std", "::", "set", "<", "unsigned", ">", "SUColors", ";", "if", "(", "CurrentColoring", "[", "SU", "->", "NodeNum", "]", "<=", "(", "int", ")", "DAGSize", ")", "continu...
GCC
arm
CPP
stmt_completion
CPU
624,036
[ "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vorrq_m_n_sv4si", "(", "_", "_", "a", ",", "_", "_", "imm", ",", "_", "_" ]
LLVM
AMDGPU
CPP
code_generation
GPU
624,037
[ "int", "AMDGPUInstrInfo", "::", "pseudoToMCOpcode", "(", "int", "Opcode", ")", "const", "{", "SIEncodingFamily", "Gen", "=", "subtargetEncodingFamily", "(", "ST", ")", ";", "if", "(", "(", "get", "(", "Opcode", ")", ".", "TSFlags", "&", "<STR_LIT>", "::", ...
[ "Return", "a", "target-specific", "opcode", "if", "Opcode", "is", "a", "pseudo", "instruction", "." ]
GCC
sparc
MD
stmt_completion
CPU
624,038
[ "]", ")" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rx
CPP
stmt_completion
CPU
624,039
[ "lab", ")", ")", ";" ]
[ "return", "align_flags", "(", "rx_align_log_for_label", "(", "lab", ",", "uses_threshold", ")", ",", "rx_max_skip_for_label", "(" ]
GCC
m32c
MD
stmt_completion
MPU
624,040
[ ")", "]" ]
[ "(", "plus", ":", "HPSI", "(", "match_operand", ":", "HPSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HPSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "mem", ":", "QHSI", "(", "match_operand", ":"...
GCC
i386
MD
stmt_completion
CPU
624,041
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
GCC
i386
CPP
program_repair
CPU
624,042
[ "<FIXS>", "const", "class", "xlogue_layout", "&", "xlogue", "=", "xlogue_layout", "::", "get_instance", "(", ")", ";", "<FIXE>" ]
[ "rtx", "sym", ",", "tmp", ";", "rtx", "rsi", "=", "gen_rtx_REG", "(", "word_mode", ",", "SI_REG", ")", ";", "rtx", "r10", "=", "NULL_RTX", ";", "<BUGS>", "const", "struct", "xlogue_layout", "&", "xlogue", "=", "xlogue_layout", "::", "get_instance", "(", ...
GCC
i386
MD
stmt_completion
CPU
624,043
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr" ]
LLVM
X86
CPP
stmt_completion
CPU
624,044
[ "ResultReg", ")", ";" ]
[ "if", "(", "Opnd", ")", "{", "unsigned", "OpReg", "=", "getRegForValue", "(", "Opnd", ")", ";", "if", "(", "OpReg", "==", "<NUM_LIT>", ")", "return", "false", ";", "bool", "OpIsKill", "=", "hasTrivialKill", "(", "Opnd", ")", ";", "const", "TargetRegister...
GCC
i386
MD
stmt_completion
CPU
624,045
[ ")", ")", "]", ")" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "cond", "[", "(", ...
LLVM
PowerPC
CPP
program_repair
CPU
624,046
[ "<FIXS>", "case", "PPC", "::", "EXTLDI_rec", ":", "{", "<FIXE>", "<FIXS>", "TmpInst", ".", "setOpcode", "(", "Opcode", "==", "PPC", "::", "EXTLDI", "?", "PPC", "::", "RLDICR", ":", "PPC", "::", "RLDICR_rec", ")", ";", "<FIXE>" ]
[ "break", ";", "}", "case", "PPC", "::", "EXTLDI", ":", "<BUGS>", "case", "PPC", "::", "EXTLDIo", ":", "{", "<BUGE>", "MCInst", "TmpInst", ";", "int64_t", "N", "=", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "int64...
GCC
ia64
CPP
next_suggestion
CPU
624,047
[ "process_epilogue", "(", "out_file", ",", "insn", ",", "unwind", ",", "frame", ")", ";" ]
[ "gcc_assert", "(", "op0", "==", "dest", "&&", "GET_CODE", "(", "op1", ")", "==", "CONST_INT", ")", ";", "if", "(", "INTVAL", "(", "op1", ")", "<", "<NUM_LIT>", ")", "{", "gcc_assert", "(", "!", "frame_pointer_needed", ")", ";", "if", "(", "unwind", "...
GCC
mips
MD
stmt_completion
CPU
624,048
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
624,049
[ "}" ]
[ "if", "(", "m_pAttrData", "->", "usingThumb2", "(", ")", ")", "{", "return", "THM2_MAX_FWD_BRANCH_OFFSET", ";", "}", "else", "{", "return", "THM_MAX_FWD_BRANCH_OFFSET", ";" ]
GCC
i386
MD
next_suggestion
CPU
624,050
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "VF2_512_256VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unsigned_float", ":", "VF2_512_256VL", "(", "match_operand", ":", "<", "si2dfmode", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
ARM
TD
program_repair
CPU
624,051
[ "<FIXS>", "def", "t2PKHBT", ":", "T2I", "(", "outs", "rGPR", ":", "$", "dst", ")", ",", "(", "ins", "rGPR", ":", "$", "src1", ",", "rGPR", ":", "$", "src2", ",", "shift_imm", ":", "$", "sh", ")", ",", "IIC_iALUsi", ",", "<STR_LIT>", ",", "<STR_LI...
[ "(", "or", "(", "srl", "(", "and", "rGPR", ":", "$", "src", ",", "<NUM_LIT>", ")", ",", "(", "i32", "<NUM_LIT>", ")", ")", ",", "(", "shl", "rGPR", ":", "$", "src", ",", "(", "i32", "<NUM_LIT>", ")", ")", ")", ",", "i16", ")", ")", "]", ">"...
LLVM
TriCore
CPP
next_suggestion
MPU
624,052
[ "}" ]
[ "SDNode", "*", "TriCoreDAGToDAGISel", "::", "Select", "(", "SDNode", "*", "N", ")", "{", "SDLoc", "dl", "(", "N", ")", ";", "DEBUG", "(", "errs", "(", ")", ".", "changeColor", "(", "raw_ostream", "::", "GREEN", ")", "<<", "<STR_LIT>", "Selecting: ", "<...
LLVM
X86
CPP
next_suggestion
CPU
624,053
[ "LegacyInfo", ".", "setAction", "(", "{", "G_FPTRUNC", ",", "<NUM_LIT>", ",", "s64", "}", ",", "LegacyLegalizeActions", "::", "Legal", ")", ";" ]
[ "void", "X86LegalizerInfo", "::", "setLegalizerInfoSSE2", "(", ")", "{", "if", "(", "!", "Subtarget", ".", "hasSSE2", "(", ")", ")", "return", ";", "const", "LLT", "s32", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "s64", "=...
GCC
microblaze
MD
stmt_completion
MPU
624,054
[ "(", "match_dup", "<NUM_LIT>", ")", "<NUM_LIT>", ")", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "subreg", ":", "SI", "(", "match_dup", ...
GCC
loongarch
CPP
next_suggestion
CPU
624,055
[ "x", "=", "gen_rtx_SET", "(", "target", ",", "x", ")", ";" ]
[ "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "nelt", ";", "++", "i", ")", "rperm", "[", "i", "]", "=", "GEN_INT", "(", "perm", "[", "i", "]", ")", ";", "x", "=", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", "gen_rtvec_v", "(", "nelt", ",", "r...
LLVM
TPC
TD
next_suggestion
Virtual ISA
624,056
[ "let", "SrcA", "=", "src", ";" ]
[ "let", "Itinerary", "=", "IIC_ScalarOp", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>", ">", "optype", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", ...
GCC
s390
MD
stmt_completion
MPU
624,057
[ ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
624,058
[ ">", "sw", ";" ]
[ "let", "InOperandList", "=", "(", "ins", "Rsrc", ":", "$", "op1", ",", "TPCImm", "<", "Isrc", ">", ":", "$", "op2", ",", "DataType", ":", "$", "optype", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "SPred", ":", "$", ...
LLVM
X86
CPP
stmt_completion
CPU
624,059
[ "F", ",", "Args", ")", ";" ]
[ "static", "Value", "*", "simplifyX86insertq", "(", "IntrinsicInst", "&", "II", ",", "Value", "*", "Op0", ",", "Value", "*", "Op1", ",", "APInt", "APLength", ",", "APInt", "APIndex", ",", "InstCombiner", "::", "BuilderTy", "&", "Builder", ")", "{", "APIndex...
LLVM
AArch64
CPP
stmt_completion
CPU
624,060
[ ";" ]
[ "if", "(", "Op", ".", "getValueType", "(", ")", ".", "isVector", "(", ")", ")", "return", "LowerVectorINT_TO_FP", "(", "Op", ",", "DAG", ")", ";", "bool", "IsStrict", "=", "Op", "->", "isStrictFPOpcode", "(", ")", ";", "SDValue", "SrcVal", "=", "Op", ...
LLVM
Mips
TD
next_suggestion
CPU
624,061
[ "}" ]
[ "dag", "InOperandList", "=", "(", "ins", "ROWS", ":", "$", "ws", ",", "vsplat_uimm4", ":", "$", "m", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", ...
LLVM
ARM
CPP
next_suggestion
CPU
624,062
[ "}" ]
[ "VShiftOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "Intrinsic", "::", "arm_neon_vqshiftnu", ":", "VShiftOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "Intrinsic", "::", "arm_neon_vqshiftnsu", ":", "VShiftOpc", "=...
GCC
nds32
MD
stmt_completion
CPU
624,063
[ ")", "]" ]
[ "(", "match_test", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>" ]
LLVM
AArch64
CPP
next_suggestion
CPU
624,064
[ "}" ]
[ "if", "(", "F", ".", "hasFnAttribute", "(", "Attribute", "::", "AttrKind", "::", "NoReturn", ")", ")", "return", "false", ";", "return", "F", ".", "hasFnAttribute", "(", "PACStackAttribute", ")", "&&", "F", ".", "getFnAttribute", "(", "PACStackAttribute", ")...
LLVM
AArch64
TD
next_suggestion
CPU
624,065
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "extend", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Ins...
LLVM
ARM
TD
next_suggestion
CPU
624,066
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "sh", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "...
LLVM
AArch64
TD
stmt_completion
CPU
624,067
[ "<", "<NUM_LIT>", ">", ";" ]
[ "def", "qsub", ":", "SubRegIndex" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,068
[ "MemOpClusterMutation", ">", "(", "&", "InstrInfo", ")", ")", ";" ]
[ "Mutations", ".", "push_back", "(", "llvm", "::", "make_unique", "<" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
624,069
[ "}" ]
[ "if", "(", "Indices", ".", "size", "(", ")", "!=", "Factor", "||", "UseMaskForCond", "||", "UseMaskForGaps", ")", "return", "BaseT", "::", "getInterleavedMemoryOpCost", "(", "Opcode", ",", "VecTy", ",", "Factor", ",", "Indices", ",", "Alignment", ",", "Addre...
LLVM
Hexagon
TD
stmt_completion
DSP
624,070
[ "<NUM_LIT>", ";" ]
[ "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSi...
LLVM
LEG
CPP
next_suggestion
CPU
624,071
[ "Type", "=", "ELF", "::", "R_ARM_MOVT_PREL", ";" ]
[ "unsigned", "Type", "=", "<NUM_LIT>", ";", "switch", "(", "(", "unsigned", ")", "Fixup", ".", "getKind", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unimplemented", "<STR_LIT>", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>",...
LLVM
X86
CPP
next_suggestion
CPU
624,072
[ "HasFastVectorFSQRT", "=", "false", ";" ]
[ "HasBMI2", "=", "false", ";", "HasVBMI", "=", "false", ";", "HasIFMA", "=", "false", ";", "HasRTM", "=", "false", ";", "HasERI", "=", "false", ";", "HasCDI", "=", "false", ";", "HasPFI", "=", "false", ";", "HasDQI", "=", "false", ";", "HasVPOPCNTDQ", ...
LLVM
ARM
TD
next_suggestion
CPU
624,073
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "cop", ";", "bits", "<", "<NUM_LIT>", ">", "opc2", ";", "bits", "<", "<NUM_LIT>", ">", "CRm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "CRm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<...
LLVM
AArch64
CPP
next_suggestion
CPU
624,074
[ "}" ]
[ "if", "(", "++", "NextI", "==", "Update", ")", "++", "NextI", ";", "int", "Value", "=", "Update", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "assert", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "Update", "->", "getOperand",...
LLVM
Hexagon
TD
next_suggestion
DSP
624,075
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_psxthfnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
LLVM
PowerPC
TD
program_repair
CPU
624,076
[ "<FIXS>", "let", "isReturn", "=", "<NUM_LIT>", ",", "Uses", "=", "[", "LR", ",", "RM", "]", "in", "<FIXE>" ]
[ "<STR_LIT>", ",", "[", "]", ">", ";", "let", "isTerminator", "=", "<NUM_LIT>", ",", "isBarrier", "=", "<NUM_LIT>", ",", "PPC970_Unit", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "let", "isReturn", "=", "<NUM_LIT>", ",", "Uses", "=", "[", "LR", "]", "in", "...
LLVM
ARM64
TD
next_suggestion
CPU
624,077
[ "}" ]
[ "def", "Srr", ":", "BaseTwoOperandFPData", "<", "opcode", ",", "FPR32", ",", "asm", ",", "[", "(", "set", "(", "f32", "FPR32", ":", "$", "Rd", ")", ",", "(", "node", "(", "f32", "FPR32", ":", "$", "Rn", ")", ",", "(", "f32", "FPR32", ":", "$", ...
GCC
microblaze
CPP
next_suggestion
MPU
624,078
[ "return", "NULL_RTX", ";" ]
[ "rtx", "call", ";", "call", "=", "XVECEXP", "(", "PATTERN", "(", "branch", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "call", ")", "==", "SET", ")", "call", "=", "SET_SRC", "(", "call", ")", ";", "if", "(", "GE...
LLVM
Hexagon
TD
next_suggestion
DSP
624,079
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
i386
MD
program_repair
CPU
624,080
[ "<FIXS>", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<...
[ "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "if_then_else", ":", "SF", "(", "gt", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>"...
LLVM
CellSPU
CPP
program_repair
MPU
624,081
[ "<FIXS>", "return", "LowerI8Math", "(", "Op", ",", "DAG", ",", "Opc", ",", "*", "this", ")", ";", "<FIXE>" ]
[ "if", "(", "VT", ".", "isVector", "(", ")", ")", "return", "LowerVectorMUL", "(", "Op", ",", "DAG", ")", ";", "else", "if", "(", "VT", "==", "MVT", "::", "i8", ")", "<BUGS>", "return", "LowerI8Math", "(", "Op", ",", "DAG", ",", "Opc", ")", ";", ...
GCC
xtensa
MD
stmt_completion
MPU
624,082
[ "<STR_LIT>", ")" ]
[ "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", ...
GCC
loongarch
MD
next_suggestion
CPU
624,083
[ "(", "V8SF", "<STR_LIT>", ")" ]
[ "(", "V16HI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
624,084
[ "}" ]
[ "FI", "->", "setBasePointerVreg", "(", "BasePtr", ")", ";", "BuildMI", "(", "MBB", ",", "InsertPt", ",", "DL", ",", "TII", "->", "get", "(", "WebAssembly", "::", "COPY", ")", ",", "BasePtr", ")", ".", "addReg", "(", "SPReg", ")", ";", "}", "if", "(...
GCC
arm
CPP
next_suggestion
CPU
624,085
[ "}" ]
[ "_", "_", "arm_vcmphiq_n_u16", "(", "uint16x8_t", "_", "_", "a", ",", "uint16_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_mve_vcmphiq_n_v8hi", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
624,086
[ "return", "BaseT", "::", "getIntrinsicInstrCost", "(", "ICA", ",", "CostKind", ")", ";" ]
[ "case", "Intrinsic", "::", "bitreverse", ":", "{", "static", "const", "CostTblEntry", "BitreverseTbl", "[", "]", "=", "{", "{", "Intrinsic", "::", "bitreverse", ",", "MVT", "::", "i32", ",", "<NUM_LIT>", "}", ",", "{", "Intrinsic", "::", "bitreverse", ",",...
LLVM
X86
CPP
next_suggestion
CPU
624,087
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", ".", "get", "(", "X86", "::", "SUB64rr", ")", ",", "X86", "::", "RSP", ")", ".", "addReg", "(", "X86", "::", "RSP", ")", ".", "addReg", "(", "X86", "::", "RAX", ")", ";" ]
[ "MachineInstrBuilder", "CI", ";", "if", "(", "Is64Bit", "&&", "MF", ".", "getTarget", "(", ")", ".", "getCodeModel", "(", ")", "==", "CodeModel", "::", "Large", ")", "{", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", ".", "get", "(", "...
LLVM
AMDGPU
TD
program_repair
GPU
624,088
[ "<FIXS>", "<STR_LIT>", ",", "[", "]", ">", "{", "<FIXE>" ]
[ "def", "_RESTORE", ":", "InstSI", "(", "outs", "sgpr_class", ":", "$", "dst", ")", ",", "(", "ins", "i32imm", ":", "$", "frame_idx", ")", ",", "<BUGS>", "<STR_LIT>", ",", "[", "]", ">", "{", "<BUGE>", "let", "mayStore", "=", "<NUM_LIT>", ";", "let", ...
LLVM
ARM
CPP
code_generation
CPU
624,089
[ "void", "ARMTargetLowering", "::", "ReplaceNodeResults", "(", "SDNode", "*", "N", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "Results", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDValue", "Res", ";", "switch", "(", "N", "->", "getOpcode", ...
[ "ReplaceNodeResults", "-", "Replace", "the", "results", "of", "node", "with", "an", "illegal", "result", "type", "with", "new", "values", "built", "out", "of", "custom", "code", "." ]
GCC
i386
MD
stmt_completion
CPU
624,090
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AGC
CPP
code_generation
MPU
624,091
[ "void", "addExpr", "(", "MCInst", "&", "Inst", ",", "const", "MCExpr", "*", "Expr", ")", "const", "{", "assert", "(", "Expr", "&&", "<STR_LIT>", "Expr shouldn't be null!", "<STR_LIT>", ")", ";", "if", "(", "auto", "*", "CE", "=", "dyn_cast", "<", "MCCons...
[ "Add", "a", "new", "MCExpr", "operand", "." ]
GCC
epiphany
CPP
stmt_completion
MPU
624,092
[ "lr_slot_offset", ")", ";" ]
[ "else", "if", "(", "n", "==", "UNKNOWN_REGNUM", "&&", "stack_offset", ">", "current_frame_info", ".", "first_slot_size", ")", "{", "i", "--", ";", "goto", "next_slot", ";", "}", "else", "if", "(", "!", "TEST_HARD_REG_BIT", "(", "current_frame_info", ".", "gm...
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,093
[ ")", ";" ]
[ "unsigned", "Mods", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "Root", ".", "getImm", "(", ")", "!=", "<NUM_LIT>", ")", "Mods", "|=", "<STR_LIT>", "::", "<STR_LIT>", ";", "return", "{", "{", "[", "=", "]", "(", "MachineInstrBuilder", "&", "MI...
LLVM
CellSPU
CPP
next_suggestion
MPU
624,094
[ "}", "else", "if", "(", "DestRC", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{" ]
[ "}", "else", "if", "(", "DestRC", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ")", ";", "}", ...
LLVM
Hexagon
TD
stmt_completion
DSP
624,095
[ "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
Hexagon
TD
stmt_completion
DSP
624,096
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
Mips
CPP
next_suggestion
CPU
624,097
[ "}" ]
[ "SDValue", "getAddrLocal", "(", "NodeTy", "*", "N", ",", "const", "SDLoc", "&", "DL", ",", "EVT", "Ty", ",", "SelectionDAG", "&", "DAG", ",", "bool", "IsN32OrN64", ")", "const", "{", "unsigned", "GOTFlag", "=", "IsN32OrN64", "?", "<STR_LIT>", "::", "<STR...
GCC
aarch64
MD
stmt_completion
CPU
624,098
[ "]", ")" ]
[ "(", "define_code_iterator", "NLOGICAL", "[", "and", "ior" ]
GCC
mips
CPP
next_suggestion
CPU
624,099
[ "return", "insn", ";" ]
[ "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "CONST_VECTOR_NUNITS", "(", "value", ")", ";", "i", "++", ")", "insn", "=", "mips16_emit_constants_1", "(", "GET_MODE_INNER", "(", "mode", ")", ",", "CONST_VECTOR_ELT", "(", "value", ",",...