Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | v850 | MD | next_suggestion | MPU | 624,400 | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"div",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 624,401 | [
">",
";"
] | [
"def",
"DSB",
":",
"CRmSystemI",
"<",
"barrier_op",
",",
"<NUM_LIT>",
",",
"<STR_LIT>"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 624,402 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | program_repair | CPU | 624,403 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"match_operand",
":",
"W",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 624,404 | [
"raw_ostream",
"&",
"O",
")",
"{"
] | [
"void",
"printMemOffs32",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
","
] |
GCC | lm32 | MD | next_suggestion | MPU | 624,405 | [
"if",
"(",
"!",
"lm32_expand_block_move",
"(",
"operands",
")",
")"
] | [
"(",
"use",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"{"
] |
GCC | sh | MD | stmt_completion | CPU | 624,406 | [
"<STR_LIT>",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 624,407 | [
"case",
"Hexagon",
"::",
"A2_tfrf",
":"
] | [
"switch",
"(",
"Opc",
")",
"{",
"case",
"Hexagon",
"::",
"A2_tfrt",
":"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 624,408 | [
";"
] | [
"def",
"sme_elm_idx0_3",
":",
"Operand",
"<",
"i64",
">",
",",
"ImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"(",
"(",
"uint64_t",
")",
"Imm",
")",
"<",
"=",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"Imm0_3Operand",
";"... |
LLVM | X86 | CPP | next_suggestion | CPU | 624,409 | [
"}",
"else",
"if",
"(",
"Opd",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"BUILD_VECTOR",
")",
"{"
] | [
"if",
"(",
"VT",
".",
"getScalarSizeInBits",
"(",
")",
"!=",
"<NUM_LIT>",
")",
"return",
"false",
";",
"assert",
"(",
"N",
"->",
"getNumOperands",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"NumOperands of Mul are 2",
"<STR_LIT>",
")",
";",
"unsigned",
... |
LLVM | ARM | TD | program_repair | CPU | 624,410 | [
"<FIXS>",
"(",
"ins",
"addrmode6",
":",
"$",
"Rn",
",",
"am6offset",
":",
"$",
"Rm",
",",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Rn",
"{",
"<NUM_LIT>",
"}",
";",
"<FIXE>"
... | [
"class",
"VLD4LNWB",
"bits",
"<NUM_LIT>",
">",
"op11_8",
",",
"bits",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
">",
":",
"NLdStLn",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op7_4",
",",
"(",
"outs",
"DPR",
":",
"$",
"Vd",
",",
"DPR",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 624,411 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"... |
LLVM | ARM | TD | stmt_completion | CPU | 624,412 | [
"AsmOperandClass",
"{"
] | [
"def",
"BitfieldAsmOperand",
":"
] |
GCC | ia64 | MD | stmt_completion | CPU | 624,413 | [
")",
"]",
")"
] | [
"(",
"plus",
":",
"DI",
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_DTPREL",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<S... |
LLVM | ARM64 | TD | next_suggestion | CPU | 624,414 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"DXr",
":",
"BaseUnscaledConversion",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"FPR64",
",",
"GPR64",
",",
"asm",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 624,415 | [
"emit_setmem_byte_loop",
"(",
"dst",
",",
"byte_mode_size",
",",
"value4byte",
",",
"false",
")",
";"
] | [
"rtx",
"value4doubleword",
";",
"rtx",
"value4byte",
";",
"rtx",
"dst",
";",
"rtx",
"byte_mode_size",
";",
"dst",
"=",
"copy_to_mode_reg",
"(",
"SImode",
",",
"XEXP",
"(",
"dstmem",
",",
"<NUM_LIT>",
")",
")",
";",
"value4doubleword",
"=",
"nds32_gen_dup_8_byt... |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,416 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 624,417 | [
":"
] | [
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"return",
"false",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 624,418 | [
"DeadNZCVIdx",
")",
";"
] | [
"if",
"(",
"CmpInstr",
".",
"definesRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"||",
"CmpInstr",
".",
"definesRegister",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
"{",
"CmpInstr",
".",
"eraseFromParent",
"(",
")",
";",
"return",
"true",
";",
... |
LLVM | MBlaze | CPP | code_generation | MPU | 624,419 | [
"void",
"MBlazeFrameLowering",
"::",
"emitEpilogue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"getLastNonDebugInstr",
"(",
")",
";",
"MachineFrameInf... | [
"Insert",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 624,420 | [
"==",
"Hexagon",
"::",
"SAVE_REGISTERS_CALL_V4_EXT",
";"
] | [
"bool",
"HexagonInstrInfo",
"::",
"isSaveCalleeSavedRegsCall",
"(",
"const",
"MachineInstr",
"*",
"MI",
")",
"const",
"{",
"return",
"MI",
"->",
"getOpcode",
"(",
")",
"==",
"Hexagon",
"::",
"SAVE_REGISTERS_CALL_V4",
"||",
"MI",
"->",
"getOpcode",
"(",
")"
] |
GCC | aarch64 | MD | next_suggestion | CPU | 624,421 | [
")"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | frv | MD | stmt_completion | VLIW | 624,422 | [
"]",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 624,423 | [
"}"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"PCRelLabel19Operand",
";"
] |
GCC | arm | CPP | stmt_completion | CPU | 624,424 | [
"_",
"_",
"b",
")",
";"
] | [
"vrshr_n_s32",
"(",
"int32x2_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"int32x2_t",
")",
"_",
"_",
"builtin_neon_vrshrs_nv2si",
"(",
"_",
"_",
"a",
","
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 624,425 | [
"return",
"Default",
";"
] | [
"double",
"getCriticality",
"(",
"const",
"MachineBasicBlock",
"*",
"MBB",
",",
"double",
"Default",
"=",
"-",
"<NUM_LIT>",
")",
"{",
"CritMap",
"::",
"iterator",
"it",
"=",
"BlockCriticalitites",
".",
"find",
"(",
"MBB",
")",
";",
"if",
"(",
"it",
"!=",
... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 624,426 | [
")",
"|",
"Chunk",
";"
] | [
"static",
"bool",
"canUseOrr",
"(",
"uint64_t",
"Chunk",
",",
"uint64_t",
"&",
"Encoding",
")",
"{",
"Chunk",
"=",
"(",
"Chunk",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"Chunk",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"Chunk",
"<<",
"<NUM_LIT>"
] |
GCC | i386 | MD | stmt_completion | CPU | 624,427 | [
")",
"]",
")"
] | [
"(",
"define_insn_and_split",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"DI",
"(",
"plus",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"mult",
":",
"SI",
"(",
"match_op... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 624,428 | [
"getMachineFunction",
"(",
")",
";"
] | [
"SDValue",
"Ptr",
"=",
"LoadNode",
"->",
"getBasePtr",
"(",
")",
";",
"if",
"(",
"LoadNode",
"->",
"getAddressSpace",
"(",
")",
"==",
"AMDGPUAS",
"::",
"LOCAL_ADDRESS",
"&&",
"VT",
".",
"isVector",
"(",
")",
")",
"{",
"SDValue",
"MergedValues",
"[",
"<NU... |
LLVM | X86 | CPP | next_suggestion | CPU | 624,429 | [
"if",
"(",
"OpFlag",
")",
"{"
] | [
"else",
"if",
"(",
"Subtarget",
".",
"isPICStyleGOT",
"(",
")",
")",
"OpFlag",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"else",
"if",
"(",
"Subtarget",
".",
"isPICStyleStubPIC",
"(",
")",
")",
"OpFlag",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"auto",
... |
GCC | arm | CPP | next_suggestion | CPU | 624,430 | [
"}"
] | [
"void",
"thumb2_asm_output_opcode",
"(",
"FILE",
"*",
"stream",
")",
"{",
"char",
"buff",
"[",
"<NUM_LIT>",
"]",
";",
"int",
"n",
";",
"if",
"(",
"arm_condexec_mask",
")",
"{",
"for",
"(",
"n",
"=",
"<NUM_LIT>",
";",
"n",
"<",
"arm_condexec_masklen",
";"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 624,431 | [
":",
"InstrItinClass",
";"
] | [
"def",
"tc_b4b5c03a"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 624,432 | [
"TFCR",
")",
",",
"Hexagon",
"::",
"SA0",
")",
".",
"addReg",
"(",
"Scratch",
")",
";"
] | [
"BuildMI",
"(",
"*",
"MBB",
",",
"MII",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"Hexagon",
"::",
"TFCR",
")",
",",
"Hexagon",
"::",
"LC0",
")",
".",
"addReg",
"(",
"MII",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
... |
GCC | i386 | MD | next_suggestion | CPU | 624,433 | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"absneg",
":",
"MODEF",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
")"
] | [
"(",
"absneg",
":",
"MODEF",
"(",
"match_operand",
":",
"MODEF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"use",
"(",
"match_operand",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"FLAGS_REG",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 624,434 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] |
LLVM | Mips | TD | stmt_completion | CPU | 624,435 | [
"SDT_MipsThreadPointer",
">",
";"
] | [
"def",
"MipsThreadPointer",
":",
"SDNode",
"<",
"<STR_LIT>",
","
] |
LLVM | TVM | CPP | next_suggestion | Virtual ISA | 624,436 | [
"for",
"(",
"size_t",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"MI",
".",
"getNumDefs",
"(",
")",
";",
"I",
"<",
"E",
";",
"++",
"I",
")",
"if",
"(",
"MI",
".",
"getOperand",
"(",
"I",
")",
".",
"isReg",
"(",
")",
"&&",
"MI",
".",
"getOperand",
... | [
"const",
"LiveInterval",
"&",
"LI",
"=",
"LIS",
".",
"getInterval",
"(",
"Register",
")",
";",
"if",
"(",
"!",
"LI",
".",
"getVNInfoAt",
"(",
"LIIndex",
")",
")",
"return",
"true",
";"
] |
LLVM | NMX | CPP | code_generation | VLIW | 624,437 | [
"unsigned",
"NMXABIInfo",
"::",
"GetCalleeAllocdArgSizeInBytes",
"(",
"CallingConv",
"::",
"ID",
"CC",
")",
"const",
"{",
"if",
"(",
"IsO32",
"(",
")",
")",
"return",
"CC",
"!=",
"<NUM_LIT>",
";",
"if",
"(",
"IsS32",
"(",
")",
")",
"return",
"<NUM_LIT>",
... | [
"Obtain",
"the",
"size",
"of",
"the",
"area",
"allocated",
"by",
"the",
"callee",
"for",
"arguments",
"."
] |
GCC | sh | MD | stmt_completion | CPU | 624,438 | [
":",
"SI",
"R2_REG",
")",
")"
] | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"T_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"PR_REG",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"R1_REG",
")",
")",
"(",
"clobber",
"(",
"reg"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 624,439 | [
"if",
"(",
"ISD",
"::",
"isBuildVectorAllZeros",
"(",
"Op1",
".",
"getNode",
"(",
")",
")",
")",
"AndOp",
"=",
"Op0",
";"
] | [
"SDValue",
"Op1",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"CC",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"VT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"ISD",
"::",
"CondCode",
"SetCCOpcode",
... |
LLVM | Hexagon | CPP | program_repair | DSP | 624,440 | [
"<FIXS>",
"using",
"const_iterator",
"=",
"NodeToUsesMap",
"::",
"const_iterator",
";",
"<FIXE>"
] | [
"raw_ostream",
"&",
"operator",
"<<",
"(",
"raw_ostream",
"&",
"OS",
",",
"const",
"NodeToUsesMap",
"&",
"M",
")",
"LLVM_ATTRIBUTE_UNUSED",
";",
"raw_ostream",
"&",
"operator",
"<<",
"(",
"raw_ostream",
"&",
"OS",
",",
"const",
"NodeToUsesMap",
"&",
"M",
")"... |
GCC | i386 | CPP | program_repair | CPU | 624,441 | [
"<FIXS>",
"target",
"=",
"gen_reg_rtx",
"(",
"V1TImode",
")",
";",
"emit_insn",
"(",
"gen_ssse3_palignrv1ti",
"(",
"target",
",",
"gen_lowpart",
"(",
"V1TImode",
",",
"dcopy",
".",
"op1",
")",
",",
"gen_lowpart",
"(",
"V1TImode",
",",
"dcopy",
".",
"op0",
... | [
"shift",
"=",
"GEN_INT",
"(",
"min",
"*",
"GET_MODE_UNIT_BITSIZE",
"(",
"d",
"->",
"vmode",
")",
")",
";",
"if",
"(",
"GET_MODE_SIZE",
"(",
"d",
"->",
"vmode",
")",
"==",
"<NUM_LIT>",
")",
"{",
"<BUGS>",
"target",
"=",
"gen_reg_rtx",
"(",
"TImode",
")"... |
GCC | avr | CPP | next_suggestion | MPU | 624,442 | [
"return",
";"
] | [
"const",
"char",
"*",
"old_prefix",
"=",
"<STR_LIT>",
".rodata",
"<STR_LIT>",
";",
"const",
"char",
"*",
"new",
"_",
"prefix",
"=",
"avr_addrspace",
"[",
"as",
"]",
".",
"section_name",
";",
"if",
"(",
"STR_PREFIX_P",
"(",
"name",
",",
"old_prefix",
")",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 624,443 | [
")",
";"
] | [
"}",
"MadeChange",
"|=",
"AlignBlocks",
"(",
"MF",
",",
"STI",
")",
";",
"std",
"::",
"vector",
"<",
"MachineInstr",
"*",
">",
"CPEMIs",
";",
"if",
"(",
"!",
"MCP",
"->",
"isEmpty",
"(",
")",
")",
"doInitialConstPlacement",
"(",
"CPEMIs",
")",
";",
"... |
LLVM | SystemZ | TD | next_suggestion | CPU | 624,444 | [
"}"
] | [
"class",
"InstRRFe",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",... |
GCC | i386 | MD | program_repair | CPU | 624,445 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"avx512fmaskmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"V16SI",
"<STR_LIT>",
")",
"(",
"V8DI",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"avx512fmaskmode",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"unspec",
":",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,446 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_d2df",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_b9c5fb",
"{",
"let",
"Inst",
"{",... |
GCC | pa | MD | next_suggestion | CPU | 624,447 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fma",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR... |
LLVM | M68k | CPP | stmt_completion | MPU | 624,448 | [
"GlobalBaseReg",
";"
] | [
"unsigned",
"getGlobalBaseReg",
"(",
")",
"const",
"{",
"return"
] |
GCC | s390 | MD | program_repair | MPU | 624,449 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"clobber",
"(",
"reg",
":",
"CC",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
... |
GCC | frv | MD | next_suggestion | VLIW | 624,450 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"sqrt",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 624,451 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_vcmpwgtui",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"u7_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_368... |
LLVM | Nyuzi | CPP | stmt_completion | GPU | 624,452 | [
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"return",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"Op",
".",
"getValueType",
"(",
")",
",",
"Pred",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")"
] |
GCC | mcore | CPP | next_suggestion | MPU | 624,453 | [
"pool_node",
"*",
"p",
"=",
"pool_vector",
"+",
"i",
";"
] | [
"if",
"(",
"pool_size",
")",
"{",
"fprintf",
"(",
"asm_out_file",
",",
"<STR_LIT>",
"\\t.align 2\\n",
"<STR_LIT>",
")",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"pool_size",
";",
"i",
"++",
")",
"{"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 624,454 | [
"}"
] | [
"printRegName",
"(",
"O",
",",
"MO1",
".",
"getReg",
"(",
")",
")",
";",
"int32_t",
"OffImm",
"=",
"(",
"int32_t",
")",
"MO2",
".",
"getImm",
"(",
")",
";",
"bool",
"isSub",
"=",
"OffImm",
"<",
"<NUM_LIT>",
";",
"if",
"(",
"OffImm",
"==",
"INT32_MI... |
GCC | aarch64 | CPP | program_repair | CPU | 624,455 | [
"<FIXS>",
"machine_mode",
"imode",
"=",
"(",
"mode",
"==",
"HFmode",
"?",
"SImode",
":",
"int_mode_for_mode",
"(",
"mode",
")",
".",
"require",
"(",
")",
")",
";",
"<FIXE>"
] | [
"&&",
"SCALAR_FLOAT_MODE_P",
"(",
"mode",
")",
"&&",
"aarch64_reinterpret_float_as_int",
"(",
"x",
",",
"&",
"ival",
")",
")",
"{",
"<BUGS>",
"machine_mode",
"imode",
"=",
"mode",
"==",
"HFmode",
"?",
"SImode",
":",
"int_mode_for_mode",
"(",
"mode",
")",
";"... |
GCC | rs6000 | CPP | stmt_completion | CPU | 624,456 | [
"m128",
"_",
"_",
"A",
",",
"_",
"_",
"m128",
"_",
"_",
"B",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_or_ps",
"(",
"_",
"_"
] |
GCC | rs6000 | MD | program_repair | CPU | 624,457 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QHI",
":",
"MODE",
">",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"QHI",
"(",
"match_operand",
":",
"SFDF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_sc... |
GCC | arm | CPP | next_suggestion | CPU | 624,458 | [
"break",
";"
] | [
"else",
"arm_pcs_default",
"=",
"ARM_PCS_AAPCS",
";",
"}",
"else",
"{",
"if",
"(",
"arm_float_abi",
"==",
"ARM_FLOAT_ABI_HARD",
")",
"sorry",
"(",
"<STR_LIT>",
"-mfloat-abi=hard and VFP",
"<STR_LIT>",
")",
";",
"if",
"(",
"arm_abi",
"==",
"ARM_ABI_APCS",
")",
"a... |
LLVM | AArch64 | TD | next_suggestion | CPU | 624,459 | [
"}"
] | [
"def",
"A64FXXWriteFMulAcc",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI03",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
"]",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 624,460 | [
"::",
"sub3_sub4_sub5_sub6",
"}",
",",
"{",
"AMDGPU",
"::",
"sub4",
",",
"AMDGPU",
"::",
"sub4_sub5",
",",
"AMDGPU",
"::",
"sub4_sub5_sub6",
",",
"AMDGPU",
"::",
"sub4_sub5_sub6_sub7",
"}",
",",
"}",
";"
] | [
"{",
"AMDGPU",
"::",
"sub0",
",",
"AMDGPU",
"::",
"sub0_sub1",
",",
"AMDGPU",
"::",
"sub0_sub1_sub2",
",",
"AMDGPU",
"::",
"sub0_sub1_sub2_sub3",
"}",
",",
"{",
"AMDGPU",
"::",
"sub1",
",",
"AMDGPU",
"::",
"sub1_sub2",
",",
"AMDGPU",
"::",
"sub1_sub2_sub3",
... |
GCC | pa | CPP | code_generation | CPU | 624,461 | [
"static",
"bool",
"pa_legitimate_constant_p",
"(",
"machine_mode",
"mode",
",",
"rtx",
"x",
")",
"{",
"if",
"(",
"GET_MODE_CLASS",
"(",
"mode",
")",
"==",
"MODE_FLOAT",
"&&",
"x",
"!=",
"CONST0_RTX",
"(",
"mode",
")",
")",
"return",
"false",
";",
"if",
"... | [
"Implement",
"TARGET_LEGITIMATE_CONSTANT_P",
".",
"In",
"64-bit",
"mode",
",",
"we",
"reject",
"CONST_DOUBLES",
".",
"We",
"also",
"reject",
"CONST_INTS",
"that",
"need",
"more",
"than",
"three",
"instructions",
"to",
"load",
"prior",
"to",
"reload",
".",
"This"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 624,462 | [
"IsFlatOutstanding",
"=",
"false",
";"
] | [
"if",
"(",
"I",
"!=",
"MBB",
".",
"end",
"(",
")",
"&&",
"I",
"->",
"getOpcode",
"(",
")",
"==",
"AMDGPU",
"::",
"S_ENDPGM",
"&&",
"ReturnsVoid",
")",
"return",
"false",
";",
"bool",
"Ordered",
"[",
"<NUM_LIT>",
"]",
";",
"Ordered",
"[",
"<NUM_LIT>",... |
GCC | mn10300 | CPP | next_suggestion | MPU | 624,463 | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<=",
"LAST_EXTENDED_REGNUM",
";",
"i",
"++",
")",
"if",
"(",
"regs_ever_live",
"[",
"i",
"]",
"&&",
"!",
"call_used_regs",
"[",
"i",
"]",
")",
"mask",
"|=",
"(",
"<NUM_LIT>",
"<<",
"i",
")",
";"
] | [
"int",
"mn10300_get_live_callee_saved_regs",
"(",
"void",
")",
"{",
"int",
"mask",
";",
"int",
"i",
";",
"mask",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 624,464 | [
"<STR_LIT>",
"hexagon",
"<STR_LIT>",
",",
"<STR_LIT>",
"Hexagon",
"<STR_LIT>",
")",
";"
] | [
"RegisterTarget",
"<",
"Triple",
"::",
"hexagon",
",",
"false",
">",
"X",
"(",
"getTheHexagonTarget",
"(",
")",
","
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 624,465 | [
"v4f32",
":",
"$",
"XT",
",",
"(",
"int_ppc_vsx_xvcvsxdsp",
"v2i64",
":",
"$",
"XB",
")",
")",
"]",
">",
";"
] | [
"def",
"XVCVSXDSP",
":",
"XX2Form",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"vsrc",
":",
"$",
"XT",
")",
",",
"(",
"ins",
"vsrc",
":",
"$",
"XB",
")",
",",
"<STR_LIT>",
",",
"IIC_VecFP",
",",
"[",
"(",
"set"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 624,466 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M5",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"M4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V1",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_L... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 624,467 | [
"Src2Val",
"=",
"SI",
"->",
"getTrueValue",
"(",
")",
";"
] | [
"if",
"(",
"auto",
"*",
"CI",
"=",
"dyn_cast",
"<",
"ConstantInt",
">",
"(",
"SI",
"->",
"getTrueValue",
"(",
")",
")",
")",
"{",
"if",
"(",
"CI",
"->",
"isOne",
"(",
")",
")",
"{",
"Src1Val",
"=",
"SI",
"->",
"getCondition",
"(",
")",
";",
"Sr... |
LLVM | X86 | CPP | stmt_completion | CPU | 624,468 | [
")",
";"
] | [
"return",
"Edges",
".",
"empty",
"("
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 624,469 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | frv | CPP | stmt_completion | VLIW | 624,470 | [
"frame",
";"
] | [
"rtx",
"frv_dynamic_chain_address",
"(",
"rtx",
"frame",
")",
"{",
"cfun",
"->",
"machine",
"->",
"frame_needed",
"=",
"<NUM_LIT>",
";",
"return"
] |
LLVM | ARM | TD | next_suggestion | CPU | 624,471 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"class",
"VST2LNWB",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
">",
":",
"NLdStLn",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op7_4",
",",
"(",
"outs",
"GPR",
":",
"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 624,472 | [
"}"
] | [
"if",
"(",
"!",
"CheckOk",
")",
"return",
"false",
";",
"if",
"(",
"!",
"HexagonDisableCompound",
")",
"HexagonMCInstrInfo",
"::",
"tryCompound",
"(",
"MCII",
",",
"STI",
",",
"Context",
",",
"MCB",
")",
";",
"HexagonMCShuffle",
"(",
"Context",
",",
"false... |
LLVM | ARM | TD | stmt_completion | CPU | 624,473 | [
":",
"$",
"imm",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"MVE_LSRL",
":",
"MVE_ScalarShiftDRegImm",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"[",
"(",
"set",
"tGPREven",
":",
"$",
"RdaLo",
",",
"tGPROdd",
":",
"$",
"RdaHi",
",",
"(",
"ARMlsrl",
"tGPREven",
":",
"$",
"RdaLo_src",
",",
"tGPROdd"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,474 | [
"}"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
GCC | tilegx | MD | stmt_completion | VLIW | 624,475 | [
",",
"V4HImode",
","
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<STR_LIT>",
"{",
"tilegx_expand_builtin_vector_binop",
"(",
"gen_vec_widen_umult_lo_v8qi"
] |
LLVM | AArch64 | TD | program_repair | CPU | 624,476 | [
"<FIXS>",
"(",
"v4i16",
"(",
"opNode",
"V64",
":",
"$",
"Rn",
")",
")",
",",
"(",
"i64",
"<NUM_LIT>",
")",
")",
",",
"(",
"i64",
"<NUM_LIT>",
")",
")",
")",
",",
"<FIXE>"
] | [
"(",
"!",
"cast",
"Instruction",
">",
"(",
"!",
"strconcat",
"(",
"baseOpc",
",",
"<STR_LIT>",
")",
")",
"V128",
":",
"$",
"Rn",
")",
",",
"bsub",
")",
",",
"ssub",
")",
">",
";",
"def",
":",
"Pat",
"(",
"i32",
"(",
"vector_extract",
"(",
"insert... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 624,477 | [
"Ops",
".",
"push_back",
"(",
"DAG",
".",
"getTargetConstant",
"(",
"FPDiff",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
")",
";"
] | [
"Arg",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BITCAST",
",",
"DL",
",",
"VA",
".",
"getLocVT",
"(",
")",
",",
"Arg",
")",
";",
"break",
";",
"case",
"CCValAssign",
"::",
"ZExt",
":",
"Arg",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
... |
GCC | 1750a | CPP | program_repair | MPU | 624,478 | [
"<FIXS>",
"const",
"char",
"*",
"<FIXE>"
] | [
"}",
"<BUGS>",
"char",
"*",
"<BUGE>",
"movcnt_regno_adjust",
"(",
"op",
")",
"rtx",
"*",
"op",
";",
"{"
] |
GCC | powerpcspe | MD | next_suggestion | CPU | 624,479 | [
"(",
"unspec",
":",
"V2SI",
"[",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | c6x | MD | next_suggestion | VLIW | 624,480 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 624,481 | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"MemTagLoad",
"<",
"string",
"asm_insn",
",",
"string",
"asm_opnds",
">",
":",
"BaseMemTag",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"asm_insn",
",",
"asm_opnds",
",",
"<STR_LIT>",
",",
"(",
"outs",
"GPR64",
":",
"$",
"wback",
")",
",",
"(",
"i... |
LLVM | WDC65816 | TD | stmt_completion | MPU | 624,482 | [
"<STR_LIT>",
",",
"[",
"]",
">",
";"
] | [
"def",
"CMPabsix",
":",
"Group1",
"<",
"OpGrp1CMP",
",",
"AddrModeGrp1AbsIdxX",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"AccRegs",
":",
"$",
"src1",
",",
"MEMabs",
":",
"$",
"src2",
",",
"IndexXRegs",
":",
"$",
"src3",
")",
","
] |
LLVM | Mips | CPP | next_suggestion | CPU | 624,483 | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"UserMI",
"->",
"getNumOperands",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"if",
"(",
"UserMI",
"->",
"getOperand",
"(",
"i",
")",
".",
"isCPI",
"(",
")",
")",
"{"
] | [
"updateForInsertedWaterBlock",
"(",
"NewIsland",
")",
";",
"decrementCPEReferenceCount",
"(",
"CPI",
",",
"CPEMI",
")",
";",
"unsigned",
"ID",
"=",
"createPICLabelUId",
"(",
")",
";",
"U",
".",
"HighWaterMark",
"=",
"NewIsland",
";",
"U",
".",
"CPEMI",
"=",
... |
GCC | i386 | CPP | next_suggestion | CPU | 624,484 | [
"}"
] | [
"_",
"_",
"m512i",
"_",
"_",
"v1_old",
"=",
"_",
"mm512_undefined_epi32",
"(",
")",
";",
"_",
"_",
"mmask8",
"_",
"_",
"mask",
"=",
"<NUM_LIT>",
";",
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_gatherdiv8di",
"(",
"(",
"_",
"_",
... |
LLVM | Sparc | CPP | code_generation | CPU | 624,485 | [
"const",
"char",
"*",
"SparcTargetLowering",
"::",
"getTargetNodeName",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"switch",
"(",
"Opcode",
")",
"{",
"default",
":",
"return",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LI... | [
"getTargetNodeName",
"-",
"This",
"method",
"returns",
"the",
"name",
"of",
"a",
"target",
"specific"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 624,486 | [
"if",
"(",
"M",
"<",
"<NUM_LIT>",
")",
"{"
] | [
"int",
"Size",
"=",
"Mask",
".",
"size",
"(",
")",
";",
"int",
"LaneSize",
"=",
"<NUM_LIT>",
"/",
"VT",
".",
"getScalarSizeInBits",
"(",
")",
";",
"const",
"int",
"NumBytes",
"=",
"VT",
".",
"getSizeInBits",
"(",
")",
"/",
"<NUM_LIT>",
";",
"const",
... |
GCC | i386 | CPP | program_repair | CPU | 624,487 | [
"<FIXS>",
"case",
"V32BF_FTYPE_V16SF_V16SF",
":",
"case",
"V16BF_FTYPE_V8SF_V8SF",
":",
"case",
"V8BF_FTYPE_V4SF_V4SF",
":",
"case",
"V16BF_FTYPE_V16SF_UHI",
":",
"case",
"V8BF_FTYPE_V8SF_UQI",
":",
"case",
"V8BF_FTYPE_V4SF_UQI",
":",
"<FIXE>"
] | [
"case",
"USI_FTYPE_USI_USI",
":",
"case",
"UDI_FTYPE_UDI_UDI",
":",
"case",
"V16SI_FTYPE_V8DF_V8DF",
":",
"<BUGS>",
"case",
"V32HI_FTYPE_V16SF_V16SF",
":",
"case",
"V16HI_FTYPE_V8SF_V8SF",
":",
"case",
"V8HI_FTYPE_V4SF_V4SF",
":",
"case",
"V16HI_FTYPE_V16SF_UHI",
":",
"ca... |
LLVM | ARM | CPP | next_suggestion | CPU | 624,488 | [
"return",
"true",
";"
] | [
"auto",
"LHSReg",
"=",
"MIB",
".",
"getReg",
"(",
"<NUM_LIT>",
")",
";",
"auto",
"RHSReg",
"=",
"MIB",
".",
"getReg",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"!",
"validOpRegPair",
"(",
"MRI",
",",
"LHSReg",
",",
"RHSReg",
",",
"Helper",
".",
"Operand... |
LLVM | AArch64 | TD | stmt_completion | CPU | 624,489 | [
",",
"GIComplexPatternEquiv",
"<",
"arith_shifted_reg32",
">",
";"
] | [
"def",
"gi_arith_shifted_reg32",
":",
"GIComplexOperandMatcher",
"<",
"s32",
",",
"<STR_LIT>",
">"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 624,490 | [
"}",
"=",
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"type",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 624,491 | [
"_",
"A",
",",
"(",
"_",
"_",
"v4si",
")",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cmplt_epi32",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,492 | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 624,493 | [
"Callee",
",",
"AttrName",
")",
";"
] | [
"<STR_LIT>",
"amdgpu-work-item-id-x",
"<STR_LIT>",
",",
"<STR_LIT>",
"amdgpu-work-item-id-y",
"<STR_LIT>",
",",
"<STR_LIT>",
"amdgpu-work-item-id-z",
"<STR_LIT>",
",",
"<STR_LIT>",
"amdgpu-work-group-id-x",
"<STR_LIT>",
",",
"<STR_LIT>",
"amdgpu-work-group-id-y",
"<STR_LIT>",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 624,494 | [
"+",
"<NUM_LIT>",
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LI... |
GCC | i386 | CPP | stmt_completion | CPU | 624,495 | [
")",
")",
"_",
"m_psllq",
"(",
"_",
"_",
"m64",
"_",
"_",
"m",
",",
"_",
"_",
"m64",
"_",
"_",
"count",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 624,496 | [
"}"
] | [
"const_pointer",
"get",
"(",
")",
"const",
"SPIMPL_NOEXCEPT",
"{",
"return",
"ptr_",
".",
"get",
"(",
")",
";"
] |
LLVM | Z80 | CPP | next_suggestion | MPU | 624,497 | [
"}"
] | [
"if",
"(",
"isFrameStoreOpcode",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"&&",
"!",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getSubReg",
"(",
")",
"&&",
"isFrameOperand",
"(",
"MI",
",",
"<NUM_LIT>",
",",
"FrameIndex",
")",
")",
"retur... |
GCC | sh | MD | stmt_completion | CPU | 624,498 | [
"<STR_LIT>",
")"
] | [
"(",
"define_automaton"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,499 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"GP",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.