Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
CPP
next_suggestion
CPU
624,700
[ "}" ]
[ "if", "(", "!", "TARGET_ABICALLS", ")", "return", "GLOBAL_POINTER_REGNUM", ";", "if", "(", "!", "TARGET_EXPLICIT_RELOCS", ")", "return", "GLOBAL_POINTER_REGNUM", ";", "if", "(", "current_function_profile", ")", "return", "GLOBAL_POINTER_REGNUM", ";", "if", "(", "cur...
LLVM
SystemZ
TD
next_suggestion
CPU
624,701
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M1", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "M1", ";", "bits", "<", "<NUM_LIT>", ">", "RI2", ";", "bits", "<", "<NUM_LIT>", ">", "BD3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
Hexagon
TD
stmt_completion
DSP
624,702
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "II", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
X86
CPP
next_suggestion
CPU
624,703
[ "return", "HardenedReg", ";" ]
[ "auto", "*", "DefRC", "=", "MRI", "->", "getRegClass", "(", "OldDefReg", ")", ";", "Register", "UnhardenedReg", "=", "MRI", "->", "createVirtualRegister", "(", "DefRC", ")", ";", "DefOp", ".", "setReg", "(", "UnhardenedReg", ")", ";", "unsigned", "HardenedRe...
LLVM
M680x0
CPP
next_suggestion
MPU
624,704
[ "}" ]
[ "SDNode", "*", "User", "=", "*", "UI", ";", "unsigned", "UOpNo", "=", "UI", ".", "getOperandNo", "(", ")", ";", "if", "(", "User", "->", "getOpcode", "(", ")", "==", "ISD", "::", "TRUNCATE", "&&", "User", "->", "hasOneUse", "(", ")", ")", "{", "U...
GCC
aarch64
CPP
program_repair
CPU
624,705
[ "<FIXS>", "auto", "branch", "=", "aarch64_gen_test_and_branch", "(", "already_ok_cond", ",", "old_svcr", ",", "<NUM_LIT>", ",", "label", ")", ";", "auto", "*", "jump", "=", "emit_jump_insn", "(", "branch", ")", ";", "<FIXE>" ]
[ "gcc_assert", "(", "local_mode", "!=", "<NUM_LIT>", ")", ";", "auto", "already_ok_cond", "=", "(", "local_mode", "&", "AARCH64_FL_SM_ON", "?", "NE", ":", "EQ", ")", ";", "auto", "*", "label", "=", "gen_label_rtx", "(", ")", ";", "<BUGS>", "auto", "*", "j...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
624,706
[ "}" ]
[ "StringRef", "getToken", "(", ")", "const", "{", "assert", "(", "Kind", "==", "OpKind", "::", "Token", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";", "return", "StringRef", "(", "Token", ".", "Data", ",", "Token", ".", "Length", ")", ";" ]
GCC
frv
MD
stmt_completion
VLIW
624,707
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>" ]
GCC
arm
CPP
next_suggestion
CPU
624,708
[ "}" ]
[ "*", "_", "_", "a", "=", "_", "_", "builtin_mve_viwdupq_m_wb_uv8hi", "(", "_", "_", "inactive", ",", "*", "_", "_", "a", ",", "_", "_", "c", ",", "_", "_", "imm", ",", "_", "_", "p", ")", ";", "return", "_", "_", "res", ";" ]
GCC
alpha
MD
stmt_completion
MPU
624,709
[ ":", "I48MODE" ]
[ "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend" ]
LLVM
ARM
CPP
next_suggestion
CPU
624,710
[ "unsigned", "Opcode", "=", "(", "N", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "SDValue", "LHS", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "RHS", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "LHS", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "isNullCo...
LLVM
Hexagon
TD
next_suggestion
DSP
624,711
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Defs", "=", "[", "PC", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable"...
GCC
s390
MD
stmt_completion
MPU
624,712
[ ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashiftrt", ":", "VI", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
AArch64
CPP
next_suggestion
CPU
624,713
[ "}", "else", "{" ]
[ "if", "(", "(", "SrcVT", "==", "MVT", "::", "f64", "||", "SrcVT", "==", "MVT", "::", "f32", "||", "(", "SrcVT", "==", "MVT", "::", "f16", "&&", "Subtarget", "->", "hasFullFP16", "(", ")", ")", ")", "&&", "DstVT", "==", "SatVT", "&&", "(", "DstVT"...
GCC
csky
MD
stmt_completion
CPU
624,714
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
PowerPC
TD
next_suggestion
CPU
624,715
[ "bit", "Interpretation64Bit", "=", "<NUM_LIT>", ";" ]
[ "let", "Itinerary", "=", "itin", ";", "bits", "<", "<NUM_LIT>", ">", "PPC970_First", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "PPC970_Single", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "PPC970_Cracked", "=", "<NUM_LIT>", ";", "bits",...
LLVM
AMDGPU
CPP
program_repair
GPU
624,716
[ "<FIXS>", "DAG", ".", "getTargetConstant", "(", "IdxEn", ",", "DL", ",", "MVT", "::", "i1", ")", ",", "<FIXE>" ]
[ "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "DAG", ".", "getTargetConstant", "(", "Dfmt", "|", "(", "Nfmt", "<<", "<NUM_LIT>", ")", ",", "DL", ",", "MVT", "::", "i32", ")", ",", "DAG", ".", "getTargetConstant", "(", "Glc", "|", "(", "Slc", ...
GCC
i386
CPP
stmt_completion
CPU
624,717
[ "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pmullq128_mask", "(", "(", "_", "_", "v2di", ")", "_", "_", "A", ",", "(", "_", "_", "v2di", ")", "_", "_", "B", ",", "(", "_", "_", "v2di", ")", "_", "mm_avx512_setzero_si128", "(", ...
LLVM
X86
CPP
code_generation
CPU
624,718
[ "bool", "FixupLEAPass", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "Func", ")", "{", "if", "(", "skipFunction", "(", "*", "Func", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "MF", "=", "&", "Func", ";", "const", "X86Su...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
aarch64
CPP
stmt_completion
CPU
624,719
[ "_", "_", "b", ")", ";" ]
[ "return", "(", "int16x8_t", ")", "_", "_", "builtin_aarch64_saddw2v16qi", "(", "_", "_", "a", "," ]
LLVM
ARM
CPP
program_repair
CPU
624,720
[ "<FIXS>", "unsigned", "Rt", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "<FIXE>", "<FIXS>", "unsigned", "Rn", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "case", "ARM", "::", "t2PLIs", ":", "break", ";", "default", ":", "{", "<BUGS>", "unsigned", "Rt", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "<BUGE>", "if", "(", "!", "Check", "(", "S", ",", "DecoderGPRRegi...
LLVM
ARM
TD
stmt_completion
CPU
624,721
[ "(", "word_alignedstore", "(", "v2f64", "DPair", ":", "$", "src", ")", ",", "GPR", ":", "$", "Rn", ")", "]", ">", ";" ]
[ "def", "VSTMQIA", ":", "PseudoVFPLdStM", "<", "(", "outs", ")", ",", "(", "ins", "DPair", ":", "$", "src", ",", "GPR", ":", "$", "Rn", ")", ",", "IIC_fpStore_m", ",", "<STR_LIT>", ",", "[" ]
GCC
rs6000
MD
stmt_completion
CPU
624,722
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "FMA_F", "<NUM_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "FMA_F", "(", "fma", ":", "FMA_F", "(", "match_operand", ":", "FMA_F" ]
LLVM
Hexagon
TD
next_suggestion
DSP
624,723
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
ARM
TD
next_suggestion
CPU
624,724
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op16", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", ...
LLVM
R600
CPP
stmt_completion
GPU
624,725
[ "Consts", ";" ]
[ "TII", "->", "getOperandIdx", "(", "Opcode", ",", "AMDGPU", "::", "OpName", "::", "src0_neg_X", ")", ",", "TII", "->", "getOperandIdx", "(", "Opcode", ",", "AMDGPU", "::", "OpName", "::", "src0_neg_Y", ")", ",", "TII", "->", "getOperandIdx", "(", "Opcode",...
LLVM
TPC
TD
next_suggestion
Virtual ISA
624,726
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "OperandType", "=", "OpType", ".", "FP32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "SrcA", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "SrcB", ";", "let", "Inst", "{", "<N...
LLVM
X86
TD
stmt_completion
CPU
624,727
[ "]", ">", ";" ]
[ "def", "X86LFence", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_X86MEMBARRIER", ",", "[", "SDNPHasChain" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,728
[ ";" ]
[ "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "AMDGPU", "::", "S_SETPC_B64", ")", "{", "return", "nullptr" ]
GCC
i386
CPP
stmt_completion
CPU
624,729
[ ",", "_", "_", "scale", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_i32gather_ps", "(", "_", "_", "m128", "_", "_", "src...
GCC
mips
MD
stmt_completion
CPU
624,730
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
CPP
next_suggestion
CPU
624,731
[ "if", "(", "(", "rs6000_isa_flags", "&", "no_flag", ")", "==", "<NUM_LIT>", "&&", "(", "rs6000_isa_flags_explicit", "&", "no_flag", ")", "!=", "<NUM_LIT>", ")", "{" ]
[ "const", "char", "*", "const", "name", ";", "}", "flags", "[", "]", "=", "{", "{", "OPTION_MASK_P9_VECTOR", ",", "OTHER_P9_VECTOR_MASKS", ",", "<STR_LIT>", "power9-vector", "<STR_LIT>", "}", ",", "{", "OPTION_MASK_P8_VECTOR", ",", "OTHER_P8_VECTOR_MASKS", ",", "...
GCC
arm
MD
stmt_completion
CPU
624,732
[ ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_int", "<NUM_LIT>", ")" ]
LLVM
Patmos
CPP
stmt_completion
VLIW
624,733
[ "MBB", ";" ]
[ "return", "!" ]
GCC
rs6000
CPP
program_repair
CPU
624,734
[ "<FIXS>", "rs6000_target_modify_macros", "(", "true", ",", "rs6000_isa_flags", ")", ";", "<FIXE>" ]
[ "rs6000_cpu_cpp_builtins", "(", "cpp_reader", "*", "pfile", ")", "{", "<BUGS>", "rs6000_target_modify_macros", "(", "true", ",", "rs6000_isa_flags", ",", "rs6000_builtin_mask_calculate", "(", ")", ")", ";", "<BUGE>", "if", "(", "TARGET_FRE", ")", "builtin_define", "...
GCC
aarch64
CPP
stmt_completion
CPU
624,735
[ ")", ",", "<STR_LIT>", "w", "<STR_LIT>", "(", "b", ")", ",", "<STR_LIT>", "x", "<STR_LIT>", "(", "c", ")", ":", ")", ";" ]
[ "int16x4_t", "result", ";", "_", "_", "asm__", "(", "<STR_LIT>", "mla %0.4h,%2.4h,%3.h[0]", "<STR_LIT>", ":", "<STR_LIT>", "=w", "<STR_LIT>", "(", "result", ")", ":", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", "(", "a" ]
LLVM
AArch64
CPP
next_suggestion
CPU
624,736
[ "MachineInstrBuilder", "MIB", "=", "BuildMI", "(", "MBB", ",", "MBBI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "add", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", "...
[ "int", "SecondMovkIdx", "=", "NotSet", ";", "for", "(", "int", "Idx", "=", "<NUM_LIT>", ";", "Idx", "<", "<NUM_LIT>", ";", "++", "Idx", ")", "{", "const", "uint64_t", "Chunk", "=", "getChunk", "(", "UImm", ",", "Idx", ")", ";", "if", "(", "(", "Idx...
LLVM
AArch64
CPP
stmt_completion
CPU
624,737
[ "<NUM_LIT>", ")", ";" ]
[ "bool", "isShrImm8", "(", ")", "const", "{", "return", "isShrFixedWidth", "(" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
624,738
[ "assert", "(", "SrcBitWidth", "==", "VTBits", "&&", "<STR_LIT>", "Expected operands of same bitwidth.", "<STR_LIT>", ")", ";" ]
[ "unsigned", "RHS", "=", "DAG", ".", "ComputeNumSignBits", "(", "Op", ".", "getOperand", "(", "OpNo", "+", "<NUM_LIT>", ")", ",", "Src1DemE", ",", "Depth", "+", "<NUM_LIT>", ")", ";", "if", "(", "RHS", "==", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,739
[ "IsDefault", ",", "STI", ")", ";" ]
[ "return", "decodeCustomOperand", "(", "DepCtrInfo", ",", "DEP_CTR_SIZE", ",", "Code", ",", "Id", ",", "Name", ",", "Val", "," ]
LLVM
PowerPC
CPP
next_suggestion
CPU
624,740
[ "}" ]
[ "if", "(", "const", "ConstantExpr", "*", "CE", "=", "dyn_cast", "<", "ConstantExpr", ">", "(", "S", ".", "Func", ")", ")", "S", ".", "Func", "=", "CE", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "llvm", "::", "GlobalAlias", "::", "create", "(", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
624,741
[ "}" ]
[ "SDValue", "V2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "ShuffleVectorSDNode", "*", "SVOp", "=", "cast", "<", "ShuffleVectorSDNode", ">", "(", "Op", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "bool", "isLit...
GCC
ns32k
MD
stmt_completion
MPU
624,742
[ ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand" ]
GCC
bfin
CPP
program_repair
DSP
624,743
[ "<FIXS>", "*", "total", "+=", "rtx_cost", "(", "op0", ",", "mode", ",", "code", ",", "<NUM_LIT>", ",", "speed", ")", ";", "<FIXE>" ]
[ "op1", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "op0", ")", "!=", "REG", "&&", "(", "GET_CODE", "(", "op0", ")", "!=", "SUBREG", "||", "GET_CODE", "(", "SUBREG_REG", "(", "op0", ")", ")", "!=", "REG", ")", ...
LLVM
ARM
CPP
next_suggestion
CPU
624,744
[ "}" ]
[ "SDLoc", "dl", "(", "Op", ")", ";", "SDValue", "DBZCHK", "=", "WinDBZCheckDenominator", "(", "DAG", ",", "Op", ".", "getNode", "(", ")", ",", "DAG", ".", "getEntryNode", "(", ")", ")", ";", "SDValue", "Result", "=", "LowerWindowsDIVLibCall", "(", "Op", ...
GCC
i386
CPP
next_suggestion
CPU
624,745
[ "}" ]
[ "if", "(", "seh", "->", "cfa_reg", "==", "stack_pointer_rtx", ")", "seh", "->", "cfa_offset", "+=", "offset", ";", "seh", "->", "sp_offset", "+=", "offset", ";", "if", "(", "offset", "<", "SEH_MAX_FRAME_SIZE", ")", "fprintf", "(", "f", ",", "<STR_LIT>", ...
LLVM
AArch64
TD
next_suggestion
CPU
624,746
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "R", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_...
GCC
pa
CPP
program_repair
CPU
624,747
[ "<FIXS>", "int", "size", "ATTRIBUTE_UNUSED", ";", "<FIXE>" ]
[ "voidoutput_function_epilogue", "(", "file", ",", "size", ")", "FILE", "*", "file", ";", "<BUGS>", "int", "size", ";", "<BUGE>", "{", "rtx", "insn", "=", "get_last_insn", "(", ")", ";" ]
GCC
s390
MD
stmt_completion
MPU
624,748
[ ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "intcmpcc", "(", "match_operand", ":", "VI_HW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI_HW", "<NUM_LIT>", ...
LLVM
Mips
TD
stmt_completion
CPU
624,749
[ "<STR_LIT>", ";" ]
[ "let", "RenderMethod", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=" ]
LLVM
CellSPU
CPP
program_repair
MPU
624,750
[ "<FIXS>", "#", "ifdef", "NDEBUG", "<FIXE>" ]
[ "}", "}", "<BUGS>", "#", "if", "<NUM_LIT>", "<BUGE>", "if", "(", "Result", ".", "getNode", "(", ")", ")", "{", "DEBUG", "(", "cerr", "<<", "<STR_LIT>", "\\nReplace.SPU: ", "<STR_LIT>", ")", ";", "DEBUG", "(", "N", "->", "dump", "(", "&", "DAG", ")", ...
LLVM
ARM
TD
program_repair
CPU
624,751
[ "<FIXS>", "BinOpFrag", "(", "adde_dead_carry", "node", ":", "$", "LHS", ",", "node", ":", "$", "RHS", ")", ">", ",", "<NUM_LIT>", ">", ";", "<FIXE>", "<FIXS>", "BinOpFrag", "(", "sube_dead_carry", "node", ":", "$", "LHS", ",", "node", ":", "$", "RHS", ...
[ "BinOpFrag", "(", "subc", "node", ":", "$", "LHS", ",", "node", ":", "$", "RHS", ")", ">", ">", ";", "defm", "ADC", ":", "AI1_adde_sube_irs", "<NUM_LIT>", ",", "<STR_LIT>", ",", "<BUGS>", "BinOpFrag", "(", "adde", "node", ":", "$", "LHS", ",", "node"...
LLVM
M680x0
CPP
stmt_completion
MPU
624,752
[ "Couldn't find the register class", "<STR_LIT>", ")", ";" ]
[ "const", "TargetRegisterClass", "*", "M680x0RegisterInfo", "::", "getMaximalPhysRegClass", "(", "unsigned", "reg", ",", "MVT", "VT", ")", "const", "{", "assert", "(", "isPhysicalRegister", "(", "reg", ")", "&&", "<STR_LIT>", "reg must be a physical register", "<STR_LI...
GCC
i386
CPP
stmt_completion
CPU
624,753
[ ")", ")", "_", "mm_maskz_cvtpd_epi64", "(", "_", "_", "mmask8", "_", "_", "U", ",", "_", "_", "m128d", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__" ]
LLVM
X86
TD
stmt_completion
CPU
624,754
[ "BWWriteZeroLatency", "]", ">", ",", "SchedVar", "<", "NoSchedPred", ",", "[", "WriteVecLogicY", "]", ">", "]", ">", ";" ]
[ "def", "BWWriteVZeroIdiomLogicY", ":", "SchedWriteVariant", "<", "[", "SchedVar", "<", "MCSchedPredicate", "<", "ZeroIdiomPredicate", ">", ",", "[" ]
LLVM
Z80
CPP
stmt_completion
MPU
624,755
[ ")", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "Unimplemented", "<STR_LIT>" ]
GCC
avr
CPP
stmt_completion
MPU
624,756
[ "rtx_insn", "*", "insn", ")", "{" ]
[ "static", "bool", "compare_sign_p", "(" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
624,757
[ "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";" ]
[ "return", "useHVX", "(", ")" ]
GCC
aarch64
CPP
code_generation
CPU
624,758
[ "bool", "function_resolver", "::", "require_matching_vector_type", "(", "unsigned", "int", "argno", ",", "unsigned", "int", "first_argno", ",", "sve_type", "type", ")", "{", "sve_type", "new", "_", "type", "=", "infer_sve_type", "(", "argno", ")", ";", "if", "...
[ "Like", "require_vector_type", ",", "but", "TYPE", "is", "inferred", "from", "previous", "arguments", "rather", "than", "being", "a", "fixed", "part", "of", "the", "function", "signature", ".", "This", "changes", "the", "nature", "of", "the", "error", "message...
LLVM
X86
TD
program_repair
CPU
624,759
[ "<FIXS>", "TuningSlowUAMem16", ",", "TuningLEAForSP", ",", "TuningSlowDivide32", ",", "TuningSlowDivide64", ",", "TuningSlowTwoMemOps", ",", "TuningLEAUsesAG", ",", "TuningPadShortFunctions", ",", "TuningInsertVZEROUPPER", "]", ";", "<FIXE>" ]
[ "FeatureMOVBE", ",", "FeatureLAHFSAHF", "]", ";", "list", "SubtargetFeature", ">", "AtomTuning", "=", "[", "ProcIntelAtom", ",", "<BUGS>", "FeatureSlowUAMem16", ",", "FeatureLEAForSP", ",", "FeatureSlowDivide32", ",", "FeatureSlowDivide64", ",", "FeatureSlowTwoMemOps", ...
GCC
i386
MD
stmt_completion
CPU
624,760
[ ")", ")", ")" ]
[ "UNSPEC_PTEST", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "...
LLVM
Hexagon
TD
next_suggestion
DSP
624,761
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ...
GCC
sh
CPP
code_generation
CPU
624,762
[ "int", "initial_elimination_offset", "(", "int", "from", ",", "int", "to", ")", "{", "int", "regs_saved", ";", "int", "regs_saved_rounding", "=", "<NUM_LIT>", ";", "int", "total_saved_regs_space", ";", "int", "total_auto_space", ";", "int", "save_flags", "=", "t...
[ "Define", "the", "offset", "between", "two", "registers", ",", "one", "to", "be", "eliminated", ",", "and", "the", "other", "its", "replacement", ",", "at", "the", "start", "of", "a", "routine", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
624,763
[ "}", "]", ">", "{", "let", "ParserMatchClass", "=", "TBZImm32_63Operand", ";" ]
[ "def", "tbz_imm32_63", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>"...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
624,764
[ "}" ]
[ "for", "(", "auto", "&", "MI", ":", "llvm", "::", "make_early_inc_range", "(", "MBB", ")", ")", "{", "if", "(", "MI", ".", "isDebugValue", "(", ")", "&&", "MI", ".", "getDebugOperand", "(", "<NUM_LIT>", ")", ".", "isReg", "(", ")", "&&", "!", "MI",...
GCC
csky
CPP
stmt_completion
CPU
624,765
[ ")", "offset", "-=", "cfun", "->", "machine", "->", "reg_offset", ";" ]
[ "case", "ARG_POINTER_REGNUM", ":", "offset", "=", "cfun", "->", "machine", "->", "arg_offset", ";", "break", ";", "default", ":", "gcc_unreachable", "(", ")", ";", "}", "if", "(", "to", "==", "FRAME_POINTER_REGNUM", "||", "to", "==", "HARD_FRAME_POINTER_REGNUM...
GCC
sparc
MD
next_suggestion
CPU
624,766
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,767
[ ";" ]
[ "Impl", ".", "DL", "=", "&", "Impl", ".", "Mod", "->", "getDataLayout", "(", ")", ";", "Impl", ".", "SqrtF32", "=", "nullptr", ";", "Impl", ".", "LdexpF32", "=", "nullptr", ";", "return", "false" ]
LLVM
AArch64
TD
next_suggestion
CPU
624,768
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx2", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx2", ";", "let", "Inst", ...
GCC
i386
MD
stmt_completion
CPU
624,769
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(" ]
LLVM
TPC
CPP
code_generation
Virtual ISA
624,770
[ "void", "TPCAsmBackend", "::", "applyFixup", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCValue", "&", "Target", ",", "MutableArrayRef", "<", "char", ">", "Data", ",", "uint64_t", "Value", ",", "bool", "I...
[ "Apply", "the", "Value", "for", "given", "Fixup", "into", "the", "provided", "data", "fragment", ",", "at", "the", "offset", "specified", "by", "the", "fixup", "and", "following", "the", "fixup", "kind", "as", "appropriate", "." ]
GCC
sh
CPP
stmt_completion
CPU
624,771
[ ",", "DImode", ")", ";" ]
[ "rtx", "insn", ",", "next_tail", ",", "head", ",", "tail", ";", "get_block_head_tail", "(", "b", ",", "&", "head", ",", "&", "tail", ")", ";", "next_tail", "=", "NEXT_INSN", "(", "tail", ")", ";", "for", "(", "insn", "=", "head", ";", "insn", "!=",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,772
[ "PSI", ",", "BFI", ",", "AA", ")", ";" ]
[ "Subtarget", "=", "&", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "InstructionSelector", "::", "setupMF", "(", "MF", ",", "KB", ",", "CoverageInfo", "," ]
LLVM
AArch64
CPP
stmt_completion
CPU
624,773
[ "{" ]
[ "<STR_LIT>", "::", "<STR_LIT>", "getExtendType", "(", ")", "const" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
624,774
[ ";" ]
[ "SM", ".", "serializeToStackMapSection", "(", ")" ]
GCC
tilepro
MD
stmt_completion
VLIW
624,775
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "leu", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>" ]
GCC
mn10300
CPP
next_suggestion
MPU
624,776
[ "}" ]
[ "rtx", "symbol", ";", "default_encode_section_info", "(", "decl", ",", "rtl", ",", "first", ")", ";", "if", "(", "!", "MEM_P", "(", "rtl", ")", ")", "return", ";", "symbol", "=", "XEXP", "(", "rtl", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", ...
LLVM
ARM
CPP
stmt_completion
CPU
624,777
[ ")", "{" ]
[ "FunctionPass", "*", "llvm", "::", "createARMLoadStoreOptimizationPass", "(" ]
LLVM
X86
TD
next_suggestion
CPU
624,778
[ "let", "AsmOperandLowerMethod", "=", "<STR_LIT>", ";" ]
[ "def", "lea64_32mem", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,779
[ "<NUM_LIT>", "]", ";" ]
[ "const", "LLT", "S32", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "S64", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "S512", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "...
GCC
aarch64
CPP
next_suggestion
CPU
624,780
[ "}" ]
[ "vcopyq_lane_u16", "(", "uint16x8_t", "_", "_", "a", ",", "const", "int", "_", "_", "lane1", ",", "uint16x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "lane2", ")", "{", "return", "_", "_", "aarch64_vset_lane_any", "(", "_", "_", "aarch64_vget_l...
LLVM
Tile64
CPP
next_suggestion
VLIW
624,781
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "FrameIndex in unexpected instruction!", "<STR_LIT>", ")", ";" ]
[ "int", "Opc", "=", "MI", ".", "getOpcode", "(", ")", ";", "unsigned", "DestReg", "=", "<NUM_LIT>", ";", "MachineOperand", "*", "FrameIndexOp", "=", "<NUM_LIT>", ";", "if", "(", "Opc", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "DestReg", "=", "MI", ...
GCC
rs6000
CPP
stmt_completion
CPU
624,782
[ "(", "insn", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "if", "(", "ready_index", "==", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", "if", "(", "rs6000_tune", "!=", "PROCESSOR_CELL", ")", "return", "<NUM_LIT>", ";", "gcc_assert", "(", "insn", "!=", "NULL_RTX", "&&", "INSN_P", "(", "insn", ")", ")", ";", "if", ...
LLVM
X86
CPP
stmt_completion
CPU
624,783
[ "+", "X86", "::", "AddrIndexReg", ")", ";" ]
[ "Register", "DefReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "MachineInstr", "*", "SingleUseMI", "=", "nullptr", ";", "for", "(", "MachineInstr", "&", "UseMI", ":", "MRI", "->", "use_instructions", "(", "DefReg",...
LLVM
AArch64
TD
next_suggestion
CPU
624,784
[ "enc", "=", "enc", ">", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "enc", ";" ]
[ "uint64_t", "enc", "=", "<NUM_LIT>", "-", "N", "-", ">", "getZExtValue", "(", ")", ";", "enc", "=", "enc", ">", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "enc", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "enc", ",", "SDLoc", "(", "N", ")"...
GCC
i386
CPP
program_repair
CPU
624,785
[ "<FIXS>", "case", "E_V2DImode", ":", "<FIXE>" ]
[ "gen_interleave_second_low", "=", "gen_vec_interleave_lowv2di", ";", "<BUGS>", "case", "V2DImode", ":", "<BUGE>", "op0", "=", "gen_reg_rtx", "(", "second_imode", ")", ";", "emit_insn", "(", "gen_interleave_second_low", "(", "op0", ",", "ops", "[", "<NUM_LIT>", "]", ...
GCC
c6x
MD
next_suggestion
VLIW
624,786
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
program_repair
CPU
624,787
[ "<FIXS>", "IsTailCall", "=", "isEligibleForTailCallOptimization", "(", "CLI", ")", ";", "<FIXE>" ]
[ "if", "(", "IsTailCall", ")", "{", "<BUGS>", "IsTailCall", "=", "isEligibleForTailCallOptimization", "(", "Callee", ",", "CallConv", ",", "IsVarArg", ",", "Outs", ",", "OutVals", ",", "Ins", ",", "DAG", ")", ";", "<BUGE>" ]
GCC
sparc
CPP
stmt_completion
CPU
624,788
[ "[", "<NUM_LIT>", "]", ")", ";" ]
[ "rtx", "cc_reg", ",", "dst", ",", "cmp", ";", "cmp", "=", "operands", "[", "<NUM_LIT>", "]", ";", "if", "(", "GET_MODE", "(", "XEXP", "(", "cmp", ",", "<NUM_LIT>", ")", ")", "==", "DImode", "&&", "!", "TARGET_ARCH64", ")", "return", "false", ";", "...
LLVM
VE
CPP
stmt_completion
CPU
624,789
[ "getBlockAddress", "(", ")", ",", "Op", ".", "getValueType", "(", ")", ",", "<NUM_LIT>", ",", "TF", ")", ";" ]
[ "if", "(", "const", "GlobalAddressSDNode", "*", "GA", "=", "dyn_cast", "<", "GlobalAddressSDNode", ">", "(", "Op", ")", ")", "return", "DAG", ".", "getTargetGlobalAddress", "(", "GA", "->", "getGlobal", "(", ")", ",", "SDLoc", "(", "GA", ")", ",", "GA", ...
GCC
visium
CPP
code_generation
Virtual ISA
624,790
[ "void", "visium_expand_int_cstore", "(", "rtx", "*", "operands", ",", "enum", "machine_mode", "mode", ")", "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "rtx", "op0", "=", "operands", "[", "<NUM_LIT>", ...
[ "Expand", "a", "cstore", "of", "OPERANDS", "in", "MODE", "for", "EQ/NE/LTU/GTU/GEU/LEU", ".", "We", "generate", "the", "result", "in", "the", "C", "flag", "and", "use", "the", "ADC/SUBC", "instructions", "to", "write", "it", "into", "the", "destination", "re...
LLVM
X86
CPP
program_repair
CPU
624,791
[ "<FIXS>", "HasPSHUFB", ",", "DAG", ",", "DCI", ",", "Subtarget", ")", ")", "<FIXE>" ]
[ "if", "(", "Op", "->", "isOnlyUserOf", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getNode", "(", ")", ")", "&&", "combineX86ShufflesRecursively", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "Root", ",", "Mask", ",", "Depth",...
LLVM
XCore
CPP
next_suggestion
MPU
624,792
[ "DecodeStatus", "S", "=", "Decode3OpInstruction", "(", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "Op1", ",", "Op2", ",", "Op3", ")", ";" ]
[ "static", "DecodeStatus", "DecodeL2RUSInstruction", "(", "MCInst", "&", "Inst", ",", "unsigned", "Insn", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "unsigned", "Op1", ",", "Op2", ",", "Op3", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
624,793
[ "getSTI", "(", ")", ")", ";" ]
[ "if", "(", "LVIInlineAsmHardening", "&&", "getSTI", "(", ")", ".", "getFeatureBits", "(", ")", "[", "X86", "::", "FeatureLVIControlFlowIntegrity", "]", ")", "applyLVICFIMitigation", "(", "Inst", ",", "Out", ")", ";", "Out", ".", "emitInstruction", "(", "Inst",...
LLVM
ARM
CPP
stmt_completion
CPU
624,794
[ ")", ";" ]
[ "virtual", "ARMTargetLowering", "*", "getTargetLowering", "(", ")", "const", "{", "return", "const_cast", "<", "ARMTargetLowering", "*", ">", "(", "&", "TLInfo" ]
LLVM
Lanai
CPP
stmt_completion
CPU
624,795
[ "Printer", ".", "getFunctionNumber", "(", ")", "<<", "'", "_", "'", "<<", "MO", ".", "getIndex", "(", ")", ";" ]
[ "MCSymbol", "*", "LanaiMCInstLower", "::", "GetConstantPoolIndexSymbol", "(", "const", "MachineOperand", "&", "MO", ")", "const", "{", "SmallString", "<", "<NUM_LIT>", ">", "Name", ";", "raw_svector_ostream", "(", "Name", ")", "<<", "Printer", ".", "MAI", "->", ...
LLVM
AVR
CPP
code_generation
MPU
624,796
[ "void", "AVRFrameLowering", "::", "emitPrologue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "begin", "(", ")", ";", "CallingConv", "::", "ID", "...
[ "emitProlog/emitEpilog", "-", "These", "methods", "insert", "prolog", "and", "epilog", "code", "into", "the", "function", "." ]
LLVM
X86
CPP
next_suggestion
CPU
624,797
[ "addPass", "(", "createX86FixupLEAs", "(", ")", ")", ";" ]
[ "bool", "ShouldPrint", "=", "false", ";", "if", "(", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", "&&", "getX86Subtarget", "(", ")", ".", "hasSSE2", "(", ")", ")", "{", "addPass", "(", "createExecutionDependencyFixPass", "(", "&", "X86", "::"...
GCC
i386
MD
stmt_completion
CPU
624,798
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
624,799
[ "STI", ".", "getLegalizerInfo", "(", ")", ")", ";" ]
[ "bool", "EnableOpt", "=", "MF", ".", "getTarget", "(", ")", ".", "getOptLevel", "(", ")", "!=", "CodeGenOptLevel", "::", "None", "&&", "!", "skipFunction", "(", "F", ")", ";", "GISelKnownBits", "*", "KB", "=", "&", "getAnalysis", "<", "GISelKnownBitsAnalys...