Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | alpha | CPP | code_generation | MPU | 624,800 | [
"static",
"void",
"alpha_emit_xfloating_libcall",
"(",
"rtx",
"func",
",",
"rtx",
"target",
",",
"rtx",
"operands",
"[",
"]",
",",
"int",
"noperands",
",",
"rtx",
"equiv",
")",
"{",
"rtx",
"usage",
"=",
"NULL_RTX",
",",
"reg",
";",
"int",
"regno",
"=",
... | [
"Emit",
"an",
"X_floating",
"library",
"function",
"call",
".",
"Note",
"that",
"these",
"functions",
"do",
"not",
"follow",
"normal",
"calling",
"conventions",
":",
"TFmode",
"arguments",
"are",
"passed",
"in",
"two",
"integer",
"registers",
"(",
"as",
"oppos... |
GCC | mips | MD | next_suggestion | CPU | 624,801 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 624,802 | [
")",
";"
] | [
"}",
"else",
"if",
"(",
"STI",
".",
"isTargetWin32",
"(",
")",
")",
"{",
"TlsReg",
"=",
"X86",
"::",
"FS",
";",
"TlsOffset",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"(",
"STI",
".",
"isTargetFreeBSD",
"(",
")",
")",
"{",
"report_fatal_error",
"(",
... |
GCC | i386 | CPP | code_generation | CPU | 624,803 | [
"static",
"int",
"dispatch_function_versions",
"(",
"tree",
"dispatch_decl",
",",
"void",
"*",
"fndecls_p",
",",
"basic_block",
"*",
"empty_bb",
")",
"{",
"tree",
"default_decl",
";",
"gimple",
"*",
"ifunc_cpu_init_stmt",
";",
"gimple_seq",
"gseq",
";",
"int",
"... | [
"This",
"function",
"generates",
"the",
"dispatch",
"function",
"for",
"multi-versioned",
"functions",
".",
"DISPATCH_DECL",
"is",
"the",
"function",
"which",
"will",
"contain",
"the",
"dispatch",
"logic",
".",
"FNDECLS",
"are",
"the",
"function",
"choices",
"for"... |
LLVM | ARM | TD | stmt_completion | CPU | 624,804 | [
",",
"i32imm",
":",
"$",
"idx",
")",
";"
] | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"DPR",
":",
"$",
"Vd"
] |
LLVM | X86 | CPP | code_generation | CPU | 624,805 | [
"void",
"X86InstrInfo",
"::",
"setSpecialOperandAttr",
"(",
"MachineInstr",
"&",
"OldMI1",
",",
"MachineInstr",
"&",
"OldMI2",
",",
"MachineInstr",
"&",
"NewMI1",
",",
"MachineInstr",
"&",
"NewMI2",
")",
"const",
"{",
"uint16_t",
"IntersectedFlags",
"=",
"OldMI1",... | [
"This",
"is",
"an",
"architecture-specific",
"helper",
"function",
"of",
"reassociateOps",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,806 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | arm | CPP | stmt_completion | CPU | 624,807 | [
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m64",
")",
"_",
"_",
"builtin_arm_wsadh",
"(",
"(",
"_",
"_",
"v4hi",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4hi"
] |
GCC | arm | CPP | stmt_completion | CPU | 624,808 | [
",",
"_",
"_",
"b",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vaddvaq_uv4si",
"(",
"_",
"_",
"a"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 624,809 | [
")",
")",
";"
] | [
"static",
"DecodeStatus",
"DecodeShiftLeftImm64",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Val",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"if",
"(",
"Val",
">",
"<NUM_LIT>",
")",
"return",
"MCDisassembler",
"::",
"Fail... |
GCC | s390 | CPP | next_suggestion | MPU | 624,810 | [
"}"
] | [
"case",
"S390_OVERLOADED_BUILTIN_s390_vec_cmpnrg_idx_cc",
":",
"case",
"S390_OVERLOADED_BUILTIN_s390_vec_cmprg_or_0_idx_cc",
":",
"case",
"S390_OVERLOADED_BUILTIN_s390_vec_cmpnrg_or_0_idx_cc",
":",
"case",
"S390_OVERLOADED_BUILTIN_s390_vec_cmprg_cc",
":",
"case",
"S390_OVERLOADED_BUILTIN_s... |
GCC | z8k | CPP | next_suggestion | MPU | 624,811 | [
"else",
"if",
"(",
"exregs",
"[",
"i",
"]",
")",
"{"
] | [
"int",
"i",
";",
"int",
"exregs",
"[",
"FIRST_PSEUDO_REGISTER",
"]",
";",
"memset",
"(",
"exregs",
",",
"<NUM_LIT>",
",",
"sizeof",
"(",
"exregs",
")",
")",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"FIRST_PSEUDO_REGISTER",
";",
"i",
"++",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 624,812 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"MRm",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 624,813 | [
"}"
] | [
"def",
"X",
":",
"BaseCmpBranch",
"<",
"GPR64",
",",
"op",
",",
"asm",
",",
"node",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 624,814 | [
"BuildMI",
"(",
"*",
"BB",
",",
"BB",
"->",
"end",
"(",
")",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"IsThumb1",
"?",
"ARM",
"::",
"tBcc",
":",
"IsThumb2",
"?",
"ARM",
"::",
"t2Bcc",
":",
"ARM",
"::",
"Bcc",
")",
")",
".",
"addMBB",
"(",
"lo... | [
"else",
"AddDefaultPred",
"(",
"BuildMI",
"(",
"*",
"BB",
",",
"MI",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"ARM",
"::",
"LDRcp",
")",
")",
".",
"addReg",
"(",
"varEnd",
",",
"RegState",
"::",
"Define",
")",
".",
"addConstantPoolIndex",
"(",
"Idx",... |
LLVM | ARM | TD | stmt_completion | CPU | 624,815 | [
"=",
"op16",
";"
] | [
"class",
"MVE_ScalarShiftDRegImm",
"<",
"string",
"iname",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op5_4",
",",
"bit",
"op16",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"MVE_ScalarShiftDoubleReg",
"<",
"iname",
",",
"(",
"ins",
"tGPR... |
GCC | tilegx | MD | next_suggestion | VLIW | 624,816 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"I48MODE",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand... |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,817 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"!",
"if",
"(",
"isMax",
",",
"Rs",
",",
"Rt",
")",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rt",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs",
";",
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 624,818 | [
"FP_TO_SINT",
")",
";"
] | [
"setCondCodeAction",
"(",
"ISD",
"::",
"SETONE",
",",
"MVT",
"::",
"f32",
",",
"Expand",
")",
";",
"setCondCodeAction",
"(",
"ISD",
"::",
"SETUEQ",
",",
"MVT",
"::",
"f32",
",",
"Expand",
")",
";",
"setCondCodeAction",
"(",
"ISD",
"::",
"SETUGE",
",",
... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 624,819 | [
"}"
] | [
"SDValue",
"TPCTargetLowering",
"::",
"lowerADD",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"return",
"expandBinaryOperation",
"(",
"Op",
",",
"DAG",
")",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 624,820 | [
"}"
] | [
"bool",
"hasV65TOps",
"(",
")",
"const",
"{",
"return",
"getHexagonArchVersion",
"(",
")",
">=",
"Hexagon",
"::",
"ArchEnum",
"::",
"V65",
";"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 624,821 | [
"let",
"SrcB",
"=",
"sw",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"VpuInst_NEARBYINT",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"Rdst",
",",
"RegisterClass",
"Rsrc",
",",
"string",
"asmstr",
",",
"Operand",
"Pred",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"VpuIn... |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,822 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"C4_or_andn",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Ps4",
",",
"PredRegs",
":",
"$",
"Pt4",
",",
"PredRegs",
":",
"$",
"Pu4",
")",
",",
"<STR_LIT>",
",",
"tc_b31c2e97",
",",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 624,823 | [
"=",
"Imm0_15Operand",
";"
] | [
"return",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass"
] |
GCC | arm | CPP | code_generation | CPU | 624,824 | [
"static",
"rtx",
"arm_expand_unop_builtin",
"(",
"enum",
"insn_code",
"icode",
",",
"tree",
"exp",
",",
"rtx",
"target",
",",
"int",
"do_load",
")",
"{",
"rtx",
"pat",
";",
"tree",
"arg0",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"rt... | [
"Subroutine",
"of",
"arm_expand_builtin",
"to",
"take",
"care",
"of",
"unop",
"insns",
"."
] |
GCC | i386 | MD | next_suggestion | CPU | 624,825 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"[",
"(",
"match_operand",
":",
"VI1_AVX2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VI1_AVX2",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lt",
":",
"VI1_AVX2",
"(",
"match_operand",
":",
"VI1_AVX2",
"<NUM_LIT>",
"<STR_LIT>",
... |
LLVM | AMDGPU | CPP | code_generation | GPU | 624,826 | [
"bool",
"SIInstrInfo",
"::",
"expandPostRAPseudo",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
")",
"const",
"{",
"MachineBasicBlock",
"&",
"MBB",
"=",
"*",
"MI",
"->",
"getParent",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MBB",
".",
"findDebugLoc",
"(",... | [
"This",
"function",
"is",
"called",
"for",
"all",
"pseudo",
"instructions",
"that",
"remain",
"after",
"register",
"allocation",
"."
] |
GCC | s390 | CPP | program_repair | MPU | 624,827 | [
"<FIXS>",
"const",
"char",
"*",
"const",
"b64",
"=",
"TARGET_64BIT",
"?",
"<STR_LIT>",
"g",
"<STR_LIT>",
":",
"<STR_LIT>",
"<STR_LIT>",
";",
"<FIXE>"
] | [
"long",
"frame_size",
";",
"rtx",
"stack_label",
"=",
"<NUM_LIT>",
",",
"got_label",
"=",
"<NUM_LIT>",
";",
"char",
"*",
"l",
";",
"<BUGS>",
"char",
"b64",
"[",
"<NUM_LIT>",
"]",
"=",
"<STR_LIT>",
"<STR_LIT>",
";",
"b64",
"[",
"<NUM_LIT>",
"]",
"=",
"TAR... |
LLVM | X86 | CPP | next_suggestion | CPU | 624,828 | [
"return",
"Cond",
"->",
"getAPIntValue",
"(",
")",
"==",
"(",
"-",
"Op",
"->",
"getAPIntValue",
"(",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"case",
"ISD",
"::",
"SETUGT",
":",
"if",
"(",
"!",
"DAG",
".",
"getTarget",
"(",
")",
".",
"Options",
".",
"UnsafeFPMath",
"&&",
"(",
"!",
"DAG",
".",
"isKnownNeverNaN",
"(",
"LHS",
")",
"||",
"!",
"DAG",
".",
"isKnownNeverNaN",
"(",
"RHS",
")",
"... |
LLVM | AMDGPU | CPP | program_repair | GPU | 624,829 | [
"<FIXS>",
"if",
"(",
"getLexer",
"(",
")",
".",
"getKind",
"(",
")",
"==",
"AsmToken",
"::",
"Identifier",
"&&",
"Parser",
".",
"getTok",
"(",
")",
".",
"getString",
"(",
")",
"==",
"<STR_LIT>",
"abs",
"<STR_LIT>",
")",
"{",
"<FIXE>"
] | [
"Negate",
"=",
"true",
";",
"}",
"<BUGS>",
"if",
"(",
"getLexer",
"(",
")",
".",
"getKind",
"(",
")",
"==",
"AsmToken",
"::",
"Identifier",
"&&",
"Parser",
".",
"getTok",
"(",
")",
".",
"getString",
"(",
")",
"==",
"<STR_LIT>",
"abs",
"<STR_LIT>",
")... |
GCC | arm | MD | stmt_completion | CPU | 624,830 | [
")",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<STR_LIT>",
"{",
"HOST_WIDE_INT",
"elem",
"=",
"(",
"HOST_WIDE_INT",
")",
"<NUM_LIT>",
"<",
"<",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"emit_insn",
"(",
"gen_... |
LLVM | AArch64 | TD | stmt_completion | CPU | 624,831 | [
"$",
"Rn",
",",
"simm9_offset_fb16",
":",
"$",
"offset",
")",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"LDURSHWi",
"GPR32",
":",
"$",
"Rt",
",",
"GPR64sp",
":"
] |
GCC | arm | CPP | stmt_completion | CPU | 624,832 | [
"par",
";"
] | [
"tmp",
"=",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"gen_frame_mem",
"(",
"XFmode",
",",
"stack_pointer_rtx",
")",
",",
"reg",
")",
";",
"RTX_FRAME_RELATED_P",
"(",
"tmp",
")",
"=",
"<NUM_LIT>",
";",
"XVECEXP",
"(",
"dwarf",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 624,833 | [
"if",
"(",
"StoreSize",
"!=",
"unsigned",
"(",
"std",
"::",
"abs",
"(",
"Stride",
")",
")",
")",
"return",
"false",
";"
] | [
"uint64_t",
"SizeInBits",
"=",
"DL",
"->",
"getTypeSizeInBits",
"(",
"StoredVal",
"->",
"getType",
"(",
")",
")",
";",
"if",
"(",
"(",
"SizeInBits",
"&",
"<NUM_LIT>",
")",
"||",
"(",
"SizeInBits",
">>",
"<NUM_LIT>",
")",
"!=",
"<NUM_LIT>",
")",
"return",
... |
GCC | i386 | MD | program_repair | CPU | 624,834 | [
"<FIXS>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"SI",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(... | [
"}",
")",
"(",
"define_expand",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"fix",
":",
"SI",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")... |
LLVM | R600 | CPP | stmt_completion | GPU | 624,835 | [
"(",
"Imm",
")",
";"
] | [
"bool",
"SITargetLowering",
"::",
"shouldConvertConstantLoadToIntImm",
"(",
"const",
"APInt",
"&",
"Imm",
",",
"Type",
"*",
"Ty",
")",
"const",
"{",
"const",
"SIInstrInfo",
"*",
"TII",
"=",
"static_cast",
"<",
"const",
"SIInstrInfo",
"*",
">",
"(",
"getTargetM... |
GCC | sh | MD | next_suggestion | CPU | 624,836 | [
"}",
")"
] | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"simplify_gen_subreg",
"(",
"DFmode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"V2SFmode",
",",
"<NUM_LIT>",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"simplify_gen_subreg",
"(",
"DFmode",
",",
"operands",
"[",
... |
GCC | s390 | MD | stmt_completion | MPU | 624,837 | [
"<NUM_LIT>",
")",
"]"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"cond",
"[",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 624,838 | [
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
GCC | arm | MD | next_suggestion | CPU | 624,839 | [
"(",
"unspec",
":",
"V4HF",
"[",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4HF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 624,840 | [
"const",
"{"
] | [
"const",
"X86InstrInfo",
"*",
"getInstrInfo",
"(",
")"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 624,841 | [
"_",
"lane2",
")",
"{"
] | [
"vcopy_lane_f32",
"(",
"float32x2_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"lane1",
",",
"float32x2_t",
"_",
"_",
"b",
",",
"const",
"int",
"_"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 624,842 | [
"(",
")",
";"
] | [
"assert",
"(",
"GISel",
"&&",
"<STR_LIT>",
"Access to GlobalISel APIs not set",
"<STR_LIT>",
")",
";",
"return",
"GISel",
"->",
"getRegBankInfo"
] |
GCC | ia64 | MD | next_suggestion | CPU | 624,843 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"op1"
] | [
"rtx",
"op1",
"=",
"ia64_expand_move",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"if",
"(",
"!",
"op1",
")",
"DONE"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 624,844 | [
"Value",
"[",
"AGPR32",
"]",
")",
";"
] | [
"unsigned",
"getVGPRNum",
"(",
")",
"const",
"{",
"return",
"std",
"::",
"max",
"(",
"Value",
"[",
"VGPR32",
"]",
","
] |
GCC | i386 | MD | next_suggestion | CPU | 624,845 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"if_then_else",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
... |
LLVM | ARM | TD | next_suggestion | CPU | 624,846 | [
"}"
] | [
"def",
"VecListDPairAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | TD | next_suggestion | CPU | 624,847 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"addr",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"addr",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | WebAssembly | CPP | program_repair | Virtual ISA | 624,848 | [
"<FIXS>",
"if",
"(",
"Binary",
"<=",
"UINT8_MAX",
")",
"{",
"OS",
"<<",
"uint8_t",
"(",
"Binary",
")",
";",
"}",
"else",
"{",
"assert",
"(",
"Binary",
"<=",
"UINT16_MAX",
"&&",
"<STR_LIT>",
"Several-byte opcodes not supported yet",
"<STR_LIT>",
")",
";",
"OS... | [
"uint64_t",
"Start",
"=",
"OS",
".",
"tell",
"(",
")",
";",
"uint64_t",
"Binary",
"=",
"getBinaryCodeForInstr",
"(",
"MI",
",",
"Fixups",
",",
"STI",
")",
";",
"<BUGS>",
"assert",
"(",
"Binary",
"UINT8_MAX",
"&&",
"<STR_LIT>",
"Multi-byte opcodes not supported... |
LLVM | X86 | TD | program_repair | CPU | 624,849 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"let",
"Predicates",
"=",
"[",
"HasSSE2",
",",
"NoAVX512",
"]",
"in",
"{",
"defm",
"_FR16",
":",
"CMOVrr_PSEUDO",
"FR16",
",",
"f16",
">",
";",
"<FIXE>"
] | [
"let",
"Predicates",
"=",
"[",
"HasMMX",
"]",
"indefm",
"_VR64",
":",
"CMOVrr_PSEUDO",
"VR64",
",",
"x86mmx",
">",
";",
"<BUGS>",
"defm",
"_FR16X",
":",
"CMOVrr_PSEUDO",
"FR16X",
",",
"f16",
">",
";",
"<BUGE>",
"let",
"Predicates",
"=",
"[",
"HasSSE1",
"... |
GCC | mips | CPP | next_suggestion | CPU | 624,850 | [
"}"
] | [
"if",
"(",
"GET_CODE",
"(",
"addr",
")",
"==",
"SYMBOL_REF",
"&&",
"SYMBOL_REF_DECL",
"(",
"addr",
")",
")",
"iter",
".",
"skip_subrtxes",
"(",
")",
";",
"else",
"return",
"true",
";"
] |
LLVM | Mips | TD | stmt_completion | CPU | 624,851 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"AVE_U_W_ENC",
":",
"MSA_3R_FMT",
"<",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,852 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isIndirectBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 624,853 | [
"return",
"DAG",
".",
"getNode",
"(",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
"<",
"<NUM_LIT>",
"?",
"ISD",
"::",
"TRUNCATE",
":",
"ISD",
"::",
"ZERO_EXTEND",
")",
",",
"DL",
",",
"VT",
",",
"RetVal",
")",
";"
] | [
"SDValue",
"X86TargetLowering",
"::",
"LowerFLT_ROUNDS_",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"const",
"TargetMachine",
"&",
"TM",
"=",
... |
GCC | i386 | CPP | stmt_completion | CPU | 624,854 | [
"A",
",",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"B",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_vpshld_v16si_mask",
"(",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"C",
",",
"(",
"_",
"_",
"v16si",
")",
"_",
"_",
"D",
",",
"_",
"_",
"E",
",",
"(",
"_",
"_",
"v16si",
")",
"_",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 624,855 | [
"<NUM_LIT>",
";"
] | [
"def",
"A2_svavgh",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_1c80410a",
",",
"TypeALU32_3op",
">",
",",
"Enc_5ab2... |
LLVM | ARM | CPP | next_suggestion | CPU | 624,856 | [
"return",
"MCDisassembler",
"::",
"Success",
";"
] | [
"static",
"DecodeStatus",
"DecodeShiftRight16Imm",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Val",
",",
"uint64_t",
"Address",
",",
"const",
"MCDisassembler",
"*",
"Decoder",
")",
"{",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"<... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 624,857 | [
"getSystemZTargetMachine",
"(",
")",
")",
")",
";"
] | [
"if",
"(",
"getOptLevel",
"(",
")",
"==",
"CodeGenOpt",
"::",
"None",
")",
"addPass",
"(",
"createSystemZPostRewritePass",
"("
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 624,858 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"pstatefield",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"imm",
"... |
GCC | aarch64 | MD | stmt_completion | CPU | 624,859 | [
"VNx4SI",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VNx4_NARROW",
"[",
"VNx4QI",
"VNx4HI",
"]",
")",
"(",
"define_mode_iterator",
"VNx4_WIDE",
"["
] |
LLVM | X86 | CPP | code_generation | CPU | 624,860 | [
"bool",
"X86TargetLowering",
"::",
"allowsMemoryAccess",
"(",
"LLVMContext",
"&",
"Context",
",",
"const",
"DataLayout",
"&",
"DL",
",",
"EVT",
"VT",
",",
"unsigned",
"AddrSpace",
",",
"Align",
"Alignment",
",",
"MachineMemOperand",
"::",
"Flags",
"Flags",
",",
... | [
"This",
"function",
"returns",
"true",
"if",
"the",
"memory",
"access",
"is",
"aligned",
"or",
"if",
"the",
"target",
"allows",
"this",
"specific",
"unaligned",
"memory",
"access",
"."
] |
GCC | iq2000 | MD | next_suggestion | CPU | 624,861 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
GCC | aarch64 | MD | program_repair | CPU | 624,862 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"truncate",
":",
"VNx2_NARROW",
"(",
"match_operand",
":",
"VNx2_WIDE",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"UNSPEC_ST1_SCATTER",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"{",
"@",
"[",
"cons",
":",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 624,863 | [
"{"
] | [
"uint64_t",
"Binary",
"=",
"getBinaryCodeForInstr",
"(",
"MI",
",",
"Fixups",
",",
"STI",
")",
";",
"if",
"(",
"Binary",
"<=",
"UINT8_MAX",
")",
"{",
"OS",
"<<",
"uint8_t",
"(",
"Binary",
")",
";",
"}",
"else",
"{",
"assert",
"(",
"Binary",
"<=",
"UI... |
LLVM | AArch64 | CPP | program_repair | CPU | 624,864 | [
"<FIXS>",
"return",
"std",
"::",
"optional",
"BlockBRNZ",
">",
"(",
")",
";",
"<FIXE>"
] | [
"Zero",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getMBB",
"(",
")",
";",
"break",
";",
"default",
":",
"<BUGS>",
"return",
"Optional",
"BlockBRNZ",
">",
"(",
")",
";",
"<BUGE>",
"}",
"BlockBRNZ",
"Desc",
";"
] |
GCC | m68hc11 | MD | program_repair | MPU | 624,865 | [
"<FIXS>",
"(",
"clobber",
"(",
"match_scratch",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"<BUGS>",
"(",
"clobber",
"(",
"match_scratch"... |
LLVM | R600 | CPP | code_generation | GPU | 624,866 | [
"void",
"AMDGPUTTIImpl",
"::",
"getUnrollingPreferences",
"(",
"Loop",
"*",
"L",
",",
"TTI",
"::",
"UnrollingPreferences",
"&",
"UP",
")",
"{",
"UP",
".",
"Threshold",
"=",
"<NUM_LIT>",
";",
"UP",
".",
"Count",
"=",
"UINT_MAX",
";",
"UP",
".",
"Partial",
... | [
"Get",
"target-customized",
"preferences",
"for",
"the",
"generic",
"loop",
"unrolling",
"transformation",
"."
] |
LLVM | X86 | CPP | program_repair | CPU | 624,867 | [
"<FIXS>",
"return",
"DAG",
".",
"getConstant",
"(",
"Imm",
",",
"DL",
",",
"MVT",
"::",
"i8",
")",
";",
"<FIXE>"
] | [
"Imm",
"|=",
"(",
"Mask",
"[",
"<NUM_LIT>",
"]",
"==",
"-",
"<NUM_LIT>",
"?",
"<NUM_LIT>",
":",
"Mask",
"[",
"<NUM_LIT>",
"]",
")",
"<<",
"<NUM_LIT>",
";",
"Imm",
"|=",
"(",
"Mask",
"[",
"<NUM_LIT>",
"]",
"==",
"-",
"<NUM_LIT>",
"?",
"<NUM_LIT>",
":"... |
GCC | i386 | MD | stmt_completion | CPU | 624,868 | [
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Mips | TD | next_suggestion | CPU | 624,869 | [
"bit",
"usesCustomInserter",
"=",
"<NUM_LIT>",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"GPROpnd",
":",
"$",
"rd",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"GPROpnd",
":",
"$",
"rs",
",",
"GPROpnd",
":",
"$",
"rt",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_as... |
LLVM | MSP430 | CPP | stmt_completion | MPU | 624,870 | [
"*",
"Disp",
".",
"getExpr",
"(",
")",
";"
] | [
"void",
"MSP430InstPrinter",
"::",
"printSrcMemOperand",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"const",
"char",
"*",
"Modifier",
")",
"{",
"const",
"MCOperand",
"&",
"Base",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
";",
... |
GCC | sparc | MD | next_suggestion | CPU | 624,871 | [
"<STR_LIT>"
] | [
"(",
"compare",
":",
"CCV",
"(",
"neg",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_NEGV",
")",
")",
")",
"]",
"<STR_LIT>"
... |
LLVM | Mips | TD | stmt_completion | CPU | 624,872 | [
"instr_asm",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"RO",
":",
"$",
"rt",
")",
";",
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"]",
";",
"Format",
"f",
"=",
"FrmR... |
LLVM | Hexagon | TD | next_suggestion | DSP | 624,873 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",... |
LLVM | MSP430 | TD | program_repair | MPU | 624,874 | [
"<FIXS>",
"def",
"SDT_MSP430DAdd",
":",
"SDTypeProfile",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisSameAs",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisSameAs",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisInt",
"<NUM_LIT>",
">",
"]",
">",
";",
"<... | [
"def",
"SDT_MSP430SelectCC",
":",
"SDTypeProfile",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisSameAs",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisSameAs",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
",",
"SDTCisVT",
"<NUM_LIT>",
",",
"i8",
">",
"]",
">",
";"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 624,875 | [
";"
] | [
"def",
"J2_endloop0",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"tc_1b6f7cec",
",",
"TypeJ",
">",
"{",
"let",
"Uses",
"=",
"[",
"LC0",
",",
"SA0",
"]",
";",
"let",
"Defs",
"=",
"[",
"LC0",
",",
"P3",
",",... |
GCC | bfin | MD | stmt_completion | DSP | 624,876 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"match_code"
] |
LLVM | PIC16 | CPP | next_suggestion | MPU | 624,877 | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"NumRets",
";",
"i",
"++",
")",
"NodeTys",
".",
"push_back",
"(",
"TheCall",
"->",
"getRetValType",
"(",
"i",
")",
")",
";"
] | [
"Ops",
".",
"push_back",
"(",
"Chain",
")",
";",
"Ops",
".",
"push_back",
"(",
"Callee",
")",
";",
"unsigned",
"NumArgs",
"=",
"TheCall",
"->",
"getNumArgs",
"(",
")",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"NumArgs",
";",
"i",
"++"... |
LLVM | Mips | TD | stmt_completion | CPU | 624,878 | [
";"
] | [
"def",
"II_SEQI_SNEI",
":",
"InstrItinClass"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 624,879 | [
"}"
] | [
"SDValue",
"Src0",
"=",
"peekThroughBitcasts",
"(",
"V",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"SDValue",
"Src1",
"=",
"peekThroughBitcasts",
"(",
"V",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"unsigned",
"SrcOpc0",
"=",
"Src0",
".... |
LLVM | ARM | CPP | stmt_completion | CPU | 624,880 | [
",",
"TF",
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Imm",
"=",
"(",
"Imm",
">>",
"<NUM_LIT>",
")",
"&",
"<NUM_LIT>",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Imm",
"=",
"Imm",
"&",
"<NUM_LIT>",
";",
"break",
";",
"default",
":",
"llvm... |
LLVM | ARM | CPP | stmt_completion | CPU | 624,881 | [
"<NUM_LIT>",
")",
";"
] | [
"DecodeStatus",
"Status",
"=",
"MCDisassembler",
"::",
"Success",
";",
"unsigned",
"S",
"=",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"unsigned",
"J1",
"=",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 624,882 | [
";"
] | [
"static",
"bool",
"consume",
"(",
"InternalInstruction",
"*",
"insn",
",",
"T",
"&",
"ptr",
")",
"{",
"auto",
"r",
"=",
"insn",
"->",
"bytes",
";",
"uint64_t",
"offset",
"=",
"insn",
"->",
"readerCursor",
"-",
"insn",
"->",
"startLocation",
";",
"if",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 624,883 | [
"}"
] | [
"bool",
"hasSEInReg",
"(",
")",
"const",
"{",
"return",
"HasSEInReg",
";"
] |
LLVM | Mips | TD | stmt_completion | CPU | 624,884 | [
"II_MSUB",
">",
",",
"ISA_MIPS32_NOT_32R6_64R6",
";"
] | [
"def",
"PseudoMSUB",
":",
"MAddSubPseudo",
"<",
"MSUB",
",",
"MipsMSub",
","
] |
GCC | rs6000 | MD | stmt_completion | CPU | 624,885 | [
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 624,886 | [
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_L... |
GCC | tilegx | MD | stmt_completion | VLIW | 624,887 | [
"eq",
"lt",
"ltu",
"]",
")"
] | [
"(",
"define_code_iterator",
"v2op_immed",
"[",
"plus",
"smax",
"smin"
] |
GCC | c6x | MD | next_suggestion | VLIW | 624,888 | [
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 624,889 | [
"}"
] | [
"assert",
"(",
"TM",
".",
"TargetABI",
"!=",
"ARMBaseTargetMachine",
"::",
"ARM_ABI_UNKNOWN",
")",
";",
"return",
"TM",
".",
"TargetABI",
"==",
"ARMBaseTargetMachine",
"::",
"ARM_ABI_AAPCS16",
";"
] |
LLVM | TL45 | CPP | stmt_completion | MPU | 624,890 | [
"MachinePointerInfo",
"(",
"SV",
")",
")",
";"
] | [
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachineFunction",
"(",
")",
";",
"TL45MachineFunctionInfo",
"*",
"FuncInfo",
"=",
"MF",
".",
"getInfo",
"<",
"TL45MachineFunctionInfo",
">",
"(",
")",
";",
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"SDValue",
"F... |
GCC | i386 | CPP | stmt_completion | CPU | 624,891 | [
"!=",
"NULL",
")",
"{"
] | [
"if",
"(",
"cfun",
"->",
"machine",
"->",
"indirect_branch_type",
"==",
"indirect_branch_thunk",
")",
"{",
"int",
"i",
"=",
"regno",
";",
"if",
"(",
"i",
">=",
"FIRST_REX_INT_REG",
")",
"i",
"-=",
"(",
"FIRST_REX_INT_REG",
"-",
"LAST_INT_REG",
"-",
"<NUM_LIT... |
GCC | i386 | CPP | stmt_completion | CPU | 624,892 | [
"_",
"O",
",",
"_",
"_",
"M",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"_",
"_",
"builtin_ia32_pmovqd512_mask",
"(",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v8si",
")",
"_"
] |
LLVM | ARM | TD | stmt_completion | CPU | 624,893 | [
"=",
"VecListFourQAllLanesAsmOperand",
";"
] | [
"def",
"VecListFourQAllLanes",
":",
"RegisterOperand",
"<",
"DPR",
",",
"<STR_LIT>",
">",
"{",
"let",
"ParserMatchClass"
] |
LLVM | ARM | TD | stmt_completion | CPU | 624,894 | [
"?",
"}",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"VLD4DUPq16",
":",
"VLD4DUP",
"<",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 624,895 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rt",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"extend",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz",
";",
"let... |
GCC | pa | CPP | stmt_completion | CPU | 624,896 | [
",",
"FRAME_POINTER_REGNUM",
",",
"offset",
",",
"<NUM_LIT>",
")",
";"
] | [
"if",
"(",
"frame_pointer_needed",
")",
"{",
"load_reg",
"(",
"<NUM_LIT>",
",",
"ret_off",
",",
"FRAME_POINTER_REGNUM",
")",
";",
"ret_off",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"{",
"if",
"(",
"VAL_14_BITS_P",
"(",
"ret_off",
"-",
"actual_fsize",
")",
")",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 624,897 | [
"V",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"TRUNCATE",
",",
"dl",
",",
"WideVT",
",",
"V",
")",
";"
] | [
"MVT",
"WideEltVT",
"=",
"WideVT",
".",
"getVectorElementType",
"(",
")",
";",
"if",
"(",
"(",
"Subtarget",
".",
"hasDQI",
"(",
")",
"&&",
"WideEltVT",
".",
"getSizeInBits",
"(",
")",
">=",
"<NUM_LIT>",
")",
"||",
"(",
"Subtarget",
".",
"hasBWI",
"(",
... |
LLVM | ARM | TD | stmt_completion | CPU | 624,898 | [
",",
"[",
"(",
"set",
"DPR",
":",
"$",
"Vd",
",",
"(",
"v8i8",
"(",
"NEONvtbl1",
"VecListOneD",
":",
"$",
"Vn",
",",
"DPR",
":",
"$",
"Vm",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"VTBL1",
":",
"N3V",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"DPR",
":",
"$",
"Vd",
")",
",",
"(",
"ins",
"VecListOneD",
":",
"$",
"Vn",
",",
"DPR",
":",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 624,899 | [
"<<",
"WavefrontSizeLog2",
";"
] | [
"unsigned",
"getWavefrontSize",
"(",
")",
"const",
"{",
"return",
"<NUM_LIT>"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.