Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AArch64
CPP
next_suggestion
CPU
627,900
[ "case", "Instruction", "::", "FCmp", ":" ]
[ "if", "(", "!", "selectBinaryOp", "(", "I", ",", "ISD", "::", "UREM", ")", ")", "return", "selectRem", "(", "I", ",", "ISD", "::", "UREM", ")", ";", "return", "true", ";", "case", "Instruction", "::", "Shl", ":", "case", "Instruction", "::", "LShr", ...
LLVM
AArch64
CPP
next_suggestion
CPU
627,901
[ "KillSrc0", "=", "true", ";" ]
[ "if", "(", "!", "MRI", "->", "def_empty", "(", "OrigSrc0", ")", ")", "{", "MachineRegisterInfo", "::", "def_instr_iterator", "Def", "=", "MRI", "->", "def_instr_begin", "(", "OrigSrc0", ")", ";", "assert", "(", "std", "::", "next", "(", "Def", ")", "==",...
LLVM
TriCore
CPP
stmt_completion
MPU
627,902
[ "(", ")", "<<", "'", "]", "'", ";" ]
[ "const", "MCOperand", "&", "Base", "=", "MI", "->", "getOperand", "(", "OpNum", ")", ";", "const", "MCOperand", "&", "Disp", "=", "MI", "->", "getOperand", "(", "OpNum", "+", "<NUM_LIT>", ")", ";", "if", "(", "Base", ".", "getReg", "(", ")", ")", "...
LLVM
X86
CPP
next_suggestion
CPU
627,903
[ "Chain", "=", "DAG", ".", "getStore", "(", "Chain", ",", "dl", ",", "Handler", ",", "StoreAddr", ",", "MachinePointerInfo", "(", ")", ")", ";" ]
[ "Register", "StoreAddrReg", "=", "(", "PtrVT", "==", "MVT", "::", "i64", ")", "?", "X86", "::", "RCX", ":", "X86", "::", "ECX", ";", "SDValue", "StoreAddr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "PtrVT", ",", "Frame",...
LLVM
AArch64
CPP
stmt_completion
CPU
627,904
[ ")", ";" ]
[ "return", "(", "getKill", "(", ")", "&&", "isKillImmutable", "(", ")", ")", "||", "!", "getKill", "(" ]
GCC
arm
CPP
stmt_completion
CPU
627,905
[ ")", "{" ]
[ "vreinterpret_s32_s64", "(", "int64x1_t", "_", "_", "a" ]
LLVM
PTX
CPP
stmt_completion
GPU
627,906
[ ")", ";" ]
[ "static", "SDValue", "lower_kernel_argument", "(", "int", "i", ",", "SDValue", "Chain", ",", "DebugLoc", "dl", ",", "MVT", "::", "SimpleValueType", "VT", ",", "argmap_entry", "*", "entry", ",", "SelectionDAG", "&", "DAG", ",", "unsigned", "*", "argreg", ")",...
LLVM
ARM
TD
stmt_completion
CPU
627,907
[ "<STR_LIT>", ";" ]
[ "def", "fmul_su", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "lhs", ",", "node", ":", "$", "rhs", ")", ",", "(", "fmul", "node", ":", "$", "lhs", ",", "node", ":", "$", "rhs", ")", ",", "[", "{", "return", "N", "-", ">", "hasOneUse", ...
LLVM
Hexagon
TD
next_suggestion
DSP
627,908
[ "}" ]
[ "let", "isCall", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "R29", "]", ";", "let", "Defs", "=", "[", "PC", ",", "R31", "]", ";", "let", "hasSideEffects", "="...
GCC
or1k
MD
stmt_completion
CPU
627,909
[ "ior", "xor", "and", "mult", "]", ")" ]
[ "(", "define_code_iterator", "FETCHOP", "[", "plus", "minus" ]
GCC
s390
MD
program_repair
MPU
627,910
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "unspec_volatile", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPECV_TABORT", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "{", "if", "(", "CONST_INT_P", "(", "operands", ...
LLVM
Mips
CPP
next_suggestion
CPU
627,911
[ "if", "(", "needsFPFromSig", "(", "F_", ")", ")", "return", "true", ";" ]
[ "const", "Instruction", "&", "Inst", "=", "*", "I", ";", "switch", "(", "Inst", ".", "getOpcode", "(", ")", ")", "{", "case", "Instruction", "::", "FAdd", ":", "case", "Instruction", "::", "FSub", ":", "case", "Instruction", "::", "FMul", ":", "case", ...
LLVM
AArch64
TD
next_suggestion
CPU
627,912
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NUM_LIT>", "}", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NUM_LIT>", "}", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Re", ...
GCC
iq2000
CPP
stmt_completion
CPU
627,913
[ ";" ]
[ "else", "if", "(", "(", "from", ")", "==", "RETURN_ADDRESS_POINTER_REGNUM", ")", "{", "if", "(", "leaf_function_p", "(", ")", ")", "(", "offset", ")", "=", "<NUM_LIT>", ";", "else", "(", "offset", ")", "=", "cfun", "->", "machine", "->", "gp_sp_offset", ...
LLVM
R600
CPP
stmt_completion
GPU
627,914
[ "<NUM_LIT>", ")", ";" ]
[ "LLVMContext", "&", "Ctx", "=", "MF", "->", "getFunction", "(", ")", "->", "getContext", "(", ")", ";", "Ctx", ".", "emitError", "(", "<STR_LIT>", "Ran out of VGPRs for spilling SGPR", "<STR_LIT>", ")", ";", "}", "BuildMI", "(", "*", "MBB", ",", "MI", ",",...
LLVM
ARM
CPP
program_repair
CPU
627,915
[ "<FIXS>", "Ops", "[", "NumVecs", "+", "<NUM_LIT>", "]", "=", "Pred", ";", "Ops", "[", "NumVecs", "+", "<NUM_LIT>", "]", "=", "PredReg", ";", "Ops", "[", "NumVecs", "+", "<NUM_LIT>", "]", "=", "Chain", ";", "<FIXE>", "<FIXS>", "MVT", "::", "Other", ",...
[ "for", "(", "unsigned", "Vec", "=", "<NUM_LIT>", ";", "Vec", "NumVecs", ";", "++", "Vec", ")", "Ops", "[", "Vec", "+", "<NUM_LIT>", "]", "=", "CurDAG", "->", "getTargetExtractSubreg", "(", "ARM", "::", "DSUBREG_1", ",", "dl", ",", "RegVT", ",", "N", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,916
[ "std", "::", "advance", "(", "I", ",", "Src2ModIdx", ")", ";" ]
[ "DecodeStatus", "Res", "=", "MCDisassembler", "::", "Fail", ";", "do", "{", "if", "(", "Bytes", ".", "size", "(", ")", ">=", "<NUM_LIT>", ")", "{", "const", "uint64_t", "QW", "=", "eatBytes", "<", "uint64_t", ">", "(", "Bytes", ")", ";", "Res", "=", ...
GCC
avr
CPP
program_repair
MPU
627,917
[ "<FIXS>", "rtx", "(", "*", "gen_cbranch", ")", "(", "rtx", ",", "rtx", ",", "rtx", ",", "rtx", ")", "=", "QImode", "==", "mode", "?", "gen_cbranchqi4", ":", "gen_cbranchhi4", ";", "<FIXE>", "<FIXS>", "rtx", "op0", "=", "reg", ";", "rtx", "op1", "=", ...
[ "rtx", "reg", "=", "copy_to_mode_reg", "(", "mode", ",", "xop", "[", "<NUM_LIT>", "]", ")", ";", "rtx", "(", "*", "gen_add", ")", "(", "rtx", ",", "rtx", ",", "rtx", ")", "=", "QImode", "==", "mode", "?", "gen_addqi3", ":", "gen_addhi3", ";", "<BUG...
LLVM
Hexagon
CPP
stmt_completion
DSP
627,918
[ "return", "false", ";" ]
[ "unsigned", "isExtended", "=", "(", "F", ">>", "<STR_LIT>", "::", "<STR_LIT>", ")", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "isExtended", ")", "return", "true", ";", "unsigned", "isExtendable", "=", "(", "F", ">>", "<STR_LIT>", "::", "<STR_LIT...
LLVM
AArch64
TD
stmt_completion
CPU
627,919
[ "<NUM_LIT>", "}", "=", "Op2", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "CRm", ";", "let", "Inst", "{", "<NUM_LIT>", "-" ]
GCC
i386
CPP
program_repair
CPU
627,920
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "tmp", ",", "gen_rtx_VEC_DUPLICATE", "(", "mode", ",", "val", ")", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "TARGET_AVX512F", ")", "{", "tmp", "=", "gen_reg_rtx", "(", "mode", ")", ";", "<BUGS>", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ",", "tmp", ",", "gen_rtx_VEC_DUPLICATE", "(", "mode", ",", "val", ")", ")", ")", ";", "<BUGE>", "emit_in...
LLVM
AArch64
CPP
next_suggestion
CPU
627,921
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::LD3DUPpost", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::CMGT", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::CMHI", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return",...
GCC
i386
CPP
next_suggestion
CPU
627,922
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_comge_epu8", "(", "_", "_", "m128i", "_", "_", "A", ",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,923
[ "}" ]
[ "RsrcDataFormat", "|=", "(", "<NUM_LIT>", "ULL", "<<", "<NUM_LIT>", ")", ";", "if", "(", "ST", ".", "getGeneration", "(", ")", ">=", "SISubtarget", "::", "VOLCANIC_ISLANDS", ")", "RsrcDataFormat", "|=", "(", "<NUM_LIT>", "ULL", "<<", "<NUM_LIT>", ")", ";", ...
LLVM
R600
CPP
program_repair
GPU
627,924
[ "<FIXS>", "void", "LoadM0", "(", "MachineInstr", "&", "MI", ",", "MachineInstr", "*", "MovRel", ",", "int", "Offset", "=", "<NUM_LIT>", ")", ";", "void", "computeIndirectRegAndOffset", "(", "unsigned", "VecReg", ",", "unsigned", "&", "Reg", ",", "int", "&", ...
[ "void", "Kill", "(", "MachineInstr", "&", "MI", ")", ";", "void", "Branch", "(", "MachineInstr", "&", "MI", ")", ";", "<BUGS>", "void", "LoadM0", "(", "MachineInstr", "&", "MI", ",", "MachineInstr", "*", "MovRel", ")", ";", "<BUGE>", "void", "IndirectSrc...
LLVM
Hexagon
CPP
next_suggestion
DSP
627,925
[ "ReverseBranchCondition", "(", "Cond", ")", ";" ]
[ "if", "(", "!", "Cond", ".", "empty", "(", ")", "&&", "Cond", "[", "<NUM_LIT>", "]", ".", "isImm", "(", ")", "&&", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", "==", "<NUM_LIT>", ")", "{", "BccOpc", "=", "Hexagon", "::", "JMP_f", ";", ...
LLVM
ARM64
TD
next_suggestion
CPU
627,926
[ "}" ]
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
arm
CPP
stmt_completion
CPU
627,927
[ "b", ",", "int16_t", "_", "_", "c", ")", "{" ]
[ "_", "_", "arm_vqrdmlashq_n_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_" ]
LLVM
ARM
TD
next_suggestion
CPU
627,928
[ "let", "ParserMatchClass", "=", "BitfieldAsmOperand", ";" ]
[ "return", "ARM", ":", ":", "isBitFieldInvertedMask", "(", "N", "-", ">", "getZExtValue", "(", ")", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<ST...
GCC
m68k
MD
stmt_completion
MPU
627,929
[ "]", ",", "<NUM_LIT>", ",", "false", ")" ]
[ "return", "m68k_output_movem", "(", "operands", ",", "operands", "[", "<NUM_LIT>" ]
GCC
sh
MD
next_suggestion
CPU
627,930
[ "<STR_LIT>" ]
[ "(", "sign_extend", ":", "DI", "(", "truncate", ":", "HI", "(", "ashiftrt", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", ")", ")", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,931
[ "A", ".", "getOrCreateAAFor", "<", "AAAMDGPUNoAGPR", ">", "(", "IRPosition", "::", "function", "(", "F", ")", ")", ";" ]
[ "for", "(", "Function", "&", "F", ":", "M", ")", "{", "if", "(", "!", "F", ".", "isIntrinsic", "(", ")", ")", "Functions", ".", "insert", "(", "&", "F", ")", ";", "}", "CallGraphUpdater", "CGUpdater", ";", "BumpPtrAllocator", "Allocator", ";", "AMDGP...
LLVM
AArch64
CPP
stmt_completion
CPU
627,932
[ "const", "{" ]
[ "bool", "shouldSignWithBKey", "(", ")" ]
LLVM
ARM
CPP
program_repair
CPU
627,933
[ "<FIXS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "ARM TP: Not a v8.1m.main+mve target.\\n", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "if", "(", "!", "ST", "->", "hasMVEIntegerOps", "(", ")", "||", "!", "ST", "->", "hasV8_1MMainlineOps", "(", ")", ")", "{", "<BUGS>", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "TP: Not a v8.1m.main+mve target.\\n", "<STR_LIT>", ")", ";", "<BUGE...
LLVM
Hexagon
TD
next_suggestion
DSP
627,934
[ "bits", "<", "<NUM_LIT>", ">", "n1", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
GCC
alpha
MD
stmt_completion
MPU
627,935
[ ")" ]
[ "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")"...
LLVM
AArch64
CPP
next_suggestion
CPU
627,936
[ "SDValue", "Add", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "VT", ",", "ShiftedVal", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "if", "(", "DCI", ".", "isBeforeLegalizeOps", "(", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "ConstantSDNode", "*", "C", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "{", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
627,937
[ "->", "Latency", ">", "right", "->", "Latency", "?", "<NUM_LIT>", ":", "-", "<NUM_LIT>", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", " Comparing latency of SU (", "<STR_LIT>", "<<", "left", "->", "NodeNum", "<<", "<STR_LIT>", ") depth ", "<STR_LIT>", "<<", "LDepth", "<<", "<STR_LIT>", " vs SU (", "<STR_LIT>", "<<", "right", "->", "NodeNum...
GCC
mips
MD
program_repair
CPU
627,938
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_at...
LLVM
ARM
TD
next_suggestion
CPU
627,939
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "nImmSplatI32AsmOperand", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
627,940
[ "Extended", "=", "HexagonMCInstrInfo", "::", "isImmext", "(", "*", "MCI", ")", ";" ]
[ "bool", "Extended", "=", "false", ";", "for", "(", "auto", "&", "I", ":", "HexagonMCInstrInfo", "::", "bundleInstructions", "(", "*", "MCB", ")", ")", "{", "MCInst", "*", "MCI", "=", "const_cast", "<", "MCInst", "*", ">", "(", "I", ".", "getInst", "(...
LLVM
X86
CPP
program_repair
CPU
627,941
[ "<FIXS>", "case", "ISD", "::", "FP_TO_SINT", ":", "{", "<FIXE>", "<FIXS>", "if", "(", "X86ScalarSSE", ")", "{", "<FIXE>" ]
[ "}", "return", "Result", ";", "}", "<BUGS>", "case", "ISD", "::", "FP_TO_SINT", ":", "case", "ISD", "::", "FP_TO_UINT", ":", "{", "<BUGE>", "Tmp1", "=", "SelectExpr", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "<BUGS>", "if", "(", ...
LLVM
XNCM
CPP
stmt_completion
CPU
627,942
[ "::", "<STR_LIT>", ";" ]
[ "case", "ISD", "::", "SETNE", ":", "TCC", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "if", "(", "LHS", ".", "getOpcode", "(", ")", "==", "ISD", "::", "Constant", ")", "std", "::", "swap", "(", "LHS", ",", "RHS", ")", ";", "break", ";", "case", "IS...
GCC
spu
MD
program_repair
MPU
627,943
[ "<FIXS>", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "val", "&", "-", "<NUM_LIT>", ")", "<FIXE>" ]
[ "{", "HOST_WIDE_INT", "val", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "val", "&", "<NUM_LIT>", ")", "<BUGS>", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "val", "&", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
627,944
[ "Register", "R", "=", "Op", ".", "getReg", "(", ")", ";" ]
[ "unsigned", "DefReg", "=", "<NUM_LIT>", ";", "for", "(", "const", "MachineOperand", "&", "Op", ":", "MI", ".", "operands", "(", ")", ")", "{", "if", "(", "!", "Op", ".", "isReg", "(", ")", "||", "!", "Op", ".", "isDef", "(", ")", ")", "continue",...
GCC
visium
MD
stmt_completion
Virtual ISA
627,945
[ "<STR_LIT>", ")" ]
[ "(", "define_reservation", "<STR_LIT>" ]
GCC
rs6000
CPP
next_suggestion
CPU
627,946
[ "}" ]
[ "if", "(", "!", "HARD_REGISTER_NUM_P", "(", "regno0", ")", "||", "!", "HARD_REGISTER_NUM_P", "(", "regno1", ")", ")", "return", "false", ";", "if", "(", "INT_REGNO_P", "(", "regno0", ")", "&&", "VSX_REGNO_P", "(", "regno1", ")", ")", "return", "true", ";...
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,947
[ "case", "ImmTyOpSelHi", ":", "OS", "<<", "<STR_LIT>", "OpSelHi", "<STR_LIT>", ";", "break", ";" ]
[ "case", "ImmTyDppRowMask", ":", "OS", "<<", "<STR_LIT>", "DppRowMask", "<STR_LIT>", ";", "break", ";", "case", "ImmTyDppBankMask", ":", "OS", "<<", "<STR_LIT>", "DppBankMask", "<STR_LIT>", ";", "break", ";", "case", "ImmTyDppBoundCtrl", ":", "OS", "<<", "<STR_LI...
GCC
rs6000
CPP
code_generation
CPU
627,948
[ "static", "tree", "rs6000_builtin_vectorized_libmass", "(", "combined_fn", "fn", ",", "tree", "type_out", ",", "tree", "type_in", ")", "{", "char", "name", "[", "<NUM_LIT>", "]", ";", "const", "char", "*", "suffix", "=", "NULL", ";", "tree", "fntype", ",", ...
[ "Handler", "for", "the", "Mathematical", "Acceleration", "Subsystem", "(", "mass", ")", "interface", "to", "a", "library", "with", "vectorized", "intrinsics", "." ]
GCC
mips
MD
stmt_completion
CPU
627,949
[ "]", ")" ]
[ "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "("...
GCC
i386
CPP
next_suggestion
CPU
627,950
[ "emit_insn", "(", "gen_sub2_insn", "(", "out", ",", "addr", ")", ")", ";" ]
[ "bool", "ix86_expand_strlen", "(", "rtx", "out", ",", "rtx", "src", ",", "rtx", "eoschar", ",", "rtx", "align", ")", "{", "if", "(", "TARGET_UNROLL_STRLEN", "&&", "TARGET_INLINE_ALL_STRINGOPS", "&&", "eoschar", "==", "const0_rtx", "&&", "optimize", ">", "<NUM_...
LLVM
ARM64
TD
stmt_completion
CPU
627,951
[ ",", "GPR32", ",", "asm", ",", "frag", ">", "{" ]
[ "ARM64CC", ":", ":", "CondCode", "CC", "=", "static_cast", "<", "ARM64CC", ":", ":", "CondCode", ">", "(", "N", "-", ">", "getZExtValue", "(", ")", ")", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "ARM64CC", ":", ":", "getInvertedCondCod...
LLVM
Hexagon
CPP
program_repair
DSP
627,952
[ "<FIXS>", "if", "(", "!", "validateConstPtrAlignment", "(", "LN", "->", "getBasePtr", "(", ")", ",", "ClaimAlign", ",", "dl", ",", "DAG", ")", ")", "return", "replaceMemWithUndef", "(", "Op", ",", "DAG", ")", ";", "<FIXE>" ]
[ "}", "Align", "ClaimAlign", "=", "LN", "->", "getAlign", "(", ")", ";", "<BUGS>", "validateConstPtrAlignment", "(", "LN", "->", "getBasePtr", "(", ")", ",", "ClaimAlign", ",", "dl", ")", ";", "<BUGE>", "SDValue", "LU", "=", "LowerUnalignedLoad", "(", "SDVa...
GCC
m68k
MD
stmt_completion
MPU
627,953
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
627,954
[ ")", ",", "(", "f64", "(", "XSCVUXDDP", "(", "XXEXTRACTUW", "$", "A", ",", "<NUM_LIT>", ")", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "f64", "(", "PPCfcfidu", "(", "f64", "(", "PPCmtvsrz", "(", "i32", "(", "extractelt", "v4i32", ":", "$", "A", ",", "<NUM_LIT>", ")", ")", ")", ")", ")" ]
GCC
m68k
MD
stmt_completion
MPU
627,955
[ "[", "<NUM_LIT>", "]", ")" ]
[ "return", "output_scc_di", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "const0_rtx", ",", "operands" ]
LLVM
HSAIL
CPP
next_suggestion
Virtual ISA
627,956
[ "return", "S", ";" ]
[ "BRIGDwarfStreamer", "*", "S", "=", "new", "BRIGDwarfStreamer", "(", "Context", ",", "MAB", ",", "RVOS", ",", "CE", ")", ";", "if", "(", "RelaxAll", ")", "S", "->", "getAssembler", "(", ")", ".", "setRelaxAll", "(", "true", ")", ";" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
627,957
[ "let", "Switches", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", ")", ";", "let", "InOperandList", "=", "(", "ins", "IRF", ":", "$", "coords", ",", "TnsrRegSt", ":", "$", "tensor", ",", "Rsrc", ":", "$", "value", ",", "SwitchSet", ":", "$", "sw", ",", "SPred", ":", "$",...
LLVM
X86
CPP
stmt_completion
CPU
627,958
[ "N", ",", "Convert", ")", ";" ]
[ "MVT", "LoadVT", "=", "MVT", "::", "getVectorVT", "(", "MemVT", ",", "<NUM_LIT>", "/", "NumBits", ")", ";", "if", "(", "SDValue", "VZLoad", "=", "narrowLoadToVZLoad", "(", "LN", ",", "MemVT", ",", "LoadVT", ",", "DAG", ")", ")", "{", "SDLoc", "dl", "...
LLVM
Hexagon
TD
next_suggestion
DSP
627,959
[ "}" ]
[ "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT>", ";", "let", "opExtentBits", "=", "<NUM_LIT>", ";", "let", "opExtentAlign", "=", "<...
LLVM
MBlaze
CPP
next_suggestion
MPU
627,960
[ "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<STR...
GCC
aarch64
CPP
next_suggestion
CPU
627,961
[ "}" ]
[ "if", "(", "!", "VECTOR_MODE_P", "(", "mode", ")", ")", "return", "false", ";", "if", "(", "count_op", "!=", "count_ideal", ")", "return", "false", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "count_ideal", ";", "i", "++", ")", "{", "rtx...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
627,962
[ "}" ]
[ "unsigned", "Offset", "=", "Fixup", ".", "getOffset", "(", ")", ";", "assert", "(", "Offset", "+", "NumBytes", "<=", "DataSize", "&&", "<STR_LIT>", "Invalid fixup offset!", "<STR_LIT>", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=...
GCC
i386
MD
stmt_completion
CPU
627,963
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
627,964
[ "$", "idx", ")", ";" ]
[ "let", "ParserMatchClass", "=", "VecListFourDByteIndexAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", ",", "i32imm", ":" ]
LLVM
R600
CPP
next_suggestion
GPU
627,965
[ "SDValue", "Ptr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "MVT", "::", "i64", ",", "BasePtr", ",", "DAG", ".", "getConstant", "(", "Offset", ",", "MVT", "::", "i64", ")", ")", ";" ]
[ "PointerType", "*", "PtrTy", "=", "PointerType", "::", "get", "(", "VT", ".", "getTypeForEVT", "(", "*", "DAG", ".", "getContext", "(", ")", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "EVT", "ArgVT", "=", "MVT", "::", "getIntegerVT", "(", "VT"...
GCC
rs6000
CPP
program_repair
CPU
627,966
[ "<FIXS>", "if", "(", "n", ">=", "<NUM_LIT>", ")", "<FIXE>" ]
[ "if", "(", "arg", "==", "error_mark_node", ")", "return", "error_mark_node", ";", "<BUGS>", "if", "(", "n", ">=", "<NUM_LIT>", ")", "<BUGE>", "abort", "(", ")", ";", "arg", "=", "default_conversion", "(", "arg", ")", ";" ]
GCC
i386
CPP
stmt_completion
CPU
627,967
[ "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask3_fmadd_sh", "(", "_", "_", "m128h", "_", "_", "W", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
627,968
[ "let", "Pattern", "=", "pattern", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", ")", ";", "let", "InOperandList", "=", "(", "ins", ")", ";" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
627,969
[ "return", "_", "_", "ev_subfssiaaw", "(", "t", ")", ";" ]
[ "static", "inline", "_", "_", "ev64_opaque__", "_", "_", "internal_ev_mwhssianw", "(", "_", "_", "ev64_opaque__", "a", ",", "_", "_", "ev64_opaque__", "b", ")", "{", "_", "_", "ev64_opaque__", "t", ";", "t", "=", "_", "_", "ev_mwhsmi", "(", "a", ",", ...
GCC
m68k
MD
stmt_completion
MPU
627,970
[ "<STR_LIT>", ")" ]
[ "(", "define_query_cpu_unit", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
627,971
[ "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
GCC
mep
CPP
program_repair
CPU
627,972
[ "<FIXS>", "mep_rtx_cost", "(", "rtx", "x", ",", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "int", "outer_code", "ATTRIBUTE_UNUSED", ",", "<FIXE>" ]
[ "}", "static", "bool", "<BUGS>", "mep_rtx_cost", "(", "rtx", "x", ",", "int", "code", ",", "int", "outer_code", "ATTRIBUTE_UNUSED", ",", "<BUGE>", "int", "opno", "ATTRIBUTE_UNUSED", ",", "int", "*", "total", ",", "bool", "ATTRIBUTE_UNUSED", "speed_t", ")", "...
GCC
sparc
MD
program_repair
CPU
627,973
[ "<FIXS>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "[", "(", "set_attr", "<STR_L...
LLVM
AMDGPU
CPP
code_generation
GPU
627,974
[ "unsigned", "getOpSize", "(", "const", "MachineInstr", "&", "MI", ",", "unsigned", "OpNo", ")", "const", "{", "const", "MachineOperand", "&", "MO", "=", "MI", ".", "getOperand", "(", "OpNo", ")", ";", "if", "(", "MO", ".", "isReg", "(", ")", ")", "{"...
[ "This", "form", "should", "usually", "be", "preferred", "since", "it", "handles", "operands", "with", "unknown", "register", "classes", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
627,975
[ "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "==", "ISD", "::", "AssertSext", ")", "return", "true", ";" ]
[ "if", "(", "N", ".", "getOpcode", "(", ")", "==", "ISD", "::", "TRUNCATE", "&&", "N", ".", "getOperand", "(" ]
GCC
m68k
MD
stmt_completion
MPU
627,976
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "and", "(", "and" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
627,977
[ "Other", ",", "Ops", ")", ";" ]
[ "bool", "isELFv2ABI", "=", "Subtarget", ".", "isELFv2ABI", "(", ")", ";", "std", "::", "vector", "<", "EVT", ">", "NodeTys", ";", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "Ops", ";", "unsigned", "CallOpc", "=", "PrepareCall", "(", "DAG", ","...
GCC
arm
CPP
next_suggestion
CPU
627,978
[ "}" ]
[ "x", "=", "gen_rtx_fmt_ee", "(", "code", ",", "VOIDmode", ",", "gen_rtx_REG", "(", "cc_mode", ",", "CC_REGNUM", ")", ",", "const0_rtx", ")", ";", "x", "=", "gen_rtx_IF_THEN_ELSE", "(", "VOIDmode", ",", "x", ",", "gen_rtx_LABEL_REF", "(", "VOIDmode", ",", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
627,979
[ ")", ";" ]
[ "assert", "(", "LLTy", ".", "getElementType", "(", ")", "==", "PartLLT", ".", "getElementType", "(", ")", ")", ";", "int", "DstElts", "=", "LLTy", ".", "getNumElements", "(", ")", ";", "int", "PartElts", "=", "PartLLT", ".", "getNumElements", "(", ")", ...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
627,980
[ "}" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Remove:", "<STR_LIT>", ";", "Inst", "->", "dump", "(", ")", ";", "dbgs", "(", ")", "<<", "'", "\\n", "'", ")", ";", "Changed", "=", "true", ";", "Inst", "->", "eraseFromParent", "(", ")", ";"...
LLVM
Hexagon
CPP
next_suggestion
DSP
627,981
[ "assert", "(", "BotResult", "!=", "NoCand", "&&", "<STR_LIT>", "failed to find the first candidate", "<STR_LIT>", ")", ";" ]
[ "SchedCandidate", "TopCand", ";", "CandResult", "TopResult", "=", "pickNodeFromQueue", "(", "Top", ",", "DAG", "->", "getTopRPTracker", "(", ")", ",", "TopCand", ")", ";", "assert", "(", "TopResult", "!=", "NoCand", "&&", "<STR_LIT>", "failed to find the first can...
LLVM
SNES
TD
stmt_completion
DSP
627,982
[ ",", "imm", ":", "$", "offs", ")", ")", "]", ">", ",", "Requires", "<", "[", "]", ">", ";" ]
[ "def", "STWPtrPiRr", ":", "Pseudo", "<", "(", "outs", "IndexRegs", ":", "$", "base_wb", ")", ",", "(", "ins", "IndexRegs", ":", "$", "ptrreg", ",", "MainRegs", ":", "$", "trh", ",", "i16imm", ":", "$", "offs", ")", ",", "<STR_LIT>", ",", "[", "(", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
627,983
[ "||", "!", "isa", "<", "ConstantSDNode", ">", "(", "N", ")", ")", "return", "false", ";" ]
[ "EVT", "T", "=", "N", ".", "getValueType", "(", ")", ";", "if", "(", "!", "T", ".", "isInteger", "(", ")", "||", "T", ".", "getSizeInBits", "(", ")", "!=", "<NUM_LIT>" ]
GCC
msp430
CPP
stmt_completion
MPU
627,984
[ "MSP430_BUILTIN_DELAY_CYCLES", ":" ]
[ "switch", "(", "code", ")", "{", "case", "MSP430_BUILTIN_BIC_SR", ":", "case", "MSP430_BUILTIN_BIS_SR", ":", "case" ]
GCC
epiphany
CPP
next_suggestion
MPU
627,985
[ "call_interrupt_p", "=", "lookup_attribute", "(", "<STR_LIT>", "interrupt", "<STR_LIT>", ",", "TYPE_ATTRIBUTES", "(", "fn_type", ")", ")", "!=", "NULL", ";" ]
[ "tree", "fn_type", "=", "TREE_TYPE", "(", "CALL_EXPR_FN", "(", "exp", ")", ")", ";", "gcc_assert", "(", "POINTER_TYPE_P", "(", "fn_type", ")", ")", ";", "fn_type", "=", "TREE_TYPE", "(", "fn_type", ")", ";", "gcc_assert", "(", "FUNC_OR_METHOD_TYPE_P", "(", ...
LLVM
Hexagon
CPP
code_generation
DSP
627,986
[ "SDValue", "HexagonTargetLowering", "::", "LowerOperation", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "unsigned", "Opc", "=", "Op", ".", "getOpcode", "(", ")", ";", "if", "(", "Opc", "==", "ISD", "::", "INLINEASM", "||", "...
[ "LowerOperation", "-", "Provide", "custom", "lowering", "hooks", "for", "some", "operations", "." ]
LLVM
X86
CPP
code_generation
CPU
627,987
[ "void", "FixupLEAPass", "::", "processInstruction", "(", "MachineBasicBlock", "::", "iterator", "&", "I", ",", "MachineBasicBlock", "&", "MBB", ")", "{", "MachineInstr", "&", "MI", "=", "*", "I", ";", "const", "MCInstrDesc", "&", "Desc", "=", "MI", ".", "g...
[ "Process", "a", "single", "instruction", "and", "collect", "debug", "info", "anchors", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
627,988
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getSExtValue", "(", ")", "/", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getSExtValue", "(", ")", "/", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";", "}", "]", ">", ";", "def", "SImmS4XForm", ":", "SDNodeXForm", "<"...
LLVM
Hexagon
TD
next_suggestion
DSP
627,989
[ "}" ]
[ "def", "L4_and_memoph_zomap", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_7186d325", ",", "TypeMAPPING", ">", "{", "let", "isPseudo", "=", "<NUM_LI...
LLVM
Patmos
CPP
stmt_completion
VLIW
627,990
[ "der", ")", ";" ]
[ "if", "(", "!", "DisableFunctionSplitterRewrite", ")", "rewriteCode", "(", ")", ";", "reorderBlocks", "(", "or" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
627,991
[ "}" ]
[ "static", "bool", "isVGPRToSGPRCopy", "(", "const", "TargetRegisterClass", "*", "SrcRC", ",", "const", "TargetRegisterClass", "*", "DstRC", ",", "const", "SIRegisterInfo", "&", "TRI", ")", "{", "return", "TRI", ".", "isSGPRClass", "(", "DstRC", ")", "&&", "TRI...
LLVM
AMDGPU
CPP
stmt_completion
GPU
627,992
[ "<STR_LIT>", ")", ";" ]
[ "else", "if", "(", "Imm", "==", "DoubleToBits", "(", "<NUM_LIT>", ")", ")", "O", "<<", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ";", "else", "if", "(", "Imm", "==", "DoubleToBits", "(", "-", "<NUM_LIT>", ")", ")", "O", "<<", "<STR_LIT>", "-0.5", "<STR_LIT>...
GCC
tilegx
MD
program_repair
VLIW
627,993
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "I48MODE", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "I48MODE", "<...
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "I48MODE", "(", "match_operand", "<...
GCC
v850
MD
stmt_completion
MPU
627,994
[ ")", "]", ")" ]
[ "(", "unsigned_fix", ":", "DI", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
627,995
[ "StoreBB", "->", "addSuccessor", "(", "DoneBB", ")", ";" ]
[ "unsigned", "CMPrr", "=", "IsThumb", "?", "ARM", "::", "tCMPhir", ":", "ARM", "::", "CMPrr", ";", "BuildMI", "(", "LoadCmpBB", ",", "DL", ",", "TII", "->", "get", "(", "CMPrr", ")", ")", ".", "addReg", "(", "DestLo", ",", "getKillRegState", "(", "Des...
GCC
mips
MD
next_suggestion
CPU
627,996
[ "(", "match_operand", ":", "FMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "FMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "div", ":", "FMSA", "(", "match_operand", ":", "FMSA", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
627,997
[ "if", "(", "MF", "->", "getFunction", "(", ")", ".", "getCallingConv", "(", ")", "==", "CallingConv", "::", "CXX_FAST_TLS", "&&", "MF", "->", "getInfo", "<", "AArch64FunctionInfo", ">", "(", ")", "->", "isSplitCSR", "(", ")", ")", "return", "CSR_AArch64_CX...
[ "const", "MCPhysReg", "*", "AArch64RegisterInfo", "::", "getCalleeSavedRegsViaCopy", "(", "const", "MachineFunction", "*", "MF", ")", "const", "{", "assert", "(", "MF", "&&", "<STR_LIT>", "Invalid MachineFunction pointer.", "<STR_LIT>", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
627,998
[ "return", "true", ";" ]
[ "SDValue", "Input0", "=", "(", "OpInputs", ".", "size", "(", ")", ">", "<NUM_LIT>", "?", "OpInputs", "[", "<NUM_LIT>", "]", ":", "SDValue", "(", ")", ")", ";", "SDValue", "Input1", "=", "(", "OpInputs", ".", "size", "(", ")", ">", "<NUM_LIT>", "?", ...
LLVM
AMDGPU
TD
program_repair
GPU
627,999
[ "<FIXS>", "FeatureSDWA", ",", "FeatureSDWAOutModsVOPC", ",", "FeatureSDWAMac", ",", "FeatureDPP", ",", "FeatureIntClamp", "<FIXE>" ]
[ "FeatureGCN3Encoding", ",", "FeatureCIInsts", ",", "Feature16BitInsts", ",", "FeatureSMemRealTime", ",", "FeatureVGPRIndexMode", ",", "FeatureMovrel", ",", "FeatureScalarStores", ",", "FeatureInv2PiInlineImm", ",", "<BUGS>", "FeatureSDWA", ",", "FeatureSDWAOutModsVOPC", ",", ...