Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
MD
next_suggestion
CPU
629,400
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
629,401
[ "A64SELECT_CC", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "Op", ".", "getValueType", "(", ")", ",", "SetCC", ",", "IfTrue", ",", "A64SELECT_CC", ",", "A64cc", ")", ";" ]
[ "SDValue", "A64cc", "=", "DAG", ".", "getConstant", "(", "CondCode", ",", "MVT", "::", "i32", ")", ";", "SDValue", "SetCC", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "i32", ",", "LHS", ",", "RHS", ...
LLVM
Hexagon
TD
stmt_completion
DSP
629,402
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=" ]
LLVM
X86
CPP
next_suggestion
CPU
629,403
[ "NewStore", "->", "getOperand", "(", "X86", "::", "AddrNumOperands", ")", ".", "setIsKill", "(", "StoreSrcVReg", ".", "isKill", "(", ")", ")", ";" ]
[ "LLVM_DEBUG", "(", "NewLoad", "->", "dump", "(", ")", ")", ";", "MachineInstr", "*", "StInst", "=", "StoreInst", ";", "auto", "PrevInstrIt", "=", "skipDebugInstructionsBackward", "(", "std", "::", "prev", "(", "MachineBasicBlock", "::", "instr_iterator", "(", ...
LLVM
PIC16
CPP
program_repair
MPU
629,404
[ "<FIXS>", "bool", "SelectDirectAddr", "(", "SDValue", "N", ",", "SDValue", "&", "Address", ")", ";", "<FIXE>" ]
[ "SDNode", "*", "Select", "(", "SDNode", "*", "N", ")", ";", "<BUGS>", "bool", "SelectDirectAddr", "(", "SDNode", "*", "Op", ",", "SDValue", "N", ",", "SDValue", "&", "Address", ")", ";", "<BUGE>", "}", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,405
[ ":" ]
[ "const", "unsigned", "BitWidth", "=", "Ty", "->", "getPrimitiveSizeInBits", "(", ")", ";", "switch", "(", "Op", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unhandled atomic op", "<STR_LIT>", ")", ";", "case", "AtomicRMWInst", "::", "Add", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,406
[ ")", "const", "{" ]
[ "bool", "hasUnalignedScratchAccess", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,407
[ "}" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>...
GCC
mips
MD
stmt_completion
CPU
629,408
[ ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
SystemZ
CPP
code_generation
CPU
629,409
[ "MCOperand", "SystemZMCInstLower", "::", "lowerOperand", "(", "const", "MachineOperand", "&", "MO", ")", "const", "{", "switch", "(", "MO", ".", "getType", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unknown operand type", "<STR_LI...
[ "Wrapper", "for", "MCInstLowering.lowerOperand", "(", ")", "for", "the", "tblgen'erated", "pseudo", "lowering", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
629,410
[ "}" ]
[ "class", "BaseSIMDThreeSameVectorDot", "<", "bit", "Q", ",", "bit", "U", ",", "bit", "Mixed", ",", "string", "asm", ",", "string", "kind1", ",", "string", "kind2", ",", "RegisterOperand", "RegType", ",", "ValueType", "AccumType", ",", "ValueType", "InputType",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,411
[ "(", "KernelDescriptor", ")", "-", "offsetof", "(", "amdhsa", "::", "kernel_descriptor_t", ",", "kernel_code_entry_byte_offset", ")", "-", "sizeof", "(", "KernelDescriptor", ".", "kernel_code_entry_byte_offset", ")", ")", ")", ";" ]
[ "auto", "&", "Streamer", "=", "getStreamer", "(", ")", ";", "auto", "&", "Context", "=", "Streamer", ".", "getContext", "(", ")", ";", "MCSymbolELF", "*", "KernelDescriptorSymbol", "=", "cast", "<", "MCSymbolELF", ">", "(", "Context", ".", "getOrCreateSymbol...
LLVM
ARM
CPP
stmt_completion
CPU
629,412
[ ";" ]
[ "struct", "CleanupObject", "{", "SmallVector", "<", "MCParsedAsmOperand", "*", ",", "<NUM_LIT>", ">", "Operands", ";", "~", "CleanupObject", "(", ")", "{", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "Operands", ".", "size", "(", ")", "...
LLVM
Hexagon
CPP
program_repair
DSP
629,413
[ "<FIXS>", "SDValue", "TargetConstVal", "=", "CurDAG", "->", "getTargetConstant", "(", "Val", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "SDValue", "TargetConst0", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "...
[ "const", "HexagonInstrInfo", "&", "TII", "=", "*", "HST", "->", "getInstrInfo", "(", ")", ";", "if", "(", "TII", ".", "isValidAutoIncImm", "(", "LoadedVT", ",", "Val", ")", ")", "{", "<BUGS>", "SDValue", "TargetConstVal", "=", "CurDAG", "->", "getTargetCon...
GCC
powerpcspe
CPP
next_suggestion
CPU
629,414
[ "fprintf", "(", "file", ",", "<STR_LIT>", "\\t%s r12,lo16(%s)(r11)\\n", "<STR_LIT>", ",", "(", "TARGET_64BIT", "?", "<STR_LIT>", "ldu", "<STR_LIT>", ":", "<STR_LIT>", "lwzu", "<STR_LIT>", ")", ",", "lazy_ptr_name", ")", ";" ]
[ "if", "(", "flag_pic", "==", "<NUM_LIT>", ")", "{", "fprintf", "(", "file", ",", "<STR_LIT>", "\\t.align 5\\n", "<STR_LIT>", ")", ";", "fprintf", "(", "file", ",", "<STR_LIT>", "%s:\\n", "<STR_LIT>", ",", "stub", ")", ";", "fprintf", "(", "file", ",", "<...
LLVM
OR1K
CPP
stmt_completion
CPU
629,415
[ "Copy", ",", "Chain", ")", ";" ]
[ "SDValue", "ArgValue", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "dl", ",", "VReg", ",", "RegVT", ")", ";", "if", "(", "VA", ".", "getLocInfo", "(", ")", "==", "CCValAssign", "::", "SExt", ")", "ArgValue", "=", "DAG", ".", "getNode", "(",...
LLVM
Hexagon
TD
stmt_completion
DSP
629,416
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,417
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
rs6000
CPP
next_suggestion
CPU
629,418
[ "_", "_", "b", "=", "vec_splat", "(", "(", "_", "_", "v4sf", ")", "_", "_", "B", ",", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "v4sf", "_", "_", "a", ",", "_", "_", "b", ",", "_", "_", "c", ";", "_", "_", "a", "=", "vec_splat", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "<NUM_LIT>", ")", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
629,419
[ "EncodingType", "::", "Itanium", ";" ]
[ "SupportsDebugInformation", "=", "true", ";", "CodePointerSize", "=", "<NUM_LIT>", ";", "CommentString", "=", "<STR_LIT>", ";", "<STR_LIT>", ";", "ExceptionsType", "=", "ExceptionHandling", "::", "WinEH", ";", "WinEHEncodingType", "=", "WinEH", "::" ]
GCC
i386
CPP
stmt_completion
CPU
629,420
[ ")", "_", "mm512_setzero_si512", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ",", "_", "_", "R", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_cvt_roundps_epu64", "(", "_", "_", "m256", "_", "_", ...
LLVM
ARM
TD
stmt_completion
CPU
629,421
[ "$", "lane", ")", ",", "IIC_VLD2ln", ",", "<STR_LIT>", ",", "Dt", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", ",", "Sched", "<", "[", "WriteVLD1", "]", ">", "{" ]
[ "class", "VLD2LN", "<", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ">", ":", "NLdStLn", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op11_8", ",", "op7_4", ",", "(", "outs", "DPR", ":", "$"...
LLVM
PowerPC
CPP
program_repair
CPU
629,422
[ "<FIXS>", "Stores", ".", "push_back", "(", "DAG", ".", "getTruncStore", "(", "DAG", ".", "getEntryNode", "(", ")", ",", "dl", ",", "BVN", "->", "getOperand", "(", "i", ")", ",", "Idx", ",", "PtrInfo", ".", "getWithOffset", "(", "Offset", ")", ",", "M...
[ "unsigned", "StoreSize", "=", "BVN", "->", "getOperand", "(", "i", ")", ".", "getValueType", "(", ")", ".", "getStoreSize", "(", ")", ";", "if", "(", "StoreSize", ">", "<NUM_LIT>", ")", "{", "<BUGS>", "Stores", ".", "push_back", "(", "DAG", ".", "getTr...
LLVM
AArch64
TD
next_suggestion
CPU
629,423
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
629,424
[ "else", "OutMI", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ")", ";" ]
[ "if", "(", "MO", ".", "isGlobal", "(", ")", ")", "{", "const", "GlobalValue", "*", "GVal", "=", "MO", ".", "getGlobal", "(", ")", ";", "auto", "*", "GVar", "=", "dyn_cast", "<", "GlobalVariable", ">", "(", "GVal", ")", ";", "if", "(", "GVar", "&&...
LLVM
PowerPC
CPP
next_suggestion
CPU
629,425
[ "}" ]
[ "bool", "PPCTargetLowering", "::", "SelectAddressEVXRegReg", "(", "SDValue", "N", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "Index", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "for", "(", "SDNode", "*", "U", ":", "N", "->", "uses", "(", ...
LLVM
AArch64
TD
stmt_completion
CPU
629,426
[ "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
LLVM
Patmos
CPP
stmt_completion
VLIW
629,427
[ ";" ]
[ "assert", "(", "MO", ".", "isReg", "(", ")", "&&", "<STR_LIT>", "unexpected inline asm memory operand", "<STR_LIT>", ")", ";", "O", "<<", "<STR_LIT>", "[$", "<STR_LIT>", "<<", "PatmosInstPrinter", "::", "getRegisterName", "(", "MO", ".", "getReg", "(", ")", ")...
LLVM
AMDGPU
CPP
program_repair
GPU
629,428
[ "<FIXS>", "return", "!", "Query", ".", "Types", "[", "<NUM_LIT>", "]", ".", "isVector", "(", ")", "&&", "needToSplitMemOp", "(", "Query", ",", "Op", "==", "G_LOAD", ")", ";", "<FIXE>" ]
[ ".", "customIf", "(", "typeIs", "(", "<NUM_LIT>", ",", "Constant32Ptr", ")", ")", ".", "narrowScalarIf", "(", "[", "=", "]", "(", "const", "LegalityQuery", "&", "Query", ")", "->", "bool", "{", "<BUGS>", "return", "!", "Query", ".", "Types", "[", "<NUM...
LLVM
X86
CPP
stmt_completion
CPU
629,429
[ "::", "TEST32i32", ";", "break", ";" ]
[ "case", "X86", "::", "MOV32mr", ":", "NewOpc", "=", "X86", "::", "MOV32o32a", ";", "break", ";", "case", "X86", "::", "MOV32rm", ":", "NewOpc", "=", "X86", "::", "MOV32ao32", ";", "break", ";", "}", "SimplifyShortMoveForm", "(", "AsmPrinter", ",", "OutMI...
GCC
iq2000
CPP
program_repair
CPU
629,430
[ "<FIXS>", "addr", "=", "eliminate_constant_term", "(", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ",", "&", "offset", ")", ";", "<FIXE>" ]
[ "case", "CONST", ":", "{", "rtx", "offset", "=", "const0_rtx", ";", "<BUGS>", "addr", "=", "eliminate_constant_term", "(", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ",", "&", "offset", ")", ";", "<BUGE>", "if", "(", "GET_CODE", "(", "addr", ")", "=="...
LLVM
PowerPC
CPP
stmt_completion
CPU
629,431
[ "=", "false", ";" ]
[ "unsigned", "IntrinsicID", "=", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "if", "(", "IntrinsicID", "==", "Intrinsic", "::", "thread_pointer", ")", "{", "if", "(", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,432
[ "}" ]
[ "case", "ISD", "::", "SINT_TO_FP", ":", "case", "ISD", "::", "FABS", ":", "case", "ISD", "::", "FSQRT", ":", "case", "ISD", "::", "FSIN", ":", "case", "ISD", "::", "FCOS", ":", "case", "ISD", "::", "FPOWI", ":", "case", "ISD", "::", "FPOW", ":", ...
LLVM
PowerPC
TD
stmt_completion
CPU
629,433
[ "=", "<NUM_LIT>", ";" ]
[ "def", "MSYNC", ":", "XForm_24_sync", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ",", "IIC_LdStSync", ",", "[", "]", ">", "{", "let", "L" ]
LLVM
Mips
CPP
program_repair
CPU
629,434
[ "<FIXS>", "multiclass", "MipsHiLoRelocs", "Instruction", "Lui", ",", "Instruction", "Addiu", ",", "Register", "ZeroReg", ",", "RegisterOperand", "GPROpnd", ">", "{", "def", ":", "MipsPat", "(", "MipsHi", "tglobaladdr", ":", "$", "in", ")", ",", "(", "Lui", "...
[ "def", ":", "MipsPat", "(", "MipsTailCall", "(", "iPTR", "texternalsym", ":", "$", "dst", ")", ")", ",", "(", "TAILCALL", "texternalsym", ":", "$", "dst", ")", ">", ";", "<BUGS>", "def", ":", "MipsPat", "(", "MipsHi", "tglobaladdr", ":", "$", "in", "...
GCC
rs6000
CPP
code_generation
CPU
629,435
[ "static", "void", "expand_cmp_vec_sequence", "(", "unsigned", "HOST_WIDE_INT", "bytes_to_compare", ",", "rtx", "or", "ig_src1", ",", "rtx", "or", "ig_src2", ",", "rtx", "s1addr", ",", "rtx", "s2addr", ",", "rtx", "off_reg", ",", "rtx", "s1data", ",", "rtx", ...
[ "Generate", "the", "sequence", "of", "compares", "for", "strcmp/strncmp", "using", "vec/vsx", "instructions", ".", "BYTES_TO_COMPARE", "is", "the", "number", "of", "bytes", "to", "be", "compared", ".", "ORIG_SRC1", "is", "the", "unmodified", "rtx", "for", "the",...
LLVM
X86
TD
stmt_completion
CPU
629,436
[ ",", "<NUM_LIT>", ">", ";" ]
[ "def", ":", "ReadAdvance", "<", "ReadAfterVecXLd" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,437
[ "let", "Uses", "=", "[", "CS", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
program_repair
GPU
629,438
[ "<FIXS>", "SIGfx7CacheControl", "(", "const", "GCNSubtarget", "&", "ST", ")", ":", "SIGfx6CacheControl", "(", "ST", ")", "{", "}", "<FIXE>" ]
[ "class", "SIGfx7CacheControl", ":", "public", "SIGfx6CacheControl", "{", "public", ":", "<BUGS>", "SIGfx7CacheControl", "(", "const", "GCNSubtarget", "&", "ST", ")", ":", "SIGfx6CacheControl", "(", "ST", ")", "{", "}", ";", "<BUGE>", "bool", "insertAcquire", "("...
GCC
rs6000
CPP
program_repair
CPU
629,439
[ "<FIXS>", "{", "got", "=", "gen_rtx_SYMBOL_REF", "(", "Pmode", ",", "ggc_strdup", "(", "toc_label_name", ")", ")", ";", "need_toc_init", "=", "<NUM_LIT>", ";", "}", "<FIXE>" ]
[ "ASM_GENERATE_INTERNAL_LABEL", "(", "buf", ",", "<STR_LIT>", "L", "<STR_LIT>", ",", "CODE_LABEL_NUMBER", "(", "lab", ")", ")", ";", "lab", "=", "gen_rtx_SYMBOL_REF", "(", "Pmode", ",", "ggc_strdup", "(", "buf", ")", ")", ";", "if", "(", "flag_pic", "==", "...
LLVM
Sparc
CPP
stmt_completion
CPU
629,440
[ "false", ";" ]
[ "bool", "SparcTargetMachine", "::", "addCodeEmitter", "(", "PassManagerBase", "&", "PM", ",", "JITCodeEmitter", "&", "JCE", ")", "{", "PM", ".", "add", "(", "createSparcJITCodeEmitterPass", "(", "*", "this", ",", "JCE", ")", ")", ";", "return" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,441
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
Mips
CPP
stmt_completion
CPU
629,442
[ "microMIPS instruction size reduction pass", "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
629,443
[ ">", ";" ]
[ "def", "CEIL", ":", "R600_1OP_Helper", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "fceil" ]
LLVM
ARM
CPP
stmt_completion
CPU
629,444
[ "ARM", "::", "tBLXr_noip", ":", "ARM", "::", "tBLXr", ";" ]
[ "return", "(", "MF", ".", "getSubtarget", "<", "ARMSubtarget", ">", "(", ")", ".", "hardenSlsBlr", "(", ")", ")", "?" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
629,445
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "!", "if", "(", "P", ".", "HasSrc2Mods", ",", "src2_modifiers", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ")", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "!", "if", "(", "P", ".", "HasSrc2Mods", ",", "src2_modifiers", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ")", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
GCC
arm
MD
next_suggestion
CPU
629,446
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":...
LLVM
MSP430
CPP
next_suggestion
MPU
629,447
[ "}" ]
[ "<STR_LIT>", "::", "<STR_LIT>", "CC", "=", "static_cast", "<", "<STR_LIT>", "::", "<STR_LIT>", ">", "(", "Cond", "[", "<NUM_LIT>", "]", ".", "getImm", "(", ")", ")", ";", "switch", "(", "CC", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>"...
LLVM
Hexagon
CPP
next_suggestion
DSP
629,448
[ "}" ]
[ "case", "M4_and_andn", ":", "return", "C4_and_andn", ";", "case", "M4_and_or", ":", "return", "C4_and_or", ";", "case", "A2_or", ":", "case", "A2_orp", ":", "return", "C2_or", ";", "case", "A4_orn", ":", "case", "A4_ornp", ":", "return", "C2_orn", ";", "ca...
LLVM
X86
CPP
next_suggestion
CPU
629,449
[ "return", "Val", ";" ]
[ "Value", "*", "SPPtr", "=", "Builder", "->", "CreateIntToPtr", "(", "OldSP", ",", "OpTy", "->", "getPointerTo", "(", ")", ")", ";", "Value", "*", "Val", "=", "Builder", "->", "CreateLoad", "(", "SPPtr", ")", ";", "setReg", "(", "X86", "::", "RSP", ",...
GCC
aarch64
MD
next_suggestion
CPU
629,450
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<...
GCC
h8300
MD
next_suggestion
MPU
629,451
[ "(", "clobber", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", ")", "]" ]
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "and", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ashif...
GCC
i386
MD
next_suggestion
CPU
629,452
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "vec_select", ":", "V16QI", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int",...
GCC
ia64
CPP
next_suggestion
CPU
629,453
[ "}" ]
[ "}", "addr", "=", "convert_memory_address", "(", "Pmode", ",", "XEXP", "(", "m_tramp", ",", "<NUM_LIT>", ")", ")", ";", "fnaddr", "=", "convert_memory_address", "(", "Pmode", ",", "fnaddr", ")", ";", "static_chain", "=", "convert_memory_address", "(", "Pmode",...
LLVM
Patmos
TD
next_suggestion
VLIW
629,454
[ "}", "]", ">", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getSExtValue", "(", ")", "&", "(", "-", "<NUM_LIT>", "<", "<", "<NUM_LIT>", ")", ",", "MVT", ":", ":", "i32", ")", ";", "}", "]", ">", ";", "def", "maskEight", ":", "SDNodeXFor...
GCC
arm
MD
stmt_completion
CPU
629,455
[ "UNSPEC_VPMIN", "]", ")" ]
[ "(", "define_int_iterator", "VPMAXMINF", "[", "UNSPEC_VPMAX" ]
LLVM
Mips
CPP
stmt_completion
CPU
629,456
[ "RegIdx", ".", "RealRegister", ")", ":", "<STR_LIT>", "<NULL>", "<STR_LIT>", ")", "<<", "<STR_LIT>", "=", "<STR_LIT>", "<<", "RegIdx", ".", "RealRegister", "<<", "<STR_LIT>", "): ", "<STR_LIT>", "<<", "Result", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ")", ";" ]
[ "bool", "isCheriAsmReg", "(", ")", "const", "{", "bool", "Result", "=", "isRegIdx", "(", ")", "&&", "RegIdx", ".", "Kind", "&", "RegKind_Cheri", "&&", "RegIdx", ".", "RegInfo", "->", "getRegClass", "(", "Mips", "::", "CheriGPROrCNullRegClassID", ")", ".", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,457
[ "true", ";" ]
[ "case", "AMDGPU", "::", "OQBP", ":", "case", "AMDGPU", "::", "AR_X", ":", "return", "false", ";", "default", ":", "return" ]
LLVM
Hexagon
TD
stmt_completion
DSP
629,458
[ "tc_0ae0825c", ",", "TypeS_2op", ">", ",", "Enc_b9c5fb", "{" ]
[ "def", "A2_notp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", "," ]
GCC
arm
CPP
stmt_completion
CPU
629,459
[ "int64x2_t", ")", "_", "_", "a", ")", ";" ]
[ "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vqmovnuv2di", "(", "(" ]
GCC
rs6000
MD
stmt_completion
CPU
629,460
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
R600
TD
program_repair
GPU
629,461
[ "<FIXS>", "let", "lds", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "class", "MUBUF_si", "bits", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asm", ",", "list", "dag", ">", "pattern", ">", ":", "MUBUF", "outs", ",", "ins", ",", "asm", ",", "pattern", ">", ",", "MUBUFe", "op", ">", ...
GCC
d30v
MD
stmt_completion
CPU
629,462
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,463
[ "&", "State", ")", ")", "{" ]
[ "char", "Needs", "=", "StateExact", "|", "StateWQM", ";", "char", "OutNeeds", "=", "<NUM_LIT>", ";", "if", "(", "FirstWQM", "==", "IE", ")", "FirstWQM", "=", "II", ";", "if", "(", "FirstWWM", "==", "IE", ")", "FirstWWM", "=", "II", ";", "if", "(", ...
GCC
i386
CPP
stmt_completion
CPU
629,464
[ ";" ]
[ "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&&", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "return", "false", ";", "return", "true" ]
LLVM
AArch64
CPP
next_suggestion
CPU
629,465
[ "}" ]
[ "getTargetStreamer", "(", ")", ".", "EmitARM64WinCFIAllocStack", "(", "Size", ")", ";", "return", "false", ";" ]
GCC
arm
CPP
stmt_completion
CPU
629,466
[ ",", "const", "int", "_", "_", "c", ")", "{" ]
[ "vqrdmulhq_lane_s32", "(", "int32x4_t", "_", "_", "a", ",", "int32x2_t", "_", "_", "b" ]
LLVM
Hexagon
TD
stmt_completion
DSP
629,467
[ ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
629,468
[ "if", "(", "helper_use_relative_reloc", "(", "*", "rsym", ",", "pParent", ")", ")", "{" ]
[ "assert", "(", "pParent", ".", "getSymGOTMap", "(", ")", ".", "lookUp", "(", "*", "rsym", ")", "==", "NULL", ")", ";", "HexagonGOTEntry", "*", "got_entry", "=", "ld_backend", ".", "getGOT", "(", ")", ".", "create", "(", ")", ";", "pParent", ".", "get...
GCC
mips
CPP
next_suggestion
CPU
629,469
[ "else", "emit_jump_insn", "(", "gen_cbranchsi4", "(", "test", ",", "src_reg", ",", "final_src", ",", "label", ")", ")", ";" ]
[ "length", "-=", "leftover", ";", "mips_adjust_block_mem", "(", "src", ",", "bytes_per_iter", ",", "&", "src_reg", ",", "&", "src", ")", ";", "mips_adjust_block_mem", "(", "dest", ",", "bytes_per_iter", ",", "&", "dest_reg", ",", "&", "dest", ")", ";", "fin...
LLVM
ARM
CPP
stmt_completion
CPU
629,470
[ "i32", ")", ";" ]
[ "SDValue", "SubReg1", "=", "CurDAG", "->", "getTargetConstant", "(", "ARM", "::", "qsub_1", ",", "MVT", "::", "i32", ")", ";", "SDValue", "SubReg2", "=", "CurDAG", "->", "getTargetConstant", "(", "ARM", "::", "qsub_2", ",", "MVT", "::", "i32", ")", ";", ...
LLVM
X86
CPP
stmt_completion
CPU
629,471
[ "(", ")", ";" ]
[ "return", "Ins", "[", "<NUM_LIT>", "]", ".", "Flags", ".", "isSRet" ]
GCC
i386
CPP
stmt_completion
CPU
629,472
[ "-", "<NUM_LIT>", ")", ";" ]
[ "return", "_", "_", "builtin_ia32_sqrtph256_mask", "(", "_", "_", "A", ",", "_", "mm256_setzero_ph", "(", ")", ",", "(", "_", "_", "mmask16", ")" ]
GCC
visium
MD
stmt_completion
Virtual ISA
629,473
[ ")", "]" ]
[ "(", "ashift", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "R_MDC", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
629,474
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "class", "VLD1D3", "<", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ",", "Operand", "AddrMode", ">", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "VecListThreeD", ":", "$", "Vd", "...
GCC
xtensa
MD
next_suggestion
MPU
629,475
[ "DONE" ]
[ "FAIL", "emit_insn", "(", "gen_extzv_internal", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,476
[ "}" ]
[ "if", "(", "isTopOfStack", "(", "BB", ")", ")", "closeControlFlow", "(", "BB", ")", ";", "continue", ";", "}", "if", "(", "I", ".", "nodeVisited", "(", "Term", "->", "getSuccessor", "(", "<NUM_LIT>", ")", ")", ")", "{", "if", "(", "isTopOfStack", "("...
GCC
rs6000
CPP
code_generation
CPU
629,477
[ "static", "tree", "make_resolver_func", "(", "const", "tree", "default_decl", ",", "const", "tree", "dispatch_decl", ",", "basic_block", "*", "empty_bb", ")", "{", "tree", "decl_name", "=", "clone_function_name", "(", "default_decl", ",", "<STR_LIT>", "resolver", ...
[ "Make", "the", "resolver", "function", "decl", "to", "dispatch", "the", "versions", "of", "a", "multi-", "versioned", "function", ",", "DEFAULT_DECL", ".", "Create", "an", "empty", "basic", "block", "in", "the", "resolver", "and", "store", "the", "pointer", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,478
[ "&&", "ReverseImm", "<=", "<NUM_LIT>", ";" ]
[ "ReverseImm", "=", "reverseBits", "<", "int32_t", ">", "(", "static_cast", "<", "int32_t", ">", "(", "Src", ".", "getImm", "(", ")", ")", ")", ";", "return", "ReverseImm", ">=", "-", "<NUM_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
629,479
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
LLVM
AArch64
TD
next_suggestion
CPU
629,480
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "l...
GCC
i386
MD
stmt_completion
CPU
629,481
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "a...
GCC
sparc
MD
next_suggestion
CPU
629,482
[ "&", "&", "small_int_operand", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ",", "mode", ")" ]
[ "return", "(", "register_operand", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ",", "mode", ")", "&", "&", "small_int_operand", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ",", "mode", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
629,483
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "PPCISD::MTFSB0", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "PPCISD::NOP", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "PPCISD::MTCTR", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR...
LLVM
AArch64
CPP
next_suggestion
CPU
629,484
[ "int", "LowWidth", "=", "(", "LowOffset", "==", "OffsetA", ")", "?", "WidthA", ":", "WidthB", ";" ]
[ "int", "OffsetA", "=", "<NUM_LIT>", ",", "OffsetB", "=", "<NUM_LIT>", ";", "int", "WidthA", "=", "<NUM_LIT>", ",", "WidthB", "=", "<NUM_LIT>", ";", "assert", "(", "MIa", "&&", "MIa", "->", "mayLoadOrStore", "(", ")", "&&", "<STR_LIT>", "MIa must be a load or...
LLVM
ARM
CPP
next_suggestion
CPU
629,485
[ "}" ]
[ "const", "TargetRegisterClass", "*", "RC", ";", "if", "(", "AFI", "->", "isThumb1OnlyFunction", "(", ")", ")", "RC", "=", "&", "ARM", "::", "tGPRRegClass", ";", "else", "RC", "=", "&", "ARM", "::", "GPRRegClass", ";", "unsigned", "VReg", "=", "MF", "."...
GCC
s390
MD
stmt_completion
MPU
629,486
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
GCC
loongarch
CPP
stmt_completion
CPU
629,487
[ ",", "uf", ")", ";" ]
[ "unsigned", "int", "issue_info", "=", "la_vect_issue_info", ";", "unsigned", "int", "reduc_factor", "=", "m_reduc_factor", ">", "<NUM_LIT>", "?", "m_reduc_factor", ":", "<NUM_LIT>", ";", "unsigned", "int", "uf", "=", "CEIL", "(", "reduc_factor", "*", "issue_info",...
GCC
sparc
CPP
code_generation
CPU
629,488
[ "int", "memory_ok_for_ldd", "(", "rtx", "op", ")", "{", "if", "(", "!", "mem_min_alignment", "(", "op", ",", "<NUM_LIT>", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "(", "reload_in_progress", "||", "reload_completed", ")", "&&", "!", "strict_memory_add...
[ "Return", "1", "if", "OP", ",", "a", "MEM", ",", "has", "an", "address", "which", "is", "known", "to", "be", "aligned", "to", "an", "8-byte", "boundary", "." ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
629,489
[ ")", ";" ]
[ "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Kind", "=", "MCSymbolRefExpr", "::", "VK_WASM_TBREL", ";", "break", ";", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown target flag on GV operand", "<STR_LIT>", ")", ";", "}", "const", "MC...
LLVM
TPC
TD
next_suggestion
Virtual ISA
629,490
[ "let", "ParserMatchClass", "=", "DataTypeAsmOperand", ";" ]
[ "def", "DataType", ":", "Operand", "<", "i8", ">", "{", "let", "OperandNamespace", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
629,491
[ "]", ")", "&", "CALL_V4_SET_FP_ARGS", ")" ]
[ "[", "(", "call", "(", "mem", ":", "SI", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", ")", ")", "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
i386
CPP
next_suggestion
CPU
629,492
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_expand_epi32", "(", "_", "_", "mmask8", "_", "_",...
LLVM
Hexagon
CPP
next_suggestion
DSP
629,493
[ "}", "else", "{" ]
[ "void", "CodeNode", "::", "addMember", "(", "NodeAddr", "<", "NodeBase", "*", ">", "NA", ",", "const", "DataFlowGraph", "&", "G", ")", "{", "NodeAddr", "<", "NodeBase", "*", ">", "ML", "=", "getLastMember", "(", "G", ")", ";", "if", "(", "ML", ".", ...
LLVM
AArch64
CPP
stmt_completion
CPU
629,494
[ ";" ]
[ "unsigned", "ANDReg", "=", "createResultReg", "(", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", "...
LLVM
DirectX
CPP
stmt_completion
Virtual ISA
629,495
[ ")", ")", ";" ]
[ "initializeDXILPrettyPrinterPass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
629,496
[ "{" ]
[ "void", "setHasSEHFramePtrSave", "(", "bool", "V", ")" ]
LLVM
M68k
CPP
stmt_completion
MPU
629,497
[ "N", ")", "const", "{" ]
[ "void", "M68kOperand", "::", "addAddrOperands", "(", "MCInst", "&", "Inst", ",", "unsigned" ]
GCC
i386
CPP
stmt_completion
CPU
629,498
[ "mm512_srav_epi32", "(", "_", "_", "m512i", "_", "_", "X", ",", "_", "_", "m512i", "_", "_", "Y", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_" ]
LLVM
ARM
CPP
stmt_completion
CPU
629,499
[ "isMClass", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";" ]
[ "PrefAlign", "=", "(", "Subtarget", "->", "hasV6Ops", "(", ")", "&&", "!", "Subtarget", "->" ]