Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
CPP
program_repair
CPU
629,600
[ "<FIXS>", "aarch64_cannot_force_const_mem", "(", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "rtx", "x", ")", "<FIXE>" ]
[ "}", "static", "bool", "<BUGS>", "aarch64_cannot_force_const_mem", "(", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "rtx", "x", ")", "<BUGE>", "{", "rtx", "base", ",", "offset", ";" ]
GCC
arm
MD
stmt_completion
CPU
629,601
[ ")", ")" ]
[ "(", "const", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")" ]
LLVM
CSKY
CPP
next_suggestion
CPU
629,602
[ "}" ]
[ "water_iterator", "IP", "=", "llvm", "::", "lower_bound", "(", "WaterList", ",", "NewBB", ",", "compareMbbNumbers", ")", ";", "WaterList", ".", "insert", "(", "IP", ",", "NewBB", ")", ";" ]
LLVM
X86
TD
stmt_completion
CPU
629,603
[ "dst", ")", ",", "(", "MOVUPSmr", "addr", ":", "$", "dst", ",", "VR128", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "store", "(", "v16i8", "VR128", ":", "$", "src", ")", ",", "addr", ":", "$" ]
LLVM
Mips
CPP
next_suggestion
CPU
629,604
[ "return", "BB", ";" ]
[ "unsigned", "Fs", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "Wt", "=", "RegInfo", ".", "createVirtualRegister", "(", "&", "Mips", "::", "MSA128DRegClass", ")", ";", "BuildMI", "(", "*", "BB", ",", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
629,605
[ "assert", "(", "(", "*", "StubCallAddr", ">>", "<NUM_LIT>", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Call in stub is not indirect!", "<STR_LIT>", ")", ";" ]
[ "void", "*", "PPCCompilationCallbackC", "(", "unsigned", "*", "StubCallAddrPlus4", ",", "unsigned", "*", "OrigCallAddrPlus4", ",", "bool", "is64Bit", ")", "{", "unsigned", "*", "StubCallAddr", "=", "StubCallAddrPlus4", "-", "<NUM_LIT>", ";", "unsigned", "*", "Orig...
GCC
aarch64
CPP
next_suggestion
CPU
629,606
[ "}" ]
[ "vreinterpretq_u8_f64", "(", "float64x2_t", "_", "_", "a", ")", "{", "return", "(", "uint8x16_t", ")", "_", "_", "a", ";" ]
GCC
i386
CPP
stmt_completion
CPU
629,607
[ ")", ";" ]
[ "static", "reg_class_t", "ix86_preferred_output_reload_class", "(", "rtx", "x", ",", "reg_class_t", "regclass", ")", "{", "machine_mode", "mode", "=", "GET_MODE", "(", "x" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
629,608
[ ")", "return", "true", ";" ]
[ "bool", "HexagonSubtarget", "::", "isHVXElementType", "(", "MVT", "Ty", ",", "bool", "IncludeBool", ")", "const", "{", "if", "(", "!", "useHVXOps", "(", ")", ")", "return", "false", ";", "if", "(", "Ty", ".", "isVector", "(", ")", ")", "Ty", "=", "Ty...
LLVM
ARM
TD
stmt_completion
CPU
629,609
[ "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=",...
LLVM
AArch64
CPP
next_suggestion
CPU
629,610
[ "const", "int", "NumElements", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "Parser", ".", "getTok", "(", ")", ".", "isNot", "(", "AsmToken", "::", "LCurly", ")", ")", "return", "MatchOperand_NoMatch", ";", "SMLoc", "S", "=", "getLoc", "(", ")", ";", "StringRef", "Kind", ";", "int", "FirstReg", "=", "tryMatchSVEVector...
LLVM
AArch64
TD
stmt_completion
CPU
629,611
[ "$", "Rn", ",", "imm0_31", ":", "$", "imm", ",", "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "srl", "GPR32", ":", "$", "Rn", ",", "(", "i64", "imm0_31", ":", "$", "imm", ")", ")", ",", "(", "UBFMWri", "GPR32", ":" ]
GCC
arm
MD
next_suggestion
CPU
629,612
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "truncate", ":", "V2SI", "(", "ashiftrt", ":", "V2DI", "(", "mult", ":", "V2DI", "(", "sign_extend", ":", "V2DI", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "sign_extend", ":", "V2DI", "(", "match_operand"...
LLVM
Mips
CPP
next_suggestion
CPU
629,613
[ "SDValue", "Lo", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "ValTy", ",", "CPLo", ")", ";" ]
[ "unsigned", "GOTFlag", "=", "IsN64", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "unsigned", "OFSTFlag", "=", "IsN64", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "SDValue", "CP", "=", "DA...
LLVM
M680x0
CPP
next_suggestion
MPU
629,614
[ "SDValue", "PtrOff", "=", "DAG", ".", "getIntPtrConstant", "(", "LocMemOffset", ",", "DL", ")", ";" ]
[ "SDValue", "M680x0TargetLowering", "::", "LowerMemOpCallTo", "(", "SDValue", "Chain", ",", "SDValue", "StackPtr", ",", "SDValue", "Arg", ",", "const", "SDLoc", "&", "DL", ",", "SelectionDAG", "&", "DAG", ",", "const", "CCValAssign", "&", "VA", ",", "ISD", ":...
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,615
[ "Value", "*", "nval1", "=", "B", ".", "CreateFDiv", "(", "ConstantFP", "::", "get", "(", "opr1", "->", "getType", "(", ")", ",", "<NUM_LIT>", ")", ",", "opr1", ",", "<STR_LIT>", "__div2recip", "<STR_LIT>", ")", ";" ]
[ "ConstantFP", "*", "CF1", "=", "dyn_cast", "<", "ConstantFP", ">", "(", "opr1", ")", ";", "if", "(", "(", "CF0", "&&", "CF1", ")", "||", "(", "CF1", "&&", "(", "getArgType", "(", "FInfo", ")", "==", "AMDGPULibFunc", "::", "F32", ")", ")", ")", "{...
LLVM
ARM
CPP
stmt_completion
CPU
629,616
[ ":" ]
[ "case", "ARM", "::", "FK_VFPV3", ":", "setAttributeItem", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "false", ")", ";", "break", ";", "case", "ARM", "::", "FK_VFPV3_D16", ":", "setAttributeItem", "(", "<STR_LIT>", "::", "<...
GCC
arm
CPP
stmt_completion
CPU
629,617
[ ")", "{" ]
[ "_", "_", "arm_vreinterpretq_u8", "(", "float32x4_t", "_", "_", "a" ]
LLVM
ARM
CPP
stmt_completion
CPU
629,618
[ ";" ]
[ "OperandMatchResultTy", "ARMAsmParser", "::", "parseInstSyncBarrierOptOperand", "(", "OperandVector", "&", "Operands", ")", "{", "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", ...
GCC
rs6000
MD
next_suggestion
CPU
629,619
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "FMOVE64X", "[", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_P8V_FMRGOW", ")", ")", "]", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
629,620
[ "Base", ",", "Offset", ")", ";" ]
[ "if", "(", "selectAddrFrameIndex", "(", "Addr", ",", "Base", ",", "Offset", ")", ")", "return", "true", ";", "if", "(", "selectAddrFrameIndexOffset", "(", "Addr", ",", "Base", ",", "Offset", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "return", "true", ...
GCC
vax
MD
stmt_completion
CPU
629,621
[ "CCNZ", "CCZ", "]", ")" ]
[ "(", "define_mode_iterator", "VAXcc", "[", "CC", "CCN", "CCNZ", "CCZ", "]", ")", "(", "define_mode_iterator", "VAXccnz", "[", "CCN" ]
GCC
csky
CPP
stmt_completion
CPU
629,622
[ "op0", ";" ]
[ "int", "dstreg", "=", "REGNO", "(", "dst", ")", ";", "int", "basereg", "=", "-", "<NUM_LIT>", ";", "struct", "csky_address", "op0", ";", "decompose_csky_address", "(", "XEXP", "(", "src", ",", "<NUM_LIT>", ")", ",", "&", "op0", ")", ";", "if", "(", "...
LLVM
ARM
CPP
stmt_completion
CPU
629,623
[ "(", ")", ",", "TF", "|", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "MachineInstr", "*", "NewMI", "=", "AddDefaultPred", "(", "BuildMI", "(", "MBB", ",", "MBBI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "TII", "->", "get", "(", "NewLdOpc", ")", ",", "DstReg", ")", ".", "addOperand", "(", "MI", ".", "getOperand", ...
GCC
i386
MD
stmt_completion
CPU
629,624
[ ")", "(", "V2DF", "<STR_LIT>", ")", "]", ")" ]
[ "(", "V16SF", "<STR_LIT>", ")", "(", "V8SF", "<STR_LIT>", ")", "(", "V4SF", "<STR_LIT>", ")", "(", "V8DF", "<STR_LIT>", ")", "(", "V4DF", "<STR_LIT>" ]
GCC
alpha
CPP
next_suggestion
MPU
629,625
[ "}" ]
[ "alpha_align_insns", "(", ")", ";", "return", "<NUM_LIT>", ";" ]
LLVM
AGC
CPP
code_generation
MPU
629,626
[ "unsigned", "AGCMCCodeEmitter", "::", "getMachineOpValue", "(", "const", "MCInst", "&", "MI", ",", "const", "MCOperand", "&", "MO", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "i...
[ "getMachineOpValue", "-", "Return", "binary", "encoding", "of", "operand", "." ]
GCC
i386
CPP
stmt_completion
CPU
629,627
[ "_", "U", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask16", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_cmp_ps_mask", "(", "_", "_", "mmask16", "_", "_"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,628
[ "}" ]
[ "VALUNum", "=", "<NUM_LIT>", ";", "break", ";", "case", "TRANS", ":", "TRANSCycles", "=", "Cycles", ";", "TRANSNum", "=", "<NUM_LIT>", ";", "TRANSNumVALU", "=", "<NUM_LIT>", ";", "break", ";", "case", "SALU", ":", "SALUCycles", "=", "std", "::", "min", "...
GCC
aarch64
CPP
program_repair
CPU
629,629
[ "<FIXS>", "parse_field", "(", "const", "std", "::", "string", "&", "field", ")", "<FIXE>", "<FIXS>", "const", "char", "*", "rest", "=", "strchr", "(", "field", ".", "c_str", "(", ")", ",", "'", ":", "'", ")", ";", "if", "(", "rest", "==", "NULL", ...
[ "static", "unsigned", "<BUGS>", "parse_field", "(", "const", "char", "*", "field", ")", "<BUGE>", "{", "<BUGS>", "const", "char", "*", "rest", "=", "strchr", "(", "field", ",", "'", ":", "'", ")", ";", "<BUGE>", "char", "*", "after", ";", "unsigned", ...
LLVM
ARM
TD
next_suggestion
CPU
629,630
[ "}" ]
[ "def", "VecListThreeDAllLanes", ":", "RegisterOperand", "<", "DPR", ",", "<STR_LIT>", ">", "{", "let", "ParserMatchClass", "=", "VecListThreeDAllLanesAsmOperand", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
629,631
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "Wri", ":", "BaseBitfieldImm", "<", "opc", ",", "GPR32", ",", "imm0_31", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
629,632
[ "}" ]
[ "if", "(", "MachineLoop", "*", "Loop", "=", "MLI", ".", "getLoopFor", "(", "&", "MBB", ")", ")", "if", "(", "Loop", "->", "getHeader", "(", ")", "==", "&", "MBB", ")", "{", "MachineBasicBlock", "*", "Bottom", "=", "Loop", "->", "getBottomBlock", "(",...
LLVM
X86
CPP
program_repair
CPU
629,633
[ "<FIXS>", "SDValue", "&", "Disp", ",", "SDValue", "&", "Segment", ")", "{", "<FIXE>" ]
[ "bool", "X86DAGToDAGISel", "::", "SelectTLSADDRAddr", "(", "SDNode", "*", "Op", ",", "SDValue", "N", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "Scale", ",", "SDValue", "&", "Index", ",", "<BUGS>", "SDValue", "&", "Disp", ")", "{", "<BUGE>", "asse...
LLVM
Hexagon
TD
next_suggestion
DSP
629,634
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
629,635
[ "}" ]
[ "let", "Switches", "=", "{", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "<NUM_LIT>", "}", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "stri...
LLVM
X86
CPP
next_suggestion
CPU
629,636
[ "AsmTransCBE", "=", "x86_asm_table", ";" ]
[ "X86MCAsmInfoCOFF", "::", "X86MCAsmInfoCOFF", "(", "const", "Triple", "&", "Triple", ")", "{", "if", "(", "Triple", ".", "getArch", "(", ")", "==", "Triple", "::", "x86_64", ")", "{", "GlobalPrefix", "=", "<STR_LIT>", "<STR_LIT>", ";", "PrivateGlobalPrefix", ...
GCC
tilegx
MD
stmt_completion
VLIW
629,637
[ "[", "<NUM_LIT>", "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "addr", ",", "aligned_addr", ",", "aligned_mem", ",", "offset", ",", "word", ",", "shmt", ",", "tmp", "rtx", "result", "=", "operands", "[", "<NUM_LI...
GCC
arm
MD
next_suggestion
CPU
629,638
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,639
[ "if", "(", "OtherUses", ")", "{" ]
[ "unsigned", "AS", "=", "SN", "->", "getAddressSpace", "(", ")", ";", "if", "(", "!", "allowsMisalignedMemoryAccesses", "(", "VT", ",", "AS", ",", "Alignment", ",", "SN", "->", "getMemOperand", "(", ")", "->", "getFlags", "(", ")", ",", "&", "IsFast", "...
LLVM
AArch64
CPP
next_suggestion
CPU
629,640
[ "SDValue", "ExtLoad", "=", "DAG", ".", "getNode", "(", "NewOpc", ",", "SDLoc", "(", "N", ")", ",", "VTs", ",", "Ops", ")", ";" ]
[ "if", "(", "(", "SignExtSrcVT", "!=", "GLD1SrcMemVT", ")", "||", "!", "Src", ".", "hasOneUse", "(", ")", ")", "return", "SDValue", "(", ")", ";", "EVT", "DstVT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "SDVTList", "VTs", "=", "DAG...
LLVM
Hexagon
CPP
next_suggestion
DSP
629,641
[ "}" ]
[ "SDValue", "S", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", "ull", "<<", "i", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "Rs", "[", "i", "]", "=", "DAG", ".", "getSelect", "(", "dl", ",", "MVT", "::", "i32", ",", "Ops", "[", "i", "/"...
LLVM
PowerPC
CPP
program_repair
CPU
629,642
[ "<FIXS>", "void", "PPC32ISel", "::", "visitSelectInst", "(", "SelectInst", "&", "SI", ")", "{", "<FIXE>" ]
[ ".", "addMBB", "(", "copy0MBB", ")", ".", "addReg", "(", "TrueValue", ")", ".", "addMBB", "(", "thisMBB", ")", ";", "}", "<BUGS>", "void", "ISel", "::", "visitSelectInst", "(", "SelectInst", "&", "SI", ")", "{", "<BUGE>", "unsigned", "DestReg", "=", "g...
GCC
i386
CPP
stmt_completion
CPU
629,643
[ ")", "_", "_", "W", ",", "(", "_", "_", "mmask32", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_movdquhi512_mask", "(", "(", "_", "_", "v32hi", ")", "_", "_", "A", ",", "(", "_", "_", "v32hi" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,644
[ "if", "(", "Arg", ".", "hasNonNullAttr", "(", ")", ")", "Load", "->", "setMetadata", "(", "LLVMContext", "::", "MD_nonnull", ",", "MDNode", "::", "get", "(", "Ctx", ",", "{", "}", ")", ")", ";" ]
[ "bool", "AMDGPULowerKernelArguments", "::", "runOnFunction", "(", "Function", "&", "F", ")", "{", "CallingConv", "::", "ID", "CC", "=", "F", ".", "getCallingConv", "(", ")", ";", "if", "(", "CC", "!=", "CallingConv", "::", "AMDGPU_KERNEL", "||", "F", ".", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
629,645
[ "if", "(", "QII", ".", "isHVXVec", "(", "SrcInst", ")", "||", "useBSBScheduling", "(", ")", ")", "Dep", ".", "setLatency", "(", "(", "Dep", ".", "getLatency", "(", ")", "+", "<NUM_LIT>", ")", ">>", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "hasV60Ops", "(", ")", ")", "return", ";", "auto", "&", "QII", "=", "static_cast", "<", "const", "HexagonInstrInfo", "&", ">", "(", "*", "getInstrInfo", "(", ")", ")", ";" ]
LLVM
ARM
CPP
code_generation
CPU
629,646
[ "bool", "Thumb1FrameLowering", "::", "hasReservedCallFrame", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "unsigned", "CFSize", "=", "MFI", ".", "getMaxCa...
[ "hasReservedCallFrame", "-", "Under", "normal", "circumstances", ",", "when", "a", "frame", "pointer", "is", "not", "required", ",", "we", "reserve", "argument", "space", "for", "call", "sites", "in", "the", "function", "immediately", "on", "entry", "to", "the...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
629,647
[ "<STR_LIT>", ":" ]
[ "switch", "(", "Ty", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "i32", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "i64", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", "...
LLVM
AArch64
CPP
code_generation
CPU
629,648
[ "void", "AArch64CallLowering", "::", "splitToValueTypes", "(", "const", "ArgInfo", "&", "OrigArg", ",", "SmallVectorImpl", "<", "ArgInfo", ">", "&", "SplitArgs", ",", "const", "DataLayout", "&", "DL", ",", "MachineRegisterInfo", "&", "MRI", ",", "const", "SplitA...
[ "Break", "OrigArgInfo", "into", "one", "or", "more", "pieces", "the", "calling", "convention", "can", "process", ",", "returned", "in", "SplitArgs", "." ]
LLVM
TPC
CPP
next_suggestion
Virtual ISA
629,649
[ "return", "phiLoad", ";" ]
[ "static", "PHINode", "*", "insetPhiInst", "(", "Instruction", "*", "first", ",", "Instruction", "*", "second", ",", "BasicBlock", "*", "firstBB", ",", "BasicBlock", "*", "secondBB", ",", "IRBuilder", "<", ">", "builder", ",", "Type", "*", "ptrType", ",", "...
LLVM
AVR
CPP
stmt_completion
MPU
629,650
[ ")", ";" ]
[ "case", "'", "Q", "'", ":", "return", "InlineAsm", "::", "ConstraintCode", "::", "Q", ";", "}", "return", "TargetLowering", "::", "getInlineAsmMemConstraint", "(", "ConstraintCode" ]
GCC
ia64
MD
next_suggestion
CPU
629,651
[ "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fma", ":", "V2SF", "(", "neg", ":", "V2SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,652
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPredicable", "=", "<NUM_LIT>",...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
629,653
[ "if", "(", "Features", "[", "KV", ".", "Value", "]", ")", "Ret", "+=", "(", "StringRef", "(", "<STR_LIT>", "+", "<STR_LIT>", ")", "+", "KV", ".", "Key", "+", "<STR_LIT>", ",", "<STR_LIT>", ")", ".", "str", "(", ")", ";" ]
[ "std", "::", "string", "getFeatureString", "(", "const", "FeatureBitset", "&", "Features", ")", "{", "std", "::", "string", "Ret", ";", "for", "(", "const", "SubtargetFeatureKV", "&", "KV", ":", "WebAssemblyFeatureKV", ")", "{" ]
LLVM
ARM
CPP
next_suggestion
CPU
629,654
[ "JTBB", "->", "removeSuccessor", "(", "BB", ")", ";" ]
[ "++", "NumJTMoved", ";", "return", "NULL", ";", "}", "MachineBasicBlock", "*", "NewBB", "=", "MF", "->", "CreateMachineBasicBlock", "(", "JTBB", "->", "getBasicBlock", "(", ")", ")", ";", "MachineFunction", "::", "iterator", "MBBI", "=", "JTBB", ";", "++", ...
GCC
arm
CPP
code_generation
CPU
629,655
[ "static", "bool", "aarch_macro_fusion_pair_p", "(", "rtx_insn", "*", "prev", ",", "rtx_insn", "*", "curr", ")", "{", "rtx", "set_dest", ";", "rtx", "prev_set", "=", "single_set", "(", "prev", ")", ";", "rtx", "curr_set", "=", "single_set", "(", "curr", ")"...
[ "Implement", "TARGET_SCHED_MACRO_FUSION_PAIR_P", ".", "Return", "true", "if", "PREV", "and", "CURR", "should", "be", "kept", "together", "during", "scheduling", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
629,656
[ "T", ",", "createPPCMCInstPrinter", ")", ";" ]
[ "TargetRegistry", "::", "RegisterMCSubtargetInfo", "(", "*", "T", ",", "createPPCMCSubtargetInfo", ")", ";", "TargetRegistry", "::", "RegisterMCCodeEmitter", "(", "*", "T", ",", "createPPCMCCodeEmitter", ")", ";", "TargetRegistry", "::", "RegisterMCAsmBackend", "(", "...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
629,657
[ "getValueType", "(", ")", ",", "Op0", ")", ";" ]
[ "if", "(", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SIGN_EXTEND_INREG", ")", "return", "Op0", ";", "Op0", "=", "LoadOperand", "(", "DAG", ",", "DL", ",", "Op0", ".", "getValueType", "(", ")", ",", "Op0", ")", ";", "SDValue", "Extend", ...
LLVM
LoongArch
CPP
next_suggestion
CPU
629,658
[ "return", "createLoongArchMCSubtargetInfoImpl", "(", "TT", ",", "CPU", ",", "CPU", ",", "FS", ")", ";" ]
[ "static", "MCSubtargetInfo", "*", "createLoongArchMCSubtargetInfo", "(", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ")", "{", "if", "(", "CPU", ".", "empty", "(", ")", ")", "CPU", "=", "TT", ".", "isArch64Bit", "(", ")...
LLVM
X86
CPP
stmt_completion
CPU
629,659
[ "(", "NumConcat", ")", ";" ]
[ "SmallVector", "<", "int", ",", "<NUM_LIT>", ">", "ShuffleVec", "(", "NumElems", "*", "SizeRatio", ",", "-", "<NUM_LIT>", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumElems", ";", "++", "i", ")", "ShuffleVec", "[", "i", ...
LLVM
ARM
CPP
next_suggestion
CPU
629,660
[ "raw_svector_ostream", "(", "Name", ")", "<<", "Printer", ".", "MAI", "->", "getPrivateGlobalPrefix", "(", ")", "<<", "<STR_LIT>", "CPI", "<STR_LIT>", "<<", "Printer", ".", "getFunctionNumber", "(", ")", "<<", "'", "_", "'", "<<", "MO", ".", "getIndex", "(...
[ "MCSymbol", "*", "ARMMCInstLower", "::", "GetConstantPoolIndexSymbol", "(", "const", "MachineOperand", "&", "MO", ")", "const", "{", "SmallString", "<", "<NUM_LIT>", ">", "Name", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,661
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
X86
TD
program_repair
CPU
629,662
[ "<FIXS>", "defm", ":", "JWriteResFpuPair", "WriteFVarBlend", ",", "[", "JFPU01", ",", "JFPX", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ">", ";", "defm", ":", "JWriteResYMMPair", "WriteFVarBlendY", ",", "[", "JFPU...
[ "defm", ":", "JWriteResFpuPair", "WriteFBlend", ",", "[", "JFPU01", ",", "JFPX", "]", ",", "<NUM_LIT>", ">", ";", "defm", ":", "JWriteResYMMPair", "WriteFBlendY", ",", "[", "JFPU01", ",", "JFPX", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", ",", "<NUM_LIT...
GCC
mep
CPP
program_repair
CPU
629,663
[ "<FIXS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "p1", "-", "isa", "(", "SLOTS", "P1", ")", "(", "INTRINSIC", "<STR_LIT>", "cpmulua1_w", "<STR_LIT>", ")", "(", "CPTYPE", "V2SI", ")", "VOLATILE", ")", "<FIXE>" ]
[ ";", "<NUM_LIT>", "<NUM_LIT>", "qqqqq", "ppppp", "<NUM_LIT>", "cpmulua1", ".", "w", "crqp", ",", "crpp", "(", "p0_1", ")", "(", "dni", "cpmulua1_w_P1", "<STR_LIT>", "cpmulua1.w $crqp,$crpp Pn", "<STR_LIT>", "<BUGS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "p1", "...
GCC
msp430
CPP
stmt_completion
MPU
629,664
[ "=", "<NUM_LIT>", ";" ]
[ "break", ";", "default", ":", "warning", "(", "OPT_Wattributes", ",", "<STR_LIT>", "argument of %qE attribute is not a string constant ", "<STR_LIT>", "<STR_LIT>", "or number", "<STR_LIT>", ",", "name", ")", ";", "*", "no_add_attrs", "=", "true", ";", "break", ";", ...
LLVM
AMDGPU
CPP
program_repair
GPU
629,665
[ "<FIXS>", "virtual", "void", "getMachineOpValue", "(", "const", "MCInst", "&", "MI", ",", "const", "MCOperand", "&", "MO", ",", "APInt", "&", "Op", ",", "SmallVectorImpl", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "co...
[ "AMDGPUMCCodeEmitter", "(", "const", "MCInstrInfo", "&", "mcii", ")", ":", "MCII", "(", "mcii", ")", "{", "}", "public", ":", "<BUGS>", "uint64_t", "getBinaryCodeForInstr", "(", "const", "MCInst", "&", "MI", ",", "SmallVectorImpl", "MCFixup", ">", "&", "Fixu...
LLVM
X86
CPP
stmt_completion
CPU
629,666
[ ")", ".", "is64Bit", "(", ")", "&&", "<STR_LIT>", "X86-64 PIC uses RIP relative addressing", "<STR_LIT>", ")", ";" ]
[ "unsigned", "X86InstrInfo", "::", "getGlobalBaseReg", "(", "MachineFunction", "*", "MF", ")", "const", "{", "assert", "(", "!", "TM", ".", "getSubtarget", "<", "X86Subtarget", ">", "(" ]
GCC
alpha
CPP
program_repair
MPU
629,667
[ "<FIXS>", "if", "(", "where", ")", "<FIXE>", "<FIXS>", "if", "(", "GET_CODE", "(", "where", ")", "==", "CODE_LABEL", ")", "<FIXE>", "<FIXS>", "rtx", "where2", "=", "prev_nonnote_insn", "(", "where", ")", ";", "if", "(", "where2", "&&", "GET_CODE", "(", ...
[ "int", "nop_count", "=", "(", "align", "-", "ofs", ")", "/", "<NUM_LIT>", ";", "rtx", "where", ";", "where", "=", "prev_nonnote_insn", "(", "i", ")", ";", "<BUGS>", "if", "(", "!", "where", "||", "GET_CODE", "(", "where", ")", "!=", "CODE_LABEL", ")"...
GCC
sh
CPP
program_repair
CPU
629,668
[ "<FIXS>", "if", "(", "GET_CODE", "(", "from", ")", "==", "CODE_LABEL", "&&", "CODE_LABEL_NUMBER", "(", "from", ")", "<=", "max_labelno_before_reorg", ")", "<FIXE>" ]
[ "int", "inc", "=", "get_attr_length", "(", "from", ")", ";", "int", "new", "_", "align", "=", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "GET_CODE", "(", "from", ")", "==", "CODE_LABEL", ")", "<BUGE>", "{", "if", "(", "optimize", ")", "new", "_", "align"...
GCC
i386
MD
program_repair
CPU
629,669
[ "<FIXS>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "}", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "and", "(", "match_operand", ":", "QI", "<NUM_LIT...
GCC
sparc
MD
program_repair
CPU
629,670
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_mode_iterator", "VASS", "[", "V4HI", "V2SI",...
LLVM
Hexagon
TD
next_suggestion
DSP
629,671
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";...
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,672
[ "Offset", ";" ]
[ "if", "(", "!", "CI", ".", "hasMergeableAddress", "(", "*", "MRI", ")", ")", "continue", ";", "if", "(", "CI", ".", "InstClass", "==", "DS_WRITE", "&&", "CI", ".", "IsAGPR", ")", "{", "continue", ";", "}", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,673
[ "Offset", "=", "CurDAG", "->", "getTargetConstant", "(", "C", "->", "getZExtValue", "(", ")", ",", "DL", ",", "MVT", "::", "i32", ")", ";" ]
[ "Offset", "=", "CurDAG", "->", "getTargetConstant", "(", "C", "->", "getZExtValue", "(", ")", ",", "DL", ",", "MVT", "::", "i32", ")", ";", "}", "else", "if", "(", "(", "Addr", ".", "getOpcode", "(", ")", "==", "ISD", "::", "ADD", "||", "Addr", "...
LLVM
PowerPC
CPP
code_generation
CPU
629,674
[ "void", "PPCAIXAsmPrinter", "::", "emitGlobalVariable", "(", "const", "GlobalVariable", "*", "GV", ")", "{", "ValidateGV", "(", "GV", ")", ";", "MCSymbolXCOFF", "*", "GVSym", "=", "cast", "<", "MCSymbolXCOFF", ">", "(", "getSymbol", "(", "GV", ")", ")", ";...
[ "Emit", "the", "specified", "global", "variable", "to", "the", ".s", "file", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
629,675
[ "let", "ParserMatchClass", "=", "Imm1_8Operand", ";" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
629,676
[ ")", "{" ]
[ "ArgVTs", ".", "reserve", "(", "I", "->", "getNumOperands", "(", ")", ")", ";", "ArgFlags", ".", "reserve", "(", "I", "->", "getNumOperands", "(", ")", ")", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "I", "->", "getNumOperands...
GCC
h8300
MD
stmt_completion
MPU
629,677
[ "<NUM_LIT>", ")" ]
[ "(", "plus", ":", "SI", "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_operand", ":",...
LLVM
X86
CPP
stmt_completion
CPU
629,678
[ "+", "<NUM_LIT>", ")", ".", "isCPI", "(", ")", "||", "MI", "->", "getOperand", "(", "Op", "+", "<NUM_LIT>", ")", ".", "isJTI", "(", ")", ")", ";" ]
[ "if", "(", "MI", "->", "getOperand", "(", "Op", ")", ".", "isFI", "(", ")", ")", "return", "true", ";", "return", "Op", "+", "<NUM_LIT>", "<=", "MI", "->", "getNumOperands", "(", ")", "&&", "MI", "->", "getOperand", "(", "Op", ")", ".", "isReg", ...
LLVM
AArch64
CPP
stmt_completion
CPU
629,679
[ "MF", ")", ";" ]
[ "ForCodeSize", "=", "MF", ".", "getFunction", "(", ")", "->", "hasFnAttribute", "(", "Attribute", "::", "OptimizeForSize", ")", "||", "MF", ".", "getFunction", "(", ")", "->", "hasFnAttribute", "(", "Attribute", "::", "MinSize", ")", ";", "Subtarget", "=", ...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
629,680
[ "DP", "<<", "Str", ";" ]
[ "OS", "<<", "<STR_LIT>", "in function ", "<STR_LIT>", "<<", "Fn", ".", "getName", "(", ")", "<<", "'", "'", "<<", "*", "Fn", ".", "getFunctionType", "(", ")", "<<", "'", "\\n", "'", "<<", "Description", ";", "if", "(", "Value", ")", "Value", "->", ...
GCC
alpha
CPP
stmt_completion
MPU
629,681
[ ";" ]
[ "return", "ggc_cleared_alloc", "<", "machine_function", ">", "(", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,682
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", ...
LLVM
PTX
CPP
program_repair
GPU
629,683
[ "<FIXS>", "return", "DAG", ".", "getNode", "(", "ISD", "::", "AND", ",", "dl", ",", "MVT", "::", "i1", ",", "Op0", ",", "Op1", ")", ";", "<FIXE>" ]
[ "SDValue", "Op2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "ISD", "::", "CondCode", "CC", "=", "cast", "CondCodeSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>...
LLVM
ARM
TD
next_suggestion
CPU
629,684
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "nImmVMOVIAsmOperandReplicate", "<", "From", ",", "To", ">", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,685
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "PredNew", ";" ]
[ "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "PredNot", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pu", ";", ...
LLVM
ARM
TD
stmt_completion
CPU
629,686
[ "i32imm", ":", "$", "idx", ")", ";" ]
[ "def", "VecListThreeDHWordIndexed", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "VecListThreeDHWordIndexAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", "," ]
LLVM
ARM
CPP
stmt_completion
CPU
629,687
[ ")", "{" ]
[ "static", "bool", "isi32Store", "(", "unsigned", "Opc" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,688
[ "||", "!", "ST", ".", "isTrapHandlerEnabled", "(", ")", ")", "{" ]
[ "bool", "AMDGPULegalizerInfo", "::", "legalizeDebugTrapIntrinsic", "(", "MachineInstr", "&", "MI", ",", "MachineRegisterInfo", "&", "MRI", ",", "MachineIRBuilder", "&", "B", ")", "const", "{", "B", ".", "setInstr", "(", "MI", ")", ";", "if", "(", "ST", ".", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,689
[ "::", "CONSTANT_ADDRESS_32BIT", ";" ]
[ "static", "bool", "isScalarLoadLegal", "(", "const", "MachineInstr", "&", "MI", ")", "{", "if", "(", "!", "MI", ".", "hasOneMemOperand", "(", ")", ")", "return", "false", ";", "const", "MachineMemOperand", "*", "MMO", "=", "*", "MI", ".", "memoperands_begi...
LLVM
Cpu0
CPP
stmt_completion
CPU
629,690
[ ",", "VReg", ")", ";" ]
[ "assert", "(", "RC", "->", "contains", "(", "PReg", ")", "&&", "<STR_LIT>", "Not the correct regclass!", "<STR_LIT>", ")", ";", "unsigned", "VReg", "=", "MF", ".", "getRegInfo", "(", ")", ".", "createVirtualRegister", "(", "RC", ")", ";", "MF", ".", "getRe...
LLVM
ARM
TD
stmt_completion
CPU
629,691
[ "<NUM_LIT>", ";" ]
[ "def", "rsr", ":", "AsI1", "<", "opcod", ",", "(", "outs", "GPR", ":", "$", "Rd", ")", ",", "(", "ins", "GPR", ":", "$", "Rn", ",", "so_reg_reg", ":", "$", "shift", ")", ",", "DPSoRegRegFrm", ",", "IIC_iALUsr", ",", "opc", ",", "<STR_LIT>", ",", ...
GCC
sh
CPP
stmt_completion
CPU
629,692
[ "(", "mn", ")", ")", ";" ]
[ "_", "_", "inline__", "static", "unsigned", "long", "long", "sh_media_MCNVS_WB", "(", "unsigned", "long", "long", "mm", ",", "unsigned", "long", "long", "mn", ")", "{", "unsigned", "long", "long", "res", ";", "_", "_", "asm__", "(", "<STR_LIT>", "mcnvs.wb\...
LLVM
X86
CPP
next_suggestion
CPU
629,693
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "MVT", "::", "v4i32", ",", "DAG", ".", "getVectorShuffle", "(", "MVT", "::", "v4f32", ",", "DL", ",", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", ...
[ "assert", "(", "Mask", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected mask size for v4 shuffle!", "<STR_LIT>", ")", ";", "if", "(", "SDValue", "ZExt", "=", "lowerVectorShuffleAsZeroOrAnyExtend", "(", "DL", ",", "MVT", "::", "v4i32", ","...
LLVM
PowerPC
TD
program_repair
CPU
629,694
[ "<FIXS>", "def", "ISEL8", ":", "AForm_4", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<FIXE>" ]
[ "<STR_LIT>", ",", "IntGeneral", ",", "[", "]", ">", ";", "<BUGS>", "def", "ISEL8", ":", "AForm_1", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<BUGE>", "(", "outs", "G8RC", ":", "$", "rT", ")", ",", "(", "ins", "G8RC", ":", "$", "rA", ",", "G8RC", ":", ...
LLVM
ARM
CPP
stmt_completion
CPU
629,695
[ "dl", ",", "TII", ",", "ArgRegsSaveSize", ")", ";" ]
[ "if", "(", "MF", ".", "getFunction", "(", ")", "->", "getCallingConv", "(", ")", "==", "CallingConv", "::", "GHC", ")", "{", "fixTCReturn", "(", "MF", ",", "MBB", ")", ";", "return", ";", "}", "if", "(", "!", "AFI", "->", "hasStackFrame", "(", ")",...
GCC
rl78
MD
next_suggestion
MPU
629,696
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
Lanai
CPP
code_generation
CPU
629,697
[ "bool", "LanaiAsmParser", "::", "ParseInstruction", "(", "ParseInstructionInfo", "&", "Info", ",", "StringRef", "Name", ",", "SMLoc", "NameLoc", ",", "OperandVector", "&", "Operands", ")", "{", "StringRef", "Mnemonic", "=", "splitMnemonic", "(", "Name", ",", "Na...
[ "ParseInstruction", "-", "Parse", "one", "assembly", "instruction", "." ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
629,698
[ ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "SW_FORCE_SIGN0", "=", "<NUM_LIT>", ";", "int", "RM_DEFAULT", "=", "<NUM_LIT>", ";", "int", "RM_G1_RHNE", "=", "<NUM_LIT>", ";", "int", "RM_G1_RD", "=", "<NUM_LIT>", ";", "int", "RM_G1_RU", "=", "<NUM_LIT>", ";", "int", "RM_G1_...
LLVM
R600
CPP
next_suggestion
GPU
629,699
[ "}" ]
[ "const", "char", "*", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "SI Fold Operands", "<STR_LIT>", ";" ]