Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
CPP
stmt_completion
CPU
629,700
[ "(", "bfloat16_type_node", ")", ";" ]
[ "lang_hooks", ".", "types", ".", "register_builtin_type", "(", "bfloat16_type_node", ",", "<STR_LIT>", "__bf16", "<STR_LIT>", ")", ";", "aarch64_bf16_ptr_type_node", "=", "build_pointer_type" ]
GCC
mips
CPP
code_generation
CPU
629,701
[ "void", "mips_expand_epilogue", "(", ")", "{", "HOST_WIDE_INT", "tsize", "=", "current_frame_info", ".", "total_size", ";", "rtx", "tsize_rtx", "=", "GEN_INT", "(", "tsize", ")", ";", "rtx", "tmp_rtx", "=", "(", "rtx", ")", "<NUM_LIT>", ";", "if", "(", "mi...
[ "Expand", "the", "epilogue", "into", "a", "bunch", "of", "separate", "insns", ".", "SIBCALL_P", "is", "true", "if", "this", "epilogue", "precedes", "a", "sibling", "call", ",", "false", "if", "it", "is", "for", "a", "normal", "``", "epilogue", "''", "pat...
GCC
rs6000
MD
next_suggestion
CPU
629,702
[ "}", ")" ]
[ "UNSPEC_VSX_STSTDC", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "...
GCC
s390
CPP
program_repair
MPU
629,703
[ "<FIXS>", "case", "E_CCLmode", ":", "<FIXE>" ]
[ "}", "break", ";", "<BUGS>", "case", "CCLmode", ":", "<BUGE>", "switch", "(", "GET_CODE", "(", "code", ")", ")", "{", "case", "EQ", ":", "return", "CC0", "|", "CC2", ";" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
629,704
[ "let", "Word1", "{", "<NUM_LIT>", "}", "=", "src2_rel", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "src2", ";", "bits", "<", "<NUM_LIT>", ">", "src2_rel", ";", "bits", "<", "<NUM_LIT>", ">", "src2_neg", ";", "bits", "<", "<NUM_LIT>", ">", "src2_sel", "=", "src2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<...
LLVM
ARM64
TD
stmt_completion
CPU
629,705
[ ">", ";" ]
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "<NUM_LIT>", "*", "N", "-", ">", "getZExtValue", "(", ")", ",", "MVT", ":", ":", "i64", ")", ";", "}", "]", ">", ";", "def", "VecIndex_x8", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "retu...
GCC
i386
CPP
stmt_completion
CPU
629,706
[ "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_fmsub_pd", "(", "_", "_", "mmask8", "_", "_", "...
LLVM
AArch64
TD
next_suggestion
CPU
629,707
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
LLVM
X86
TD
stmt_completion
CPU
629,708
[ ",", "<NUM_LIT>", "]", ";" ]
[ "def", "SKLWriteResGroup134", ":", "SchedWriteRes", "<", "[", "SKLPort01", ",", "SKLPort23", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>" ]
GCC
alpha
MD
stmt_completion
MPU
629,709
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
629,710
[ "let", "ParserMatchClass", "=", "matcher", ";" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{" ]
LLVM
Hexagon
TD
stmt_completion
DSP
629,711
[ "<NUM_LIT>", ";" ]
[ "def", "L2_loadbzw4_pcr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "ModRegs", ":", "$", "Mu2", ")", ",", "<STR_LIT>", ",", "tc_44d3da2...
LLVM
X86
CPP
program_repair
CPU
629,712
[ "<FIXS>", "return", "FixupConstant", "(", "Fixups", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "{", "X86", "::", "VPMOVZXWDZ128rm", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "rebuildZExtCst", "}", ",", "{", "X86", "::", "VPMOVSXDQZ128rm", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "rebuildSExtCst", "}", ",", "{", "X86", "::", "VPMOVZXDQZ128rm", ",", "<NU...
LLVM
Hexagon
CPP
stmt_completion
DSP
629,713
[ "ResTy", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "Zero", ")", ";" ]
[ "MVT", "ResTy", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ".", "getSimpleVT", "(", ")", ";", "SDValue", "Zero", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "i32", ")", ";", "SDNode", "*", "T", ...
LLVM
X86
TD
stmt_completion
CPU
629,714
[ ")", ",", "!", "strconcat", "(", "asm", ",", "<STR_LIT>", ")", ")", ",", "[", "]", ">", ",", "Sched", "<", "[", "sched", ".", "Folded", ",", "ReadAfterLd", "]", ">", ";" ]
[ "def", "rm_Int", ":", "SI", "<", "opc", ",", "MRMSrcMem", ",", "(", "outs", "DstRC", ":", "$", "dst", ")", ",", "(", "ins", "DstRC", ":", "$", "src1", ",", "x86memop", ":", "$", "src2", ")", ",", "!", "if", "(", "Is2Addr", ",", "!", "strconcat"...
GCC
aarch64
MD
program_repair
CPU
629,715
[ "<FIXS>", "(", "unspec_volatile", ":", "V8DI", "[", "(", "match_operand", ":", "V8DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_ST64B", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "mem", ":", "V8DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGS>", "(", "unspec_volatile", ":", "V8DI", "[", "(", "match_operand", ":", "V8DI", "<NUM_LIT>", ...
LLVM
ARM
TD
next_suggestion
CPU
629,716
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "am6offset", ":", "MemOperand", ",", "ComplexPattern", "<", "i32", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]", ",", "[", "SDNPWantRoot", "]", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "G...
GCC
arm
CPP
stmt_completion
CPU
629,717
[ "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vrshrnbq_m_n_u32", "(", "uint16x8_t", "_", "_", "a", ",", "uint32x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t" ]
LLVM
ARM
TD
program_repair
CPU
629,718
[ "<FIXS>", "def", "tSTRr", ":", "T1pILdStEncode", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "tGPR", ":", "$", "Rt", ",", "t_addrmode_rrs4", ":", "$", "addr", ")", ",", "<FIXE>", "<FIXS>", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "store",...
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", ";", "}", "<BUGS>", "def", "tSTR", ":", "T1pILdStEncode", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "tGPR", ":", "$", "src", ",", "t_addrmode_s4", ":", "$", "addr", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
629,719
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_vcmpbgti", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "s8_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_643b4717", ",", "TypeALU64", ">", ",", "Enc_0d8a...
GCC
i386
CPP
stmt_completion
CPU
629,720
[ "P", ",", "_", "_", "m512d", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_storeu_pd", "(", "void", "*", "_", "_" ]
LLVM
Mips
CPP
stmt_completion
CPU
629,721
[ "copy0MBB", ";" ]
[ "MachineBasicBlock", "*", "sinkMBB", "=", "F", "->", "CreateMachineBasicBlock", "(", "LLVM_BB", ")", ";", "F", "->", "insert", "(", "It", ",", "copy0MBB", ")", ";", "F", "->", "insert", "(", "It", ",", "sinkMBB", ")", ";", "sinkMBB", "->", "splice", "(...
LLVM
AArch64
TD
next_suggestion
CPU
629,722
[ "}" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
GCC
avr
CPP
code_generation
MPU
629,723
[ "const", "char", "*", "lshrsi3_out", "(", "rtx_insn", "*", "insn", ",", "rtx", "operands", "[", "]", ",", "int", "*", "len", ")", "{", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "CONST_INT", ")", "{", "int", "k", ";",...
[ "32bit", "logic", "shift", "right", "(", "(", "unsigned", "int", ")", "x", ">", ">", "i", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,724
[ "(", ")", "const", "override", "{" ]
[ "const", "char", "*", "getPassName" ]
GCC
rs6000
MD
next_suggestion
CPU
629,725
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DF", "[", "(", "match_operand", ":", "IEEE128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_TRUNC_ROUND_TO_ODD", ")", ")", "]" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,726
[ "for", "(", "auto", "&", "Entry", ":", "InsertedMIToOldDef", ")", "{" ]
[ "MachineInstr", "*", "Def", "=", "It", ".", "first", ";", "MachineBasicBlock", "::", "iterator", "InsertPos", "=", "MachineBasicBlock", "::", "iterator", "(", "It", ".", "second", ")", ";", "Register", "Reg", "=", "Def", "->", "getOperand", "(", "<NUM_LIT>",...
GCC
sh
MD
next_suggestion
CPU
629,727
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "return", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
629,728
[ ")", ")", ")", ")" ]
[ "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "e...
GCC
i386
CPP
stmt_completion
CPU
629,729
[ "_", "U", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m512d", ")", "_", "_", "builtin_ia32_vfmsubpd512_mask3", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "(", "_", "_", "v8df", ")", "_", "_", "B", ",", "(", "_", "_", "v8df", ")", "_", "_", "C", ",", "(", "_"...
GCC
sh
CPP
next_suggestion
CPU
629,730
[ "continue", ";" ]
[ "rtx_insn", "*", "scan", ";", "rtx_insn", "*", "barrier", "=", "find_barrier", "(", "num_mova", ",", "mova", ",", "insn", ")", ";", "rtx_insn", "*", "last_float_move", "=", "NULL", ";", "rtx", "last_float", "=", "<NUM_LIT>", ",", "*", "last_float_addr", "=...
LLVM
SystemZ
CPP
next_suggestion
CPU
629,731
[ "}" ]
[ "bool", "hasMiscellaneousExtensions3", "(", ")", "const", "{", "return", "HasMiscellaneousExtensions3", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,732
[ ";" ]
[ "LLT", "Ty", "=", "MRI", ".", "getType", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ";", "if", "(", "Ty", "==", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ")", "return", "legalizeFSQRTF32", "(", "MI", ",",...
LLVM
TPC
TD
stmt_completion
Virtual ISA
629,733
[ "dest", ";" ]
[ "class", "VpuInstBinSwDI", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "RegisterClass", "Rsrc1", ",", "Operand", "Isrc2", ",", "string", "asmstr", ",", "Operand", "Pred", ",", "list", "<", "dag", ">", "pattern", "=", "[", ...
GCC
i386
MD
next_suggestion
CPU
629,734
[ "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "VEC_GATHER_MODE", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VEC_GATHER_MODE", "[", "(", "match_operand", ":", "<", "VEC_GATHER_SRCDI", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "mem", ...
LLVM
AArch64
TD
stmt_completion
CPU
629,735
[ "$", "src1", ",", "<NUM_LIT>", ")", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "USHLLv4i32_shift", "V128", ":", "$", "dst", ",", "V128", ":" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
629,736
[ "<NUM_LIT>", "}", ";" ]
[ "let", "InOperandList", "=", "(", "ins", "Rsrc", ":", "$", "src", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "Pred", ":", "$", "pred", ")", ";", "let", "Itinerary", "=", "IIC_LoadComplexOp", ";", "let", "isNotUsedInDisasm",...
LLVM
X86
CPP
code_generation
CPU
629,737
[ "int", "X86FrameLowering", "::", "getFrameIndexReferencePreferSP", "(", "const", "MachineFunction", "&", "MF", ",", "int", "FI", ",", "Register", "&", "FrameReg", ",", "bool", "IgnoreSPUpdates", ")", "const", "{", "const", "MachineFrameInfo", "&", "MFI", "=", "M...
[ "Same", "as", "getFrameIndexReference", ",", "except", "that", "the", "stack", "pointer", "(", "as", "opposed", "to", "the", "frame", "pointer", ")", "will", "be", "the", "preferred", "value", "for", "FrameReg", "." ]
GCC
v850
MD
stmt_completion
MPU
629,738
[ "SImode", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", ")", "]", "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "gen_lowpart", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ...
LLVM
Hexagon
TD
next_suggestion
DSP
629,739
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rx32", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
629,740
[ "Mul", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "i32", ",", "N0", ",", "N1", ")", ";" ]
[ "SDValue", "Mul", ";", "if", "(", "Subtarget", "->", "hasMulU24", "(", ")", "&&", "isU24", "(", "N0", ",", "DAG", ")", "&&", "isU24", "(", "N1", ",", "DAG", ")", ")", "{", "N0", "=", "DAG", ".", "getZExtOrTrunc", "(", "N0", ",", "DL", ",", "MVT...
LLVM
ARM
CPP
stmt_completion
CPU
629,741
[ ")", "!=", "-", "<NUM_LIT>", ";" ]
[ "for", "(", "unsigned", "i", "=", "SIndex", "+", "<NUM_LIT>", ",", "e", "=", "MemOps", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "int", "NewOffset", "=", "MemOps", "[", "i", "]", ".", "Offset", ";", "unsigned", "Reg"...
GCC
tilegx
MD
next_suggestion
VLIW
629,742
[ "(", "lshiftrt", ":", "I48MODE" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
629,743
[ "if", "(", "FrameReg", "==", "ARM", "::", "SP", ")", "emitThumbRegPlusImmInReg", "(", "MBB", ",", "II", ",", "dl", ",", "TmpReg", ",", "FrameReg", ",", "Offset", ",", "false", ",", "TII", ",", "*", "this", ")", ";" ]
[ "Offset", "-=", "AFI", "->", "getFramePtrSpillOffset", "(", ")", ";", "}", "else", "FrameReg", "=", "BasePtr", ";", "}", "if", "(", "RS", "&&", "FrameReg", "==", "ARM", "::", "SP", "&&", "RS", "->", "isScavengingFrameIndex", "(", "FrameIndex", ")", ")", ...
GCC
aarch64
MD
next_suggestion
CPU
629,744
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "neg", ":", "GPI", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
629,745
[ "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
629,746
[ "static", "bool", "optimizeCall", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineInstr", "&", "MI", ",", "const", "MachineRegisterInfo", "&", "MRI", ",", "MachineDominatorTree", "&", "MDT", ",", "LiveIntervals", "&", "LIS", ",", "const", "WebAssemblyTargetLowe...
[ "optimizeCall", "-", "Take", "the", "given", "call", "instruction", "and", "return", "a", "more", "optimal", "value", "to", "replace", "the", "instruction", "with", "or", "0", "if", "a", "more", "optimal", "form", "ca", "n't", "be", "found", "." ]
GCC
mips
CPP
next_suggestion
CPU
629,747
[ "}" ]
[ "subrtx_ptr_iterator", "::", "array_type", "array", ";", "FOR_EACH_SUBRTX_PTR", "(", "iter", ",", "array", ",", "&", "PATTERN", "(", "insn", ")", ",", "ALL", ")", "{", "rtx", "*", "loc", "=", "*", "iter", ";", "if", "(", "force_to_mem_operand", "(", "*",...
GCC
arm
CPP
next_suggestion
CPU
629,748
[ "}" ]
[ "return", "(", "uint32x4_t", ")", "(", "vabsq_f32", "(", "_", "_", "a", ")", "<", "vabsq_f32", "(", "_", "_", "b", ")", ")", ";", "return", "(", "uint32x4_t", ")", "_", "_", "builtin_neon_vcagtv4sf", "(", "_", "_", "b", ",", "_", "_", "a", ")", ...
LLVM
AMDGPU
CPP
program_repair
GPU
629,749
[ "<FIXS>", "return", "DAG", ".", "getMemIntrinsicNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "Op", "->", "getVTList", "(", ")", ",", "Ops", ",", "VT", ",", "AtomicNode", "->", "getMemOperand", "(", ")", ")", ";", "<FIXE>" ]
[ "SDValue", "NewOld", "=", "DAG", ".", "getBuildVector", "(", "VecType", ",", "DL", ",", "{", "New", ",", "Old", "}", ")", ";", "SDValue", "Ops", "[", "]", "=", "{", "ChainIn", ",", "Addr", ",", "NewOld", "}", ";", "<BUGS>", "SDVTList", "VTList", "=...
LLVM
Mips
CPP
stmt_completion
CPU
629,750
[ ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "static", "DecodeStatus", "DecodeMovePOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "Insn", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "unsigned", "RegPair", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ...
GCC
aarch64
CPP
stmt_completion
CPU
629,751
[ "plus_constant", "(", "ptr_mode", ",", "a_tramp", ",", "TRAMPOLINE_SIZE", ")", ",", "ptr_mode", ")", ";" ]
[ "mem", "=", "adjust_address", "(", "m_tramp", ",", "ptr_mode", ",", "tramp_code_sz", "+", "POINTER_BYTES", ")", ";", "emit_move_insn", "(", "mem", ",", "chain_value", ")", ";", "a_tramp", "=", "XEXP", "(", "m_tramp", ",", "<NUM_LIT>", ")", ";", "emit_library...
LLVM
X86
CPP
next_suggestion
CPU
629,752
[ "return", "static_cast", "<", "unsigned", ">", "(", "Offset", ")", ";" ]
[ "unsigned", "SPReg", ";", "int", "Offset", "=", "getFrameIndexReferencePreferSP", "(", "MF", ",", "Info", ".", "PSPSymFrameIdx", ",", "SPReg", ",", "true", ")", ";", "assert", "(", "Offset", ">=", "<NUM_LIT>", "&&", "SPReg", "==", "TRI", "->", "getStackRegis...
GCC
i386
MD
next_suggestion
CPU
629,753
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
629,754
[ "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseLongOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT...
LLVM
X86
CPP
next_suggestion
CPU
629,755
[ "}" ]
[ "else", "if", "(", "St", "->", "getValue", "(", ")", ".", "hasOneUse", "(", ")", "&&", "ChainVal", "->", "getOpcode", "(", ")", "==", "ISD", "::", "TokenFactor", ")", "{", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "ChainVal", "-...
LLVM
AArch64
CPP
stmt_completion
CPU
629,756
[ "&", "getForwardedMustTailRegParms", "(", ")", "{" ]
[ "SmallVectorImpl", "<", "ForwardedRegister", ">" ]
LLVM
GBZ80
CPP
next_suggestion
MPU
629,757
[ "if", "(", "RC", "==", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "BuildMI", "(", "MBB", ",", "MI", ",", "dl", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addFrameIndex", "(", "FrameIndex", ")", ".", "addImm", "(",...
[ "DebugLoc", "dl", ";", "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "dl", "=", "MI", "->", "getDebugLoc", "(", ")", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
629,758
[ "<FIXS>", "void", "PPCPassConfig", "::", "addPreRegAlloc", "(", ")", "{", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "void", "PPCPassConfig", "::", "addPreSched2", "(", ")", "{", "addPass", "(", "createPPCVSXCopyCleanupPass", "(", ")", ",", "false", ")", ";", "<F...
[ "return", "false", ";", "}", "<BUGS>", "bool", "PPCPassConfig", "::", "addPreRegAlloc", "(", ")", "{", "<BUGE>", "initializePPCVSXFMAMutatePass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(", ")", ")", ";", "insertPass", "(", "VSXFMAMutateEarly", "?", ...
LLVM
Mips
CPP
next_suggestion
CPU
629,759
[ "assert", "(", "RC", "->", "vt_end", "(", ")", "-", "RC", "->", "vt_begin", "(", ")", "==", "<NUM_LIT>", ")", ";" ]
[ "static", "MVT", "::", "SimpleValueType", "getRegTy", "(", "unsigned", "Reg", ",", "MachineFunction", "&", "MF", ")", "{", "const", "TargetRegisterClass", "*", "RC", "=", "MF", ".", "getRegInfo", "(", ")", ".", "getRegClass", "(", "Reg", ")", ";" ]
GCC
s390
CPP
next_suggestion
MPU
629,760
[ "}" ]
[ "if", "(", "start", ">", "last", ")", "return", "insn", ";", "addr", "=", "plus_constant", "(", "Pmode", ",", "base", ",", "offset", "+", "(", "start", "-", "first", ")", "*", "UNITS_PER_LONG", ")", ";", "if", "(", "start", "==", "last", ")", "{", ...
LLVM
ARM
CPP
stmt_completion
CPU
629,761
[ "false", ";" ]
[ "const", "MCConstantExpr", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "if", "(", "!", "CE", ")", "return" ]
GCC
aarch64
CPP
program_repair
CPU
629,762
[ "<FIXS>", "enum", "aarch_parse_opt_result", "ext_res", "<FIXE>", "<FIXS>", "if", "(", "ext_res", "!=", "AARCH_PARSE_OK", ")", "<FIXE>", "<FIXS>", "return", "AARCH_PARSE_OK", ";", "<FIXE>", "<FIXS>", "return", "AARCH_PARSE_INVALID_ARG", ";", "<FIXE>", "<FIXS>", "Return...
[ "if", "(", "ext", "!=", "NULL", ")", "{", "<BUGS>", "enum", "aarch64_parse_opt_result", "ext_res", "<BUGE>", "aarch64_parse_extension", "(", "ext", ",", "&", "isa_temp", ",", "invalid_extension", ")", ";", "<BUGS>", "if", "(", "ext_res", "!=", "AARCH64_PARSE_OK"...
LLVM
ARM
TD
stmt_completion
CPU
629,763
[ "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "VBIFq", ":", "N3VX", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "QPR", ":", "$", "Vd", ")", ",", "(", "ins", "QPR", ":", "$", "src1", ",", "QPR", ":", "$", ...
GCC
s390
MD
stmt_completion
MPU
629,764
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
PowerPC
CPP
program_repair
CPU
629,765
[ "<FIXS>", "case", "PPC", "::", "LXV", ":", "<FIXE>" ]
[ "case", "PPC", "::", "RESTORE_CRBIT", ":", "case", "PPC", "::", "LVX", ":", "case", "PPC", "::", "LXVD2X", ":", "<BUGS>", "case", "PPC", "::", "LXVX", ":", "<BUGE>", "case", "PPC", "::", "QVLFDX", ":", "case", "PPC", "::", "QVLFSXs", ":", "case", "PP...
GCC
tilegx
MD
next_suggestion
VLIW
629,766
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
629,767
[ "}" ]
[ "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
program_repair
CPU
629,768
[ "<FIXS>", "const", "APInt", "&", "Zeroable", ",", "const", "X86Subtarget", "&", "Subtarget", ",", "SelectionDAG", "&", "DAG", ")", "{", "<FIXE>" ]
[ "static", "SDValue", "lowerShuffleAsDecomposedShuffleMerge", "(", "const", "SDLoc", "&", "DL", ",", "MVT", "VT", ",", "SDValue", "V1", ",", "SDValue", "V2", ",", "ArrayRef", "int", ">", "Mask", ",", "<BUGS>", "const", "X86Subtarget", "&", "Subtarget", ",", "...
LLVM
TVM
CPP
stmt_completion
Virtual ISA
629,769
[ "(", ")", ")", "return", "false", ";" ]
[ "auto", "I", "=", "TargetRegisterInfo", "::", "virtReg2Index", "(", "VReg", ")", ";", "if", "(", "I", ">=", "VRegStackified", ".", "size" ]
LLVM
OR1K
CPP
stmt_completion
CPU
629,770
[ ")", ";" ]
[ "TargetRegistry", "::", "RegisterMCAsmInfo", "(", "TheOR1KTarget", ",", "createOR1KMCAsmInfo", ")", ";", "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "TheOR1KTarget", ",", "createOR1KMCInstrInfo", ")", ";", "TargetRegistry", "::", "RegisterMCRegInfo", "(", "TheOR1K...
GCC
arm
CPP
stmt_completion
CPU
629,771
[ "_", "_", "builtin_neon_hi", "*", ")", "_", "_", "a", ")", ";" ]
[ "union", "{", "int16x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld3v4hi", "(", "(", "const" ]
LLVM
Mips
CPP
stmt_completion
CPU
629,772
[ "<STR_LIT>", ";" ]
[ "const", "char", "*", "MipsTargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "switch", "(", "Opcode", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "MipsISD::JmpLink", "<STR_LIT>", ";", "cas...
LLVM
AArch64
TD
stmt_completion
CPU
629,773
[ "(", "instregex", "<STR_LIT>", ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "A64FXXWriteFSqrtSP", "]", "," ]
LLVM
Mips
CPP
next_suggestion
CPU
629,774
[ "}" ]
[ "isLoadFromStackSlot", "(", "const", "MachineInstr", "*", "MI", ",", "int", "&", "FrameIndex", ")", "const", "{", "return", "<NUM_LIT>", ";" ]
GCC
arm
CPP
next_suggestion
CPU
629,775
[ "}" ]
[ "vmulq_s32", "(", "int32x4_t", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "*", "_", "_", "b", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,776
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Z80old
CPP
next_suggestion
MPU
629,777
[ "}" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Z80old DAG->DAG Instruction Selection", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
629,778
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
629,779
[ "bool", "WebAssemblyPrepareForLiveIntervals", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "LLVM_DEBUG", "(", "{", "dbgs", "(", ")", "<<", "<STR_LIT>", "********** Prepare For LiveIntervals **********\\n", "<STR_LIT>", "<<", "<STR_LIT>", "***...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,780
[ "{" ]
[ "unsigned", "Opc", "=", "LdSt", ".", "getOpcode", "(", ")", ";", "if", "(", "isDS", "(", "LdSt", ")", ")", "{", "const", "MachineOperand", "*", "OffsetImm", "=", "getNamedOperand", "(", "LdSt", ",", "AMDGPU", "::", "OpName", "::", "offset", ")", ";", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
629,781
[ ";" ]
[ "}", "if", "(", "!", "isImmTy", "(", "ImmTyNone", ")", ")", "{", "return", "false", ";", "}", "APInt", "Literal", "(", "<NUM_LIT>", ",", "Imm", ".", "Val", ")", ";", "if", "(", "Imm", ".", "IsFPImm", ")", "{", "if", "(", "type", "==", "MVT", ":...
LLVM
BPF
CPP
code_generation
Virtual ISA
629,782
[ "PreservedAnalyses", "BPFASpaceCastSimplifyPass", "::", "run", "(", "Function", "&", "F", ",", "FunctionAnalysisManager", "&", "AM", ")", "{", "SmallVector", "<", "CastGEPCast", ",", "<NUM_LIT>", ">", "WorkList", ";", "bool", "Changed", "=", "false", ";", "for",...
[ "Run", "the", "analysis", "pass", "over", "a", "function", "and", "produce", "a", "dominator", "tree", "." ]
GCC
pdp11
MD
stmt_completion
MPU
629,783
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
629,784
[ "(", ")", ";" ]
[ "OperandMatchResultTy", "Res", "=", "tryParseVectorRegister", "(", "RegNum", ",", "Kind", ",", "RegKind", "::", "SVEDataVector", ")", ";", "if", "(", "Res", "!=", "MatchOperand_Success", ")", "return", "Res", ";", "if", "(", "ParseSuffix", "&&", "Kind", ".", ...
GCC
arm
CPP
next_suggestion
CPU
629,785
[ "}" ]
[ "else", "{", "ASM_OUTPUT_ALIGN", "(", "f", ",", "<NUM_LIT>", ")", ";", "fprintf", "(", "f", ",", "<STR_LIT>", "\\t.code\\t16\\n", "<STR_LIT>", ")", ";", "fprintf", "(", "f", ",", "<STR_LIT>", ".Ltrampoline_start:\\n", "<STR_LIT>", ")", ";", "asm_fprintf", "(",...
GCC
fr30
MD
next_suggestion
DSP
629,786
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
X86
CPP
next_suggestion
CPU
629,787
[ "case", "X86", "::", "VPCMPUWZ128rrik", ":", "NewOpc", "=", "X86", "::", "VPCMPUWZ128rrik_alt", ";", "break", ";" ]
[ "case", "X86", "::", "VPCMPQZ128rmik", ":", "NewOpc", "=", "X86", "::", "VPCMPQZ128rmik_alt", ";", "break", ";", "case", "X86", "::", "VPCMPQZ128rri", ":", "NewOpc", "=", "X86", "::", "VPCMPQZ128rri_alt", ";", "break", ";", "case", "X86", "::", "VPCMPQZ128rr...
LLVM
AArch64
TD
next_suggestion
CPU
629,788
[ "}" ]
[ "class", "BranchTarget", "<", "int", "N", ">", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", "#", "N", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", "#", "N", "#", "<STR_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
629,789
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Vm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vd", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Vd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
629,790
[ ",", "Mask", ",", "PassThru", ")", ";" ]
[ "assert", "(", "!", "HVC", ".", "isUndef", "(", "Mask", ")", ")", ";", "if", "(", "HVC", ".", "isZero", "(", "Mask", ")", ")", "return", "PassThru", ";", "if", "(", "Mask", "==", "ConstantInt", "::", "getTrue", "(", "Mask", "->", "getType", "(", ...
GCC
i386
CPP
next_suggestion
CPU
629,791
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_cvttph_epu64", "(", "_", "_", "mmask8", "_", "_",...
LLVM
ARM
CPP
next_suggestion
CPU
629,792
[ "if", "(", "!", "Check", "(", "S", ",", "DecodePredicateOperand", "(", "Inst", ",", "pred", ",", "Address", ",", "Decoder", ")", ")", ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "unsigned", "Rn", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "Rt", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "imm", "=", "fieldFromInstruction3...
LLVM
X86
CPP
program_repair
CPU
629,793
[ "<FIXS>", "EnclosedEdges", "[", "Reg", "]", "=", "C", ".", "getID", "(", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "!", "encloseInstr", "(", "C", ",", "DefMI", ")", ")", "return", ";", "<FIXE>" ]
[ "if", "(", "!", "C", ".", "insertEdge", "(", "CurReg", ")", ")", "continue", ";", "<BUGS>", "EnclosedEdges", ".", "set", "(", "Register", "::", "virtReg2Index", "(", "Reg", ")", ")", ";", "<BUGE>", "MachineInstr", "*", "DefMI", "=", "MRI", "->", "getVR...
LLVM
AArch64
TD
stmt_completion
CPU
629,794
[ ")", ",", "(", "v2f32", "VPR64", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f32", "(", "bitconvert", "(", "v1i64", "VPR64", ":", "$", "src", ")", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
629,795
[ "<NUM_LIT>", ">", ";" ]
[ "def", "SImm9Operand", ":", "SImmOperand", "<" ]
LLVM
AArch64
TD
next_suggestion
CPU
629,796
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
LLVM
PowerPC
TD
stmt_completion
CPU
629,797
[ "PPCTLSRegOperand", ";" ]
[ "def", "tlsreg32", ":", "Operand", "<", "i32", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=" ]
LLVM
AArch64
CPP
stmt_completion
CPU
629,798
[ "aarch64_neon_ld3lane", ":" ]
[ "return", "performAddSubLongCombine", "(", "N", ",", "DCI", ",", "DAG", ")", ";", "case", "ISD", "::", "XOR", ":", "return", "performXorCombine", "(", "N", ",", "DAG", ",", "DCI", ",", "Subtarget", ")", ";", "case", "ISD", "::", "MUL", ":", "return", ...
GCC
csky
MD
stmt_completion
CPU
629,799
[ ")" ]
[ "(", "define_automaton", "<STR_LIT>" ]