Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | CPP | next_suggestion | CPU | 630,300 | [
"TargetRegistry",
"::",
"RegisterMCInstPrinter",
"(",
"TheARM64Target",
",",
"createAArch64MCInstPrinter",
")",
";"
] | [
"void",
"LLVMInitializeAArch64TargetMC",
"(",
")",
"{",
"RegisterMCAsmInfoFn",
"X",
"(",
"TheAArch64leTarget",
",",
"createAArch64MCAsmInfo",
")",
";",
"RegisterMCAsmInfoFn",
"Y",
"(",
"TheAArch64beTarget",
",",
"createAArch64MCAsmInfo",
")",
";",
"RegisterMCAsmInfoFn",
"... |
GCC | loongarch | MD | program_repair | CPU | 630,301 | [
"<FIXS>",
"mmemvec",
"-",
"cost",
"=",
"Target",
"RejectNegative",
"Joined",
"UInteger",
"Var",
"(",
"loongarch_vector_access_cost",
")",
"IntegerRange",
"(",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"mmemvec",
"-",
"cost",
"=",
"COST",
"Set",
"the",
"cost",
"of",
... | [
"(",
"include",
"<STR_LIT>",
")",
"(",
"include",
"<STR_LIT>",
")",
"(",
"define_c_enum",
"<STR_LIT>",
"[",
"UNSPEC_ADDRESS_FIRST",
"]",
")",
"@",
"@",
"-",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"+",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"@",
"@",
"mbranch",
"-",
"cost",
... |
LLVM | Lanai | CPP | stmt_completion | CPU | 630,302 | [
",",
"IsBranch",
",",
"Offset",
",",
"Width",
")",
";"
] | [
"static",
"bool",
"tryAddingSymbolicOperand",
"(",
"int64_t",
"Value",
",",
"bool",
"IsBranch",
",",
"uint64_t",
"Address",
",",
"uint64_t",
"Offset",
",",
"uint64_t",
"Width",
",",
"MCInst",
"&",
"MI",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"const"... |
LLVM | M680x0 | CPP | stmt_completion | MPU | 630,303 | [
"<STR_LIT>",
")",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Size",
"=",
"<NUM_LIT>",
";",
"Pad",
"=",
"<NUM_LIT>",
";",
"FixOffset",
"=",
"ThisByte",
";",
"break",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"Size",
"=",
"<NUM_LIT>",
";",
"Pad",
"=",
"<NUM_LIT>",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 630,304 | [
"if",
"(",
"ResultReg",
"==",
"<NUM_LIT>",
")",
"return",
"false",
";"
] | [
"bool",
"X86FastISel",
"::",
"X86SelectZExt",
"(",
"const",
"Instruction",
"*",
"I",
")",
"{",
"if",
"(",
"I",
"->",
"getType",
"(",
")",
"->",
"isIntegerTy",
"(",
"<NUM_LIT>",
")",
"&&",
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"->",
"getType",
... |
GCC | mips | MD | next_suggestion | CPU | 630,305 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"return",
"<STR_LIT>",
"case",
"<NUM_LIT>",
":",
"{",
"rtx",
"elt0",
"=",
"CONST_VECTOR_ELT",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
"unsigned",
"HOST_WIDE_INT",
"val",
"=",
"~",
"UINTVAL",
"(",
"elt0",
")",
"operands",
"[",
"<NUM_LIT... |
GCC | mips | MD | next_suggestion | CPU | 630,306 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | mn10300 | MD | next_suggestion | MPU | 630,307 | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"INT",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | pdp11 | CPP | code_generation | MPU | 630,308 | [
"void",
"print_operand_address",
"(",
"FILE",
"*",
"file",
",",
"rtx",
"addr",
")",
"{",
"rtx",
"breg",
";",
"rtx",
"offset",
";",
"int",
"again",
"=",
"<NUM_LIT>",
";",
"retry",
":",
"switch",
"(",
"GET_CODE",
"(",
"addr",
")",
")",
"{",
"case",
"ME... | [
"Print",
"the",
"operand",
"address",
"represented",
"by",
"the",
"rtx",
"addr"
] |
GCC | gcn | MD | stmt_completion | GPU | 630,309 | [
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V_INT_1REG",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"V_INT_1REG",
"(",
"match_operand",
":",
"V_INT_1REG",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V_INT_1REG",
"<... |
GCC | frv | MD | stmt_completion | VLIW | 630,310 | [
")"
] | [
"(",
"define_automaton",
"<STR_LIT>"
] |
LLVM | TriCore | TD | stmt_completion | MPU | 630,311 | [
"off4",
";"
] | [
"class",
"SLRO",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"T16",
"<",
"outs",
",",
"ins",
",",
"asmstr",
",",
"pattern",
">",
"{"... |
LLVM | ARM64 | TD | stmt_completion | CPU | 630,312 | [
"am_unscaled64",
":",
"$",
"addr",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"store",
"(",
"v4i16",
"FPR64",
":",
"$",
"Rn",
")",
",",
"am_unscaled64",
":",
"$",
"addr",
")",
",",
"(",
"STURDi",
"FPR64",
":",
"$",
"Rn",
","
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 630,313 | [
";"
] | [
"const",
"DataLayout",
"*",
"getDataLayout",
"(",
")",
"const",
"{",
"return",
"&",
"DL"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 630,314 | [
"<NUM_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_peephole2",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 630,315 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"offsetBits",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"src4",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offsetBits",
";",
"let",
"isPredicatedNew",
"=",
"isPredNew",
";",
"let",
"isPredicatedFalse",
"=",
"PredNot",
";",
"string",
"ImmOpStr",
"=",
"!",
"cast",
"<",
"string",
">",
"(",... |
LLVM | ARM | CPP | next_suggestion | CPU | 630,316 | [
"const",
"SDValue",
"Ops",
"[",
"]",
"=",
"{",
"RegClass",
",",
"V0",
",",
"SubReg0",
",",
"V1",
",",
"SubReg1",
",",
"V2",
",",
"SubReg2",
",",
"V3",
",",
"SubReg3",
"}",
";"
] | [
"SDValue",
"SubReg1",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"ARM",
"::",
"ssub_1",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
";",
"SDValue",
"SubReg2",
"=",
"CurDAG",
"->",
"getTargetConstant",
"(",
"ARM",
"::",
"ssub_2",
",",
"dl",
",",
"MVT",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 630,317 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue"
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 630,318 | [
"}"
] | [
"FunctionPass",
"*",
"llvm",
"::",
"createSparcCodePrinterPass",
"(",
"raw_ostream",
"&",
"o",
",",
"TargetMachine",
"&",
"tm",
",",
"bool",
"fast",
")",
"{",
"return",
"new",
"SparcAsmPrinter",
"(",
"o",
",",
"tm",
",",
"tm",
".",
"getTargetAsmInfo",
"(",
... |
LLVM | ARM | TD | stmt_completion | CPU | 630,319 | [
",",
"IIC_VTBX1",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"DPR",
":",
"$",
"Vd",
",",
"(",
"v8i8",
"(",
"int_arm_neon_vtbx1",
"DPR",
":",
"$",
"orig",
",",
"VecListOneD",
":",
"$",
"Vn",
",",
"DPR... | [
"def",
"VTBX1",
":",
"N3V",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"DPR",
":",
"$",
"Vd",
")",
",",
"(",
"ins",
"DPR",
":",
"$",
"orig",
",",
"VecListOneD",
":",
... |
GCC | arm | MD | stmt_completion | CPU | 630,320 | [
"UNSPEC_VCMLA90",
"UNSPEC_VCMLA180",
"UNSPEC_VCMLA270",
"]",
")"
] | [
"(",
"define_int_iterator",
"VCADD",
"[",
"UNSPEC_VCADD90",
"UNSPEC_VCADD270",
"]",
")",
"(",
"define_int_iterator",
"VCMLA",
"[",
"UNSPEC_VCMLA"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 630,321 | [
"HasSM4",
";"
] | [
"bool",
"hasSM4",
"(",
")",
"const",
"{",
"return"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 630,322 | [
"v2i32",
"(",
"Neon_High4S",
"node",
":",
"$",
"Rn",
")",
")",
")",
")",
">",
";"
] | [
"def",
"_v2i32",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"Rn",
")",
",",
"(",
"v2i64",
"(",
"ext",
"("
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 630,323 | [
")",
",",
"DL",
",",
"IntVT",
")",
";"
] | [
"SrcElementWidth",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"if",
"(",
"SrcElementVT",
"!=",
"MVT",
"::",
"f64",
"&&",
"SrcElementVT",
"!=",
"MVT",
"::",
"f32",
"&&",
"SrcElementVT",
"!=",
"MVT",
"::",
"f16",
"&&",
"SrcElementVT",
"!=",
"MVT",
"::",
"bf16",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 630,324 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_srlv_epi64",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U... |
LLVM | Lanai | CPP | stmt_completion | CPU | 630,325 | [
".",
"set",
"(",
"getBaseRegister",
"(",
")",
")",
";"
] | [
"Reserved",
".",
"set",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"Reserved",
".",
"set",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"Reserved",
".",
"set",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"Reserved",
".",
"set",
"(",
"<STR_LIT>",... |
GCC | nds32 | MD | next_suggestion | CPU | 630,326 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"... |
LLVM | R600 | CPP | stmt_completion | GPU | 630,327 | [
"-",
"<NUM_LIT>",
")",
"return",
"-",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"MCOp",
"==",
"-",
"<NUM_LIT>",
")",
"return",
"Opcode",
";",
"if",
"(",
"MCOp",
"==",
"(",
"uint16_t",
")"
] |
GCC | rl78 | MD | stmt_completion | MPU | 630,328 | [
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
LLVM | Teak | CPP | stmt_completion | DSP | 630,329 | [
")",
")",
";"
] | [
"return",
"D",
"(",
"<STR_LIT>",
"pusha",
"<STR_LIT>",
",",
"R",
"(",
"a"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 630,330 | [
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
";"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"FLOG10",
",",
"MVT",
"::",
"f32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"FEXP",
",",
"MVT",
"::",
"f32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"FMA",
",",
"M... |
GCC | i386 | CPP | stmt_completion | CPU | 630,331 | [
"mm512_maskz_movehdup_ps",
"(",
"_",
"_",
"mmask16",
"_",
"_",
"U",
",",
"_",
"_",
"m512",
"_",
"_",
"A",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_"
] |
GCC | mips | MD | stmt_completion | CPU | 630,332 | [
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",... |
LLVM | PowerPC | TD | next_suggestion | CPU | 630,333 | [
"dag",
"BE_VARIABLE_HALF",
"=",
"(",
"EXTRACT_SUBREG",
"(",
"SRD",
"BE_MV_VHALF",
",",
"BE_VHALF_SHIFT",
")",
",",
"sub_32",
")",
";"
] | [
"dag",
"LE_VBYTE_PERM_VEC",
"=",
"(",
"v16i8",
"(",
"LVSL",
"ZERO8",
",",
"(",
"ANDC8",
"(",
"LI8",
"<NUM_LIT>",
")",
",",
"$",
"Idx",
")",
")",
")",
";",
"dag",
"LE_VBYTE_PERMUTE",
"=",
"(",
"v16i8",
"(",
"VPERM",
"$",
"S",
",",
"$",
"S",
",",
"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 630,334 | [
"Addr",
",",
"Decoder",
")",
";"
] | [
"return",
"DecodeGPRSeqPairsClassRegisterClass",
"(",
"Inst",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"RegNo",
","
] |
LLVM | ARM | CPP | program_repair | CPU | 630,335 | [
"<FIXS>",
"case",
"ARM",
"::",
"tADDhirr",
":",
"Offset",
"=",
"-",
"AFI",
"->",
"EHPrologueOffsetInRegs",
".",
"lookup",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"case",
"ARM",
"::",
"tADDrSPi",
":",
"Offset",
"=",
"-",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
"*",
"<NUM_LIT>",
";",
"break",
";",
"<BUGS>",
"case",
"ARM",
"::",
"tLDRpci",
":",
"{",
"unsigned",
"CPI",
"=",
"MI",... |
LLVM | TPC | CPP | stmt_completion | Virtual ISA | 630,336 | [
"MCInst",
"&",
"MI",
")",
"const",
"{"
] | [
"int",
"TPCMCCodeEmitter",
"::",
"isLoopInst",
"(",
"const"
] |
LLVM | ARM | TD | program_repair | CPU | 630,337 | [
"<FIXS>",
"def",
"tLDR",
":",
"T1pI4",
"(",
"outs",
"tGPR",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"t_addrmode_s4",
":",
"$",
"addr",
")",
",",
"IIC_iLoad_r",
",",
"<FIXE>",
"<FIXS>",
"def",
"tLDRi",
":",
"T1pI4",
"(",
"outs",
"tGPR",
":",
"$",
"ds... | [
"let",
"canFoldAsLoad",
"=",
"<NUM_LIT>",
",",
"isReMaterializable",
"=",
"<NUM_LIT>",
"in",
"<BUGS>",
"def",
"tLDR",
":",
"T1pI4",
"(",
"outs",
"tGPR",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"t_addrmode_s4",
":",
"$",
"addr",
")",
",",
"IIC_iLoadr",
","... |
GCC | mips | MD | stmt_completion | CPU | 630,338 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 630,339 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rdd32",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs32",
"{",
"<NUM_LIT>",
"-",
"... |
LLVM | AArch64 | TD | program_repair | CPU | 630,340 | [
"<FIXS>",
"FeatureBF16",
",",
"FeatureDotProd",
",",
"FeatureMatMulInt8",
",",
"FeatureSSBS",
"]",
";",
"<FIXE>"
] | [
"FeatureComplxNum",
",",
"FeatureCRC",
",",
"FeatureJS",
",",
"FeatureLSE",
",",
"FeaturePAuth",
",",
"FeatureFPAC",
",",
"FeatureRAS",
",",
"FeatureRCPC",
",",
"FeatureRDM",
",",
"<BUGS>",
"FeatureBF16",
",",
"FeatureDotProd",
",",
"FeatureMatMulInt8",
"]",
";",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 630,341 | [
"Extract",
")",
"{"
] | [
"unsigned",
"getScalarizationOverhead",
"(",
"Type",
"*",
"Ty",
",",
"bool",
"Insert",
",",
"bool"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 630,342 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 630,343 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT... |
GCC | rs6000 | MD | program_repair | CPU | 630,344 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"neg",
":",
"SF",
"(",
"minus",
":",
"SF",
"(",
"mult",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 630,345 | [
"}"
] | [
"void",
"setGlobalBaseReg",
"(",
"Register",
"Reg",
")",
"{",
"GlobalBaseReg",
"=",
"Reg",
";"
] |
GCC | m68hc11 | CPP | next_suggestion | MPU | 630,346 | [
"else",
"return",
"COSTS_N_INSNS",
"(",
"<NUM_LIT>",
")",
";"
] | [
"if",
"(",
"to",
">=",
"S_REGS",
")",
"return",
"m68hc11_memory_move_cost",
"(",
"mode",
",",
"S_REGS",
",",
"<NUM_LIT>",
")",
";",
"else",
"if",
"(",
"from",
"<=",
"S_REGS",
")",
"return",
"COSTS_N_INSNS",
"(",
"<NUM_LIT>",
")",
"+",
"(",
"reload_complete... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 630,347 | [
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";... |
GCC | arm | MD | stmt_completion | CPU | 630,348 | [
"<STR_LIT>",
")"
] | [
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_op_dup",
"<NUM_LIT>",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")... |
GCC | csky | MD | stmt_completion | CPU | 630,349 | [
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"\t",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float",
":",
"DF",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | s390 | MD | next_suggestion | MPU | 630,350 | [
"(",
"rotate",
":",
"VI",
"(",
"match_operand",
":",
"VI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 630,351 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | program_repair | CPU | 630,352 | [
"<FIXS>",
"rtx",
"dest",
",",
"base",
",",
"off",
",",
"pic",
",",
"tp",
";",
"<FIXE>",
"<FIXS>",
"tp",
"=",
"TARGET_GNU2_TLS",
"?",
"get_thread_pointer",
"(",
"<NUM_LIT>",
")",
":",
"<NUM_LIT>",
";",
"if",
"(",
"TARGET_64BIT",
"&&",
"!",
"TARGET_GNU2_TLS"... | [
"static",
"rtxlegitimize_tls_address",
"(",
"rtx",
"x",
",",
"enum",
"tls_model",
"model",
",",
"int",
"for_mov",
")",
"{",
"<BUGS>",
"rtx",
"dest",
",",
"base",
",",
"off",
",",
"pic",
";",
"<BUGE>",
"int",
"type",
";",
"switch",
"(",
"model",
")",
"{... |
LLVM | ARM | CPP | next_suggestion | CPU | 630,353 | [
"}"
] | [
"bool",
"CPChange",
"=",
"false",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"e",
"=",
"CPUsers",
".",
"size",
"(",
")",
";",
"i",
"!=",
"e",
";",
"++",
"i",
")",
"CPChange",
"|=",
"handleConstantPoolUser",
"(",
"i",
")",
";",
"if",
... |
LLVM | ARM | TD | next_suggestion | CPU | 630,354 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"DBG",
":",
"AI",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"imm0_15",
":",
"$",
"opt",
")",
",",
"MiscFrm",
",",
"NoItinerary",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"int_arm_dbg",
"imm0_15",
":",
"$",
"opt",
")",
"]",
">",
","... |
GCC | alpha | CPP | program_repair | MPU | 630,355 | [
"<FIXS>",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
";",
"<FIXE>"
] | [
"intdivmod_operator",
"(",
"op",
",",
"mode",
")",
"register",
"rtx",
"op",
";",
"<BUGS>",
"enum",
"machine_mode",
"mode",
";",
"<BUGE>",
"{",
"switch",
"(",
"GET_CODE",
"(",
"op",
")",
")",
"{"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 630,356 | [
"}"
] | [
"PPCHazardRecognizer970",
"::",
"PPCHazardRecognizer970",
"(",
"const",
"ScheduleDAG",
"&",
"DAG",
")",
":",
"DAG",
"(",
"DAG",
")",
"{",
"EndDispatchGroup",
"(",
")",
";"
] |
GCC | i386 | CPP | code_generation | CPU | 630,357 | [
"static",
"bool",
"ix86_expand_vec_one_operand_perm_avx512",
"(",
"struct",
"expand_vec_perm_d",
"*",
"d",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"d",
"->",
"op0",
")",
";",
"machine_mode",
"maskmode",
"=",
"mode",
";",
"unsigned",
"inner_size",
... | [
"Try",
"to",
"expand",
"one-operand",
"permutation",
"with",
"constant",
"mask",
"."
] |
GCC | i386 | MD | stmt_completion | CPU | 630,358 | [
"GEN_INT",
"(",
"v",
")"
] | [
"(",
"zero_extend",
":",
"DI",
"(",
"udiv",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI"... |
LLVM | Mips | TD | stmt_completion | CPU | 630,359 | [
",",
"<NUM_LIT>",
">",
";"
] | [
"class",
"SUBV_B_ENC",
":",
"MSA_3R_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 630,360 | [
"bool",
"AMDGPUPromoteAllocaImpl",
"::",
"run",
"(",
"Function",
"&",
"F",
",",
"bool",
"PromoteToLDS",
")",
"{",
"Mod",
"=",
"F",
".",
"getParent",
"(",
")",
";",
"DL",
"=",
"&",
"Mod",
"->",
"getDataLayout",
"(",
")",
";",
"const",
"AMDGPUSubtarget",
... | [
"Run",
"the",
"analysis",
"pass",
"over",
"a",
"function",
"and",
"produce",
"a",
"dominator",
"tree",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 630,361 | [
"getLO32DSPReg",
"(",
")",
")",
")",
";"
] | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
"("
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 630,362 | [
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 630,363 | [
"::",
"prev",
"(",
"MBBI",
")",
";"
] | [
"bool",
"Filler",
"::",
"tryCombineRestoreWithPrevInst",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
")",
"{",
"if",
"(",
"MBBI",
"==",
"MBB",
".",
"begin",
"(",
")",
")",
"return",
"false",
";",
"assert",
"(",
... |
GCC | i386 | CPP | stmt_completion | CPU | 630,364 | [
",",
"_",
"_",
"R",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_cvt_roundps_epi32",
"(",
"_",
"_",
"m512",
"_",
"_",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 630,365 | [
"true",
";"
] | [
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"setReg",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Reg",
")",
")",
";",
"return",
"true",
";",
"}",
"if",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"Imm",
")",
")",
"{",
"MI",
".",
"setDesc",
"... |
GCC | iq2000 | CPP | code_generation | CPU | 630,366 | [
"static",
"rtx",
"iq2000_expand_builtin",
"(",
"tree",
"exp",
",",
"rtx",
"target",
",",
"rtx",
"subtarget",
"ATTRIBUTE_UNUSED",
",",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"int",
"ignore",
"ATTRIBUTE_UNUSED",
")",
"{",
"tree",
"fndecl",
"=",
"TREE_OPERA... | [
"Expand",
"an",
"expression",
"EXP",
"that",
"calls",
"a",
"built-in",
"function",
",",
"with",
"result",
"going",
"to",
"TARGET",
"if",
"that",
"'s",
"convenient",
"(",
"and",
"in",
"mode",
"MODE",
"if",
"that",
"'s",
"convenient",
")",
".",
"SUBTARGET",
... |
GCC | arm | MD | stmt_completion | CPU | 630,367 | [
"<STR_LIT>",
")"
] | [
"(",
"unspec",
":",
"MVE_0",
"[",
"(",
"match_operand",
":",
"MVE_0",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"MVE_0",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 630,368 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC"... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 630,369 | [
"=",
"t",
";"
] | [
"class",
"SlotType",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"t",
">",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Value"
] |
GCC | m32r | CPP | code_generation | MPU | 630,370 | [
"char",
"*",
"emit_cond_move",
"(",
"rtx",
"*",
"operands",
",",
"rtx",
"insn",
"ATTRIBUTE_UNUSED",
")",
"{",
"static",
"char",
"buffer",
"[",
"<NUM_LIT>",
"]",
";",
"const",
"char",
"*",
"dest",
"=",
"reg_names",
"[",
"REGNO",
"(",
"operands",
"[",
"<NU... | [
"Generate",
"the",
"correct",
"assembler",
"code",
"to",
"handle",
"the",
"conditional",
"loading",
"of",
"a",
"value",
"into",
"a",
"register",
".",
"It",
"is",
"known",
"that",
"the",
"operands",
"satisfy",
"the",
"conditional_move_operand",
"(",
")",
"funct... |
LLVM | PowerPC | CPP | code_generation | CPU | 630,371 | [
"void",
"PPCRegisterInfo",
"::",
"adjustStackMapLiveOutMask",
"(",
"uint32_t",
"*",
"Mask",
")",
"const",
"{",
"for",
"(",
"unsigned",
"PseudoReg",
":",
"{",
"PPC",
"::",
"ZERO",
",",
"PPC",
"::",
"ZERO8",
",",
"PPC",
"::",
"RM",
"}",
")",
"Mask",
"[",
... | [
"Prior",
"to",
"adding",
"the",
"live-out",
"mask",
"to",
"a",
"stackmap",
"or",
"patchpoint",
"instruction",
",",
"provide",
"the",
"target",
"the",
"opportunity",
"to",
"adjust",
"it",
"(",
"mainly",
"to",
"remove",
"pseudo-registers",
"that",
"should",
"be"... |
LLVM | ARM | CPP | program_repair | CPU | 630,372 | [
"<FIXS>",
"unsigned",
"short",
"NumOps",
",",
"unsigned",
"&",
"NumOpsAdded",
",",
"BO",
"B",
")",
"{",
"<FIXE>"
] | [
"static",
"bool",
"DisassembleThumb1Special",
"(",
"MCInst",
"&",
"MI",
",",
"unsigned",
"Opcode",
",",
"uint32_t",
"insn",
",",
"<BUGS>",
"unsigned",
"short",
"NumOps",
",",
"unsigned",
"&",
"NumOpsAdded",
")",
"{",
"<BUGE>",
"if",
"(",
"NumOps",
"==",
"<NU... |
LLVM | AArch64 | CPP | code_generation | CPU | 630,373 | [
"bool",
"AArch64FrameLowering",
"::",
"spillCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"const",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterInfo... | [
"spillCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"spill",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"series"... |
GCC | sparc | MD | next_suggestion | CPU | 630,374 | [
"<STR_LIT>",
")"
] | [
"(",
"plus",
":",
"P",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"P",
"[",
"(",
"match_operand",
":",
"P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_TLSLDM",
")",
")",
")",
"]",
"<STR_L... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 630,375 | [
",",
"SDValue",
"&",
"Disp",
")",
"const",
"{"
] | [
"bool",
"selectBDAddr20Only",
"(",
"SDValue",
"Addr",
",",
"SDValue",
"&",
"Base"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 630,376 | [
"<<",
"<STR_LIT>",
"nul\\n",
"<STR_LIT>",
";"
] | [
"else",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"nul\\n",
"<STR_LIT>",
";",
"if",
"(",
"BaseType",
"==",
"FrameIndexBase",
")",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
" Base.FrameIndex ",
"<STR_LIT>",
"<<",
"Base_FrameIndex",
"<<",
"'",
"\\n",
"'",
";",
"dbgs",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 630,377 | [
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>... |
LLVM | X86 | CPP | stmt_completion | CPU | 630,378 | [
"RIPRel",
";"
] | [
"return",
"PICStyle",
"==",
"PICStyles",
"::"
] |
LLVM | Mips | TD | stmt_completion | CPU | 630,379 | [
"i64",
")",
"{",
"uint64_t",
"Imm",
"=",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";"
] | [
"if",
"(",
"N",
"-",
">",
"getValueType",
"(",
"<NUM_LIT>",
")",
"=",
"=",
"MVT",
":",
":"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 630,380 | [
"return",
"false",
";"
] | [
"int",
"Val",
";",
"if",
"(",
"isScaledConstantInRange",
"(",
"N",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"Val",
")",
")",
"{",
"Offset",
"=",
"CurDAG",
"->",
"getRegister",
"(",
"<NUM_LIT>",
",",
"MVT",
"::",
"i32",
")",
";",
"Opc"... |
GCC | mep | MD | next_suggestion | CPU | 630,381 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"plus",
":",
"SI",
"(",
"mult",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<S... |
LLVM | SNES | CPP | stmt_completion | DSP | 630,382 | [
"return",
"DecoderTable32",
";"
] | [
"static",
"const",
"uint8_t",
"*",
"getDecoderTable",
"(",
"uint64_t",
"Size",
")",
"{",
"switch",
"(",
"Size",
")",
"{",
"case",
"<NUM_LIT>",
":",
"return",
"DecoderTable16",
";",
"case",
"<NUM_LIT>",
":"
] |
GCC | pa | CPP | next_suggestion | CPU | 630,383 | [
"xop",
"[",
"<NUM_LIT>",
"]",
"=",
"xoperands",
"[",
"<NUM_LIT>",
"]",
";"
] | [
"nbytes",
"+=",
"<NUM_LIT>",
";",
"}",
"}",
"else",
"if",
"(",
"TARGET_PORTABLE_RUNTIME",
")",
"{",
"output_asm_insn",
"(",
"<STR_LIT>",
"ldil L'%0,%%r1",
"<STR_LIT>",
",",
"xoperands",
")",
";",
"output_asm_insn",
"(",
"<STR_LIT>",
"ldo R'%0(%%r1),%%r22",
"<STR_LIT... |
LLVM | GBZ80 | CPP | stmt_completion | MPU | 630,384 | [
";"
] | [
"const",
"MCExpr",
"*",
"getSubExpr",
"(",
")",
"const",
"{",
"return",
"SubExpr"
] |
LLVM | X86 | CPP | code_generation | CPU | 630,385 | [
"bool",
"X86FrameLowering",
"::",
"restoreCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"const",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterInfo",... | [
"restoreCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"restore",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"ser... |
LLVM | Mips | CPP | stmt_completion | CPU | 630,386 | [
"TheMipselTarget",
";"
] | [
"static",
"Target",
"TheMipselTarget",
";",
"return"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 630,387 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"immr",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imms",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"In... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 630,388 | [
"Changed",
"|=",
"enableGLCBit",
"(",
"MI",
")",
";"
] | [
"if",
"(",
"MOI",
".",
"getOrdering",
"(",
")",
"==",
"AtomicOrdering",
"::",
"Acquire",
"||",
"MOI",
".",
"getOrdering",
"(",
")",
"==",
"AtomicOrdering",
"::",
"SequentiallyConsistent",
")",
"{",
"Changed",
"|=",
"insertWaitcntVmcnt0",
"(",
"MI",
",",
"fal... |
GCC | ft32 | MD | stmt_completion | MPU | 630,389 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"unspec",
":",
"QI",
"[",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 630,390 | [
"a",
";"
] | [
"return",
"(",
"poly64x2_t",
")",
"_",
"_"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 630,391 | [
"MachineInstr",
"*",
"Copy1",
"=",
"BuildMI",
"(",
"*",
"MBB",
",",
"CI",
".",
"Paired",
",",
"DL",
",",
"CopyDesc",
")",
".",
"add",
"(",
"*",
"Dest1",
")",
".",
"addReg",
"(",
"DestReg",
",",
"RegState",
"::",
"Kill",
",",
"SubRegIdx1",
")",
";"
... | [
"std",
"::",
"pair",
"<",
"unsigned",
",",
"unsigned",
">",
"SubRegIdx",
"=",
"getSubRegIdxs",
"(",
"CI",
")",
";",
"const",
"unsigned",
"SubRegIdx0",
"=",
"std",
"::",
"get",
"<",
"<NUM_LIT>",
">",
"(",
"SubRegIdx",
")",
";",
"const",
"unsigned",
"SubRe... |
LLVM | ARM | CPP | stmt_completion | CPU | 630,392 | [
"::",
"EndOfStatement",
")",
")",
"{"
] | [
"unsigned",
"VPTPredicationCode",
";",
"unsigned",
"ProcessorIMod",
";",
"bool",
"CarrySetting",
";",
"StringRef",
"ITMask",
";",
"Mnemonic",
"=",
"splitMnemonic",
"(",
"Mnemonic",
",",
"ExtraToken",
",",
"PredicationCode",
",",
"VPTPredicationCode",
",",
"CarrySettin... |
LLVM | SystemZ | TD | stmt_completion | CPU | 630,393 | [
"=",
"CCIfNoSignedWrap",
";"
] | [
"let",
"Pattern",
"=",
"pattern",
";",
"let",
"AsmString",
"=",
"asmstr",
";",
"let",
"hasSideEffects",
"=",
"<NUM_LIT>",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"mayStore",
"=",
"<NUM_LIT>",
";",
"string",
"DispKey",
"=",
"<STR_LIT>",
";",
"s... |
GCC | arm | CPP | stmt_completion | CPU | 630,394 | [
";"
] | [
"HOST_WIDE_INT",
"unsorted_offsets",
"[",
"MAX_LDM_STM_OPS",
"]",
";",
"int",
"or",
"der",
"[",
"MAX_LDM_STM_OPS",
"]",
";",
"int",
"base_reg",
"=",
"-",
"<NUM_LIT>",
";",
"int",
"i",
",",
"ldm_case",
";",
"gcc_assert",
"(",
"nops",
">=",
"<NUM_LIT>",
"&&",
... |
LLVM | AVR | CPP | stmt_completion | MPU | 630,395 | [
";"
] | [
"if",
"(",
"Value",
".",
"isAbsolute",
"(",
")",
")",
"{",
"Result",
"=",
"evaluateAsInt64",
"(",
"Value",
".",
"getConstant",
"(",
")",
")",
";",
"return",
"true"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 630,396 | [
"int16_t",
"Imm",
",",
"SMLoc",
"IDLoc",
",",
"const",
"MCSubtargetInfo",
"*",
"STI",
")",
"{"
] | [
"void",
"MipsTargetStreamer",
"::",
"emitRRI",
"(",
"unsigned",
"Opcode",
",",
"unsigned",
"Reg0",
",",
"unsigned",
"Reg1",
","
] |
GCC | csky | CPP | next_suggestion | CPU | 630,397 | [
"}"
] | [
"for",
"(",
"opno",
"=",
"<NUM_LIT>",
";",
"opno",
"<",
"recog_data",
".",
"n_operands",
";",
"opno",
"++",
")",
"{",
"if",
"(",
"recog_data",
".",
"operand_type",
"[",
"opno",
"]",
"!=",
"OP_IN",
")",
"continue",
";",
"if",
"(",
"op_alt",
"[",
"opno... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 630,398 | [
",",
"DAG",
")",
";"
] | [
"if",
"(",
"VT",
".",
"isVector",
"(",
")",
")",
"{",
"VecVT",
"=",
"IntVT",
";",
"SetVecVal",
"(",
")",
";",
"}",
"else",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"f64",
")",
"{",
"VecVT",
"=",
"MVT",
"::",
"v2i64",
";",
"SetVecVal",
"(",
"<STR_LIT... |
LLVM | Hexagon | TD | next_suggestion | DSP | 630,399 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isReMaterializable",
"=",
"<NUM_LIT>",
";",
"let",
"isAsCheapAsAMove",
"=",
"<NUM_LIT>",
";",
"let",
"isMoveImm",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.