Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
stmt_completion
DSP
630,800
[ "]", ";" ]
[ "def", "L2_loadri_pcr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "ModRegs", ":", "$", "Mu2", ")", ",", "<STR_LIT>", ",", "tc_44d3da28", ...
LLVM
Hexagon
TD
stmt_completion
DSP
630,801
[ "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgtup", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "Enc...
LLVM
Mips
TD
next_suggestion
CPU
630,802
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm16", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rs", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "funct", ";" ]
LLVM
Mips
TD
program_repair
CPU
630,803
[ "<FIXS>", "[", "(", "MipsSync", "imm", ":", "$", "stype", ")", "]", ",", "NoItinerary", ",", "FrmOther", ">", "<FIXE>", "<FIXS>", "bits", "<NUM_LIT>", ">", "stype", ";", "let", "Opcode", "=", "<NUM_LIT>", ";", "<FIXE>", "<FIXS>", "def", "LL", ":", "FMe...
[ "let", "hasSideEffects", "=", "<NUM_LIT>", "indef", "SYNC", ":", "MipsInst", "(", "outs", ")", ",", "(", "ins", "i32imm", ":", "$", "stype", ")", ",", "<STR_LIT>", ",", "<BUGS>", "[", "(", "MipsSync", "imm", ":", "$", "stype", ")", "]", ",", "NoItine...
GCC
mips
MD
next_suggestion
CPU
630,804
[ "<STR_LIT>" ]
[ "UNSPEC_CMPGDU_LT_QB", ")", ")", "(", "set", "(", "reg", ":", "CCDSP", "CCDSP_CC_REGNUM", ")", "(", "unspec", ":", "CCDSP", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "(", "reg", ":", "CCDSP", "CCDSP_CC_REGNUM", ")", "]", ...
GCC
sh
CPP
next_suggestion
CPU
630,805
[ "}" ]
[ "static", "int", "sh_mode_after", "(", "int", "entity", "ATTRIBUTE_UNUSED", ",", "int", "mode", ",", "rtx_insn", "*", "insn", ")", "{", "if", "(", "TARGET_HITACHI", "&&", "recog_memoized", "(", "insn", ")", ">=", "<NUM_LIT>", "&&", "get_attr_fp_set", "(", "i...
LLVM
AMDGPU
TD
next_suggestion
GPU
630,806
[ "let", "DATA_FORMAT", "=", "<NUM_LIT>", ";" ]
[ "def", "VTX_READ_8_eg", ":", "VTX_READ_eg", "<", "<STR_LIT>", ",", "(", "outs", "R600_TReg32_X", ":", "$", "dst_gpr", ")", ">", "{", "let", "MEGA_FETCH_COUNT", "=", "<NUM_LIT>", ";", "let", "DST_SEL_X", "=", "<NUM_LIT>", ";", "let", "DST_SEL_Y", "=", "<NUM_L...
GCC
sparc
MD
stmt_completion
CPU
630,807
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
630,808
[ "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "static", "void", "foldImmediates", "(", "MachineInstr", "&", "MI", ",", "const", "SIInstrInfo", "*", "TII", ",", "MachineRegisterInfo", "&", "MRI", ",", "bool", "TryToCommute", "=", "true", ")", "{", "if", "(", "!", "MRI", ".", "isSSA", "(", ")", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
630,809
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sfclass", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u5_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_643b4717", ",", "TypeS_2op", ">", ",", "Enc_83ee64", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
630,810
[ "bits", "<", "<NUM_LIT>", ">", "dest", ";" ]
[ "class", "VpuInst_MovIType", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "Operand", "Isrc", ",", "string", "asmstr", ",", "Operand", "Pred", ">", ":", "VectorInstShort", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOper...
LLVM
ARM
TD
stmt_completion
CPU
630,811
[ "iops", ";" ]
[ "dag", "oops", ";", "dag" ]
LLVM
AArch64
TD
next_suggestion
CPU
630,812
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "v1i64_indexed", ":", "BaseSIMDIndexed", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "opc", ",", "FPR64Op", ",", "FPR32Op", ",", "V128", ",", "VectorIndexS", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
630,813
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Nt8", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Nt8", "{", "<NUM_LIT>", "-", "<...
LLVM
Mips
CPP
stmt_completion
CPU
630,814
[ "getRegisterInfo", "(", ")", ";" ]
[ "return", "&", "InstrInfo", "->" ]
GCC
i386
MD
stmt_completion
CPU
630,815
[ ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
630,816
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "XOR", ",", "dl", ",", "VT", ",", "Op0", ",", "Op1", ")", ";" ]
[ "assert", "(", "Op0", ".", "getValueType", "(", ")", ".", "getVectorElementType", "(", ")", "==", "MVT", "::", "i1", "&&", "<STR_LIT>", "Unexpected type for boolean compare operation", "<STR_LIT>", ")", ";", "ISD", "::", "CondCode", "SetCCOpcode", "=", "cast", "...
GCC
i386
CPP
next_suggestion
CPU
630,817
[ "gcc_assert", "(", "GET_MODE", "(", "*", "op", ")", "==", "V2DImode", ")", ";" ]
[ "emit_insn_before", "(", "gen_move_insn", "(", "tmp", ",", "*", "op", ")", ",", "insn", ")", ";", "*", "op", "=", "gen_rtx_SUBREG", "(", "V2DImode", ",", "tmp", ",", "<NUM_LIT>", ")", ";", "if", "(", "dump_file", ")", "fprintf", "(", "dump_file", ",", ...
LLVM
X86
CPP
next_suggestion
CPU
630,818
[ "return", "false", ";" ]
[ "bool", "X86FastISel", "::", "X86SelectFPTrunc", "(", "const", "Instruction", "*", "I", ")", "{", "if", "(", "Subtarget", "->", "hasSSE2", "(", ")", "&&", "I", "->", "getType", "(", ")", "->", "isFloatTy", "(", ")", "&&", "I", "->", "getOperand", "(", ...
LLVM
Mips
CPP
stmt_completion
CPU
630,819
[ "<NUM_LIT>", ";" ]
[ "else", "if", "(", "isa", "<", "ConstantExpr", ">", "(", "Obj", ")", ")", "return", "false", ";", "Addr", ".", "Base", ".", "Reg", "=", "getRegForValue", "(", "Obj", ")", ";", "return", "Addr", ".", "Base", ".", "Reg", "!=" ]
GCC
i386
CPP
program_repair
CPU
630,820
[ "<FIXS>", "rtx_insn", "*", "insn", ";", "<FIXE>" ]
[ "static", "const", "char", "*", "get_some_local_dynamic_name", "(", "void", ")", "{", "<BUGS>", "rtx", "insn", ";", "<BUGE>", "if", "(", "cfun", "->", "machine", "->", "some_ld_name", ")", "return", "cfun", "->", "machine", "->", "some_ld_name", ";" ]
GCC
i386
CPP
stmt_completion
CPU
630,821
[ "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_div_ps", "(", "_", "_", "mmask8", "_", "_", "U",...
LLVM
XCore
CPP
next_suggestion
MPU
630,822
[ "return", "DAG", ".", "getStore", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "dl", ",", "Addr", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "MachinePointerInfo", "(", ")", ")", ";" ]
[ "XCoreFunctionInfo", "*", "XFI", "=", "MF", ".", "getInfo", "<", "XCoreFunctionInfo", ">", "(", ")", ";", "SDValue", "Addr", "=", "DAG", ".", "getFrameIndex", "(", "XFI", "->", "getVarArgsFrameIndex", "(", ")", ",", "MVT", "::", "i32", ")", ";" ]
GCC
arm
MD
next_suggestion
CPU
630,823
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "xor", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ashiftrt", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "minus", ":", "SI", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
630,824
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
630,825
[ ")", ";" ]
[ "memset", "(", "&", "UsedRegs", ",", "<NUM_LIT>", ",", "sizeof", "(", "UsedRegs", ")", ")", ";", "memset", "(", "&", "DefinedRegs", ",", "<NUM_LIT>", ",", "sizeof", "(", "DefinedRegs", ")", ")", ";", "for", "(", "MachineFunction", "::", "iterator", "BI",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
630,826
[ "}" ]
[ "AU", ".", "addPreserved", "<", "LiveIntervals", ">", "(", ")", ";", "AU", ".", "addPreservedID", "(", "LiveVariablesID", ")", ";", "MachineFunctionPass", "::", "getAnalysisUsage", "(", "AU", ")", ";" ]
GCC
aarch64
MD
next_suggestion
CPU
630,827
[ ")" ]
[ "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
GCC
msp430
CPP
code_generation
MPU
630,828
[ "const", "char", "*", "msp430_propagate_region_opt", "(", "int", "argc", ",", "const", "char", "*", "*", "argv", ")", "{", "if", "(", "strcmp", "(", "argv", "[", "<NUM_LIT>", "]", ",", "<STR_LIT>", "lower", "<STR_LIT>", ")", "!=", "<NUM_LIT>", ")", "retu...
[ "Spec", "function", ".", "Propagate", "-m", "{", "code", ",", "data", "}", "-region=", "to", "the", "linker", ",", "unless", "the", "lower", "region", "has", "been", "specified", "without", "-muse-lower-region-prefix", "also", "being", "used", "." ]
GCC
aarch64
MD
stmt_completion
CPU
630,829
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
program_repair
CPU
630,830
[ "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<BUGS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<...
LLVM
Mips
TD
stmt_completion
CPU
630,831
[ "<STR_LIT>", ")", ";" ]
[ "dag", "OutOperandList", "=", "(", "outs", "ROWD", ":", "$", "wd", ")", ";", "dag", "InOperandList", "=", "(", "ins", "ROWD", ":", "$", "wd_in", ",", "ROWS", ":", "$", "ws", ",", "GPR32Opnd", ":", "$", "rt", ")", ";", "string", "AsmString", "=", ...
LLVM
ARM
TD
stmt_completion
CPU
630,832
[ "}", ",", "<STR_LIT>", ">", "{" ]
[ "def", "VLD3LNd32", ":", "VLD3LN", "<", "<NUM_LIT>", ",", "{", "?", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
ARM
CPP
code_generation
CPU
630,833
[ "Value", "*", "ARMTargetLowering", "::", "getSDagStackGuard", "(", "const", "Module", "&", "M", ")", "const", "{", "if", "(", "Subtarget", "->", "getTargetTriple", "(", ")", ".", "isWindowsMSVCEnvironment", "(", ")", ")", "return", "M", ".", "getGlobalVariable...
[ "Return", "the", "variable", "that", "'s", "previously", "inserted", "by", "insertSSPDeclarations", ",", "if", "any", ",", "otherwise", "return", "nullptr", "." ]
LLVM
AMDGPU
TD
next_suggestion
GPU
630,834
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "!", "if", "(", "P", ".", "HasSrc1Mods", ",", "src1_modifiers", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "src0_modifiers", ";", "bits", "<", "<NUM_LIT>", ">", "src0", ";", "bits", "<", "<NUM_LIT>", ">", "src1_modifiers", ";", "bits", "<", "<NUM_LIT>", ">", "src1", ";", "bits", "<", "<NUM_LIT>", ">", "src2_modifiers", ";", "bits"...
LLVM
PowerPC
CPP
next_suggestion
CPU
630,835
[ "MBB", ".", "erase", "(", "II", ")", ";" ]
[ "Register", "DestReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "assert", "(", "MI", ".", "definesRegister", "(", "DestReg", ")", "&&", "<STR_LIT>", "RESTORE_ACC does not define its destination", "<STR_LIT>", ")", ";", ...
GCC
rs6000
CPP
stmt_completion
CPU
630,836
[ "funname", ")", ")", "{" ]
[ "if", "(", "darwin_emit_branch_islands", "&&", "TARGET_32BIT", ")", "make_island", "=", "true", ";", "else", "{", "func", "=", "rs6000_longcall_ref", "(", "func_desc", ",", "NULL_RTX", ")", ";", "cookie_val", "&=", "~", "CALL_LONG", ";", "}", "}", "if", "(",...
LLVM
XCore
CPP
code_generation
MPU
630,837
[ "SDValue", "XCoreTargetLowering", "::", "LowerReturn", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "const", "SmallVectorImpl"...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "outgoing", "return", "values", ",", "described", "by", "the", "Outs", "array", ",", "into", "the", "specified", "DAG", "." ]
LLVM
Hexagon
TD
program_repair
DSP
630,838
[ "<FIXS>", "addrMode", "=", "BaseLongOffset", ",", "AddedComplexity", "=", "<NUM_LIT>", "in", "<FIXE>" ]
[ "}", "let", "isExtended", "=", "<NUM_LIT>", ",", "opExtendable", "=", "<NUM_LIT>", ",", "opExtentBits", "=", "<NUM_LIT>", ",", "InputType", "=", "<STR_LIT>", ",", "<BUGS>", "addrMode", "=", "BaseLongOffset", ",", "AddedComplexity", "=", "<NUM_LIT>", "in", "<BUGE...
LLVM
Mips
TD
program_repair
CPU
630,839
[ "<FIXS>", "D15", "]", ">", "{", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "D10", ",", "D11", ",", "D12", ",", "D13", ",", "D14", ",", "<BUGS>", "D15", "]", ">", "{", "<BUGE>", "let", "SubRegClasses", "=", "[", "(", "FGR32", "sub_fpeven", ",", "sub_fpodd", ")", "]", ";", "<BUGS>", "let", "MethodProtos", "=", "[", "{", "it...
LLVM
R600
CPP
next_suggestion
GPU
630,840
[ "Ret", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SRL", ",", "DL", ",", "MVT", "::", "i32", ",", "Ret", ",", "ShiftAmt", ")", ";" ]
[ "LoadSDNode", "*", "Load", "=", "cast", "<", "LoadSDNode", ">", "(", "Op", ")", ";", "ISD", "::", "LoadExtType", "ExtType", "=", "Load", "->", "getExtensionType", "(", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "EVT", "MemV...
GCC
i386
MD
next_suggestion
CPU
630,841
[ "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "zero_extract", ":", "SI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")" ]
GCC
arm
CPP
program_repair
CPU
630,842
[ "<FIXS>", "warning", "(", "OPT_Wattributes", ",", "<STR_LIT>", "%qE attribute ignored without %<-mcmse%> ", "<STR_LIT>", "<STR_LIT>", "option.", "<STR_LIT>", ",", "name", ")", ";", "<FIXE>" ]
[ "if", "(", "!", "use_cmse", ")", "{", "*", "no_add_attrs", "=", "true", ";", "<BUGS>", "warning", "(", "OPT_Wattributes", ",", "<STR_LIT>", "%qE attribute ignored without -mcmse option.", "<STR_LIT>", ",", "name", ")", ";", "<BUGE>", "return", "NULL_TREE", ";", ...
LLVM
ARM64
TD
next_suggestion
CPU
630,843
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
630,844
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "LC1", ",", "SA1", "]", ";", "let", "isExtendable", "=", "<NUM...
GCC
frv
MD
stmt_completion
VLIW
630,845
[ ")", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smin", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_...
LLVM
Hexagon
TD
next_suggestion
DSP
630,846
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "le...
LLVM
AArch64
CPP
code_generation
CPU
630,847
[ "unsigned", "AArch64FastISel", "::", "fastMaterializeAlloca", "(", "const", "AllocaInst", "*", "AI", ")", "{", "assert", "(", "TLI", ".", "getValueType", "(", "AI", "->", "getType", "(", ")", ",", "true", ")", "==", "MVT", "::", "i64", "&&", "<STR_LIT>", ...
[ "Emit", "an", "alloca", "address", "in", "a", "register", "using", "target-specific", "logic", "." ]
LLVM
BPF
CPP
stmt_completion
Virtual ISA
630,848
[ ")", "const", "{" ]
[ "bool", "hasGotol", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
630,849
[ "X86", "::", "AddrScaleAmt", ")", ";" ]
[ "int", "MemOpStart", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "MCID", ".", "TSFlags", ")", ";", "if", "(", "MemOpStart", "==", "-", "<NUM_LIT>", ")", "return", "None", ";", "MemOpStart", "+=", "<STR_LIT>", "::", "<STR_LIT>", "(", "MCID", ")", ";", "cons...
LLVM
AArch64
TD
stmt_completion
CPU
630,850
[ ")", ",", "asmop", ">", ";" ]
[ "def", "_8H", ":", "NeonI_LDVList", "<", "<NUM_LIT>", ",", "opcode", ",", "<NUM_LIT>", ",", "!", "cast", "<", "RegisterOperand", ">", "(", "List", "#", "<STR_LIT>" ]
LLVM
SystemZ
CPP
program_repair
CPU
630,851
[ "<FIXS>", "void", "applyFixup", "(", "const", "MCAssembler", "&", "Asm", ",", "const", "MCFixup", "&", "Fixup", ",", "const", "MCValue", "&", "Target", ",", "MutableArrayRef", "char", ">", "Data", ",", "<FIXE>" ]
[ "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "const", "MCFixupKindInfo", "&", "getFixupKindInfo", "(", "MCFixupKind", "Kind", ")", "const", "override", ";", "<BUGS>", "void", "applyFixup", "(", "const", "MCFixup", "&", "Fixup", ",", "MutableArrayRef", "ch...
LLVM
Hexagon
TD
stmt_completion
DSP
630,852
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "WordAccess", ";", "let", ...
GCC
i386
CPP
next_suggestion
CPU
630,853
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_cvtusepi64_epi16", "(", "_", "_", "m256i", "_", "_", ...
LLVM
ARM
TD
stmt_completion
CPU
630,854
[ "nohash_imm", ":", "$", "lane", ")", ",", "itin", ",", "<STR_LIT>", ">", ";" ]
[ "class", "VSTQLNPseudo", "<", "InstrItinClass", "itin", ">", ":", "PseudoNLdSt", "<", "(", "outs", ")", ",", "(", "ins", "addrmode6", ":", "$", "addr", ",", "QPR", ":", "$", "src", "," ]
LLVM
ARM
CPP
next_suggestion
CPU
630,855
[ "MadeChange", "=", "true", ";" ]
[ "unsigned", "UserOffset", "=", "getUserOffset", "(", "U", ")", ";", "unsigned", "MaxOffs", "=", "(", "(", "<NUM_LIT>", "<<", "Bits", ")", "-", "<NUM_LIT>", ")", "*", "Scale", ";", "if", "(", "!", "U", ".", "KnownAlignment", ")", "MaxOffs", "-=", "<NUM_...
GCC
lm32
CPP
next_suggestion
MPU
630,856
[ "gen_int_relational", "(", "code", ",", "NULL_RTX", ",", "op0", ",", "op1", ",", "destination", ")", ";" ]
[ "void", "lm32_expand_conditional_branch", "(", "rtx", "operands", "[", "]", ")", "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "rtx", "op0", "=", "operands", "[", "<NUM_LIT>", "]", ";", "rtx", "op1", ...
GCC
s390
MD
next_suggestion
MPU
630,857
[ "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "TImode", ")" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "TImode", ")", "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",",...
GCC
aarch64
CPP
stmt_completion
CPU
630,858
[ "_", "a", "[", "<NUM_LIT>", "]", ")", "}", ";" ]
[ "return", "(", "int64x1_t", ")", "{", "vcvtd_s64_f64", "(", "_" ]
GCC
i386
CPP
stmt_completion
CPU
630,859
[ "_", "_", "v4si", ")", "_", "_", "A", ")", ";" ]
[ "return", "(", "_", "_", "m256d", ")", "_", "_", "builtin_ia32_cvtdq2pd256", "(", "(" ]
LLVM
ARM
CPP
next_suggestion
CPU
630,860
[ "VCTPs", ".", "push_back", "(", "MI", ")", ";" ]
[ "if", "(", "!", "Prev", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isIdenticalTo", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "||", "!", "RDA", ".", "hasSameReachingDef", "(", "Prev", ",", "MI", ",", "MI", "->", "getOperand", "(",...
LLVM
X86
CPP
next_suggestion
CPU
630,861
[ "BranchCode", "=", "X86", "::", "COND_E_AND_NP", ";" ]
[ "continue", ";", "}", "X86", "::", "CondCode", "BranchCode", "=", "X86", "::", "getCondFromBranch", "(", "*", "I", ")", ";", "if", "(", "BranchCode", "==", "X86", "::", "COND_INVALID", ")", "return", "true", ";", "if", "(", "I", "->", "findRegisterUseOpe...
LLVM
TPC
CPP
code_generation
Virtual ISA
630,862
[ "SDValue", "expand", "(", "SDValue", "V", ")", "{", "SDLoc", "DL", "(", "V", ")", ";", "EVT", "VT", "=", "V", ".", "getValueType", "(", ")", ";", "unsigned", "VectWidth", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "if", "(", "V", ".", ...
[ "expand", "-", "Expand", "a", "record", "into", "a", "set", "of", "elements", "if", "possible", "." ]
GCC
rs6000
CPP
next_suggestion
CPU
630,863
[ "rawaddr", "=", "gen_rtx_PLUS", "(", "Pmode", ",", "op2", ",", "op1", ")", ";" ]
[ "machine_mode", "tmode", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "machine_mode", "smode", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "machine_mode", ...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
630,864
[ "NewLen", ")", ";" ]
[ "void", "truncateToken", "(", "unsigned", "NewLen", ")", "{", "assert", "(", "Kind", "==", "OpKind", "::", "Token", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";", "assert", "(", "Token", ".", "Length", ">=" ]
LLVM
Hexagon
TD
next_suggestion
DSP
630,865
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
LLVM
CSKY
CPP
next_suggestion
CPU
630,866
[ "return", "emitSelectPseudo", "(", "MI", ",", "BB", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "Unexpected instr type to insert", "<STR_LIT>", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
GCC
aarch64
CPP
stmt_completion
CPU
630,867
[ "a", ";" ]
[ "vcreate_u32", "(", "uint64_t", "_", "_", "a", ")", "{", "return", "(", "uint32x2_t", ")", "_", "_" ]
GCC
fr30
MD
next_suggestion
DSP
630,868
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
630,869
[ "}" ]
[ "def", "Xrrr", ":", "BaseMulAccum", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR64", ",", "GPR64", ",", "asm", ",", "[", "]", ">", ",", "Sched", "<", "[", "WriteIM64", ",", "ReadIM", ",", "ReadIM", ",", "ReadIMA", "]", ">", "{", "let", "Inst", "{", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
630,870
[ "(", ")", "const", "{" ]
[ "const", "SmallVectorImpl", "<", "Register", ">", "&", "getMustSaveCRs" ]
LLVM
Hexagon
TD
next_suggestion
DSP
630,871
[ "let", "Uses", "=", "[", "CS", "]", ";" ]
[ "def", "L2_loadrub_pci", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "s4_0Imm", ":", "$", "Ii", ",", "ModRegs", ":", "$", "Mu2", ")", ","...
GCC
bpf
MD
next_suggestion
Virtual ISA
630,872
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "DI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
X86
TD
program_repair
CPU
630,873
[ "<FIXS>", "defm", ":", "SBWriteResPair", "WriteBlend", ",", "[", "SBPort15", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "<FIXE>" ]
[ "defm", ":", "SBWriteResPair", "WritePMULLD", ",", "[", "SBPort0", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "defm", ":", "SBWriteResPair", "WriteShuffle", ",", "[", "SBPort5", "]", ",", "<NUM_LIT>", "...
GCC
mips
CPP
code_generation
CPU
630,874
[ "static", "int", "mips_arg_partial_bytes", "(", "cumulative_args_t", "cum", ",", "const", "function_arg_info", "&", "arg", ")", "{", "struct", "mips_arg_info", "info", ";", "mips_get_arg_info", "(", "&", "info", ",", "get_cumulative_args", "(", "cum", ")", ",", ...
[ "Implement", "TARGET_ARG_PARTIAL_BYTES", "." ]
LLVM
SystemZ
CPP
program_repair
CPU
630,875
[ "<FIXS>", "printAddress", "(", "&", "MAI", ",", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getReg", "(", ")", ",", "<FIXE>", "<FIXS>", "printAddress", "(", "&", "MAI", ",", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getReg", "(", ")",...
[ "void", "SystemZInstPrinter", "::", "printBDAddrOperand", "(", "const", "MCInst", "*", "MI", ",", "int", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "<BUGS>", "printAddress", "(", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getReg", "(", ")", ...
GCC
mips
MD
next_suggestion
CPU
630,876
[ "UNSPEC_MOVE_TF_PS", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V2SF", "[", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand...
LLVM
X86
CPP
program_repair
CPU
630,877
[ "<FIXS>", "if", "(", "!", "hasFP", "(", "MF", ")", ")", "Offset", "+=", "MF", ".", "getFrameInfo", "(", ")", "->", "getStackSize", "(", ")", ";", "<FIXE>" ]
[ "int", "Offset", "=", "MF", ".", "getFrameInfo", "(", ")", "->", "getObjectOffset", "(", "FrameIndex", ")", "+", "MI", ".", "getOperand", "(", "i", "+", "<NUM_LIT>", ")", ".", "getImmedValue", "(", ")", "+", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "!", ...
GCC
i386
MD
stmt_completion
CPU
630,878
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(" ]
LLVM
Mips
TD
stmt_completion
CPU
630,879
[ "<NUM_LIT>", ">", ";" ]
[ "class", "BNZ_H_ENC", ":", "MSA_CBRANCH_FMT", "<", "<NUM_LIT>", "," ]
GCC
rs6000
MD
stmt_completion
CPU
630,880
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit" ]
LLVM
Hexagon
TD
stmt_completion
DSP
630,881
[ "<NUM_LIT>", ";" ]
[ "let", "Defs", "=", "[", "LC1", ",", "PC", "]", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isPseudo", "=" ]
LLVM
X86
CPP
stmt_completion
CPU
630,882
[ "=", "<NUM_LIT>", ";" ]
[ "static", "void", "X86InitSpecialRegSizes", "(", "DCRegisterSema", "::", "RegSizeTy", "&", "RegSizes", ")", "{", "RegSizes", "[", "X86", "::", "IP", "]", "=", "<NUM_LIT>", ";", "RegSizes", "[", "X86", "::", "EIP", "]" ]
LLVM
X86
CPP
stmt_completion
CPU
630,883
[ "AlignOffset", ";" ]
[ "const", "bool", "HasFP", "=", "hasFP", "(", "MF", ")", ";", "const", "X86Subtarget", "&", "STI", "=", "MF", ".", "getSubtarget", "<", "X86Subtarget", ">", "(", ")", ";", "const", "X86TargetLowering", "&", "TLI", "=", "*", "STI", ".", "getTargetLowering"...
LLVM
X86
CPP
stmt_completion
CPU
630,884
[ "CCRRegClass", ";" ]
[ "break", ";", "}", "case", "'", "Q", "'", ":", "if", "(", "VT", "==", "MVT", "::", "i32", "||", "VT", "==", "MVT", "::", "f32", ")", "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", "X86", "::", "GR32_ABCDRegClass", ")", ";", ...
GCC
arm
MD
next_suggestion
CPU
630,885
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
bfin
MD
next_suggestion
DSP
630,886
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "not", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
LLVM
AMDGPU
CPP
program_repair
GPU
630,887
[ "<FIXS>", "public", ":", "<FIXE>", "<FIXS>", "SIFixSGPRCopies", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "}", "<FIXE>" ]
[ "namespace", "{", "class", "SIFixSGPRCopies", ":", "public", "MachineFunctionPass", "{", "<BUGS>", "private", ":", "<BUGE>", "static", "char", "ID", ";", "<BUGS>", "public", ":", "SIFixSGPRCopies", "(", "TargetMachine", "&", "tm", ")", ":", "MachineFunctionPass", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
630,888
[ "}" ]
[ "VT", "=", "ST", "->", "getMemoryVT", "(", ")", ";", "if", "(", "ST", "->", "getValue", "(", ")", ".", "getValueType", "(", ")", "==", "MVT", "::", "i64", "&&", "ST", "->", "isTruncatingStore", "(", ")", ")", "return", "false", ";", "}", "else", ...
LLVM
AArch64
TD
stmt_completion
CPU
630,889
[ "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst",...
LLVM
MSP430
CPP
next_suggestion
MPU
630,890
[ "}" ]
[ "case", "ISD", "::", "GlobalAddress", ":", "return", "LowerGlobalAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "BlockAddress", ":", "return", "LowerBlockAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "ExternalSymbol", ":"...
LLVM
X86
CPP
stmt_completion
CPU
630,891
[ "getSrc0", "(", ")", ";" ]
[ "MVT", "ScalarVT", "=", "VT", ".", "getScalarType", "(", ")", ";", "SDValue", "Mask", "=", "N", "->", "getMask", "(", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "assert", "(", "(", "!", "N", "->", "isExpandingLoad", "(", ")", "||", "Subtarget", ...
GCC
rs6000
MD
stmt_completion
CPU
630,892
[ "<NUM_LIT>", ")" ]
[ "rtx", "dest", "=", "operands", "[", "<NUM_LIT>", "]", "rtx", "src", "=", "operands", "[", "<NUM_LIT>", "]", "rtx", "tmp_hi", "=", "simplify_gen_subreg", "(", "DFmode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "IFmode", ",", "<NUM_LIT>", ")", "rtx", ...
GCC
gcn
CPP
next_suggestion
GPU
630,893
[ "}" ]
[ "struct", "stat", "st", ";", "if", "(", "stat", "(", "name", ",", "&", "st", ")", "<", "<NUM_LIT>", "||", "S_ISDIR", "(", "st", ".", "st_mode", ")", ")", "return", "-", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
630,894
[ "case", "Intrinsic", "::", "mips_ctcmsa", ":", "{" ]
[ "Result", "=", "CurDAG", "->", "getMachineNode", "(", "Mips", "::", "BuildPairF64_64", ",", "DL", ",", "MVT", "::", "f64", ",", "Zero", ",", "Zero", ")", ";", "}", "else", "{", "SDValue", "Zero", "=", "CurDAG", "->", "getCopyFromReg", "(", "CurDAG", "-...
LLVM
AArch64
CPP
code_generation
CPU
630,895
[ "unsigned", "AArch64InstrInfo", "::", "getLoadStoreImmIdx", "(", "unsigned", "Opc", ")", "{", "switch", "(", "Opc", ")", "{", "default", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", ...
[ "Returns", "the", "index", "for", "the", "immediate", "for", "a", "given", "instruction", "." ]
LLVM
PTX
CPP
stmt_completion
GPU
630,896
[ ")", "const", "{" ]
[ "reg_iterator", "localVarRegEnd", "(" ]
GCC
arm
CPP
stmt_completion
CPU
630,897
[ "a", ",", "_", "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vqsubq_n_sv4si", "(", "_", "_" ]
GCC
rs6000
CPP
stmt_completion
CPU
630,898
[ ")", ";" ]
[ "static", "void", "rs6000_elf_asm_out_destructor", "(", "rtx", "symbol", ",", "int", "priority", ")", "{", "const", "char", "*", "section", "=", "<STR_LIT>", ".dtors", "<STR_LIT>", ";", "char", "buf", "[", "<NUM_LIT>", "]", ";", "if", "(", "priority", "!=", ...
LLVM
R600
CPP
code_generation
GPU
630,899
[ "void", "SITargetLowering", "::", "AdjustInstrPostInstrSelection", "(", "MachineInstr", "*", "MI", ",", "SDNode", "*", "Node", ")", "const", "{", "const", "SIInstrInfo", "*", "TII", "=", "static_cast", "<", "const", "SIInstrInfo", "*", ">", "(", "getTargetMachin...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'hasPostISelHook", "'", "flag", "." ]