Compiler_Type stringclasses 2 values | Target stringclasses 176 values | Programming Language stringclasses 3 values | Task stringclasses 4 values | Target_Type stringclasses 7 values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | sh | MD | next_suggestion | CPU | 100 | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_BBR",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"unspec",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"pc",
")"
] |
GCC | m68hc11 | CPP | program_repair | MPU | 101 | [
"<FIXS>",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"%u,-",
"<STR_LIT>",
",",
"GET_MODE_SIZE",
"(",
"GET_MODE",
"(",
"op",
")",
")",
")",
";",
"<FIXE>"
] | [
"case",
"PRE_DEC",
":",
"if",
"(",
"TARGET_M6812",
")",
"{",
"<BUGS>",
"asm_fprintf",
"(",
"file",
",",
"<STR_LIT>",
"%u,-",
"<STR_LIT>",
",",
"GET_MODE_SIZE",
"(",
"GET_MODE",
"(",
"op",
")",
")",
")",
";",
"<BUGE>",
"asm_print_register",
"(",
"file",
","... |
GCC | rs6000 | CPP | code_generation | CPU | 102 | [
"static",
"int",
"rs6000_sched_reorder2",
"(",
"FILE",
"*",
"dump",
",",
"int",
"sched_verbose",
",",
"rtx_insn",
"*",
"*",
"ready",
",",
"int",
"*",
"pn_ready",
",",
"int",
"clock_var",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"sched_verbose",
")",
"fprintf... | [
"Like",
"rs6000_sched_reorder",
",",
"but",
"called",
"after",
"issuing",
"each",
"insn",
"."
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 103 | [
"return",
"RC",
";"
] | [
"const",
"TargetRegisterClass",
"*",
"SystemZRegisterInfo",
"::",
"getCrossCopyRegClass",
"(",
"const",
"TargetRegisterClass",
"*",
"RC",
")",
"const",
"{",
"if",
"(",
"RC",
"==",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"&",
"<STR_LIT>",
"::",
"<STR_... |
LLVM | AArch64 | TD | next_suggestion | CPU | 104 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opcode",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"size",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst"... |
GCC | iq2000 | CPP | code_generation | CPU | 105 | [
"static",
"int",
"iq2000_address_cost",
"(",
"rtx",
"addr",
",",
"machine_mode",
"mode",
",",
"addr_space_t",
"as",
",",
"bool",
"speed",
")",
"{",
"switch",
"(",
"GET_CODE",
"(",
"addr",
")",
")",
"{",
"case",
"LO_SUM",
":",
"return",
"<NUM_LIT>",
";",
... | [
"Provide",
"the",
"costs",
"of",
"an",
"addressing",
"mode",
"that",
"contains",
"ADDR",
"."
] |
GCC | i386 | MD | next_suggestion | CPU | 106 | [
"{"
] | [
"(",
"float",
":",
"X87MODEF",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 107 | [
"else",
"return",
"gen_altivec_lvx_v4si_internal",
"(",
"dest",
",",
"src",
")",
";"
] | [
"gcc_assert",
"(",
"GET_MODE",
"(",
"dest",
")",
"==",
"V4SImode",
"&&",
"GET_MODE",
"(",
"src",
")",
"==",
"V4SImode",
")",
";",
"if",
"(",
"MEM_P",
"(",
"dest",
")",
")",
"return",
"gen_altivec_stvx_v4si_internal",
"(",
"dest",
",",
"src",
")",
";"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 108 | [
"Cost",
";"
] | [
"if",
"(",
"Opcode",
"==",
"Instruction",
"::",
"ExtractElement",
")",
"{",
"int",
"Cost",
"=",
"(",
"(",
"Val",
"->",
"getScalarSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Index",
"==",
"<NU... |
GCC | i386 | CPP | stmt_completion | CPU | 109 | [
")",
")",
";"
] | [
"}",
"if",
"(",
"ptr_mode",
"==",
"SImode",
")",
"{",
"opcode",
"=",
"<NUM_LIT>",
";",
"size",
"=",
"<NUM_LIT>",
";",
"}",
"else",
"{",
"opcode",
"=",
"<NUM_LIT>",
";",
"size",
"=",
"<NUM_LIT>",
";",
"}",
"mem",
"=",
"adjust_address",
"(",
"m_tramp",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 110 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_svaddh",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_3op",
">",
",",
"Enc_5ab2... |
GCC | arm | CPP | next_suggestion | CPU | 111 | [
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint32x4_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
")",
";"
] | [
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint32x4_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
")",
";",
"_",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 112 | [
"_",
"_",
"a",
";"
] | [
"return",
"(",
"uint16x8_t",
")"
] |
GCC | i386 | CPP | program_repair | CPU | 113 | [
"<FIXS>",
"tmp",
"=",
"gen_rtx_SET",
"(",
"gen_rtx_REG",
"(",
"fpcmp_mode",
",",
"FLAGS_REG",
")",
",",
"tmp",
")",
";",
"<FIXE>",
"<FIXS>",
"tmp",
"=",
"gen_rtx_SET",
"(",
"gen_rtx_REG",
"(",
"fpcmp_mode",
",",
"FLAGS_REG",
")",
",",
"tmp",
")",
";",
"<... | [
"case",
"IX86_FPCMP_COMI",
":",
"intcmp_mode",
"=",
"fpcmp_mode",
";",
"tmp",
"=",
"gen_rtx_COMPARE",
"(",
"fpcmp_mode",
",",
"op0",
",",
"op1",
")",
";",
"<BUGS>",
"tmp",
"=",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"gen_rtx_REG",
"(",
"fpcmp_mode",
",",
"FLAG... |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 114 | [
"SDValue",
"WebAssemblyTargetLowering",
"::",
"LowerReturn",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
",",
"const",
"SmallVectorImpl",
"<",... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"outgoing",
"return",
"values",
",",
"described",
"by",
"the",
"Outs",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
GCC | arm | CPP | next_suggestion | CPU | 115 | [
"}"
] | [
"_",
"_",
"arm_vqrshrnbq_m_n_s16",
"(",
"int8x16_t",
"_",
"_",
"a",
",",
"int16x8_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"imm",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vqrshrnbq_m_n_sv8hi",
"(",
"_",
"_... |
LLVM | Hexagon | CPP | code_generation | DSP | 116 | [
"bool",
"VLIWResourceModel",
"::",
"reserveResources",
"(",
"SUnit",
"*",
"SU",
")",
"{",
"bool",
"startNewCycle",
"=",
"false",
";",
"if",
"(",
"!",
"SU",
")",
"{",
"ResourcesModel",
"->",
"clearResources",
"(",
")",
";",
"Packet",
".",
"clear",
"(",
")... | [
"Keep",
"track",
"of",
"available",
"resources",
"."
] |
GCC | sh | CPP | program_repair | CPU | 117 | [
"<FIXS>",
"rtx_insn",
"*",
"scan",
";",
"<FIXE>"
] | [
"&&",
"(",
"INSN_ADDRESSES",
"(",
"INSN_UID",
"(",
"dest",
")",
")",
"-",
"addr",
"+",
"(",
"unsigned",
")",
"<NUM_LIT>",
">",
"<NUM_LIT>",
"+",
"<NUM_LIT>",
")",
")",
"{",
"<BUGS>",
"rtx",
"scan",
";",
"<BUGE>",
"unsigned",
"attempt",
"=",
"<NUM_LIT>",
... |
GCC | i386 | CPP | next_suggestion | CPU | 118 | [
"return",
"mode_for_vector",
"(",
"elem_mode",
",",
"nunits",
")",
";"
] | [
"}",
"machine_mode",
"elem_mode",
"=",
"smallest_mode_for_size",
"(",
"elem_size",
"*",
"BITS_PER_UNIT",
",",
"MODE_INT",
")",
";",
"gcc_assert",
"(",
"elem_size",
"*",
"nunits",
"==",
"vector_size",
")",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 119 | [
"MachineDominatorTree",
">",
"(",
")",
";"
] | [
"void",
"getAnalysisUsage",
"(",
"AnalysisUsage",
"&",
"AU",
")",
"const",
"override",
"{",
"AU",
".",
"addRequired",
"<"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 120 | [
"==",
"Log2_32",
"(",
"ExtWidth",
"/",
"<NUM_LIT>",
")",
")",
"return",
"DiagnosticPredicateTy",
"::",
"Match",
";"
] | [
"if",
"(",
"isGPR64",
"<",
"RegClassID",
">",
"(",
")",
"&&",
"getShiftExtendType",
"(",
")",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"getShiftExtendAmount",
"(",
")"
] |
LLVM | R600 | CPP | code_generation | GPU | 121 | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"{",
"return",
"<STR_LIT>",
"SI Fix SGPR copies",
"<STR_LIT>",
";",
"}"
] | [
"getPassName",
"-",
"Return",
"a",
"nice",
"clean",
"name",
"for",
"a",
"pass",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 122 | [
")",
"_",
"_",
"A",
",",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cvtsi32_sd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 123 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"BaseSIMDTwoSameVectorTied",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size2",
",",
"RegisterOperand",
"regtype",
",",
"string",... |
LLVM | X86 | TD | program_repair | CPU | 124 | [
"<FIXS>",
"(",
"v2f64",
"(",
"X86VSintToFP",
"(",
"bc_v4i32",
"(",
"v2i64",
"(",
"scalar_to_vector",
"(",
"loadi64",
"addr",
":",
"$",
"src",
")",
")",
")",
")",
")",
")",
")",
"]",
">",
",",
"<FIXE>"
] | [
"def",
"CVTDQ2PDrm",
":",
"S2SI",
"<NUM_LIT>",
",",
"MRMSrcMem",
",",
"(",
"outs",
"VR128",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"i64mem",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"VR128",
":",
"$",
"dst",
",",
"<BUGS>",
"(... |
GCC | loongarch | CPP | stmt_completion | CPU | 125 | [
"v8u16",
")",
"_",
"<NUM_LIT>",
",",
"(",
"v8u16",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m128i",
"_",
"_",
"lsx_vavg_hu",
"(",
"_",
"_",
"m128i",
"_",
"<NUM_LIT>"... |
LLVM | Mips | CPP | next_suggestion | CPU | 126 | [
"parseDirectiveGpDWord",
"(",
")",
";"
] | [
"return",
"false",
";",
"}",
"if",
"(",
"IDVal",
"==",
"<STR_LIT>",
".frame",
"<STR_LIT>",
")",
"{",
"Parser",
".",
"eatToEndOfStatement",
"(",
")",
";",
"return",
"false",
";",
"}",
"if",
"(",
"IDVal",
"==",
"<STR_LIT>",
".set",
"<STR_LIT>",
")",
"{",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 127 | [
"}"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"CS",
"]",
... |
GCC | arm | MD | stmt_completion | CPU | 128 | [
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ior",
":",
"SI",
"(",
"not",
":",
"SI",
"(",
"match_dup",
"<NUM_... |
LLVM | X86 | CPP | program_repair | CPU | 129 | [
"<FIXS>",
"case",
"Match_MissingFeature",
":",
"return",
"ErrorMissingFeature",
"(",
"IDLoc",
",",
"ErrorInfo",
",",
"MatchingInlineAsm",
")",
";",
"<FIXE>"
] | [
"EmitInstruction",
"(",
"Inst",
",",
"Operands",
",",
"Out",
")",
";",
"Opcode",
"=",
"Inst",
".",
"getOpcode",
"(",
")",
";",
"return",
"false",
";",
"<BUGS>",
"case",
"Match_MissingFeature",
":",
"{",
"assert",
"(",
"ErrorInfo",
"&&",
"<STR_LIT>",
"Unkno... |
LLVM | X86 | CPP | program_repair | CPU | 130 | [
"<FIXS>",
"if",
"(",
"!",
"CPU",
".",
"empty",
"(",
")",
"||",
"!",
"FS",
".",
"empty",
"(",
")",
")",
"{",
"<FIXE>",
"<FIXS>",
"std",
"::",
"string",
"CPUName",
"=",
"CPU",
";",
"if",
"(",
"CPUName",
".",
"empty",
"(",
")",
")",
"CPUName",
"="... | [
",",
"Is64Bit",
"(",
"is64Bit",
")",
"{",
"<BUGS>",
"if",
"(",
"!",
"FS",
".",
"empty",
"(",
")",
")",
"{",
"<BUGE>",
"<BUGS>",
"std",
"::",
"string",
"CPU",
"=",
"sys",
"::",
"getHostCPUName",
"(",
")",
";",
"ParseSubtargetFeatures",
"(",
"FS",
",",... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 131 | [
"(",
"MF",
")",
";"
] | [
"unsigned",
"PPCRegisterInfo",
"::",
"getBaseRegister",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"PPCSubtarget",
"&",
"Subtarget",
"=",
"MF",
".",
"getSubtarget",
"<",
"PPCSubtarget",
">",
"(",
")",
";",
"if",
"(",
"!",
"hasBas... |
LLVM | Patmos | TD | next_suggestion | VLIW | 132 | [
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"N",
"-",
">",
"getSExtValue",
"(",
")",
"&",
"(",
"-",
"<NUM_LIT>",
"<",
"<",
"<NUM_LIT>",
")",
",",
"MVT",
":",
":",
"i32",
")",
";"
] | [
"def",
"maskSeven",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"N",
"-",
">",
"getSExtValue",
"(",
")",
"&",
"(",
"-",
"<NUM_LIT>",
"<",
"<",
"<NUM_LIT>",
")",
",",
"MVT",
":",
":",
"i32",
... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 133 | [
"let",
"Uses",
"=",
"!",
"if",
"(",
"has_m0_read",
",",
"[",
"M0",
",",
"EXEC",
"]",
",",
"[",
"EXEC",
"]",
")",
";"
] | [
"class",
"DS_Pseudo",
"<",
"string",
"opName",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmOps",
",",
"list",
"<",
"dag",
">",
"pattern",
"=",
"[",
"]",
">",
":",
"InstSI",
"<",
"outs",
",",
"ins",
",",
"<STR_LIT>",
",",
"pattern",
">... |
LLVM | AMDGPU | CPP | program_repair | GPU | 134 | [
"<FIXS>",
"getSTI",
"(",
")",
",",
"ProgInfo",
".",
"NumSGPRsForWavesPerEU",
")",
";",
"<FIXE>",
"<FIXS>",
"getSTI",
"(",
")",
",",
"ProgInfo",
".",
"NumVGPRsForWavesPerEU",
")",
";",
"<FIXE>"
] | [
"}",
"ProgInfo",
".",
"SGPRBlocks",
"=",
"IsaInfo",
"::",
"getNumSGPRBlocks",
"(",
"<BUGS>",
"STM",
".",
"getFeatureBits",
"(",
")",
",",
"ProgInfo",
".",
"NumSGPRsForWavesPerEU",
")",
";",
"<BUGE>",
"ProgInfo",
".",
"VGPRBlocks",
"=",
"IsaInfo",
"::",
"getNum... |
LLVM | Mips | CPP | next_suggestion | CPU | 135 | [
"if",
"(",
"Reg1",
"!=",
"Reg2",
")",
"return",
"false",
";"
] | [
"const",
"ReduceEntry",
"&",
"Entry",
"=",
"Arguments",
"->",
"Entry",
";",
"MachineBasicBlock",
"::",
"instr_iterator",
"&",
"NextMII",
"=",
"Arguments",
"->",
"NextMII",
";",
"const",
"MachineBasicBlock",
"::",
"instr_iterator",
"&",
"E",
"=",
"Arguments",
"->... |
GCC | rs6000 | CPP | next_suggestion | CPU | 136 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"m_from_int",
"(",
"int",
"_",
"_",
"i",
")",
"{",
"return",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 137 | [
";"
] | [
"auto",
"Liveness",
"=",
"MBB",
"->",
"computeRegisterLiveness",
"(",
"TRI",
",",
"AMDGPU",
"::",
"VCC",
",",
"MI",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Liveness",
"!=",
"MachineBasicBlock",
"::",
"LQR_Dead",
")",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 138 | [
"<FIXS>",
"if",
"(",
"!",
"noImmForm",
"&&",
"(",
"(",
"isInt",
"<NUM_LIT>",
">",
"(",
"Offset",
")",
"&&",
"(",
"(",
"Offset",
"%",
"offsetMinAlign",
"(",
"MI",
")",
")",
"==",
"<NUM_LIT>",
")",
")",
"||",
"<FIXE>"
] | [
"assert",
"(",
"OpC",
"!=",
"PPC",
"::",
"DBG_VALUE",
"&&",
"<STR_LIT>",
"This should be handled in a target-independent way",
"<STR_LIT>",
")",
";",
"<BUGS>",
"if",
"(",
"!",
"noImmForm",
"&&",
"(",
"(",
"isInt",
"<NUM_LIT>",
">",
"(",
"Offset",
")",
"&&",
"(... |
LLVM | Hexagon | TD | next_suggestion | DSP | 139 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | i386 | CPP | next_suggestion | CPU | 140 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_i32gather_epi32",
"(",
"_",
"_",
"m512i",
"_",
"_"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 141 | [
"}"
] | [
"vfmad_lane_f64",
"(",
"float64_t",
"_",
"_",
"a",
",",
"float64_t",
"_",
"_",
"b",
",",
"float64x1_t",
"_",
"_",
"c",
",",
"const",
"int",
"_",
"_",
"lane",
")",
"{",
"return",
"_",
"_",
"builtin_fma",
"(",
"_",
"_",
"b",
",",
"_",
"_",
"c",
"... |
GCC | stormy16 | MD | stmt_completion | CPU | 142 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR... |
LLVM | X86 | CPP | next_suggestion | CPU | 143 | [
"OutStreamer",
"->",
"EmitAssignment",
"(",
"S",
",",
"MCConstantExpr",
"::",
"create",
"(",
"int64_t",
"(",
"<NUM_LIT>",
")",
",",
"MMI",
"->",
"getContext",
"(",
")",
")",
")",
";"
] | [
"sgxCallMagicReset",
"(",
")",
";",
"PrintModuleMacros",
"(",
"OutStreamer",
".",
"get",
"(",
")",
")",
";",
"const",
"Triple",
"&",
"TT",
"=",
"TM",
".",
"getTargetTriple",
"(",
")",
";",
"if",
"(",
"TT",
".",
"isOSBinFormatMachO",
"(",
")",
")",
"Out... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 144 | [
"const",
"override",
"{"
] | [
"const",
"ARM64Subtarget",
"*",
"getSubtargetImpl",
"(",
")"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 145 | [
"Rm",
",",
"dsub",
")",
",",
"(",
"UImmS1XForm",
"$",
"idx",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v4i32",
"(",
"OpNodeLane",
"(",
"v4i32",
"V128",
":",
"$",
"Rn",
")",
",",
"(",
"v2i32",
"V64",
":",
"$",
"Rm",
")",
",",
"VectorIndexD32b",
":",
"$",
"idx",
")",
")",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 146 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"II",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}... |
LLVM | Hexagon | TD | next_suggestion | DSP | 147 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
GCC | avr | MD | next_suggestion | MPU | 148 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | TD | program_repair | CPU | 149 | [
"<FIXS>",
"(",
"!",
"cast",
"Instruction",
">",
"(",
"NAME",
")",
"PPR",
":",
"$",
"gp",
",",
"GPR64sp",
":",
"$",
"base",
",",
"ZPR",
":",
"$",
"offsets",
")",
">",
";",
"<FIXE>"
] | [
"def",
":",
"InstAlias",
"asm",
"#",
"<STR_LIT>",
",",
"(",
"!",
"cast",
"Instruction",
">",
"(",
"NAME",
"#",
"_REAL",
")",
"ZPR64",
":",
"$",
"Zt",
",",
"PPR3bAny",
":",
"$",
"Pg",
",",
"GPR64sp",
":",
"$",
"Rn",
",",
"ZPR64ExtLSL8",
":",
"$",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 150 | [
";"
] | [
"addr_rtx",
"=",
"(",
"XEXP",
"(",
"mem",
",",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"addr_rtx",
")",
"==",
"PRE_MODIFY",
")",
"addr_rtx",
"=",
"XEXP",
"(",
"addr_rtx",
",",
"<NUM_LIT>",
")",
";",
"*",
"offset",
"=",
"<NUM_LIT>",
";... |
LLVM | AMDGPU | CPP | code_generation | GPU | 151 | [
"SDValue",
"AMDGPUTargetLowering",
"::",
"lowerFEXP10Unsafe",
"(",
"SDValue",
"X",
",",
"const",
"SDLoc",
"&",
"SL",
",",
"SelectionDAG",
"&",
"DAG",
",",
"SDNodeFlags",
"Flags",
")",
"const",
"{",
"const",
"EVT",
"VT",
"=",
"X",
".",
"getValueType",
"(",
... | [
"Emit",
"approx-funcs",
"appropriate",
"lowering",
"for",
"exp10",
"."
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 152 | [
"bit",
"Src2IsImm",
"=",
"!",
"isa",
"<",
"Operand",
">",
"(",
"Src2",
")",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"op1",
";",
"let",
"SrcB",
"=",
"op2",
";",
"let",
"SrcC",
"=... |
LLVM | ARM | TD | stmt_completion | CPU | 153 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"imm6",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Qd",
"{",
"<NUM_LIT>",
"}",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 154 | [
"Reserved",
".",
"set",
"(",
"Mips",
"::",
"S7_64",
")",
";"
] | [
"}",
"for",
"(",
"MCPhysReg",
"R",
":",
"ReservedGPR64",
")",
"Reserved",
".",
"set",
"(",
"R",
")",
";",
"if",
"(",
"!",
"Subtarget",
".",
"isABICalls",
"(",
")",
")",
"{",
"Reserved",
".",
"set",
"(",
"Mips",
"::",
"GP",
")",
";",
"Reserved",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 155 | [
";"
] | [
"break",
";",
"case",
"ISD",
"::",
"LOAD",
":",
"{",
"const",
"LoadSDNode",
"*",
"L",
"=",
"cast",
"<",
"LoadSDNode",
">",
"(",
"N",
")",
";",
"unsigned",
"AS",
"=",
"L",
"->",
"getAddressSpace",
"(",
")",
";",
"return",
"AS",
"==",
"AMDGPUAS",
"::... |
LLVM | VE | TD | stmt_completion | CPU | 156 | [
"(",
"VLDL2DSXNCirl_v",
"(",
"LO7",
"$",
"I",
")",
",",
"i64",
":",
"$",
"sz",
",",
"i32",
":",
"$",
"vl",
",",
"v256f64",
":",
"$",
"pt",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vldl2dsxnc_vssvl",
"simm7",
":",
"$",
"I",
",",
"i64",
":",
"$",
"sz",
",",
"v256f64",
":",
"$",
"pt",
",",
"i32",
":",
"$",
"vl",
")",
","
] |
GCC | mips | MD | next_suggestion | CPU | 157 | [
"}",
")"
] | [
"mips_expand_vec_unpack",
"(",
"operands",
",",
"false",
",",
"true",
")",
"DONE"
] |
LLVM | XCore | CPP | stmt_completion | MPU | 158 | [
",",
"GA",
")",
";"
] | [
"if",
"(",
"(",
"GVar",
"->",
"isConstant",
"(",
")",
"&&",
"UnderlyingGV",
"->",
"isLocalLinkage",
"(",
"GV",
"->",
"getLinkage",
"(",
")",
")",
")",
"||",
"(",
"GVar",
"->",
"hasSection",
"(",
")",
"&&",
"StringRef",
"(",
"GVar",
"->",
"getSection",
... |
LLVM | X86 | TD | next_suggestion | CPU | 159 | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"SBWriteResGroup4",
":",
"SchedWriteRes",
"<",
"[",
"SBPort05",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
GCC | powerpcspe | MD | next_suggestion | CPU | 160 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | CPP | code_generation | CPU | 161 | [
"static",
"void",
"rs6000_function_arg_advance_1",
"(",
"CUMULATIVE_ARGS",
"*",
"cum",
",",
"machine_mode",
"mode",
",",
"const_tree",
"type",
",",
"bool",
"named",
",",
"int",
"depth",
")",
"{",
"machine_mode",
"elt_mode",
";",
"int",
"n_elts",
";",
"rs6000_dis... | [
"Update",
"the",
"data",
"in",
"CUM",
"to",
"advance",
"over",
"an",
"argument",
"of",
"mode",
"MODE",
"and",
"data",
"type",
"TYPE",
".",
"(",
"TYPE",
"is",
"null",
"for",
"libcalls",
"where",
"that",
"information",
"may",
"not",
"be",
"available",
".",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 162 | [
"return",
"AMDGPULowerModuleLDS",
"(",
"*",
"TM",
")",
".",
"runOnModule",
"(",
"M",
")",
";"
] | [
"bool",
"runOnModule",
"(",
"Module",
"&",
"M",
")",
"override",
"{",
"if",
"(",
"!",
"TM",
")",
"{",
"auto",
"&",
"TPC",
"=",
"getAnalysis",
"<",
"TargetPassConfig",
">",
"(",
")",
";",
"TM",
"=",
"&",
"TPC",
".",
"getTM",
"<",
"AMDGPUTargetMachine"... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 163 | [
"}"
] | [
"MachineBasicBlock",
"::",
"const_instr_iterator",
"II",
"=",
"MI",
";",
"while",
"(",
"II",
"->",
"isBundledWithSucc",
"(",
")",
")",
"{",
"++",
"II",
";",
"getPredicateOperands",
"(",
"&",
"*",
"II",
",",
"Pred",
")",
";",
"}",
"return",
"true",
";",
... |
GCC | bfin | MD | stmt_completion | DSP | 164 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 165 | [
"if",
"(",
"SDValue",
"V",
"=",
"lowerVectorShuffleAsLanePermuteAndPermute",
"(",
"DL",
",",
"MVT",
"::",
"v32i8",
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"DAG",
",",
"Subtarget",
")",
")",
"return",
"V",
";"
] | [
"if",
"(",
"SDValue",
"Shift",
"=",
"lowerVectorShuffleAsShift",
"(",
"DL",
",",
"MVT",
"::",
"v32i8",
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"Zeroable",
",",
"Subtarget",
",",
"DAG",
")",
")",
"return",
"Shift",
";",
"if",
"(",
"SDValue",
"Rotate",
... |
LLVM | Lanai | CPP | next_suggestion | CPU | 166 | [
"LPCC",
"::",
"CondCode",
"CC",
"=",
"IntCondCCodeToICC",
"(",
"Cond",
",",
"DL",
",",
"RHS",
",",
"DAG",
")",
";"
] | [
"SDValue",
"LanaiTargetLowering",
"::",
"LowerSELECT_CC",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"SDValue",
"LHS",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"RHS",
"=",
"Op",
".",
"getOperand",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 167 | [
",",
"<NUM_LIT>",
")",
";"
] | [
"class",
"SpuInstConvertIntGen3",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"string",
"asmstr",
",",
"bit",
"hasImm",
">",
":",
"SpuInstConvertIntGen2",
"<",
"opc",
",",
"asmstr",
",",
"hasImm",
">",
"{",
"let",
"isNotUsedInDisasm",
"=",
"!",
"if",
"... |
LLVM | AMDGPU | CPP | program_repair | GPU | 168 | [
"<FIXS>",
"const",
"AMDGPU",
"::",
"IsaVersion",
"ISA",
",",
"<FIXE>",
"<FIXS>",
"unsigned",
"(",
"*",
"encode",
")",
"(",
"const",
"IsaVersion",
"&",
"Version",
",",
"unsigned",
",",
"unsigned",
")",
",",
"unsigned",
"(",
"*",
"decode",
")",
"(",
"const... | [
"static",
"boolencodeCnt",
"(",
"<BUGS>",
"const",
"AMDGPU",
"::",
"IsaInfo",
"::",
"IsaVersion",
"ISA",
",",
"<BUGE>",
"int64_t",
"&",
"IntVal",
",",
"int64_t",
"CntVal",
",",
"bool",
"Saturate",
",",
"<BUGS>",
"unsigned",
"(",
"*",
"encode",
")",
"(",
"c... |
LLVM | ARM | TD | stmt_completion | CPU | 169 | [
"<STR_LIT>",
",",
"SDTARMVMULL",
">",
";"
] | [
"def",
"NEONvmullu",
":",
"SDNode",
"<"
] |
GCC | alpha | CPP | program_repair | MPU | 170 | [
"<FIXS>",
"machine_mode",
"mode",
")",
"<FIXE>"
] | [
"rtxfunction_value",
"(",
"const_tree",
"valtype",
",",
"const_tree",
"func",
"ATTRIBUTE_UNUSED",
",",
"<BUGS>",
"enum",
"machine_mode",
"mode",
")",
"<BUGE>",
"{",
"unsigned",
"int",
"regnum",
",",
"dummy",
"ATTRIBUTE_UNUSED",
";",
"enum",
"mode_class",
"mclass",
... |
GCC | loongarch | CPP | stmt_completion | CPU | 171 | [
")",
"_",
"<NUM_LIT>",
",",
"(",
"v8i16",
")",
"_",
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m128i",
"_",
"_",
"lsx_vhaddw_w_h",
"(",
"_",
"_",
"m128i",
"_",
"<NUM_LI... |
GCC | ia64 | CPP | next_suggestion | CPU | 172 | [
"break",
";"
] | [
"x",
"=",
"XEXP",
"(",
"XEXP",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"CONST_INT",
")",
"value",
"=",
"INTVAL",
"(",
"x",
")",
";",
"else",
"{... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 173 | [
"Error",
"(",
"ValueLoc",
",",
"<STR_LIT>",
"invalid value name ",
"<STR_LIT>",
"+",
"ValueName",
")",
";"
] | [
"if",
"(",
"!",
"skipToken",
"(",
"AsmToken",
"::",
"Identifier",
",",
"<STR_LIT>",
"expected a value name",
"<STR_LIT>",
")",
"||",
"!",
"skipToken",
"(",
"AsmToken",
"::",
"RParen",
",",
"<STR_LIT>",
"expected a right parenthesis",
"<STR_LIT>",
")",
")",
"return... |
LLVM | X86 | CPP | next_suggestion | CPU | 174 | [
"else",
"if",
"(",
"TT",
".",
"isOSIAMCU",
"(",
")",
")",
"Ret",
"+=",
"<STR_LIT>",
"-i64:32-f64:32",
"<STR_LIT>",
";"
] | [
"static",
"std",
"::",
"string",
"computeDataLayout",
"(",
"const",
"Triple",
"&",
"TT",
")",
"{",
"std",
"::",
"string",
"Ret",
"=",
"<STR_LIT>",
"e",
"<STR_LIT>",
";",
"Ret",
"+=",
"DataLayout",
"::",
"getManglingComponent",
"(",
"TT",
")",
";",
"if",
... |
LLVM | ARM | CPP | code_generation | CPU | 175 | [
"void",
"ARMOperand",
"::",
"dump",
"(",
"raw_ostream",
"&",
"OS",
")",
"const",
"{",
"switch",
"(",
"Kind",
")",
"{",
"case",
"CondCode",
":",
"OS",
"<<",
"<STR_LIT>",
"<ARMCC::",
"<STR_LIT>",
"<<",
"ARMCondCodeToString",
"(",
"getCondCode",
"(",
")",
")"... | [
"Dump",
"the",
"plan",
"to",
"stderr",
"(",
"for",
"debugging",
")",
"."
] |
LLVM | X86 | TD | stmt_completion | CPU | 176 | [
";"
] | [
"let",
"Namespace",
"=",
"<STR_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Opcode",
"=",
"opcod",
";",
"Format",
"Form",
"=",
"f",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"FormBits",
"=",
"Form",
".",
"Value",
";",
"ImmType",
"ImmT",
"=",
"i",
";",
"dag"... |
GCC | i386 | MD | next_suggestion | CPU | 177 | [
"<STR_LIT>"
] | [
"(",
"unspec",
":",
"V8HI",
"[",
"(",
"match_operand",
":",
"V8SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VCVTPS2PH",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 178 | [
"unsigned",
"Align",
"=",
"GV",
"->",
"getAlignment",
"(",
")",
"?",
"GV",
"->",
"getAlignment",
"(",
")",
":",
"DL",
".",
"getPreferredAlignment",
"(",
"GV",
")",
";"
] | [
"ValidateGV",
"(",
"GV",
")",
";",
"MCSymbolXCOFF",
"*",
"GVSym",
"=",
"cast",
"<",
"MCSymbolXCOFF",
">",
"(",
"getSymbol",
"(",
"GV",
")",
")",
";",
"GVSym",
"->",
"setStorageClass",
"(",
"TargetLoweringObjectFileXCOFF",
"::",
"getStorageClassForGlobal",
"(",
... |
LLVM | PIC16 | CPP | next_suggestion | MPU | 179 | [
"}"
] | [
"ExternalVarDecls",
".",
"push_back",
"(",
"I",
")",
";",
"continue",
";",
"}",
"if",
"(",
"I",
"->",
"hasExternalLinkage",
"(",
")",
"||",
"I",
"->",
"hasCommonLinkage",
"(",
")",
")",
"{",
"ExternalVarDefs",
".",
"push_back",
"(",
"I",
")",
";",
"}",... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 180 | [
",",
"Arg",
")",
";"
] | [
"CCState",
"CCByValInfo",
"(",
"CallConv",
",",
"isVarArg",
",",
"MF",
",",
"ByValArgLocs",
",",
"*",
"DAG",
".",
"getContext",
"(",
")",
")",
";",
"CCByValInfo",
".",
"AllocateStack",
"(",
"CCInfo",
".",
"getNextStackOffset",
"(",
")",
",",
"PtrByteSize",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 181 | [
"getOpcode",
"(",
")",
")",
";"
] | [
"static",
"int",
"getMemScale",
"(",
"const",
"MachineInstr",
"&",
"MI",
")",
"{",
"return",
"getMemScale",
"(",
"MI",
"."
] |
GCC | rs6000 | MD | next_suggestion | CPU | 182 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 183 | [
"}"
] | [
"reg",
"=",
"gen_rtx_REG",
"(",
"SImode",
",",
"base_regno",
")",
";",
"if",
"(",
"update_base_reg_p",
")",
"{",
"*",
"update_base_reg",
"=",
"gen_reg_rtx",
"(",
"SImode",
")",
";",
"return",
"gen_unaligned_load_update_base_w",
"(",
"*",
"update_base_reg",
",",
... |
GCC | ia64 | MD | next_suggestion | CPU | 184 | [
"(",
"lshiftrt",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ior",
":",
"DI",
"(",
"zero_extend",
":",
"DI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"ashift",
":",
"DI",
"(",
"zero_extend",
":",
"DI",
"(",
"match_dup",
"<N... |
GCC | alpha | CPP | code_generation | MPU | 185 | [
"static",
"void",
"emit_frame_store_1",
"(",
"rtx",
"value",
",",
"rtx",
"base_reg",
",",
"HOST_WIDE_INT",
"frame_bias",
",",
"HOST_WIDE_INT",
"base_ofs",
",",
"rtx",
"frame_reg",
")",
"{",
"rtx",
"addr",
",",
"mem",
";",
"rtx_insn",
"*",
"insn",
";",
"addr"... | [
"Generates",
"a",
"store",
"with",
"the",
"proper",
"unwind",
"info",
"attached",
".",
"VALUE",
"is",
"stored",
"at",
"BASE_REG+BASE_OFS",
".",
"If",
"FRAME_BIAS",
"is",
"nonzero",
",",
"then",
"BASE_REG",
"contains",
"SP+FRAME_BIAS",
",",
"and",
"that",
"is",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 186 | [
"let",
"isCompare",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 187 | [
"return",
"AsmPrinter",
"::",
"runOnMachineFunction",
"(",
"F",
")",
";"
] | [
"bool",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"F",
")",
"override",
"{",
"AArch64FI",
"=",
"F",
".",
"getInfo",
"<",
"AArch64FunctionInfo",
">",
"(",
")",
";",
"STI",
"=",
"static_cast",
"<",
"const",
"AArch64Subtarget",
"*",
">",
"(",
"&",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 188 | [
";"
] | [
"bool",
"HexagonFrameLowering",
"::",
"expandLoadInt",
"(",
"MachineBasicBlock",
"&",
"B",
",",
"MachineBasicBlock",
"::",
"iterator",
"It",
",",
"MachineRegisterInfo",
"&",
"MRI",
",",
"const",
"HexagonInstrInfo",
"&",
"HII",
",",
"SmallVectorImpl",
"<",
"Register"... |
GCC | i386 | CPP | stmt_completion | CPU | 189 | [
",",
"_",
"_",
"hint",
")",
";"
] | [
"_",
"_",
"builtin_ia32_scatterpfqps",
"(",
"_",
"_",
"mask",
",",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"index",
",",
"_",
"_",
"addr",
",",
"_",
"_",
"scale"
] |
LLVM | Hexagon | CPP | program_repair | DSP | 190 | [
"<FIXS>",
"void",
"HexagonInstrInfo",
"::",
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"DestReg",
",",
"int",
"FI",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"const",
... | [
"}",
"}",
"<BUGS>",
"void",
"HexagonInstrInfo",
"::",
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"DestReg",
",",
"int",
"FI",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
","... |
GCC | mips | MD | program_repair | CPU | 191 | [
"<FIXS>",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>",
"<FIXS>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"clobber",
"(",
"match_dup",
"<NUM_L... | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 192 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";"
] | [
"class",
"PrefetchLiteral",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"bit",
"V",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pat",
">",
":",
"I",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"prfop",
":",
"$",
"Rt",
",",
"am_ldrlit",
... |
GCC | rs6000 | CPP | code_generation | CPU | 193 | [
"void",
"rs6000_expand_vector_extract",
"(",
"rtx",
"target",
",",
"rtx",
"vec",
",",
"rtx",
"elt",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"vec",
")",
";",
"machine_mode",
"inner_mode",
"=",
"GET_MODE_INNER",
"(",
"mode",
")",
";",
"rtx",
... | [
"Extract",
"field",
"ELT",
"from",
"VEC",
"into",
"TARGET",
"."
] |
LLVM | R600 | TD | stmt_completion | GPU | 194 | [
"VReg_32",
">",
";"
] | [
"def",
"DS_DEC_U32",
":",
"DS_1A1D_NORET",
"<",
"<NUM_LIT>",
",",
"<STR_LIT>",
","
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 195 | [
"}"
] | [
"size_t",
"HexagonAbsoluteStub",
"::",
"size",
"(",
")",
"const",
"{",
"return",
"m_Size",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 196 | [
"if",
"(",
"Opc",
"==",
"ISD",
"::",
"BITCAST",
")",
"return",
"isFoldableUseOfShuffle",
"(",
"U",
")",
";"
] | [
"for",
"(",
"auto",
"*",
"U",
":",
"N",
"->",
"uses",
"(",
")",
")",
"{",
"unsigned",
"Opc",
"=",
"U",
"->",
"getOpcode",
"(",
")",
";",
"if",
"(",
"Opc",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"U",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 197 | [
"$",
"Rn",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"f32",
"(",
"int_aarch64_neon_frecpx",
"(",
"f32",
"FPR32",
":",
"$",
"Rn",
")",
")",
")",
",",
"(",
"FRECPXv1i32",
"FPR32",
":"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 198 | [
"unsigned",
"Register",
"=",
"AArch64MCRegisterClasses",
"[",
"<STR_LIT>",
"::",
"<STR_LIT>",
"]",
".",
"getRegister",
"(",
"RegNo",
")",
";"
] | [
"static",
"DecodeStatus",
"DecodeZPR4RegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"if",
"(",
"RegNo",
">",
"<NUM_LIT>",
")",
"return",
"Fail",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 199 | [
"if",
"(",
"IsNested",
")",
"return",
"Primary",
"?",
"X86",
"::",
"EDX",
":",
"X86",
"::",
"EAX",
";"
] | [
"}",
"bool",
"IsNested",
"=",
"HasNestArgument",
"(",
"&",
"MF",
")",
";",
"if",
"(",
"CallingConvention",
"==",
"CallingConv",
"::",
"X86_FastCall",
"||",
"CallingConvention",
"==",
"CallingConv",
"::",
"Fast",
")",
"{",
"if",
"(",
"IsNested",
")",
"report_... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.