Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
R600
CPP
next_suggestion
GPU
300
[ "MFI", "->", "StackSize", "=", "CFStack", ".", "MaxStackSize", ";" ]
[ "MI", "->", "eraseFromParent", "(", ")", ";", "CfCount", "++", ";", "break", ";", "}", "case", "AMDGPU", "::", "ELSE", ":", "{", "MachineInstr", "*", "JumpInst", "=", "IfThenElseStack", ".", "back", "(", ")", ";", "IfThenElseStack", ".", "pop_back", "(",...
LLVM
HSAIL
CPP
stmt_completion
Virtual ISA
301
[ ")", ")", ";" ]
[ "return", "DL", "->", "getTypeStoreSize", "(", "getParamType", "(", "Param" ]
LLVM
ARM64
TD
stmt_completion
CPU
302
[ "=", "<NUM_LIT>", ";" ]
[ "def", ":", "WriteRes", "<", "WriteVLD", ",", "[", "CyUnitLS", "]", ">", "{", "let", "Latency" ]
GCC
arm
MD
next_suggestion
CPU
303
[ "<STR_LIT>" ]
[ "(", "ne", ":", "CC_V", "(", "plus", ":", "TI", "(", "sign_extend", ":", "TI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "sign_extend", ":", "TI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<S...
GCC
aarch64
MD
stmt_completion
CPU
304
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
305
[ ")", "ExtMatches", ".", "push_back", "(", "Ext", ".", "Name", ")", ";" ]
[ "else", "if", "(", "FBS", "[", "<STR_LIT>", "::", "<STR_LIT>", "]", ")", "Str", "+=", "<STR_LIT>", "ARMv8.5a", "<STR_LIT>", ";", "else", "if", "(", "FBS", "[", "<STR_LIT>", "::", "<STR_LIT>", "]", ")", "Str", "+=", "<STR_LIT>", "ARMv8.6a", "<STR_LIT>", "...
GCC
spu
MD
stmt_completion
MPU
306
[ ")", ")" ]
[ "{", "rtx", "op0", "=", "gen_rtx_REG", "(", "V4SImode", ",", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "rtx", "op1", "=", "gen_rtx_REG", "(", "V4SImode", ",", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "rtx", "op2", "...
GCC
mips
MD
program_repair
CPU
307
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[",...
LLVM
Sparc
CPP
program_repair
CPU
308
[ "<FIXS>", "int", "FrameIdx", "=", "MF", ".", "getFrameInfo", "(", ")", "->", "CreateFixedObject", "(", "<NUM_LIT>", ",", "ArgOffset", ",", "true", ",", "false", ")", ";", "<FIXE>" ]
[ "MF", ".", "getRegInfo", "(", ")", ".", "addLiveIn", "(", "*", "CurArgReg", ",", "VReg", ")", ";", "SDValue", "Arg", "=", "DAG", ".", "getCopyFromReg", "(", "DAG", ".", "getRoot", "(", ")", ",", "dl", ",", "VReg", ",", "MVT", "::", "i32", ")", ";...
LLVM
X86
CPP
program_repair
CPU
309
[ "<FIXS>", "MASK_AVX512_CASE", "(", "X86", "::", "VMOVSDZrm", ")", "<FIXE>" ]
[ "case", "X86", "::", "MOVSDrm", ":", "case", "X86", "::", "VMOVSDrm", ":", "<BUGS>", "case", "X86", "::", "VMOVSDZrm", ":", "<BUGE>", "case", "X86", "::", "MOVSDrm_alt", ":", "case", "X86", "::", "VMOVSDrm_alt", ":", "case", "X86", "::", "VMOVSDZrm_alt", ...
LLVM
X86
CPP
next_suggestion
CPU
310
[ "}" ]
[ "Op", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SCALAR_TO_VECTOR", ",", "dl", ",", "VT128", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "return", "Insert128BitVector", "(", "DAG", ".", "getUNDEF", "(", "OpVT", ")", ",", "Op", ...
GCC
tilepro
MD
next_suggestion
VLIW
311
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<ST...
LLVM
MSP430
TD
stmt_completion
MPU
312
[ ",", "(", "ins", "GR8", ":", "$", "src", ",", "GR16", ":", "$", "base", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "AND8rm_POST", ":", "IForm8", "<", "<NUM_LIT>", ",", "DstReg", ",", "SrcPostInc", ",", "Size2Bytes", ",", "(", "outs", "GR8", ":", "$", "dst", ",", "GR16", ":", "$", "base_wb", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
313
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
ARM64
TD
stmt_completion
CPU
314
[ ">", ";" ]
[ "def", "UMULHrr", ":", "MulHi", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "mulhu" ]
LLVM
ARM
TD
next_suggestion
CPU
315
[ "}" ]
[ "class", "VLD3LNWB", "<", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ">", ":", "NLdStLn", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op11_8", ",", "op7_4", ",", "(", "outs", "DPR", ":", "...
GCC
i386
MD
program_repair
CPU
316
[ "<FIXS>", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", ...
[ "operands", "[", "<NUM_LIT>", "]", "=", "lowpart_subreg", "(", "V32HImode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "V16HImode", ")", "elseoperands", "[", "<NUM_LIT>", "]", "=", "gen_lowpart", "(", "V16HImode", ",", "operands", "[", "<NUM_LIT>", "]", ")...
GCC
aarch64
MD
stmt_completion
CPU
317
[ "UNSPEC_CRC32CX", "<STR_LIT>", ")", "]", ")" ]
[ "(", "UNSPEC_CRC32CB", "<STR_LIT>", ")", "(", "UNSPEC_CRC32CH", "<STR_LIT>", ")", "(", "UNSPEC_CRC32CW", "<STR_LIT>", ")", "(" ]
LLVM
AArch64
CPP
stmt_completion
CPU
318
[ ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LI...
LLVM
AArch64
TD
program_repair
CPU
319
[ "<FIXS>", "def", "bimm_target", ":", "Operand", "OtherVT", ">", "{", "<FIXE>" ]
[ "def", "label_wid26_scal4_asmoperand", ":", "label_asmoperand", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "<BUGS>", "def", "bimm_target", ":", "Operand", "OtherVT", ">", "{", "<BUGE>", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
GCC
arm
CPP
stmt_completion
CPU
320
[ "_", "p", ")", ";" ]
[ "_", "_", "arm_vqshluq_m_n_s32", "(", "uint32x4_t", "_", "_", "inactive", ",", "int32x4_t", "_", "_", "a", ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vqshluq_m_n_sv4si", "(", "_", ...
LLVM
CSKY
CPP
next_suggestion
CPU
321
[ "return", "MaxOffs", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "<STR_LIT>", ")", ";", "}", "unsigned", "MaxOffs", "=", "(", "(", "<NUM_LIT>", "<<", "(", "Bits", "-", "<NUM_LIT>", ")", ")", "-", "<NUM_LIT>", ")", "*", "Scale", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
322
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_psubfnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_05c070ec", ","...
GCC
rs6000
MD
next_suggestion
CPU
323
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
avr
CPP
next_suggestion
MPU
324
[ "else", "{" ]
[ "fixp_p", "=", "false", ";", "}", "if", "(", "avr_map_metric", "(", "map", ",", "MAP_MASK_PREIMAGE_F", ")", ")", "{", "int", "n_fix", "=", "<NUM_LIT>", ",", "n_nofix", "=", "<NUM_LIT>", ";", "gcc_assert", "(", "REG_P", "(", "xop", "[", "<NUM_LIT>", "]", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
325
[ "}" ]
[ "bool", "hasVMEMReadSGPRVALUDefHazard", "(", ")", "const", "{", "return", "getGeneration", "(", ")", ">=", "VOLCANIC_ISLANDS", ";" ]
GCC
visium
CPP
next_suggestion
Virtual ISA
326
[ "return", "CEIL", "(", "GET_MODE_SIZE", "(", "mode", ")", ",", "UNITS_PER_WORD", ")", ";" ]
[ "static", "unsigned", "int", "visium_hard_regno_nregs", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "if", "(", "regno", "==", "MDB_REGNUM", ")", "return", "CEIL", "(", "GET_MODE_SIZE", "(", "mode", ")", ",", "<NUM_LIT>", "*", "UNI...
LLVM
AMDGPU
CPP
next_suggestion
GPU
327
[ "}" ]
[ "if", "(", "!", "Region", "->", "contains", "(", "UI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", ")", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Add LiveOut (Region ", "<STR_LIT>", "<<", "(", "void", "*", ")", "...
GCC
sh
MD
stmt_completion
CPU
328
[ ")", "(", "const_int", "<NUM_LIT>", ")", ")" ]
[ "(", "const_string", "<STR_LIT>", ")", "(", "leu", "(", "plus", "(", "minus", "(", "match_dup", "<NUM_LIT>", ")", "(", "pc", ")", ")", "(", "const_int", "<NUM_LIT>", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
329
[ "if", "(", "RegIndexInClass", ">", "TRC", "->", "getRegClass", "(", "RC", ")", ".", "getNumRegs", "(", ")", ")", "return", "true", ";" ]
[ "Parser", ".", "Lex", "(", ")", ";", "return", "false", ";", "}", "if", "(", "RegName", "[", "<NUM_LIT>", "]", "!=", "'", "s", "'", "&&", "RegName", "[", "<NUM_LIT>", "]", "!=", "'", "v", "'", ")", "return", "true", ";", "bool", "IsVgpr", "=", ...
GCC
i386
CPP
next_suggestion
CPU
330
[ "release_scratch_register_on_entry", "(", "&", "sr", ",", "size", ",", "true", ")", ";" ]
[ "HOST_WIDE_INT", "rounded_size", ",", "last", ";", "struct", "scratch_reg", "sr", ";", "get_scratch_register_on_entry", "(", "&", "sr", ")", ";", "rounded_size", "=", "ROUND_DOWN", "(", "size", ",", "probe_interval", ")", ";", "emit_move_insn", "(", "sr", ".", ...
LLVM
R600
TD
stmt_completion
GPU
331
[ "i32", "(", "as_i32imm", "$", "offset", ")", ")", ")", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "constant_load", "(", "add", "i64", ":", "$", "sbase", ",", "(", "i64", "IMM32bit", ":", "$", "offset", ")", ")", ")", ",", "(", "vt", "(", "Instr_SGPR", "$", "sbase", ",", "(", "S_MOV_B32", "(" ]
GCC
arm
MD
stmt_completion
CPU
332
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
next_suggestion
CPU
333
[ "BuildMI", "(", "MBB", ",", "I", ",", "dl", ",", "get", "(", "isMicroMips", "?", "(", "FP64", "?", "Mips", "::", "MTHC1_D64_MM", ":", "Mips", "::", "MTHC1_D32_MM", ")", ":", "(", "FP64", "?", "Mips", "::", "MTHC1_D64", ":", "Mips", "::", "MTHC1_D32",...
[ "unsigned", "DstReg", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "LoReg", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ",", "HiReg", "=", "I", "->", "getOperand", "(...
GCC
mips
MD
stmt_completion
CPU
334
[ "lane", ")", ")" ]
[ "{", "rtx", "temp", "=", "gen_reg_rtx", "(", "V2SFmode", ")", "emit_insn", "(", "gen_mips_addr_ps", "(", "temp", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "rtx", "lane", "=", "BYTES_BIG_ENDIAN", "?", "const1_...
LLVM
PowerPC
CPP
stmt_completion
CPU
335
[ "DIR_A2", ")", "return", "true", ";" ]
[ "bool", "PPCTTIImpl", "::", "enableAggressiveInterleaving", "(", "bool", "LoopHasReductions", ")", "{", "if", "(", "ST", "->", "getCPUDirective", "(", ")", "==", "PPC", "::" ]
GCC
mips
MD
stmt_completion
CPU
336
[ "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "ANYF", "(", "mult", ":", "ANYF", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")"...
LLVM
ARM
TD
stmt_completion
CPU
337
[ "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=" ]
LLVM
AArch64
TD
next_suggestion
CPU
338
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "extend", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
GCC
or1k
CPP
stmt_completion
CPU
339
[ "size", ">", "<NUM_LIT>", ";" ]
[ "HOST_WIDE_INT", "size", "=", "arg", ".", "type_size_in_bytes", "(", ")", ";", "return", "size", "<", "<NUM_LIT>", "||" ]
LLVM
ARM
CPP
stmt_completion
CPU
340
[ "<STR_LIT>", "osh", "<STR_LIT>", ";" ]
[ "case", "ISHLD", ":", "return", "HasV8", "?", "<STR_LIT>", "ishld", "<STR_LIT>", ":", "<STR_LIT>", "#0x9", "<STR_LIT>", ";", "case", "RESERVED_8", ":", "return", "<STR_LIT>", "#0x8", "<STR_LIT>", ";", "case", "NSH", ":", "return", "<STR_LIT>", "nsh", "<STR_LIT...
LLVM
AArch64
CPP
stmt_completion
CPU
341
[ ")", ";" ]
[ "Register", "AddrDisc", "=", "MBBI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "IntDisc", "=", "MBBI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(" ]
GCC
s390
MD
next_suggestion
MPU
342
[ "{" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ashift", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")...
LLVM
AArch64
TD
next_suggestion
CPU
343
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "XDHighr", ":", "BaseUnscaledConversionToHigh", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "GPR64", ",", "V128", ",", "asm", ",", "<STR_LIT>", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
344
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_conv_sf2w", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", "<NUM...
LLVM
X86
CPP
next_suggestion
CPU
345
[ "}" ]
[ "bool", "useLVILoadHardening", "(", ")", "const", "{", "return", "UseLVILoadHardening", ";" ]
GCC
rl78
CPP
code_generation
MPU
346
[ "static", "void", "rl78_alloc_physical_registers_op2", "(", "rtx_insn", "*", "insn", ")", "{", "rtx_insn", "*", "prev", ";", "rtx_insn", "*", "first", ";", "bool", "hl_used", ";", "int", "tmp_id", ";", "rtx", "saved_op1", ";", "if", "(", "rtx_equal_p", "(", ...
[ "Devirtualize", "an", "insn", "of", "the", "form", "(", "SET", "(", "op", ")", "(", "binop", "(", "op", ")", "(", "op", ")", ")", ")", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
347
[ ")", ")", ";" ]
[ "SDValue", "Pow2MinusOne", "=", "DAG", ".", "getConstant", "(", "(", "<NUM_LIT>", "ULL", "<<", "Lg2", ")", "-", "<NUM_LIT>", ",", "DL", ",", "VT", ")", ";", "SDValue", "CCVal", ";", "SDValue", "Cmp", "=", "getAArch64Cmp", "(", "N0", ",", "Zero", ",", ...
LLVM
AArch64
TD
stmt_completion
CPU
348
[ ",", "[", "{" ]
[ "def", "i32shift_sext_i16", ":", "Operand", "<", "i64", ">", ",", "SDNodeXForm", "<", "imm", ",", "[", "{", "uint64_t", "enc", "=", "<NUM_LIT>", "-", "N", "-", ">", "getZExtValue", "(", ")", ";", "enc", "=", "enc", ">", "<NUM_LIT>", "?", "<NUM_LIT>", ...
GCC
i386
MD
stmt_completion
CPU
349
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
350
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
TD
program_repair
CPU
351
[ "<FIXS>", "defm", ":", "BWWriteResPair", "WriteMULX32", ",", "[", "BWPort1", ",", "BWPort06", ",", "BWPort0156", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ">", ";", "<FIXE>", "<FIXS>", "defm", ...
[ "defm", ":", "X86WriteRes", "WriteIMul16ImmLd", ",", "[", "BWPort1", ",", "BWPort0156", ",", "BWPort23", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ">", ";", "defm", ":", "BWWriteResPair", "WriteI...
LLVM
AArch64
CPP
stmt_completion
CPU
352
[ "*", "this", ",", "isLittle", ")", ";" ]
[ "std", "::", "string", "FS", "=", "!", "FSAttr", ".", "hasAttribute", "(", "Attribute", "::", "None", ")", "?", "FSAttr", ".", "getValueAsString", "(", ")", ".", "str", "(", ")", ":", "TargetFS", ";", "auto", "&", "I", "=", "SubtargetMap", "[", "CPU"...
LLVM
AArch64
TD
program_repair
CPU
353
[ "<FIXS>", "multiclass", "sve_int_bin_pred_shift_imm_right", "bits", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "string", "Ps", ",", "<FIXE>", "<FIXS>", "def", "_B", ":", "SVEPseudo2Instr", "Ps", "#", "_B", ",", "<NUM_LIT>", ">", ",", "sve_int_bin_pred_s...
[ "def", ":", "SVE_3_Op_Imm_Pat", "nxv2i64", ",", "op", ",", "nxv2i1", ",", "nxv2i64", ",", "i32", ",", "tvecshiftL64", ",", "!", "cast", "Instruction", ">", "(", "NAME", "#", "_D", ")", ">", ";", "}", "<BUGS>", "multiclass", "sve_int_bin_pred_shift_imm_right"...
GCC
mips
MD
next_suggestion
CPU
354
[ "DONE" ]
[ "rtx", "lo", "=", "gen_rtx_REG", "(", "<", "MODE", ">", "mode", ",", "LO_REGNUM", ")", "emit_insn", "(", "gen_divmod", "<", "mode", ">", "<NUM_LIT>", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", ...
LLVM
ARM
CPP
next_suggestion
CPU
355
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", ".", "getOperand", "(", "ImmIdx", ")", ".", "getImm", "(", ")", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "InstrOffs", "*=", "-", "<NUM_LIT>", ";" ]
[ "unsigned", "ThisImmVal", "=", "Offset", "&", "<STR_LIT>", "::", "<STR_LIT>", "(", "<NUM_LIT>", ",", "RotAmt", ")", ";", "Offset", "&=", "~", "ThisImmVal", ";", "assert", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "ThisImmVal", ")", "!=", "-", "<NUM_LIT>", ...
LLVM
Sparc
CPP
stmt_completion
CPU
356
[ ",", "Chain", "}", ";" ]
[ "Size", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "VT", ",", "Size", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "VT", ")", ")", ";", "regSpillArea", "=", "<NUM_LIT>", ";", "}", "unsigned", "SPReg", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
357
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "SelectP2D", "(", "N", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "SelectD2P", "(", "N", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "SelectQ2V", "(", "N", ...
LLVM
ARM
CPP
stmt_completion
CPU
358
[ "(", ")", ";" ]
[ "if", "(", "!", "NewMCID", ".", "isPredicable", "(", ")", ")", "return", "false", ";", "}", "else", "{", "SkipPred", "=", "!", "NewMCID", ".", "isPredicable", "(", ")", ";", "}", "bool", "HasCC", "=", "false", ";", "bool", "CCDead", "=", "false", "...
LLVM
Hexagon
TD
stmt_completion
DSP
359
[ "<NUM_LIT>", ">", ";" ]
[ "def", "C2_cmpgtu", ":", "T_ALU32_3op_cmp", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
360
[ ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
361
[ "}" ]
[ "const", "GCNSubtarget", "&", "ST", "=", "C", "->", "MF", "->", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "DAG", "->", "addMutation", "(", "createLoadClusterDAGMutation", "(", "DAG", "->", "TII", ",", "DAG", "->", "TRI", ")", ")", ";", "...
GCC
i386
MD
stmt_completion
CPU
362
[ "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
aarch64
CPP
program_repair
CPU
363
[ "<FIXS>", "&&", "(", "aarch64_classify_symbol", "(", "sym", ",", "INTVAL", "(", "offs", ")", ")", "==", "SYMBOL_SMALL_ABSOLUTE", ")", ")", "<FIXE>" ]
[ "rtx", "sym", ",", "offs", ";", "split_const", "(", "info", "->", "offset", ",", "&", "sym", ",", "&", "offs", ")", ";", "if", "(", "GET_CODE", "(", "sym", ")", "==", "SYMBOL_REF", "<BUGS>", "&&", "(", "aarch64_classify_symbol", "(", "sym", ",", "off...
GCC
sparc
MD
stmt_completion
CPU
364
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
GCC
visium
MD
next_suggestion
Virtual ISA
365
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "reg", ":", "CCC", "R_FLAGS", ")", "(", "compare", ":", "CCC", "(", "not", ":", "I", "(", "match_operand", ":", "I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "]" ]
LLVM
ARCompact
CPP
stmt_completion
MPU
366
[ ",", "MachinePointerInfo", "(", "SV", ")", ",", "false", ",", "false", ",", "<NUM_LIT>", ")", ";" ]
[ "const", "Value", "*", "SV", "=", "cast", "<", "SrcValueSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getValue", "(", ")", ";", "return", "DAG", ".", "getStore", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",...
GCC
arm
CPP
stmt_completion
CPU
367
[ "imm", ",", "_", "_", "p", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vidupq_m_n_uv4si", "(", "_", "_", "arm_vuninitializedq_u32", "(", ")", ",", "_", "_", "a", ",", "_", "_" ]
LLVM
Hexagon
TD
stmt_completion
DSP
368
[ ";" ]
[ "def", "L2_loadrd_pcr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "ModRegs", ":", "$", "Mu2", ")", ",", "<STR_LIT>", ",", "tc_44d3da28"...
LLVM
ARM
TD
stmt_completion
CPU
369
[ "=", "Idx", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
370
[ ")", ";" ]
[ "unsigned", "NumNOPBytes", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "auto", "&", "Ctx", "=", "OutStreamer", "->", "getContext", "(", ")", ";", "MCSymbol", "*", "MILabel", "=", "Ctx", ".", "createTempSymbol", "(",...
LLVM
Mips
CPP
next_suggestion
CPU
371
[ "TargetSupported", "=", "ISASupported", "&&", "TM", ".", "isPositionIndependent", "(", ")", "&&", "getABI", "(", ")", ".", "IsO32", "(", ")", ";" ]
[ "explicit", "MipsFastISel", "(", "FunctionLoweringInfo", "&", "funcInfo", ",", "const", "TargetLibraryInfo", "*", "libInfo", ")", ":", "FastISel", "(", "funcInfo", ",", "libInfo", ")", ",", "TM", "(", "funcInfo", ".", "MF", "->", "getTarget", "(", ")", ")", ...
LLVM
ARM
CPP
next_suggestion
CPU
372
[ "return", "(", "(", "Size", "==", "<NUM_LIT>", ")", "&&", "!", "Subtarget", "->", "isMClass", "(", ")", ")", "?", "AtomicExpansionKind", "::", "LLOnly", ":", "AtomicExpansionKind", "::", "None", ";" ]
[ "TargetLowering", "::", "AtomicExpansionKind", "ARMTargetLowering", "::", "shouldExpandAtomicLoadInIR", "(", "LoadInst", "*", "LI", ")", "const", "{", "unsigned", "Size", "=", "LI", "->", "getType", "(", ")", "->", "getPrimitiveSizeInBits", "(", ")", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
373
[ "LEAAmount", ")", ";" ]
[ "NumBytes", "=", "FrameSize", "-", "CSSize", ";", "if", "(", "TRI", "->", "needsStackRealignment", "(", "MF", ")", "&&", "!", "IsWin64Prologue", ")", "NumBytes", "=", "alignTo", "(", "FrameSize", ",", "MaxAlign", ")", ";", "}", "else", "{", "NumBytes", "...
LLVM
SNES
CPP
next_suggestion
DSP
374
[ "return", "Result", ";" ]
[ "if", "(", "Result", "!=", "MCDisassembler", "::", "Fail", ")", "return", "Result", ";", "}", "{", "Result", "=", "readInstruction32", "(", "Bytes", ",", "Address", ",", "Size", ",", "Insn", ")", ";", "if", "(", "Result", "==", "MCDisassembler", "::", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
375
[ "(", ")", ".", "isVirtual", "(", ")", ";" ]
[ "static", "bool", "isPhysicalRegCopy", "(", "MachineInstr", "*", "MI", ")", "{", "if", "(", "MI", "->", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "false", ";", "return", "!", "MI", "->", "getOperand", "(", "<NUM_LIT>", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
376
[ "SML", "<<", "<STR_LIT>", "[root] ", "<STR_LIT>", "<<", "getName", "(", "*", "FWD", ".", "Fn", ")", "<<", "<STR_LIT>", " (totalCost:", "<STR_LIT>", "<<", "FWD", ".", "TotalCost", "<<", "<STR_LIT>", " indirect:", "<STR_LIT>", "<<", "FWD", ".", "HasIndirectCall"...
[ "externalize", "(", "Fn", ")", ";", "}", "}", "if", "(", "!", "NoExternalizeGlobals", ")", "{", "for", "(", "auto", "&", "GV", ":", "M", ".", "globals", "(", ")", ")", "{", "if", "(", "GV", ".", "hasLocalLinkage", "(", ")", ")", "SML", "<<", "<...
LLVM
PowerPC
CPP
stmt_completion
CPU
377
[ "const", "{" ]
[ "bool", "isPPC4xx", "(", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
378
[ "true", ";" ]
[ "const", "FunctionSamples", "*", "Samples", "=", "Reader", "->", "getSamplesFor", "(", "MF", ".", "getFunction", "(", ")", ")", ";", "if", "(", "!", "Samples", ")", "return", "false", ";", "bool", "Changed", "=", "false", ";", "const", "TargetInstrInfo", ...
GCC
mips
MD
stmt_completion
CPU
379
[ ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
380
[ ".", "first", ",", "Tmp", ".", "second", "}", ",", "dl", ")", ";" ]
[ "}", "return", "SDValue", "(", ")", ";", "}", "assert", "(", "SrcVT", "<=", "MVT", "::", "i64", "&&", "SrcVT", ">=", "MVT", "::", "i16", "&&", "<STR_LIT>", "Unknown SINT_TO_FP to lower!", "<STR_LIT>", ")", ";", "bool", "UseSSEReg", "=", "isScalarFPTypeInSSER...
LLVM
AArch64
TD
next_suggestion
CPU
381
[ "}" ]
[ "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod"...
GCC
rs6000
CPP
next_suggestion
CPU
382
[ "}" ]
[ "_", "_", "m2", ".", "as_m64", "=", "_", "_", "B", ";", "for", "(", "_", "_", "i", "=", "<NUM_LIT>", ";", "_", "_", "i", "<", "<NUM_LIT>", ";", "_", "_", "i", "++", ")", "_", "_", "res", ".", "as_char", "[", "_", "_", "i", "]", "=", "("...
GCC
i386
MD
next_suggestion
CPU
383
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
code_generation
CPU
384
[ "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "override", "{", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Function: ", "<STR_LIT>", ";", "MF", ".", "dump", "(", ")", ";", "dbgs", "(", ")", "<<", "<STR_LIT>", "\\n", "<ST...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
avr
MD
stmt_completion
MPU
385
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "ALL4", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "ALL4", "(", "match_operand", ":", "ALL4", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>"...
GCC
sparc
CPP
program_repair
CPU
386
[ "<FIXS>", "bool", "need_memory", "=", "false", ";", "if", "(", "from", "==", "FPCC_REGS", "||", "to", "==", "FPCC_REGS", ")", "need_memory", "=", "true", ";", "else", "if", "(", "(", "FP_REG_CLASS_P", "(", "from", ")", "&&", "general_or_i64_p", "(", "to"...
[ "sparc_register_move_cost", "(", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ",", "reg_class_t", "from", ",", "reg_class_t", "to", ")", "{", "<BUGS>", "if", "(", "(", "FP_REG_CLASS_P", "(", "from", ")", "&&", "general_or_i64_p", "(", "to", ")", ")", "|...
GCC
pa
CPP
code_generation
CPU
387
[ "static", "void", "pa_trampoline_init", "(", "rtx", "m_tramp", ",", "tree", "fndecl", ",", "rtx", "chain_value", ")", "{", "rtx", "fnaddr", "=", "XEXP", "(", "DECL_RTL", "(", "fndecl", ")", ",", "<NUM_LIT>", ")", ";", "rtx", "start_addr", "=", "gen_reg_rtx...
[ "Emit", "RTL", "insns", "to", "initialize", "the", "variable", "parts", "of", "a", "trampoline", ".", "FNADDR", "is", "an", "RTX", "for", "the", "address", "of", "the", "function", "'s", "pure", "code", ".", "CXT", "is", "an", "RTX", "for", "the", "sta...
GCC
rl78
MD
next_suggestion
MPU
388
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "reg", ":", "QI", "ES_REG", ")", ")", "]" ]
LLVM
ARM
CPP
stmt_completion
CPU
389
[ "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "ATS", ".", "emitAttribute", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "}", "else", "if", "(", "Subtarget", "->", "isRClass", "(", ")", ")", "{", "ATS", ".", "emitAttribute", "(", "<STR_LIT>", "::", "<STR_LIT>", ...
GCC
i386
CPP
next_suggestion
CPU
390
[ "window_list", "->", "num_imm_64", "+=", "num_imm64_operand", ";" ]
[ "sched_insn_info", "*", "window", "=", "window_list", "->", "window", ";", "enum", "dispatch_group", "group", "=", "get_insn_group", "(", "insn", ")", ";", "enum", "insn_path", "path", "=", "get_insn_path", "(", "insn", ")", ";", "int", "num_imm_operand", ";",...
LLVM
SystemZ
TD
next_suggestion
CPU
391
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "CompareZeroCCMask", ";" ]
[ "string", "MemKey", "=", "<STR_LIT>", ";", "string", "MemType", "=", "<STR_LIT>", ";", "string", "NumOpsKey", "=", "<STR_LIT>", ";", "string", "NumOpsValue", "=", "<STR_LIT>", ";", "bit", "SimpleBDXLoad", "=", "<NUM_LIT>", ";", "bit", "SimpleBDXStore", "=", "<...
GCC
s390
MD
stmt_completion
MPU
392
[ ")", "]" ]
[ "(", "unspec", ":", "V16QI", "[", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VEC_LOAD_LEN_R", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
393
[ ".", "getOS", "(", ")", ")", ";" ]
[ "MachO", "::", "CPUSubTypeX86", "CS", "=", "StringSwitch", "<", "MachO", "::", "CPUSubTypeX86", ">", "(", "TheTriple", ".", "getArchName", "(", ")", ")", ".", "Case", "(", "<STR_LIT>", "x86_64h", "<STR_LIT>", ",", "MachO", "::", "CPU_SUBTYPE_X86_64_H", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
394
[ "return", "true", ";" ]
[ "if", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "TargetGlobalAddress", ")" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
395
[ ",", "FeatureLDSBankCount32", ",", "FeatureUnpackedD16VMem", "]", ">", ";" ]
[ "def", "FeatureISAVersion8_0_3", ":", "FeatureSet", "<", "[", "FeatureVolcanicIslands" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
396
[ "}" ]
[ "uint8_t", "ctl", "(", "ElemType", "Pos", ",", "unsigned", "Step", ")", "const", "{", "return", "Table", "[", "Pos", "]", "[", "Step", "]", ";" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
397
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Switches", "=", "{", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ",", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Pred", ")", ",", "<STR_LIT>", ")", ";", "let", "PredAddress", "...
GCC
m68k
MD
stmt_completion
MPU
398
[ ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
399
[ "(", "GV", ")", ";" ]
[ "unsigned", "AArch64Subtarget", "::", "classifyGlobalFunctionReference", "(", "const", "GlobalValue", "*", "GV", ",", "const", "TargetMachine", "&", "TM", ")", "const", "{", "if", "(", "TM", ".", "getCodeModel", "(", ")", "==", "CodeModel", "::", "Large", "&&"...