Compiler_Type stringclasses 2 values | Target stringclasses 176 values | Programming Language stringclasses 3 values | Task stringclasses 4 values | Target_Type stringclasses 7 values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | M68k | CPP | next_suggestion | MPU | 200 | [
"BuildMI",
"(",
"FirstMBB",
",",
"MBBI",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"M68k",
"::",
"LEA32q",
")",
",",
"GlobalBaseReg",
")",
".",
"addExternalSymbol",
"(",
"<STR_LIT>",
"_GLOBAL_OFFSET_TABLE_",
"<STR_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
"... | [
"M68kMachineFunctionInfo",
"*",
"MxFI",
"=",
"MF",
".",
"getInfo",
"<",
"M68kMachineFunctionInfo",
">",
"(",
")",
";",
"unsigned",
"GlobalBaseReg",
"=",
"MxFI",
"->",
"getGlobalBaseReg",
"(",
")",
";",
"if",
"(",
"GlobalBaseReg",
"==",
"<NUM_LIT>",
")",
"retur... |
LLVM | SystemZ | TD | next_suggestion | CPU | 201 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R2",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R1",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 202 | [
"DL",
")",
";"
] | [
"if",
"(",
"const",
"auto",
"*",
"Arg",
"=",
"dyn_cast",
"<",
"Argument",
">",
"(",
"V",
")",
";",
"Arg",
"&&",
"Arg",
"->",
"hasNonNullAttr",
"(",
")",
")",
"return",
"true",
";",
"if",
"(",
"AS",
"!=",
"cast",
"<",
"PointerType",
">",
"(",
"V",... |
LLVM | M68k | CPP | next_suggestion | MPU | 203 | [
"}"
] | [
"if",
"(",
"!",
"AM",
".",
"isDispAddrType",
"(",
")",
")",
"return",
"false",
";",
"return",
"isIntN",
"(",
"AM",
".",
"getDispSize",
"(",
")",
"-",
"<NUM_LIT>",
",",
"AM",
".",
"Disp",
")",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 204 | [
";"
] | [
"void",
"setUsesRedZone",
"(",
"bool",
"V",
")",
"{",
"UsesRedZone",
"=",
"V"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 205 | [
"->",
"getRegInfo",
"(",
")",
";"
] | [
"const",
"TargetInstrInfo",
"&",
"TII",
"=",
"*",
"Subtarget",
"->",
"getInstrInfo",
"(",
")",
";",
"DebugLoc",
"DL",
"=",
"MI",
"->",
"getDebugLoc",
"(",
")",
";",
"assert",
"(",
"Subtarget",
"->",
"isTargetWindows",
"(",
")",
"&&",
"<STR_LIT>",
"__chkstk... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 206 | [
"Changed",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"E",
",",
"NextI",
";",
"for",
"(",
"I",
"=",
"B",
".",
"begin",
"(",
")",
",",
"E",
"=",
"B",
".",
"end",
"(",
")",
";",
"I",
"!=",
"E",
";",
"I",
"=",
"NextI",
")",
"{",
"NextI",
"=",
"std"... |
LLVM | HSAIL | CPP | stmt_completion | Virtual ISA | 207 | [
"true",
";"
] | [
"for",
"(",
"MachineBasicBlock",
"::",
"reverse_iterator",
"I",
"=",
"B",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"{",
"if",
"(",
"I",
"->",
"definesRegister",
"(",
"reg",
")",
")",
"{",
"return",
"true",
";",
"}",
"if",
"(",
"I",
"->",
"readsR... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 208 | [
"let",
"immOpNum",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
... |
GCC | mips | MD | stmt_completion | CPU | 209 | [
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | TD | program_repair | CPU | 210 | [
"<FIXS>",
"[",
"(",
"arm_cmpfpe",
"HPR",
":",
"$",
"Sd",
",",
"HPR",
":",
"$",
"Sm",
")",
"]",
">",
";",
"<FIXE>"
] | [
"def",
"VCMPEH",
":",
"AHuI",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"HPR",
":",
"$",
"Sd",
",",
"HPR",
":",
"$",
"Sm",
")",
",",
"IIC_fpCMP16",
",",
"<STR_LIT>",
... |
GCC | tilepro | MD | stmt_completion | VLIW | 211 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 212 | [
")",
"return",
"false",
";"
] | [
"if",
"(",
"I",
"->",
"isDebugValue",
"(",
")",
"||",
"MemOps",
".",
"count",
"(",
"&",
"*",
"I",
")",
")",
"continue",
";",
"if",
"(",
"I",
"->",
"isCall",
"(",
")",
"||",
"I",
"->",
"isTerminator",
"(",
")",
"||",
"I",
"->",
"hasUnmodeledSideEf... |
LLVM | Hexagon | TD | next_suggestion | DSP | 213 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rss32",
";"
] |
GCC | microblaze | CPP | next_suggestion | MPU | 214 | [
"emit_insn",
"(",
"gen_blockage",
"(",
")",
")",
";"
] | [
"rtx",
"div_table_rtx",
"=",
"gen_rtx_SYMBOL_REF",
"(",
"QImode",
",",
"<STR_LIT>",
"_divsi3_table",
"<STR_LIT>",
")",
";",
"rtx",
"mem_rtx",
";",
"rtx",
"ret",
";",
"rtx_insn",
"*",
"jump",
",",
"*",
"cjump",
",",
"*",
"insn",
";",
"insn",
"=",
"emit_insn... |
GCC | arm | CPP | stmt_completion | CPU | 215 | [
"const",
"int",
"_",
"_",
"c",
")",
"{"
] | [
"vld1q_lane_p64",
"(",
"const",
"poly64_t",
"*",
"_",
"_",
"a",
",",
"poly64x2_t",
"_",
"_",
"b",
","
] |
LLVM | ARM | CPP | stmt_completion | CPU | 216 | [
"MI",
";"
] | [
"if",
"(",
"MI",
"->",
"isBundle",
"(",
")",
")",
"{",
"BundleMI",
"=",
"MI",
";",
"continue",
";",
"}",
"if",
"(",
"MI",
"->",
"isDebugInstr",
"(",
")",
")",
"continue",
";",
"LiveCPSR",
"=",
"UpdateCPSRUse",
"(",
"*",
"MI",
",",
"LiveCPSR",
")",
... |
LLVM | LC3 | CPP | stmt_completion | CPU | 217 | [
"&",
"MF",
")",
"const",
"{"
] | [
"bool",
"LC3RegisterInfo",
"::",
"requiresRegisterScavenging",
"(",
"const",
"MachineFunction"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 218 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | ARM | CPP | stmt_completion | CPU | 219 | [
".",
"setIsKill",
"(",
")",
";"
] | [
"const",
"unsigned",
"t2SUB",
"=",
"ToSP",
"?",
"ARM",
"::",
"t2SUBspImm",
":",
"ARM",
"::",
"t2SUBri",
";",
"if",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"ImmVal",
")",
")",
"NewUseOpc",
"=",
"UseOpc",
"==",
"ARM",
"::",
"t2ADDrr",
"?",
"t2ADD",
":"... |
LLVM | SystemZ | CPP | code_generation | CPU | 220 | [
"bool",
"SystemZMCAsmBackend",
"::",
"writeNopData",
"(",
"uint64_t",
"Count",
",",
"MCObjectWriter",
"*",
"OW",
")",
"const",
"{",
"for",
"(",
"uint64_t",
"I",
"=",
"<NUM_LIT>",
";",
"I",
"!=",
"Count",
";",
"++",
"I",
")",
"OW",
"->",
"Write8",
"(",
... | [
"Write",
"an",
"(",
"optimal",
")",
"nop",
"sequence",
"of",
"Count",
"bytes",
"to",
"the",
"given",
"output",
"."
] |
GCC | i386 | MD | program_repair | CPU | 221 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"V2DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>... |
LLVM | X86 | CPP | stmt_completion | CPU | 222 | [
":"
] | [
"case",
"ISD",
"::",
"SHL",
":",
"if",
"(",
"Op",
".",
"getNode",
"(",
")",
"->",
"getFlags",
"(",
")",
".",
"hasNoSignedWrap",
"(",
")",
")",
"break",
";",
"LLVM_FALLTHROUGH",
";",
"default",
":",
"NeedOF",
"=",
"true",
";",
"break",
";",
"}",
"br... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 223 | [
"(",
"Src",
".",
"getReg",
"(",
")",
",",
"*",
"SrcRC",
",",
"*",
"MRI",
")",
";"
] | [
"MI",
".",
"setDesc",
"(",
"TII",
".",
"get",
"(",
"NewOpc",
")",
")",
";",
"MI",
".",
"removeOperand",
"(",
"<NUM_LIT>",
")",
";",
"MI",
".",
"addOperand",
"(",
"*",
"MF",
",",
"MachineOperand",
"::",
"CreateReg",
"(",
"AMDGPU",
"::",
"EXEC",
",",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 224 | [
"SDValue",
"Cmp",
"=",
"getVFPCmp",
"(",
"LHS",
",",
"RHS",
",",
"DAG",
",",
"dl",
")",
";"
] | [
"}",
"if",
"(",
"LHS",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"i32",
")",
"{",
"if",
"(",
"Subtarget",
"->",
"hasFPARMv8",
"(",
")",
"&&",
"(",
"TrueVal",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f32",
"||",
"TrueVal",
".",
"... |
LLVM | TVM | CPP | stmt_completion | Virtual ISA | 225 | [
",",
"Dst0",
")",
")",
";"
] | [
"if",
"(",
"Dst0",
"==",
"<NUM_LIT>",
")",
"Rv",
"(",
"StackFixup",
"::",
"xchgTop",
"(",
"i",
")",
")",
";",
"else",
"if",
"(",
"i",
"==",
"<NUM_LIT>",
")",
"Rv",
"(",
"StackFixup",
"::",
"xchgTop",
"(",
"Dst0",
")",
")",
";",
"else",
"Rv",
"(",... |
GCC | i386 | CPP | next_suggestion | CPU | 226 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_castpd_si512",
"(",
"_",
"_",
"m512d",
"_",
"_",
"A",... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 227 | [
"Dest",
",",
"EndDest",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"SDVTList",
"VTs",
"=",
"DAG",
".",
"getVTList",
"(",
"Dest",
".",
"getValueType",
"(",
")",
",",
"MVT",
"::",
"Other",
")",
";",
"SDValue",
"EndDest",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"VTs",
",",
"Chai... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 228 | [
";"
] | [
"unsigned",
"Register",
"=",
"GPR32DecoderTable",
"[",
"RegNo",
"]",
";",
"if",
"(",
"Register",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Register",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
... |
LLVM | Sparc | TD | program_repair | CPU | 229 | [
"<FIXS>",
"let",
"isCall",
"=",
"<NUM_LIT>",
"indef",
"JMPLrr",
":",
"F3_1",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";",
"<FIXE>"
] | [
"}",
"<BUGS>",
"def",
"JMPLrr",
":",
"F3_1",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";",
"def",
"JMPLri",
":",
"F3_2",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";",
"<BUGE>",
"def",
"WRrr",
":",
"F3_1",
"<NUM_LIT>",
",",
"<NUM... |
GCC | s390 | CPP | code_generation | MPU | 230 | [
"static",
"void",
"find_constant_pool_ref",
"(",
"rtx",
"x",
",",
"rtx",
"*",
"ref",
")",
"{",
"int",
"i",
",",
"j",
";",
"const",
"char",
"*",
"fmt",
";",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"UNSPEC",
"&&",
"XINT",
"(",
"x",
",",
"<NUM_L... | [
"Find",
"an",
"annotated",
"literal",
"pool",
"symbol",
"referenced",
"in",
"RTX",
"X",
",",
"and",
"store",
"it",
"at",
"REF",
".",
"Will",
"abort",
"if",
"X",
"contains",
"references",
"to",
"more",
"than",
"one",
"such",
"pool",
"symbol",
";",
"multip... |
GCC | i386 | CPP | program_repair | CPU | 231 | [
"<FIXS>",
"if",
"(",
"!",
"integer_zerop",
"(",
"arg0",
")",
")",
"op1",
"=",
"copy_to_mode_reg",
"(",
"QImode",
",",
"convert_to_mode",
"(",
"QImode",
",",
"op1",
",",
"<NUM_LIT>",
")",
")",
";",
"<FIXE>"
] | [
"arg3",
"=",
"CALL_EXPR_ARG",
"(",
"exp",
",",
"<NUM_LIT>",
")",
";",
"op1",
"=",
"expand_normal",
"(",
"arg0",
")",
";",
"<BUGS>",
"op1",
"=",
"copy_to_mode_reg",
"(",
"QImode",
",",
"convert_to_mode",
"(",
"QImode",
",",
"op1",
",",
"<NUM_LIT>",
")",
"... |
GCC | h8300 | MD | stmt_completion | MPU | 232 | [
")",
"]",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 233 | [
"}"
] | [
"MCInstrInfo",
"*",
"X",
"=",
"new",
"MCInstrInfo",
"(",
")",
";",
"InitBPFMCInstrInfo",
"(",
"X",
")",
";",
"return",
"X",
";"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 234 | [
")",
";"
] | [
"if",
"(",
"S",
".",
"getTargetStreamer",
"(",
")",
"==",
"nullptr",
")",
"new",
"AArch64TargetStreamer",
"(",
"S",
")",
";",
"setAvailableFeatures",
"(",
"ComputeAvailableFeatures",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 235 | [
"}"
] | [
"SH",
"=",
"<NUM_LIT>",
"-",
"Imm",
";",
"}",
"}",
"if",
"(",
"Val",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SRL",
"&&",
"isInt32Immediate",
"(",
"Val",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getNode",
"(",
")",
",",
"Imm",
")",
... |
LLVM | X86 | TD | next_suggestion | CPU | 236 | [
"}"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
"]",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 237 | [
"printU4ImmOperand",
"(",
"MI",
",",
"OpNo",
",",
"O",
")",
";"
] | [
"void",
"AMDGPUInstPrinter",
"::",
"printRowMask",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"O",
"<<",
"<STR_LIT>",
" row_mask:",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 238 | [
"}"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"n",
"=",
"LL",
".",
"size",
"(",
")",
";",
"i",
"<",
"n",
";",
"++",
"i",
")",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
" ",
"<STR_LIT>",
"<<",
"PrintIFR",
"(",
"LL",
"[",
"i",
"]",
".",
"fi... |
GCC | pa | MD | program_repair | CPU | 239 | [
"<FIXS>",
"rtx",
"addr",
",",
"libfuncif",
"(",
"TARGET_SYNC_LIBCALLS",
")",
"<FIXE>",
"<FIXS>",
"addr",
"=",
"convert_memory_address",
"(",
"Pmode",
",",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
")",
"libfunc",
"=",
"optab_libfun... | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"<STR_LIT>",
"{",
"<BUGS>",
"if",
"(",
"TARGET_SYNC_LIBCALL",
")",
"<BUGE>",
"{",
"<BUGS>",
"rtx",
"libfunc",
"=",
"optab_libfunc",
"(",
"sync_lock_test_and_set_optab",
",",
"QImode",
")",
"rtx... |
LLVM | X86 | CPP | program_repair | CPU | 240 | [
"<FIXS>",
"MemOpChains2",
".",
"push_back",
"(",
"DAG",
".",
"getStore",
"(",
"Chain",
",",
"Source",
",",
"FIN",
",",
"NULL",
",",
"<NUM_LIT>",
")",
")",
";",
"<FIXE>"
] | [
"Flags",
",",
"DAG",
")",
")",
";",
"}",
"else",
"{",
"<BUGS>",
"MemOpChains2",
".",
"push_back",
"(",
"DAG",
".",
"getStore",
"(",
"Chain",
",",
"Source",
",",
"FIN",
",",
"&",
"PseudoSourceValue",
"::",
"FPRel",
",",
"FI",
")",
")",
";",
"<BUGE>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 241 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 242 | [
"Info",
"->",
"isPSInputAllocated",
"(",
"PSInputNum",
")",
")",
"{"
] | [
"CCState",
"CCInfo",
"(",
"F",
".",
"getCallingConv",
"(",
")",
",",
"F",
".",
"isVarArg",
"(",
")",
",",
"MF",
",",
"ArgLocs",
",",
"F",
".",
"getContext",
"(",
")",
")",
";",
"if",
"(",
"F",
".",
"getCallingConv",
"(",
")",
"==",
"CallingConv",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 243 | [
"}"
] | [
"static",
"void",
"adjust_subreg_index",
"(",
"rtx",
"op",
")",
"{",
"enum",
"rtx_code",
"code",
"=",
"GET_CODE",
"(",
"op",
")",
";",
"if",
"(",
"code",
"==",
"SUBREG",
"&&",
"(",
"GET_MODE_SIZE",
"(",
"GET_MODE",
"(",
"op",
")",
")",
"<",
"GET_MODE_S... |
LLVM | Z80old | CPP | stmt_completion | MPU | 244 | [
"::",
"SBC16aa",
";"
] | [
"unsigned",
"Opc",
",",
"Reg",
";",
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unexpected opcode",
"<STR_LIT>",
")",
";",
"case",
"Z80old",
"::",
"SExt8",
":",
"Opc",
"=",
"Z80old",
"... |
LLVM | AVR | CPP | program_repair | MPU | 245 | [
"<FIXS>",
"explicit",
"AVRInstrInfo",
"(",
"AVRSubtarget",
"&",
"STI",
")",
";",
"<FIXE>"
] | [
"class",
"AVRInstrInfo",
":",
"public",
"AVRGenInstrInfo",
"{",
"public",
":",
"<BUGS>",
"explicit",
"AVRInstrInfo",
"(",
")",
";",
"<BUGE>",
"const",
"AVRRegisterInfo",
"&",
"getRegisterInfo",
"(",
")",
"const",
"{",
"return",
"RI",
";",
"}",
"const",
"MCInst... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 246 | [
"(",
"N",
")",
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"static",
"bool",
"checkCVTFixedPointOperandWithFBits",
"(",
"SelectionDAG",
"*",
"CurDAG",
",",
"SDValue",
"N",
",",
"SDValue",
"&",
"FixedPos",
",",
"unsigned",
"RegWidth",
",",
"bool",
"isReciprocal",
")",
"{",
"APFloat",
"FVal",
"(",
"<NUM_LIT>",
")",
";",
... |
GCC | i386 | MD | next_suggestion | CPU | 247 | [
"(",
"unspec",
":",
"XF",
"[",
"(",
"float_extend",
":",
"XF",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"]",
"UNSPEC_SINCOS_SIN",
")",
")",
"]"
] | [
"(",
"unspec",
":",
"XF",
"[",
"(",
"float_extend",
":",
"XF",
"(",
"match_operand",
":",
"MODEF",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"UNSPEC_SINCOS_COS",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
GCC | aarch64 | MD | stmt_completion | CPU | 248 | [
"<STR_LIT>",
")",
"]"
] | [
"(",
"unspec",
":",
"QI",
"[",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 249 | [
"CMGEddi",
">",
";"
] | [
"def",
":",
"Neon_Scalar2SameMisc_cmpz_D_V1_size_patterns",
"<",
"SETGE",
","
] |
LLVM | ARM | TD | stmt_completion | CPU | 250 | [
"(",
"IMPLICIT_DEF",
")",
")",
",",
"SPR",
":",
"$",
"src",
",",
"ssub_0",
")",
",",
"(",
"i32",
"<NUM_LIT>",
")",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v4f32",
"(",
"NEONvdup",
"(",
"f32",
"SPR",
":",
"$",
"src",
")",
")",
")",
",",
"(",
"v4f32",
"(",
"VDUPLN32q",
"(",
"INSERT_SUBREG",
"(",
"v2f32"
] |
LLVM | Mips | CPP | code_generation | CPU | 251 | [
"bool",
"MipsCallLowering",
"::",
"lowerCall",
"(",
"MachineIRBuilder",
"&",
"MIRBuilder",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"const",
"MachineOperand",
"&",
"Callee",
",",
"const",
"ArgInfo",
"&",
"OrigRet",
",",
"ArrayRef",
"<",
"ArgInfo",
">",
... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"given",
"call",
"instruction",
",",
"including",
"argument",
"and",
"return",
"value",
"marshalling",
"."
] |
GCC | rs6000 | CPP | program_repair | CPU | 252 | [
"<FIXS>",
"tree",
"fntype",
"=",
"rs6000_builtin_info",
"[",
"instance",
"->",
"bifid",
"]",
".",
"fntype",
";",
"<FIXE>"
] | [
"if",
"(",
"rs6000_builtin_decl",
"(",
"instance",
"->",
"bifid",
",",
"false",
")",
"!=",
"error_mark_node",
"&&",
"supported",
")",
"{",
"<BUGS>",
"tree",
"fntype",
"=",
"rs6000_builtin_info_x",
"[",
"instance",
"->",
"bifid",
"]",
".",
"fntype",
";",
"<BU... |
LLVM | AArch64 | TD | stmt_completion | CPU | 253 | [
"<NUM_LIT>",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"="
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 254 | [
"}",
"]",
",",
"logical_imm64_XFORM",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"logical_imm64",
":",
"Operand",
"<",
"i64",
">",
",",
"IntImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"AArch64_AM",
":",
":",
"isLogicalImmediate",
"(",
"Imm",
".",
"getZExtValue",
"(",
")",
",",
"<NUM_LIT>",
")",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 255 | [
"<NUM_LIT>",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_castpd512_pd128",
"(",
"_",
"_",
"m512d",
"_",
"_",
"... |
GCC | arm | CPP | next_suggestion | CPU | 256 | [
"return",
"val",
">=",
"<NUM_LIT>",
"&&",
"val",
"<",
"<NUM_LIT>",
";"
] | [
"int",
"thumb_legitimate_offset_p",
"(",
"enum",
"machine_mode",
"mode",
",",
"HOST_WIDE_INT",
"val",
")",
"{",
"switch",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
")",
"{",
"case",
"<NUM_LIT>",
":"
] |
LLVM | HSAIL | CPP | stmt_completion | Virtual ISA | 257 | [
"true",
";"
] | [
"if",
"(",
"Fast",
")",
"*",
"Fast",
"=",
"true",
";",
"return"
] |
GCC | alpha | MD | stmt_completion | MPU | 258 | [
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"trap_if",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | next_suggestion | CPU | 259 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_fmsub_ph",
"(",
"_",
"_",
"m128h",
"_",
"_",
"A",
",",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 260 | [
"unsigned",
"SelOp",
"=",
"AMDGPU",
"::",
"V_CNDMASK_B32_e32",
";"
] | [
"if",
"(",
"DstSize",
"==",
"<NUM_LIT>",
"&&",
"Pred",
"==",
"SCC_TRUE",
")",
"{",
"MachineInstr",
"*",
"Select",
"=",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"AMDGPU",
"::",
"S_CSELECT_B64",
")",
",",
"DstReg",
")",
".",
"addReg... |
GCC | i386 | MD | program_repair | CPU | 261 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 262 | [
"DL",
",",
"Reg",
",",
"VT",
")",
";"
] | [
"}",
"}",
"else",
"{",
"Splits",
".",
"push_back",
"(",
"Arg",
")",
";",
"}",
"}",
"}",
"SmallVector",
"<",
"CCValAssign",
",",
"<NUM_LIT>",
">",
"ArgLocs",
";",
"CCState",
"CCInfo",
"(",
"CallConv",
",",
"isVarArg",
",",
"DAG",
".",
"getMachineFunction"... |
GCC | sparc | CPP | next_suggestion | CPU | 263 | [
"if",
"(",
"!",
"(",
"*",
"insn_data",
"[",
"icode",
"]",
".",
"operand",
"[",
"idx",
"]",
".",
"predicate",
")",
"(",
"op",
"[",
"arg_count",
"]",
",",
"insn_op",
"->",
"mode",
")",
")",
"op",
"[",
"arg_count",
"]",
"=",
"copy_to_mode_reg",
"(",
... | [
"op",
"[",
"arg_count",
"]",
"=",
"expand_normal",
"(",
"arg",
")",
";",
"if",
"(",
"code",
"==",
"SPARC_BUILTIN_LDFSR",
"||",
"code",
"==",
"SPARC_BUILTIN_STFSR",
")",
"{",
"if",
"(",
"!",
"address_operand",
"(",
"op",
"[",
"arg_count",
"]",
",",
"SImod... |
GCC | nds32 | CPP | next_suggestion | CPU | 264 | [
"return",
"FALSE",
";"
] | [
"static",
"bool",
"nds32_ict_const_p",
"(",
"rtx",
"x",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"x",
")",
"==",
"CONST",
")",
"{",
"x",
"=",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"return",
"nds32_indirect_call_referenced_p",
"(",
"x",
")",
";",
... |
LLVM | ARM | CPP | code_generation | CPU | 265 | [
"SDValue",
"ARMTargetLowering",
"::",
"PerformDAGCombine",
"(",
"SDNode",
"*",
"N",
",",
"DAGCombinerInfo",
"&",
"DCI",
")",
"const",
"{",
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"break",
";",
"case",
"ISD",
"::",
"ADDC... | [
"This",
"method",
"will",
"be",
"invoked",
"for",
"all",
"target",
"nodes",
"and",
"for",
"any",
"target-independent",
"nodes",
"that",
"the",
"target",
"has",
"registered",
"with",
"invoke",
"it",
"for",
"."
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 266 | [
"}"
] | [
"const",
"char",
"*",
"name",
"=",
"XSTR",
"(",
"x",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"VTABLE_NAME_P",
"(",
"name",
")",
")",
"{",
"RS6000_OUTPUT_BASENAME",
"(",
"file",
",",
"name",
")",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 267 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"signalAllNans",
";"
] | [
"class",
"BaseOneOperandFPComparison",
"<",
"bit",
"signalAllNans",
",",
"RegisterClass",
"regtype",
",",
"string",
"asm",
",",
"list",
"<",
"dag",
">",
"pat",
">",
":",
"I",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"regtype",
":",
"$",
"Rn",
")",
",",
... |
GCC | mips | MD | stmt_completion | CPU | 268 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
LLVM | MOS | CPP | next_suggestion | MPU | 269 | [
"}"
] | [
"const",
"auto",
"&",
"TFI",
"=",
"static_cast",
"<",
"const",
"MOSFrameLowering",
"&",
">",
"(",
"*",
"MF",
".",
"getSubtarget",
"(",
")",
".",
"getFrameLowering",
"(",
")",
")",
";",
"if",
"(",
"TFI",
".",
"isISR",
"(",
"MF",
")",
")",
"MIRBuilder"... |
LLVM | Mips | CPP | stmt_completion | CPU | 270 | [
"Expr",
")",
";"
] | [
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"const",
"MCExpr",
"*",
"Expr",
"=",
"getImm",
"(",
")",
";",
"addExpr",
"(",
"Inst",
","
] |
GCC | loongarch | CPP | code_generation | CPU | 271 | [
"static",
"rtx",
"loongarch_allocate_fcc",
"(",
"machine_mode",
"mode",
")",
"{",
"unsigned",
"int",
"regno",
",",
"count",
";",
"gcc_assert",
"(",
"TARGET_HARD_FLOAT",
")",
";",
"if",
"(",
"mode",
"==",
"FCCmode",
")",
"count",
"=",
"<NUM_LIT>",
";",
"else"... | [
"Allocate",
"a",
"floating-point",
"condition-code",
"register",
"of",
"mode",
"MODE",
"."
] |
GCC | rs6000 | MD | stmt_completion | CPU | 272 | [
"]"
] | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_MPIC_CORRECT",
")",
")",
")"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 273 | [
"}"
] | [
"static",
"LegalizeMutation",
"oneMoreElement",
"(",
"unsigned",
"TypeIdx",
")",
"{",
"return",
"[",
"=",
"]",
"(",
"const",
"LegalityQuery",
"&",
"Query",
")",
"{",
"const",
"LLT",
"Ty",
"=",
"Query",
".",
"Types",
"[",
"TypeIdx",
"]",
";",
"const",
"LL... |
LLVM | ARM | CPP | stmt_completion | CPU | 274 | [
"::",
"FP_TO_SINT",
";"
] | [
"uint32_t",
"IntBits",
"=",
"IntTy",
".",
"getSizeInBits",
"(",
")",
";",
"unsigned",
"NumLanes",
"=",
"Op",
".",
"getValueType",
"(",
")",
".",
"getVectorNumElements",
"(",
")",
";",
"if",
"(",
"FloatBits",
"!=",
"<NUM_LIT>",
"||",
"IntBits",
">",
"<NUM_L... |
GCC | mips | MD | next_suggestion | CPU | 275 | [
"}",
")"
] | [
"{",
"mips_expand_vcondv2sf",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"LE",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"DONE"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 276 | [
"ExtTy",
")",
";"
] | [
"EVT",
"VT",
"=",
"Cmp",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
";",
"unsigned",
"Log2b",
"=",
"Log2_32",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
")",
";",
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"SDValue",
"Clz",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 277 | [
"}"
] | [
"assert",
"(",
"PHI",
".",
"isPHI",
"(",
")",
")",
";",
"return",
"PHI",
".",
"getOperand",
"(",
"Index",
"*",
"<NUM_LIT>",
"+",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 278 | [
"}"
] | [
"let",
"isAuthenticated",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"M",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"offset",
"{",
"<NUM_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 279 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NU... |
GCC | avr | MD | stmt_completion | MPU | 280 | [
")",
")"
] | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"zero_extend",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
GCC | alpha | MD | stmt_completion | MPU | 281 | [
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"clobber",
"(",
"reg",
":",
"DI",
"<NUM_LIT>",
")",
")",
"]",
")",
"]",
"<STR_LIT>",
"{",
"gcc_assert",
"(",
"MEM_P",
"(",
"operands",
"["
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 282 | [
"<STR_LIT>",
";"
] | [
"def",
"ExtendOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"="
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 283 | [
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSl... |
GCC | sh | MD | stmt_completion | CPU | 284 | [
")",
"]"
] | [
"(",
"define_insn_and_split",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ashiftrt",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 285 | [
"Idx",
"++",
"*",
"<NUM_LIT>",
")",
";"
] | [
"int",
"CURegNum",
"=",
"getCompactUnwindRegNum",
"(",
"Reg",
")",
";",
"if",
"(",
"CURegNum",
"==",
"-",
"<NUM_LIT>",
")",
"return",
"~",
"<NUM_LIT>",
"U",
";",
"RegEnc",
"|=",
"(",
"CURegNum",
"&",
"<NUM_LIT>",
")",
"<<",
"("
] |
LLVM | X86 | CPP | stmt_completion | CPU | 286 | [
")",
";"
] | [
"case",
"X86",
"::",
"AVX1_SETALLONES",
":",
"{",
"unsigned",
"Reg",
"=",
"MIB",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"MIB",
"->",
"setDesc",
"(",
"get",
"(",
"X86",
"::",
"VCMPPSYrri",
")",
")",
";",
"MIB",
".",
... |
GCC | pa | CPP | code_generation | CPU | 287 | [
"rtx",
"pa_eh_return_handler_rtx",
"(",
"void",
")",
"{",
"rtx",
"tmp",
";",
"tmp",
"=",
"gen_rtx_PLUS",
"(",
"word_mode",
",",
"hard_frame_pointer_rtx",
",",
"TARGET_64BIT",
"?",
"GEN_INT",
"(",
"-",
"<NUM_LIT>",
")",
":",
"GEN_INT",
"(",
"-",
"<NUM_LIT>",
... | [
"Implement",
"EH_RETURN_HANDLER_RTX",
".",
"The",
"MEM",
"needs",
"to",
"be",
"volatile",
"to",
"prevent",
"it",
"from",
"being",
"deleted",
"."
] |
LLVM | PowerPC | CPP | program_repair | CPU | 288 | [
"<FIXS>",
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"dl",
",",
"PtrVT",
",",
"Hi",
",",
"Lo",
")",
";",
"<FIXE>",
"<FIXS>",
"Hi",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"dl",
",",
"PtrVT",
",",
"<FIXE>",
... | [
"!",
"TM",
".",
"getSubtarget",
"PPCSubtarget",
">",
"(",
")",
".",
"isDarwin",
"(",
")",
")",
"{",
"<BUGS>",
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"PtrVT",
",",
"Hi",
",",
"Lo",
")",
";",
"<BUGE>",
"}",
"if",
"(",
"TM",
... |
GCC | i386 | CPP | program_repair | CPU | 289 | [
"<FIXS>",
"so",
"we",
"need",
"to",
"use",
"relational",
"tests",
"against",
"overflow",
"<FIXE>"
] | [
"return",
"CCGCmode",
";",
"case",
"GT",
":",
"case",
"LE",
":"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 290 | [
"?",
"xcoff_private_rodata_section_name",
":",
"xcoff_read_only_section_name",
",",
"XCOFF_CSECT_DEFAULT_ALIGNMENT_STR",
")",
";"
] | [
"static",
"void",
"rs6000_xcoff_output_readonly_section_asm_op",
"(",
"const",
"char",
"*",
"directive",
")",
"{",
"fprintf",
"(",
"asm_out_file",
",",
"<STR_LIT>",
"\\t.csect %s[RO],%s\\n",
"<STR_LIT>",
",",
"directive"
] |
LLVM | ARM | TD | next_suggestion | CPU | 291 | [
"}"
] | [
"let",
"ParserMatchClass",
"=",
"VecListThreeDWordIndexAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"DPR",
":",
"$",
"Vd",
",",
"i32imm",
":",
"$",
"idx",
")",
";"
] |
GCC | avr | CPP | next_suggestion | MPU | 292 | [
"if",
"(",
"frame_related_p",
")",
"RTX_FRAME_RELATED_P",
"(",
"insn",
")",
"=",
"<NUM_LIT>",
";"
] | [
"if",
"(",
"frame_related_p",
")",
"RTX_FRAME_RELATED_P",
"(",
"insn",
")",
"=",
"<NUM_LIT>",
";",
"emit_push_byte",
"(",
"treg",
",",
"frame_related_p",
")",
";",
"if",
"(",
"clr_p",
")",
"{",
"insn",
"=",
"emit_move_insn",
"(",
"sfr",
",",
"const0_rtx",
... |
GCC | i386 | CPP | next_suggestion | CPU | 293 | [
"}"
] | [
"}",
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"hreset",
"(",
"unsigned",
"int",
"_",
"_",
"EAX",
")",
"{",
"_"... |
LLVM | ARM | CPP | stmt_completion | CPU | 294 | [
";"
] | [
"if",
"(",
"OptLevel",
"!=",
"CodeGenOpt",
"::",
"None",
")",
"{",
"if",
"(",
"!",
"Subtarget",
".",
"isThumb1Only",
"(",
")",
")",
"PM",
".",
"add",
"(",
"createARMLoadStoreOptimizationPass",
"(",
")",
")",
";",
"if",
"(",
"Subtarget",
".",
"hasNEON",
... |
LLVM | M680x0 | CPP | stmt_completion | MPU | 295 | [
"==",
"Store",
";"
] | [
"return",
"Type"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 296 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | ARM | TD | stmt_completion | CPU | 297 | [
"DPR",
":",
"$",
"a",
")",
",",
"GPR",
")",
")",
">",
",",
"Requires",
"<",
"[",
"HasFPARMv8",
",",
"HasDPVFP",
"]",
">",
";"
] | [
"def",
":",
"FP16Pat",
"<",
"(",
"fp_to_f16",
"(",
"f64",
"DPR",
":",
"$",
"a",
")",
")",
",",
"(",
"i32",
"(",
"COPY_TO_REGCLASS",
"(",
"VCVTBDH"
] |
GCC | csky | CPP | next_suggestion | CPU | 298 | [
"input",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";"
] | [
"return",
"true",
";",
"}",
"if",
"(",
"CSKY_ISA_FEATURE",
"(",
"E2",
")",
"&&",
"csky_literal_I_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"SImode",
")",
")",
"return",
"false",
";",
"if",
"(",
"popcount_hwi",
"(",
"mask",
"&",
"<NUM_LIT>",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 299 | [
"const",
"{"
] | [
"const",
"PPCRegisterInfo",
"&",
"getRegisterInfo",
"(",
")"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.