Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
PowerPC
TD
stmt_completion
CPU
10,300
[ "<STR_LIT>", ",", "SDTIntShiftOp", ">", ";" ]
[ "def", "PPCsrl", ":", "SDNode", "<" ]
LLVM
MSP430
CPP
next_suggestion
MPU
10,301
[ "}" ]
[ "O", "<<", "Disp", ".", "getImm", "(", ")", ";", "}", "if", "(", "(", "Base", ".", "getReg", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "&&", "(", "Base", ".", "getReg", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", "O", "...
GCC
i386
CPP
stmt_completion
CPU
10,302
[ "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_srlv_epi16", "(", "_", "_", "m128i", "_", "_", "A", ",...
LLVM
Hexagon
TD
stmt_completion
DSP
10,303
[ "<NUM_LIT>", ";" ]
[ "def", "A2_tfrfnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_05c070ec", ",", "TypeALU32_2op", ">", ",", "PredNew...
LLVM
AArch64
CPP
next_suggestion
CPU
10,304
[ "return", "Offset", ";" ]
[ "bool", "UseFP", "=", "false", ";", "if", "(", "AFI", "->", "hasStackFrame", "(", ")", ")", "{", "if", "(", "isFixed", ")", "{", "UseFP", "=", "hasFP", "(", "MF", ")", ";", "}", "else", "if", "(", "hasFP", "(", "MF", ")", "&&", "!", "RegInfo", ...
LLVM
AArch64
TD
stmt_completion
CPU
10,305
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "_2D", ":", "N2VShift_RQ", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "VPR128", ",", "v2i64", ",", "shl_imm64", ",", "OpNode", ">", "{", "let", "Inst", "{", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,306
[ "std", "::", "tie", "(", "Lo1", ",", "Hi1", ")", "=", "DAG", ".", "SplitVectorOperand", "(", "Op", ".", "getNode", "(", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "assert", "(", "VT", "==", "MVT", "::", "v4i16", "||", "VT", "==", "MVT", "::", "v4f16", "||", "VT", "==", "MVT", "::", "v4f32", "||", "VT", "==", "MVT", "::", "v8f32", "||", "VT", "==", "MVT", "::", "v16f32", "||", "VT", "==", "MVT", "::", "v3...
GCC
i386
MD
stmt_completion
CPU
10,307
[ "<STR_LIT>", ")" ]
[ "(", "any_extend", ":", "V2DI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
X86
CPP
program_repair
CPU
10,308
[ "<FIXS>", "SDValue", "Bias", "=", "DAG", ".", "getConstantFP", "(", "BitsToDouble", "(", "<NUM_LIT>", "ULL", ")", ",", "dl", ",", "<FIXE>" ]
[ "SelectionDAG", "&", "DAG", ")", "const", "{", "SDLoc", "dl", "(", "Op", ")", ";", "<BUGS>", "SDValue", "Bias", "=", "DAG", ".", "getConstantFP", "(", "BitsToDouble", "(", "<NUM_LIT>", "ULL", ")", ",", "<BUGE>", "MVT", "::", "f64", ")", ";" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
10,309
[ "let", "COUNT_3", "=", "CNT", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "CNT", ";", "let", "CF_INST", "=", "inst", ";", "let", "BARRIER", "=", "<NUM_LIT>", ";", "let", "CF_CONST", "=", "<NUM_LIT>", ";", "let", "VALID_PIXEL_MODE", "=", "<NUM_LIT>", ";", "let", "COND", "=", "<NUM_LIT>", ";", "let...
LLVM
R600
CPP
next_suggestion
GPU
10,310
[ "if", "(", "Dep", ".", "getKind", "(", ")", "==", "SDep", "::", "Anti", ")", "continue", ";" ]
[ "unsigned", "PredI", "=", "(", "OpI", ">", "-", "<NUM_LIT>", ")", "?", "MII", "->", "getOperand", "(", "OpI", ")", ".", "getReg", "(", ")", ":", "<NUM_LIT>", ",", "PredJ", "=", "(", "OpJ", ">", "-", "<NUM_LIT>", ")", "?", "MIJ", "->", "getOperand",...
GCC
aarch64
CPP
program_repair
CPU
10,311
[ "<FIXS>", "{", "allocno", "->", "end_point", "=", "m_current_point", ";", "allocno", "->", "last_def_point", "=", "START_OF_REGION", ";", "}", "<FIXE>" ]
[ "{", "bitmap_set_bit", "(", "m_live_allocnos", ",", "allocno", "->", "id", ")", ";", "if", "(", "allocno", "->", "end_point", ">", "m_current_point", ")", "<BUGS>", "allocno", "->", "end_point", "=", "m_current_point", ";", "<BUGE>", "allocno", "->", "start_po...
LLVM
ARM
TD
program_repair
CPU
10,312
[ "<FIXS>", "InstrStage", "<NUM_LIT>", ",", "[", "A9_Issue0", ",", "A9_Issue1", "]", ",", "<NUM_LIT>", ">", ",", "<FIXE>" ]
[ "InstrItinData", "IIC_fpMAC32", ",", "[", "InstrStage", "<NUM_LIT>", ",", "[", "A9_DRegsVFP", "]", ",", "<NUM_LIT>", ",", "Required", ">", ",", "InstrStage", "<NUM_LIT>", ",", "[", "A9_DRegsN", "]", ",", "<NUM_LIT>", ",", "Reserved", ">", ",", "<BUGS>", "Ins...
LLVM
AArch64
CPP
next_suggestion
CPU
10,313
[ "return", "SDValue", "(", ")", ";" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "VT", "!=", "MVT", "::", "i32", "&&", "VT", "!=", "MVT", "::", "i64", ")", "return", "SDValue", "(", ")", ";", "SDValue", "N0", "=", "N", "->", "getOperand", "(",...
LLVM
ARM
CPP
stmt_completion
CPU
10,314
[ "DestReg", ",", "SrcReg", ",", "DestRC", ",", "SrcRC", ")", ";" ]
[ "if", "(", "I", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "I", "->", "getDebugLoc", "(", ")", ";", "if", "(", "DestRC", "==", "ARM", "::", "GPRRegisterClass", "&&", "SrcRC", "==", "ARM", "::", "GPRRegisterClass", ")", "{", "BuildMI", "(", ...
GCC
i386
MD
program_repair
CPU
10,315
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "V16QI", ...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "ss_plus", ":", "V8HI", "(", "mult", ":", "V...
LLVM
AArch64
CPP
next_suggestion
CPU
10,316
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "}", ";", "EVT", "EltTy", "=", "UnpkOp", "->", "getValueType", "(", "<NUM_LIT>", ")", ".", "getVectorElementType", "(", ")", ";", "if", "(", "MaskAndTypeMatch", "(", "EltTy", ")", ")", "return", "Src", ";", "auto", "MaskedLoadOp", "=", "dyn_cast", "<", "...
LLVM
BPF
CPP
code_generation
Virtual ISA
10,317
[ "void", "BPFMCCodeEmitter", "::", "encodeInstruction", "(", "const", "MCInst", "&", "MI", ",", "raw_ostream", "&", "OS", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "verifyInstruct...
[ "Encode", "the", "given", "Inst", "to", "bytes", "and", "append", "to", "CB", "." ]
LLVM
X86
CPP
stmt_completion
CPU
10,318
[ ")", "const", "{" ]
[ "SMLoc", "getOffsetLoc", "(" ]
LLVM
Mips
TD
stmt_completion
CPU
10,319
[ "OpNode", "ROWS", ":", "$", "ws", ",", "immZExt5", ":", "$", "m", ")", ")", "]", ";" ]
[ "dag", "OutOperandList", "=", "(", "outs", "ROWD", ":", "$", "wd", ")", ";", "dag", "InOperandList", "=", "(", "ins", "ROWS", ":", "$", "ws", ",", "uimm5", ":", "$", "m", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ","...
LLVM
ARM
CPP
stmt_completion
CPU
10,320
[ ")", ";" ]
[ "DebugLoc", "DL", "=", "Cmp", ".", "getDebugLoc", "(", ")", ";", "if", "(", "Opc", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "Opc", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "DAG", ".", "getNode", "(", "Opc", ",", "DL", ",", "MVT", "::",...
GCC
csky
CPP
stmt_completion
CPU
10,321
[ ")", ";" ]
[ "label", "=", "gen_rtx_UNSPEC", "(", "Pmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "labelno", ")", ",", "UNSPEC_TLS_LABEL", ")", ";", "unspec", "=", "gen_rtx_UNSPEC", "(", "Pmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "x", ",", "GEN_INT", "(", "rel...
LLVM
Mips
CPP
next_suggestion
CPU
10,322
[ "}" ]
[ "void", "Mips16TargetLowering", "::", "setMips16HardFloatLibCalls", "(", ")", "{", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ";", "I", "!=", "array_lengthof", "(", "HardFloatLibCalls", ")", ";", "++", "I", ")", "{", "assert", "(", "(", "I", "==", "<NU...
GCC
epiphany
CPP
stmt_completion
MPU
10,323
[ ";" ]
[ "asm_fprintf", "(", "file", ",", "<STR_LIT>", "\\tmov\\tip,%%low(%ld)\\n", "<STR_LIT>", ",", "(", "long", ")", "delta", ")", ";", "if", "(", "delta", "&", "~", "<NUM_LIT>", ")", "asm_fprintf", "(", "file", ",", "<STR_LIT>", "\\tmovt\\tip,%%high(%ld)\\n", "<STR_L...
GCC
arm
CPP
stmt_completion
CPU
10,324
[ "_", "a", ")", "{" ]
[ "vreinterpret_bf16_u32", "(", "uint32x2_t", "_" ]
GCC
xtensa
MD
stmt_completion
MPU
10,325
[ ")", "]", ")" ]
[ "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
10,326
[ "let", "Uses", "=", "[", "CS", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
i386
CPP
stmt_completion
CPU
10,327
[ ",", "_", "_", "imm", ",", "(", "_", "_", "v8hi", ")", "_", "mm_setzero_hi", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_dbpsadbw128_mask", "(", "(", "_", "_", "v16qi", ")", "_", "_", "A", ",", "(", "_", "_", "v16qi", ")", "_", "_", "B" ]
GCC
arm
CPP
stmt_completion
CPU
10,328
[ "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vhsubq_x_n_u32", "(", "uint32x4_t", "_", "_", "a", ",", "uint32_t", "_", "_" ]
GCC
mmix
MD
stmt_completion
CPU
10,329
[ "<STR_LIT>", ")" ]
[ "(", "ior", "(", "match_test", "<STR_LIT>", ")", "(", "match_test" ]
GCC
i386
MD
next_suggestion
CPU
10,330
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "mem", ":", "HI", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "mem", ":", "HI", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "ma...
LLVM
VE
TD
stmt_completion
CPU
10,331
[ "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=" ]
LLVM
AVR
CPP
next_suggestion
MPU
10,332
[ "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
10,333
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
10,334
[ "TLSReg", "=", "o", ".", "TLSReg", ";" ]
[ "Kind", "=", "o", ".", "Kind", ";", "StartLoc", "=", "o", ".", "StartLoc", ";", "EndLoc", "=", "o", ".", "EndLoc", ";", "IsPPC64", "=", "o", ".", "IsPPC64", ";", "switch", "(", "Kind", ")", "{", "case", "Token", ":", "Tok", "=", "o", ".", "Tok"...
LLVM
Hexagon
CPP
next_suggestion
DSP
10,335
[ "++", "II", ";" ]
[ "int64_t", "v", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "if", "(", "!", "(", "isUInt", "<", "<NUM_LIT>", ">", "(", "v", ")", "||", "(", "(", "MI", "->", "getOpcode", "(", ")", "==", "Hexagon", "::", "...
LLVM
ARM
CPP
next_suggestion
CPU
10,336
[ "}" ]
[ "else", "if", "(", "IDVal", "==", "<STR_LIT>", ".thumb", "<STR_LIT>", ")", "return", "parseDirectiveThumb", "(", "DirectiveID", ".", "getLoc", "(", ")", ")", ";", "else", "if", "(", "IDVal", "==", "<STR_LIT>", ".thumb_func", "<STR_LIT>", ")", "return", "pars...
GCC
sh
MD
stmt_completion
CPU
10,337
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
10,338
[ "MF", ")", ";" ]
[ "int", "SIFrameLowering", "::", "getFrameIndexReference", "(", "const", "MachineFunction", "&", "MF", ",", "int", "FI", ",", "unsigned", "&", "FrameReg", ")", "const", "{", "const", "SIRegisterInfo", "*", "RI", "=", "MF", ".", "getSubtarget", "<", "SISubtarget...
GCC
i386
CPP
next_suggestion
CPU
10,339
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_broadcast_f32x2", "(", "_", "_", "m512", "_", "_", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,340
[ "const", "unsigned", "Regs", "=", "getRegs", "(", "Opcode", ",", "*", "TII", ")", ";" ]
[ "DebugLoc", "DL", "=", "CI", ".", "I", "->", "getDebugLoc", "(", ")", ";", "const", "unsigned", "Opcode", "=", "getNewOpcode", "(", "CI", ",", "Paired", ")", ";", "std", "::", "pair", "<", "unsigned", ",", "unsigned", ">", "SubRegIdx", "=", "getSubRegI...
LLVM
PowerPC
CPP
code_generation
CPU
10,341
[ "const", "MCFixupKindInfo", "&", "getFixupKindInfo", "(", "MCFixupKind", "Kind", ")", "const", "{", "const", "static", "MCFixupKindInfo", "Infos", "[", "PPC", "::", "NumTargetFixupKinds", "]", "=", "{", "{", "<STR_LIT>", "fixup_ppc_br24", "<STR_LIT>", ",", "<NUM_L...
[ "Get", "information", "on", "a", "fixup", "kind", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
10,342
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",",...
GCC
s390
CPP
stmt_completion
MPU
10,343
[ ";" ]
[ "int", "size", "=", "s390_function_arg_size", "(", "arg", ".", "mode", ",", "arg", ".", "type", ")", ";", "if", "(", "s390_function_arg_vector", "(", "arg", ".", "mode", ",", "arg", ".", "type", ")", ")", "return", "false", ";", "if", "(", "size", ">...
LLVM
ARM
TD
program_repair
CPU
10,344
[ "<FIXS>", "def", "tSpill", ":", "T1pIs", "(", "outs", ")", ",", "(", "ins", "tGPR", ":", "$", "src", ",", "t_addrmode_sp", ":", "$", "addr", ")", ",", "IIC_iStore_i", ",", "<FIXE>" ]
[ "let", "mayStore", "=", "<NUM_LIT>", ",", "neverHasSideEffects", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "def", "tSpill", ":", "T1pIs", "(", "outs", ")", ",", "(", "ins", "tGPR", ":", "$", "src", ",", "t_addrmode_sp", ":", "$", "addr", ")", ",", "IIC_iS...
LLVM
Mips
CPP
program_repair
CPU
10,345
[ "<FIXS>", "MipsTargetLowering", "::", "<STR_LIT>", "::", "<STR_LIT>", "::", "getSpecialCallingConv", "(", "SDValue", "Callee", ")", "const", "{", "<STR_LIT>", "::", "<STR_LIT>", "SpecialCallingConv", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", ";", "if", "(", "Subta...
[ "return", "(", "ES", "&&", "Ty", "->", "isIntegerTy", "(", "<NUM_LIT>", ")", "&&", "isF128SoftLibCall", "(", "ES", "->", "getSymbol", "(", ")", ")", ")", ";", "}", "<BUGS>", "MipsTargetLowering", "::", "<STR_LIT>", "::", "<STR_LIT>", "(", "CallingConv", ":...
GCC
i386
CPP
next_suggestion
CPU
10,346
[ "}" ]
[ "const", "char", "*", "host_detect_local_cpu", "(", "int", ",", "const", "char", "*", "*", ")", "{", "return", "NULL", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
10,347
[ ")", ";" ]
[ "PassRegistry", "&", "Registry", "=", "*", "PassRegistry", "::", "getPassRegistry", "(", ")", ";", "initializeHexagonExpandPredSpillCodePass", "(", "Registry" ]
GCC
ia64
MD
next_suggestion
CPU
10,348
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<S...
LLVM
Alpha
TD
next_suggestion
MPU
10,349
[ "case", "<NUM_LIT>", ":", "return", "getI64Imm", "(", "Alpha", ":", ":", "FBGE", ")", ";" ]
[ "case", "<NUM_LIT>", ":", "return", "getI64Imm", "(", "Alpha", ":", ":", "BNE", ")", ";", "case", "<NUM_LIT>", ":", "return", "getI64Imm", "(", "Alpha", ":", ":", "BGE", ")", ";", "case", "<NUM_LIT>", ":", "return", "getI64Imm", "(", "Alpha", ":", ":",...
GCC
epiphany
MD
stmt_completion
MPU
10,350
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
WebAssembly
CPP
program_repair
Virtual ISA
10,351
[ "<FIXS>", "const", "MachineInstr", "&", "MI", ",", "AliasAnalysis", "*", "AA", ")", "const", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "<FIXE>" ]
[ "RI", "(", "STI", ".", "getTargetTriple", "(", ")", ")", "{", "}", "bool", "WebAssemblyInstrInfo", "::", "isReallyTriviallyReMaterializable", "(", "<BUGS>", "const", "MachineInstr", "*", "MI", ",", "AliasAnalysis", "*", "AA", ")", "const", "{", "switch", "(", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
10,352
[ "&", "MI", ")", "const", "{" ]
[ "bool", "HexagonInstrInfo", "::", "isCompoundBranchInstr", "(", "const", "MachineInstr" ]
GCC
i386
CPP
stmt_completion
CPU
10,353
[ "_", "_", "v8sf", ")", "_", "_", "C", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_fmsubadd_ps", "(", "_", "_", "mmask8", "_", "_", ...
LLVM
AArch64
CPP
next_suggestion
CPU
10,354
[ "auto", "PPRBegin", "=", "std", "::", "find_if", "(", "RegPairs", ".", "begin", "(", ")", ",", "RegPairs", ".", "end", "(", ")", ",", "IsPPR", ")", ";" ]
[ "if", "(", "Reg1", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "Reg1", "=", "findScratchNonCalleeSaveRegister", "(", "&", "MBB", ")", ";", "assert", "(", "Reg1", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "SMEAttrs", "Attrs", "(", "MF", ".", "ge...
LLVM
X86
CPP
next_suggestion
CPU
10,355
[ "}" ]
[ "if", "(", "(", "VT", "==", "MVT", "::", "v32i1", "||", "VT", "==", "MVT", "::", "v64i1", ")", "&&", "Subtarget", ".", "hasAVX512", "(", ")", "&&", "!", "Subtarget", ".", "hasBWI", "(", ")", ")", "return", "TypeSplitVector", ";", "if", "(", "VT", ...
GCC
i386
MD
stmt_completion
CPU
10,356
[ "<STR_LIT>", ")" ]
[ "[", "(", "match_operand", ":", "VF_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_RCP14", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
10,357
[ "bool", "WebAssemblyMemIntrinsicResults", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "LLVM_DEBUG", "(", "{", "dbgs", "(", ")", "<<", "<STR_LIT>", "********** Memory Intrinsic Results **********\\n", "<STR_LIT>", "<<", "<STR_LIT>", "********...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
c6x
MD
next_suggestion
VLIW
10,358
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
LLVM
SystemZ
TD
next_suggestion
CPU
10,359
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RI2", ";" ]
[ "class", "InstMII", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr", ...
LLVM
Cpu0
CPP
stmt_completion
CPU
10,360
[ ",", "createCpu0MCSubtargetInfo", ")", ";" ]
[ "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "TheCpu0Target", ",", "createCpu0MCInstrInfo", ")", ";", "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "TheCpu0elTarget", ",", "createCpu0MCInstrInfo", ")", ";", "TargetRegistry", "::", "RegisterMCRegInfo", "(", "T...
LLVM
Hexagon
CPP
next_suggestion
DSP
10,361
[ "if", "(", "W", "==", "<NUM_LIT>", ")", "return", "isInt", "<", "<NUM_LIT>", ">", "(", "V", ")", ";" ]
[ "if", "(", "BV", ".", "is", "(", "<NUM_LIT>", ")", ")", "V", "|=", "B", ";", "else", "if", "(", "!", "BV", ".", "is", "(", "<NUM_LIT>", ")", ")", "return", "false", ";", "B", "<<=", "<NUM_LIT>", ";", "}" ]
GCC
pa
CPP
code_generation
CPU
10,362
[ "static", "void", "set_reg_plus_d", "(", "int", "reg", ",", "int", "base", ",", "HOST_WIDE_INT", "disp", ",", "int", "not", "e", ")", "{", "rtx_insn", "*", "insn", ";", "if", "(", "VAL_14_BITS_P", "(", "disp", ")", ")", "{", "insn", "=", "emit_move_ins...
[ "Emit", "RTL", "to", "set", "REG", "to", "the", "value", "specified", "by", "BASE+DISP", ".", "Handle", "case", "where", "DISP", ">", "8k", "by", "using", "the", "add_high_const", "patterns", ".", "Note", "in", "DISP", ">", "8k", "case", ",", "we", "wi...
GCC
rx
CPP
stmt_completion
CPU
10,363
[ "false", ";" ]
[ "return", "true", ";", "case", "UNSPEC", ":", "return", "XINT", "(", "x", ",", "<NUM_LIT>", ")", "==", "UNSPEC_CONST", "||", "XINT", "(", "x", ",", "<NUM_LIT>", ")", "==", "UNSPEC_PID_ADDR", ";", "default", ":", "gcc_unreachable", "(", ")", ";", "}", "...
LLVM
ARM
CPP
next_suggestion
CPU
10,364
[ "}" ]
[ "unsigned", "internalKnownBits", "(", ")", "const", "{", "return", "Unalign", "?", "Unalign", ":", "KnownBits", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
10,365
[ "return", "Mask", ".", "getBoolValue", "(", ")", ";" ]
[ "bool", "HasEVEX", "=", "(", "Desc", ".", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ";", "bool", "HasXOP", "=", "(", "Desc", ".", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "==", "<STR_LIT>", "::...
LLVM
Lanai
CPP
code_generation
CPU
10,366
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Lanai Delay Slot Filler", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
10,367
[ "<", "HexagonMachineFunctionInfo", ">", "(", ")", ";" ]
[ "SDValue", "Zero", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i32", ")", ";", "SDNode", "*", "R", "=", "nullptr", ";", "if", "(", "FX", "<", "<NUM_LIT>", "||", "MaxA", "<=", "StkA", "||", "!", "MFI", "...
GCC
s390
MD
next_suggestion
MPU
10,368
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
10,369
[ "_", "_", "index", ",", "_", "_", "mask", ",", "_", "_", "scale", ")", ";" ]
[ "return", "(", "_", "_", "m512", ")", "_", "_", "builtin_ia32_gathersiv16sf", "(", "(", "_", "_", "v16sf", ")", "_", "_", "v1_old", ",", "_", "_", "addr", ",", "(", "_", "_", "v16si", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
10,370
[ "GPR32", ",", "int_arm64_crc32cb", ",", "<STR_LIT>", ">", ";" ]
[ "def", "CRC32CBrr", ":", "BaseCRC32", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
GCC
arm
CPP
stmt_completion
CPU
10,371
[ ")", "{" ]
[ "vreinterpretq_s16_f32", "(", "float32x4_t", "_", "_", "a" ]
LLVM
AArch64
TD
next_suggestion
CPU
10,372
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx",...
GCC
pa
MD
stmt_completion
CPU
10,373
[ ")", "(", "nil", ")", "]", ")" ]
[ "(", "define_delay", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "nil" ]
GCC
m32r
MD
stmt_completion
MPU
10,374
[ "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>...
LLVM
Hexagon
TD
next_suggestion
DSP
10,375
[ "}" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC...
LLVM
SystemZ
CPP
stmt_completion
CPU
10,376
[ ",", "Subtarget", "(", "TT", ",", "CPU", ",", "FS", ",", "*", "this", ")", "{" ]
[ "SystemZTargetMachine", "::", "SystemZTargetMachine", "(", "const", "Target", "&", "T", ",", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "const", "TargetOptions", "&", "Options", ",", "Optional", "<", "Reloc", "::", "M...
LLVM
ARM
CPP
next_suggestion
CPU
10,377
[ "AllowsUnalignedMem", "=", "true", ";" ]
[ "default", ":", "if", "(", "(", "isTargetIOS", "(", ")", "&&", "isMClass", "(", ")", ")", "||", "(", "TargetTriple", ".", "isOSBinFormatMachO", "(", ")", "&&", "TargetTriple", ".", "getOS", "(", ")", "==", "Triple", "::", "UnknownOS", ")", ")", "Target...
LLVM
X86
CPP
next_suggestion
CPU
10,378
[ "return", "false", ";" ]
[ "State", ".", "PrefixSaved", "=", "Opc", ";", "return", "true", ";", "case", "X86", "::", "CALLpcrel32", ":", "assert", "(", "State", ".", "PrefixSaved", "==", "<NUM_LIT>", ")", ";", "EmitDirectCall", "(", "STI", ",", "Inst", ".", "getOperand", "(", "<NU...
LLVM
PowerPC
TD
program_repair
CPU
10,379
[ "<FIXS>", "[", "(", "set", "f64", ":", "$", "frD", ",", "(", "PPCany_fctidz", "f64", ":", "$", "frB", ")", ")", "]", ">", ",", "isPPC64", ";", "<FIXE>" ]
[ "[", "]", ">", ",", "isPPC64", ";", "defm", "FCTIDZ", ":", "XForm_26r", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "f8rc", ":", "$", "frD", ")", ",", "(", "ins", "f8rc", ":", "$", "frB", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "IIC_FPGe...
LLVM
SystemZ
CPP
stmt_completion
CPU
10,380
[ ")", ";" ]
[ "OperandMatchResultTy", "parseBDXAddr64", "(", "OperandVector", "&", "Operands", ")", "{", "return", "parseAddress", "(", "Operands", ",", "BDXMem", ",", "GR64Reg" ]
GCC
mn10300
MD
stmt_completion
MPU
10,381
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "fma", ":", "SF", "(", "neg", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SF", "(", "match_operand", ":",...
LLVM
X86
CPP
stmt_completion
CPU
10,382
[ "(", ")", "{" ]
[ "FunctionPass", "*", "llvm", "::", "createX86MaxStackAlignmentHeuristicPass" ]
GCC
rs6000
MD
next_suggestion
CPU
10,383
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
10,384
[ "return", "TryCand", ".", "Reason", "!=", "NoCand", ";" ]
[ "TryCand", ".", "Reason", "=", "NodeOrder", ";", "return", "true", ";", "}", "if", "(", "tryLess", "(", "Top", ".", "getLatencyStallCycles", "(", "TryCand", ".", "SU", ")", ",", "Top", ".", "getLatencyStallCycles", "(", "Cand", ".", "SU", ")", ",", "Tr...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
10,385
[ "}" ]
[ "for", "(", "const", "auto", "cap", ":", "ToAdd", ")", "{", "if", "(", "Caps", ".", "insert", "(", "cap", ")", ".", "second", ")", "{", "addCaps", "(", "Caps", ",", "getSymbolicOperandCapabilities", "(", "OperandCategory", "::", "CapabilityOperand", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
10,386
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Constraints", "=", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
10,387
[ "::", "MOVi16", ";" ]
[ "bool", "DstIsDead", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isDead", "(", ")", ";", "bool", "isCC", "=", "Opcode", "==", "ARM", "::", "MOVCCi32imm", "||", "Opcode", "==", "ARM", "::", "t2MOVCCi32imm", ";", "const", "MachineOperand", "...
LLVM
Alpha
TD
stmt_completion
MPU
10,388
[ ")", "]", ",", "s_fadd", ">", ";" ]
[ "def", "CPYST", ":", "FPForm", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "F8RC", ":", "$", "RC", ",", "(", "fcopysign", "F8RC", ":", "$", "RB", ",", "F8RC", ":", "$", "RA", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
10,389
[ ",", "Alignment", ")", ";" ]
[ "return", "forceScalarizeMaskedGather", "(", "VTy" ]
LLVM
ARM
CPP
stmt_completion
CPU
10,390
[ "Subtarget", ")", ")", "return", "Result", ";" ]
[ "if", "(", "SDValue", "Result", "=", "AddCombineToVPADD", "(", "N", ",", "N0", ",", "N1", ",", "DCI", ",", "Subtarget", ")", ")", "return", "Result", ";", "if", "(", "SDValue", "Result", "=", "AddCombineVUZPToVPADDL", "(", "N", ",", "N0", ",", "N1", ...
LLVM
Hexagon
TD
next_suggestion
DSP
10,391
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
X86
TD
stmt_completion
CPU
10,392
[ ":", "$", "src", ",", "(", "i32", "<NUM_LIT>", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v4f32", "(", "fceil", "VR128", ":", "$", "src", ")", ")", ",", "(", "ROUNDPSr", "VR128" ]
LLVM
Mips
CPP
next_suggestion
CPU
10,393
[ "return", "TargetLoweringObjectFileELF", "::", "SelectSectionForGlobal", "(", "GO", ",", "Kind", ",", "TM", ")", ";" ]
[ "MCSection", "*", "MipsTargetObjectFile", "::", "SelectSectionForGlobal", "(", "const", "GlobalObject", "*", "GO", ",", "SectionKind", "Kind", ",", "const", "TargetMachine", "&", "TM", ")", "const", "{", "if", "(", "Kind", ".", "isBSS", "(", ")", "&&", "IsGl...
LLVM
AArch64
TD
next_suggestion
CPU
10,394
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,395
[ "Register", "CurrentLaneOpRegHi", "=", "MRI", ".", "createGenericVirtualRegister", "(", "S32", ")", ";" ]
[ "LoopBB", "->", "addSuccessor", "(", "LoopBB", ")", ";", "RemainderBB", "->", "transferSuccessorsAndUpdatePHIs", "(", "&", "MBB", ")", ";", "RemainderBB", "->", "splice", "(", "RemainderBB", "->", "begin", "(", ")", ",", "&", "MBB", ",", "Range", ".", "end...
LLVM
Hexagon
TD
next_suggestion
DSP
10,396
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addsat", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_61830035", ",", "TypeALU32_3op", ">", ",", "Enc_5ab2...
LLVM
Hexagon
TD
stmt_completion
DSP
10,397
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "Constraints", "=", "<STR_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
10,398
[ "case", "Mips", "::", "JalOneReg", ":" ]
[ "switch", "(", "Inst", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unimplemented expansion", "<STR_LIT>", ")", ";", "case", "Mips", "::", "LoadImm32", ":", "return", "expandLoadImm", "(", "Inst", ",", "IDLoc", ...
LLVM
ARM
TD
stmt_completion
CPU
10,399
[ "Inst", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "src", ")", ",", "ARMVCCThen", ",", "(", "VTI", ".", "Pred", "VCCR", ":", "$", "pred", ")", ",", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "inactive", ")", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "VTI", ".", "Vec", "(", "int_arm_mve_vrev_predicated", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "src", ")", ",", "revbits", ",", "(", "VTI", ".", "Pred", "VCCR", ":", "$", "pred", ")", ",", "(", "VTI", ".", "Vec", ...