Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
TD
stmt_completion
CPU
10,500
[ ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>" ]
LLVM
P2
TD
next_suggestion
MPU
10,501
[ "let", "Pattern", "=", "pattern", ";" ]
[ "let", "condition", "=", "cond", ".", "condition", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "condition", ";", "let", "OutOperandList", "=", "outs", ";", "let", "InOperandList", "=", "ins", ";", "let", "AsmString", "=", "!", "strc...
LLVM
ARM
TD
program_repair
CPU
10,502
[ "<FIXS>", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Rn", "{", "<NUM_LIT>", "}", ";", "<FIXE>" ]
[ "}", "def", "VST4LNd32_UPD", ":", "VST4LNWB", "<NUM_LIT>", ",", "{", "?", ",", "<NUM_LIT>", ",", "?", ",", "?", "}", ",", "<STR_LIT>", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "}", ";", "<BUGS>", "let", "Inst", ...
LLVM
Hexagon
TD
stmt_completion
DSP
10,503
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
GCC
i386
CPP
stmt_completion
CPU
10,504
[ ")", ",", "(", "_", "_", "m128i", ")", "_", "_", "A", ")", ";" ]
[ "return", "(", "_", "_", "m128h", ")", "_", "mm_and_si128", "(", "_", "mm_set1_epi32", "(", "<NUM_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
10,505
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", ...
GCC
aarch64
CPP
next_suggestion
CPU
10,506
[ "if", "(", "in_lto_p", ")", "handle_arm_acle_h", "(", ")", ";" ]
[ "aarch64_init_crc32_builtins", "(", ")", ";", "aarch64_init_builtin_rsqrt", "(", ")", ";", "aarch64_init_rng_builtins", "(", ")", ";", "aarch64_init_data_intrinsics", "(", ")", ";", "aarch64_init_rwsr_builtins", "(", ")", ";", "aarch64_init_prefetch_builtin", "(", ")", ...
LLVM
SystemZ
TD
stmt_completion
CPU
10,507
[ "truncstorei16", ">", ";" ]
[ "def", "aligned_truncstorei16", ":", "AlignedStore", "<" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
10,508
[ ",", "cend", "(", ")", ")", ";" ]
[ "return", "make_range", "(", "cbegin", "(", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
10,509
[ ",", "(", "v2i32", "V64", ":", "$", "Rm", ")", ")", ")", ")", ")", "]", ">", ";" ]
[ "def", "v2i32_v2i64", ":", "BaseSIMDDifferentThreeVector", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V64", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v2i64", "V128", ":", "...
GCC
xtensa
MD
stmt_completion
MPU
10,510
[ "Pmode", ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "rtx", "dest", "=", "operands", "[", "<NUM_LIT>", "]", "if", "(", "GET_CODE", "(", "dest", ")", "!", "=", "REG", "|", "|", ...
GCC
i386
CPP
code_generation
CPU
10,511
[ "void", "ix86_split_copysign_const", "(", "rtx", "operands", "[", "]", ")", "{", "machine_mode", "mode", ",", "vmode", ";", "rtx", "dest", ",", "op0", ",", "mask", ",", "x", ";", "dest", "=", "operands", "[", "<NUM_LIT>", "]", ";", "op0", "=", "operand...
[ "Deconstruct", "a", "copysign", "operation", "into", "bit", "masks", ".", "Operand", "0", "is", "known", "to", "be", "a", "constant", ",", "and", "so", "has", "already", "been", "expanded", "into", "a", "vector", "constant", "." ]
LLVM
X86
TD
stmt_completion
CPU
10,512
[ "MOVAPSrm", "addr", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "alignedloadv2i64", "addr", ":", "$", "src", ")", ",", "(" ]
LLVM
AArch64
CPP
next_suggestion
CPU
10,513
[ "return", "false", ";" ]
[ "if", "(", "To", "->", "getParent", "(", ")", "!=", "From", "->", "getParent", "(", ")", ")", "return", "true", ";", "assert", "(", "std", "::", "find_if", "(", "++", "To", ".", "getReverse", "(", ")", ",", "To", "->", "getParent", "(", ")", "->"...
LLVM
AMDGPU
CPP
program_repair
GPU
10,514
[ "<FIXS>", "<FIXE>", "<FIXS>", "IsKernel", "(", "MF", ".", "getFunction", "(", ")", "->", "getCallingConv", "(", ")", "==", "CallingConv", "::", "AMDGPU_KERNEL", "||", "MF", ".", "getFunction", "(", ")", "->", "getCallingConv", "(", ")", "==", "CallingConv", ...
[ "#", "include", "<STR_LIT>", "AMDGPUMachineFunction.h", "<STR_LIT>", "using", "namespace", "llvm", ";", "<BUGS>", "void", "AMDGPUMachineFunction", "::", "anchor", "(", ")", "{", "}", "<BUGE>", "AMDGPUMachineFunction", "::", "AMDGPUMachineFunction", "(", "const", "Mach...
GCC
i386
CPP
stmt_completion
CPU
10,515
[ "_", "_", "A", ",", "_", "_", "m256d", "_", "_", "B", ",", "_", "_", "m256d", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_fnmadd_pd", "(", "_", "_", "m256d" ]
LLVM
Nyuzi
CPP
next_suggestion
GPU
10,516
[ "}" ]
[ "}", "if", "(", "Cond", ".", "empty", "(", ")", ")", "{", "BuildMI", "(", "&", "MBB", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addMBB", "(", "TBB", ")", ";", "return", "<NUM_LIT>", ";", "}", "BuildMI", "(", "&...
LLVM
X86
CPP
stmt_completion
CPU
10,517
[ "?", "ISD", "::", "SIGN_EXTEND", ":", "ISD", "::", "ZERO_EXTEND", ";" ]
[ "SDValue", "ShiftOperand", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "ShiftOperand", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "MUL", "||", "!", "ShiftOperand", ".", "hasOneUse", "(", ")", ")", "return", "SDValue", "(", ...
LLVM
ARM
TD
next_suggestion
CPU
10,518
[ "}" ]
[ "def", "MemNoOffsetAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "addr_offset_none", ":", "MemOperand", ",", "ComplexPattern", "<", "i32", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", "{", "let", "Prin...
LLVM
ARM
CPP
next_suggestion
CPU
10,519
[ "MachineBasicBlock", "*", "MBB", "=", "MLI", "->", "findLoopPreheader", "(", "ML", ",", "true", ")", ";" ]
[ "for", "(", "auto", "&", "PredMI", ":", "Insts", ")", "{", "if", "(", "PredMI", ".", "Predicates", ".", "count", "(", "VCTP", ")", "||", "isVCTP", "(", "PredMI", ".", "MI", ")", ")", "continue", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<S...
LLVM
X86
TD
next_suggestion
CPU
10,520
[ "}" ]
[ "def", "ICXWriteZeroLatency", ":", "SchedWriteRes", "<", "[", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
GCC
sparc
MD
next_suggestion
CPU
10,521
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
10,522
[ "let", "Predicates", "=", "[", "HasFullFP16", "]", ";" ]
[ "def", "UWHri", ":", "BaseIntegerToFPUnscaled", "<", "isUnsigned", ",", "GPR32", ",", "FPR16", ",", "f16", ",", "asm", ",", "node", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
visium
CPP
code_generation
Virtual ISA
10,523
[ "static", "bool", "visium_rtx_costs", "(", "rtx", "x", ",", "int", "code", ",", "int", "outer_code", "ATTRIBUTE_UNUSED", ",", "int", "opno", "ATTRIBUTE_UNUSED", ",", "int", "*", "total", ",", "bool", "speed", "ATTRIBUTE_UNUSED", ")", "{", "enum", "machine_mode...
[ "Return", "the", "relative", "costs", "of", "expression", "X", "." ]
LLVM
Hexagon
CPP
code_generation
DSP
10,524
[ "bool", "HexagonInstrInfo", "::", "PredicateInstruction", "(", "MachineInstr", "*", "MI", ",", "const", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond", ")", "const", "{", "if", "(", "Cond", ".", "empty", "(", ")", "||", "isEndLoopN", "(", "Cond",...
[ "Convert", "the", "instruction", "into", "a", "predicated", "instruction", "." ]
GCC
i386
CPP
stmt_completion
CPU
10,525
[ "_", "_", "v16sf", ")", "_", "_", "W", ",", "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m512", ")", "_", "_", "builtin_ia32_unpcklps512_mask", "(", "(", "_", "_", "v16sf", ")", "_", "_", "A", ",", "(", "_", "_", "v16sf", ")", "_", "_", "B", ",", "(" ]
GCC
c6x
MD
stmt_completion
VLIW
10,526
[ "<NUM_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "eq_at...
GCC
mips
CPP
program_repair
CPU
10,527
[ "<FIXS>", "else", "if", "(", "TARGET_FLOATXX", ")", "attr", "=", "<NUM_LIT>", ";", "else", "if", "(", "mips_abi", "==", "ABI_32", "&&", "TARGET_FLOAT64", "&&", "TARGET_ODD_SPREG", ")", "attr", "=", "<NUM_LIT>", ";", "else", "if", "(", "mips_abi", "==", "AB...
[ "else", "if", "(", "!", "TARGET_DOUBLE_FLOAT", ")", "attr", "=", "<NUM_LIT>", ";", "<BUGS>", "else", "if", "(", "!", "TARGET_64BIT", "&&", "TARGET_FLOAT64", ")", "attr", "=", "<NUM_LIT>", ";", "<BUGE>", "elseattr", "=", "<NUM_LIT>", ";", "fprintf", "(", "a...
LLVM
PowerPC
CPP
next_suggestion
CPU
10,528
[ "}" ]
[ "if", "(", "!", "MO", ".", "isUse", "(", ")", ")", "continue", ";", "MachineInstr", "*", "DefMI", "=", "MRI", "->", "getVRegDef", "(", "Reg", ")", ";", "assert", "(", "SwapMap", ".", "find", "(", "DefMI", ")", "!=", "SwapMap", ".", "end", "(", ")...
GCC
arm
MD
stmt_completion
CPU
10,529
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V2DI", "[", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<ST...
LLVM
X86
CPP
next_suggestion
CPU
10,530
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", ".", "getOperand", "(", "MemOperand", "+", "X86", "::", "AddrBaseReg", ")", ".", "getReg", "(", ")", ")", ")", "VEX_B", "=", "<NUM_LIT>", ";" ]
[ "VEX_PP", "=", "<NUM_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "VEX_5M", "=", "<NUM_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "VEX_5M", "=", "<NUM_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::"...
LLVM
Teak
CPP
stmt_completion
DSP
10,531
[ "=", "RegNo", ";" ]
[ "auto", "Op", "=", "std", "::", "make_unique", "<", "TeakOperand", ">", "(", "Register", ")", ";", "Op", "->", "Reg", ".", "RegNum" ]
GCC
ia64
CPP
program_repair
CPU
10,532
[ "<FIXS>", "fprintf", "(", "dump", ",", "<STR_LIT>", "// Packet needs %s, have %s\\n", "<STR_LIT>", ",", "type_names", "[", "packet", "->", "t", "[", "slot", "]", "]", ",", "type_names", "[", "t", "]", ")", ";", "<FIXE>" ]
[ "if", "(", "slot", ">", "sched_data", ".", "split", ")", "abort", "(", ")", ";", "if", "(", "dump", ")", "<BUGS>", "fprintf", "(", "dump", ",", "<STR_LIT>", "// Packet needs %s, have %s\\n", "<STR_LIT>", ",", "type_names", "[", "packet", "->", "t", "[", ...
GCC
v850
CPP
program_repair
MPU
10,533
[ "<FIXS>", "if", "(", "actual_fsize", ">", "init_stack_free", ")", "<FIXE>" ]
[ "elseinit_stack_free", "=", "actual_fsize", ";", "<BUGS>", "if", "(", "actual_fsize", ">", "init_stack_free", "||", "(", "interrupt_handler", "&&", "actual_fsize", ")", ")", "<BUGE>", "{", "int", "diff", ";", "diff", "=", "actual_fsize", "-", "(", "(", "interr...
LLVM
X86
CPP
program_repair
CPU
10,534
[ "<FIXS>", "FIN", ",", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ",", "DL", ")", ")", ";", "<FIXE>" ]
[ "FIN", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "getPointerTy", "(", ")", ",", "<BUGS>", "FIN", ",", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ")", ")", ";", "<BUGE>", "SDValue", "RSFIN", "=", "DAG", ".", "getFram...
LLVM
ARM
TD
next_suggestion
CPU
10,535
[ "}" ]
[ "class", "nImmVMOVIAsmOperandReplicate", "<", "ValueType", "From", ",", "ValueType", "To", ">", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", "#", "To", ".", "Size", "#", "<STR_LIT>", "#", "From", ".", "Size", "#", "<STR_LIT>", ";", "let", ...
GCC
i386
CPP
next_suggestion
CPU
10,536
[ "if", "(", "optimize", "||", "target", "==", "<NUM_LIT>", "||", "GET_MODE", "(", "target", ")", "!=", "tmode", "||", "!", "insn_data", "[", "d", "->", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "predicate", "(", "target", ",", "tmode", ...
[ "machine_mode", "tmode", "=", "insn_data", "[", "d", "->", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "machine_mode", "mode0", "=", "insn_data", "[", "d", "->", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode...
GCC
nds32
MD
next_suggestion
CPU
10,537
[ ")" ]
[ "(", "vec_select", ":", "HI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "vec...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
10,538
[ "(", ")", "const", "override", "{" ]
[ "std", "::", "unique_ptr", "<", "MCObjectTargetWriter", ">", "createObjectTargetWriter" ]
LLVM
AArch64
TD
program_repair
CPU
10,539
[ "<FIXS>", "def", "_S_UNDEF", ":", "PredOneOpPassthruPseudo", "NAME", "#", "_S", ",", "ZPR32", ">", ";", "<FIXE>", "<FIXS>", "defm", ":", "SVE_3_Op_Undef_Pat", "nxv4i32", ",", "op", ",", "nxv4i32", ",", "nxv4i1", ",", "nxv4i32", ",", "!", "cast", "Pseudo", ...
[ "def", ":", "SVE_3_Op_Pat", "nxv4i32", ",", "op", ",", "nxv4i32", ",", "nxv4i1", ",", "nxv4i32", ",", "!", "cast", "Instruction", ">", "(", "NAME", "#", "_S", ")", ">", ";", "<BUGS>", "def", "_UNDEF_S", ":", "PredOneOpPassthruPseudo", "NAME", "#", "_S", ...
GCC
arm
CPP
stmt_completion
CPU
10,540
[ ",", "(", "uint32x2_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";" ]
[ "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint32x2_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ")", ";", "_", "_", "rv", ".", "val", "[", "<NU...
LLVM
ARM64
TD
next_suggestion
CPU
10,541
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
10,542
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
GCC
i386
CPP
stmt_completion
CPU
10,543
[ ",", "(", "_", "_", "mmask32", ")", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "mmask32", ")", "_", "_", "builtin_ia32_ucmpb256_mask", "(", "(", "_", "_", "v32qi", ")", "_", "_", "X", ",", "(", "_", "_", "v32qi", ")", "_", "_", "Y", ",", "<NUM_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
10,544
[ ",", "v16i8", ",", "v16i8", ",", "IntOp", ",", "Commutable", ">", ";" ]
[ "def", "v16i8", ":", "N3VQInt", "<", "op24", ",", "op23", ",", "<NUM_LIT>", ",", "op11_8", ",", "op4", ",", "f", ",", "itinQ16", ",", "OpcodeStr", ",", "!", "strconcat", "(", "Dt", ",", "<STR_LIT>", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
10,545
[ "mnemonic", ",", "OpNode", ">", "{" ]
[ "def", "Xrx", ":", "BaseAddSubEReg", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR64sp", ",", "GPR64sp", ",", "arith_extended_reg32to64", "<", "i64", ">", "," ]
LLVM
Hexagon
TD
next_suggestion
DSP
10,546
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
arm
MD
stmt_completion
CPU
10,547
[ "]", ")" ]
[ "(", "define_int_iterator", "NEON_VAGLTE", "[", "UNSPEC_VCAGE", "UNSPEC_VCAGT", "UNSPEC_VCALE", "UNSPEC_VCALT" ]
GCC
m68k
MD
program_repair
MPU
10,548
[ "<FIXS>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "SI", "(", "match_operand", ":", "FP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", "<BUGE...
LLVM
AArch64
TD
next_suggestion
CPU
10,549
[ "}" ]
[ "ComplexPattern", "Xpat", "=", "xindex", ";", "Operand", "Wext", "=", "wextend", ";", "Operand", "Xext", "=", "xextend", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,550
[ "IdQuery", "=", "true", ";" ]
[ "unsigned", "MaxSize", "=", "getFlatWorkGroupSizes", "(", "*", "Kernel", ")", ".", "second", ";", "bool", "IdQuery", "=", "false", ";", "if", "(", "auto", "*", "CI", "=", "dyn_cast", "<", "CallInst", ">", "(", "I", ")", ")", "{", "const", "Function", ...
GCC
arm
MD
program_repair
CPU
10,551
[ "<FIXS>", "(", "subreg", ":", "SI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "(", "subreg", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "<STR_L...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "MVE_2", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "MVE_2", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "m...
GCC
h8300
CPP
next_suggestion
MPU
10,552
[ "else", "if", "(", "TARGET_H8300H", "||", "TARGET_H8300S", ")", "{" ]
[ "unsigned", "int", "length", "=", "<NUM_LIT>", ";", "switch", "(", "mode", ")", "{", "case", "HImode", ":", "if", "(", "(", "TARGET_H8300H", "||", "TARGET_H8300S", ")", "&&", "b0", "!=", "<NUM_LIT>", "&&", "b1", "!=", "<NUM_LIT>", ")", "{", "length", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
10,553
[ "auto", "*", "CN", "=", "cast", "<", "ConstantSDNode", ">", "(", "N", ")", ";" ]
[ "unsigned", "Flags", "=", "computeMOFlags", "(", "Parent", ",", "N", ",", "DAG", ")", ";", "PPC", "::", "AddrMode", "Mode", "=", "getAddrModeForFlags", "(", "Flags", ")", ";", "setXFormForUnalignedFI", "(", "N", ",", "Flags", ",", "Mode", ")", ";", "swit...
LLVM
AArch64
TD
stmt_completion
CPU
10,554
[ ",", "OpNode", ">", "{" ]
[ "def", "_2D", ":", "N2VShift", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "VPR128", ",", "v2i64", ",", "shr_imm64" ]
LLVM
Hexagon
TD
next_suggestion
DSP
10,555
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_...
LLVM
Hexagon
CPP
stmt_completion
DSP
10,556
[ ".", "Op", "->", "getSubReg", "(", ")", ")", ";" ]
[ "if", "(", "NodeAttrs", "::", "flags", "(", "Attrs", ")", "&", "NodeAttrs", "::", "PhiRef", ")", "return", "G", ".", "unpack", "(", "Ref", ".", "PR", ")", ";", "assert", "(", "Ref", ".", "Op", "!=", "nullptr", ")", ";", "return", "G", ".", "makeR...
GCC
rs6000
MD
stmt_completion
CPU
10,557
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
LLVM
AArch64
TD
next_suggestion
CPU
10,558
[ "let", "ParserMatchClass", "=", "Imm1_32Operand", ";" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
10,559
[ "}" ]
[ "if", "(", "Subtarget", "->", "isTargetMachO", "(", ")", ")", "TF", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "switch", "(", "RelocM", ")", "{", "case", "Reloc", "::", "PIC_", ":", "Opc", "=", "isThumb2", "?", "ARM", "::", "t2MOV_ga_pcrel", ":", "ARM",...
GCC
aarch64
CPP
next_suggestion
CPU
10,560
[ "}" ]
[ "vcvth_n_f16_u64", "(", "uint64_t", "_", "_", "a", ",", "const", "int", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_aarch64_ucvtfdihf_sus", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
10,561
[ "<STR_LIT>", ")" ]
[ "(", "if_then_else", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "if_then_else", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_string" ]
LLVM
X86
CPP
next_suggestion
CPU
10,562
[ "SrcReg", "=", "FastEmit_r", "(", "SrcVT", ".", "getSimpleVT", "(", ")", ",", "DstVT", ".", "getSimpleVT", "(", ")", ",", "Op", ",", "SrcReg", ",", "false", ")", ";" ]
[ "const", "ReturnInst", "*", "Ret", "=", "cast", "<", "ReturnInst", ">", "(", "I", ")", ";", "const", "Function", "&", "F", "=", "*", "I", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "X86MachineFunctionInfo", "*", "X86MFInfo"...
GCC
i386
CPP
next_suggestion
CPU
10,563
[ "}" ]
[ "else", "if", "(", "TARGET_COFF", "||", "TARGET_PECOFF", ")", "objfmt", "=", "<STR_LIT>", "coff", "<STR_LIT>", ";", "if", "(", "objfmt", "==", "NULL", ")", "return", "NULL_TREE", ";", "return", "build_string_literal", "(", "strlen", "(", "objfmt", ")", "+", ...
GCC
ia64
CPP
code_generation
CPU
10,564
[ "int", "ia64_move_ok", "(", "rtx", "dst", ",", "rtx", "src", ")", "{", "if", "(", "GET_CODE", "(", "dst", ")", "!=", "MEM", ")", "return", "<NUM_LIT>", ";", "if", "(", "GET_CODE", "(", "src", ")", "==", "MEM", ")", "return", "<NUM_LIT>", ";", "if",...
[ "Return", "1", "if", "the", "operands", "of", "a", "move", "are", "ok", "." ]
LLVM
PowerPC
CPP
program_repair
CPU
10,565
[ "<FIXS>", "Writer", "->", "addRelocation", "(", "nullptr", ",", "Fragment", "->", "getParent", "(", ")", ",", "MRE", ")", ";", "<FIXE>" ]
[ "}", "MachO", "::", "any_relocation_info", "MRE", ";", "makeScatteredRelocationInfo", "(", "MRE", ",", "FixupOffset", ",", "Type", ",", "Log2Size", ",", "IsPCRel", ",", "Value", ")", ";", "<BUGS>", "Writer", "->", "addRelocation", "(", "Fragment", "->", "getPa...
GCC
i386
CPP
stmt_completion
CPU
10,566
[ "_", "mmask16", "_", "_", "U", ",", "_", "_", "m512", "_", "_", "B", ",", "_", "_", "m512", "_", "_", "C", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_fmadd_round_ps", "(", "_", "_", "m512", "_", "_", ...
LLVM
X86
CPP
next_suggestion
CPU
10,567
[ "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "!", "NewVT", ".", "isVector", "(", ")", "||", "NewVT", ".", "getScalarSizeInBits", "(", ")", "!=", "VT", ".", "getScalarSizeInBits", "(", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "V", ".", "getOpcode", "(", ")", "==", "I...
GCC
i386
CPP
program_repair
CPU
10,568
[ "<FIXS>", "if", "(", "optimize", "||", "target", "==", "NULL_RTX", "||", "!", "nonimmediate_operand", "(", "target", ",", "word_mode", ")", "<FIXE>" ]
[ "case", "IX86_BUILTIN_READ_FLAGS", ":", "emit_insn", "(", "gen_push", "(", "gen_rtx_REG", "(", "word_mode", ",", "FLAGS_REG", ")", ")", ")", ";", "<BUGS>", "if", "(", "target", "==", "NULL_RTX", "||", "!", "register_operand", "(", "target", ",", "word_mode", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
10,569
[ "}" ]
[ "if", "(", "!", "Ty", ".", "isVector", "(", ")", ")", "{", "assert", "(", "Ty", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", ")", ";", "return", "DAG", ".", "getTargetExtractSubreg", "(", "Hexagon", "::", "isub_lo", ",", "dl", ",", "MVT", "::",...
LLVM
ARM64
TD
stmt_completion
CPU
10,570
[ ":", "$", "Rd", ")", ",", "(", "extract_high_v4i32", "V128", ":", "$", "Rn", ")", ",", "(", "extract_high_v4i32", "V128", ":", "$", "Rm", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4i32_v2i64", ":", "BaseSIMDDifferentThreeVectorTied", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V128", ",", "V128", ",", "asm", "#", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "...
LLVM
AArch64
TD
stmt_completion
CPU
10,571
[ "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "imm6", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
LLVM
Hexagon
TD
stmt_completion
DSP
10,572
[ "<NUM_LIT>", ";" ]
[ "def", "A2_aslh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">", ",", "Enc_5e2823", ",", "PredNewRel", "{", "let", ...
LLVM
Hexagon
TD
next_suggestion
DSP
10,573
[ "}" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
GCC
arm
CPP
stmt_completion
CPU
10,574
[ "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
[ "vfmlslq_high_f16", "(", "float32x4_t", "_", "_", "r", ",", "float16x8_t", "_", "_", "a", ",", "float16x8_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_neon_vfmsl_highv4sf", "(", "_", "_", "r", "," ]
LLVM
ARM
TD
next_suggestion
CPU
10,575
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "MVE_VPTt1", "<", "string", "suffix", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "dag", "iops", ">", ":", "MVE_VPT", "<", "suffix", ",", "size", ",", "iops", ",", "<STR_LIT>", ">", "{", "bits", "<", "<NUM_LIT>", ">", "Qm", ";", "bits",...
GCC
rx
CPP
program_repair
CPU
10,576
[ "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "fixed_regs", "[", "<NUM_LIT>", "]", "=", "call_used_regs", "[", "<NUM_LIT>", "]", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "if", "(", "use_fixed_regs", ")", "{", "<BUGS>", "unsigned", "int", "switched", "=", "<NUM_LIT>", ";", "<BUGE>", "unsigned", "int", "r", ";", "<BUGS>", "<BUGE>", "memcpy", "(", "saved_fixed_regs", ",", "fixed_regs", ",", "sizeof", "fixed_regs", ")", ";", "me...
GCC
mips
MD
stmt_completion
CPU
10,577
[ "V8QI", "]", ")" ]
[ "(", "define_mode_iterator", "VHB", "[", "V4HI" ]
GCC
arm
MD
stmt_completion
CPU
10,578
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
rs6000
MD
next_suggestion
CPU
10,579
[ "UNSPEC_VPERM", ")", ")", "]" ]
[ "(", "match_operand", ":", "VM", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
AArch64
TD
stmt_completion
CPU
10,580
[ "signalAllNans", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "nzcv", ";", "bits", "<", "<NUM_LIT>", ">", "cond", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";",...
LLVM
MBlaze
TD
program_repair
MPU
10,581
[ "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "def", "MBlazeRet", ":", "SDNode", "<STR_LIT>", ",", "SDT_MBlazeRet", ",", "<FIXE>", "<FIXS>", "def", "MBlazeJmpLink", ":", "SDNode", "<STR_LIT>", ",", "SDT_MBlazeJmpLink", ",", "[", "SDNPHasChain", ",", "SDNPOptIn...
[ "include", "<STR_LIT>", "<BUGS>", "<BUGE>", "def", "SDT_MBlazeRet", ":", "SDTypeProfile", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisInt", "<NUM_LIT>", ">", "]", ">", ";", "def", "SDT_MBlazeJmpLink", ":", "SDTypeProfile", "<NUM_LIT>", ",", "<NUM_LIT>", ",", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
10,582
[ "OutStreamer", "->", "emitIntValue", "(", "S_00B028_VGPRS", "(", "CurrentProgramInfo", ".", "VGPRBlocks", ")", "|", "S_00B028_SGPRS", "(", "CurrentProgramInfo", ".", "SGPRBlocks", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "OutStreamer", "->", "emitIntValue", "(", "R_00B848_COMPUTE_PGM_RSRC1", ",", "<NUM_LIT>", ")", ";", "OutStreamer", "->", "emitIntValue", "(", "CurrentProgramInfo", ".", "ComputePGMRSrc1", ",", "<NUM_LIT>", ")", ";", "OutStreamer", "->", "emitIntValue", "(", "R_00B84C_...
GCC
sparc
MD
stmt_completion
CPU
10,583
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
10,584
[ "}" ]
[ "}", "else", "{", "auto", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "const", "auto", "*", "TII", "=", "MF", ".", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "unsigned", "OffsetReg", "=", "MRI", ".", "createVirtualRegi...
LLVM
AMDGPU
TD
program_repair
GPU
10,585
[ "<FIXS>", "Clamp", ":", "$", "clamp", ",", "<FIXE>" ]
[ "let", "HasSrc1FloatMods", "=", "<NUM_LIT>", ";", "let", "InsSDWA", "=", "(", "ins", "FP32SDWAInputMods", ":", "$", "src0_modifiers", ",", "SDWASrc_f32", ":", "$", "src0", ",", "FP32SDWAInputMods", ":", "$", "src1_modifiers", ",", "SDWASrc_f32", ":", "$", "src...
LLVM
AMDGPU
CPP
stmt_completion
GPU
10,586
[ ",", "PHIInfo", ")", ";" ]
[ "storeLiveOuts", "(", "Region", ",", "MRI", ",", "TRI" ]
GCC
rs6000
CPP
stmt_completion
CPU
10,587
[ "(", "addr", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", "==", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ")", ";" ]
[ "}", "gcc_assert", "(", "regno", ">=", "<NUM_LIT>", "&&", "HARD_REGISTER_NUM_P", "(", "regno", ")", ")", ";", "gcc_assert", "(", "MEM_P", "(", "mem", ")", ")", ";", "rclass", "=", "REGNO_REG_CLASS", "(", "regno", ")", ";", "gcc_assert", "(", "rclass", "=...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
10,588
[ ";" ]
[ "return", "new", "WebAssemblyExplicitLocals", "(", ")" ]
LLVM
AArch64
CPP
program_repair
CPU
10,589
[ "<FIXS>", "bool", "N", "=", "false", ";", "bool", "Z", "=", "false", ";", "bool", "C", "=", "false", ";", "bool", "V", "=", "false", ";", "UsedNZCV", "(", ")", "=", "default", ";", "<FIXE>" ]
[ "}", "namespace", "{", "struct", "UsedNZCV", "{", "<BUGS>", "bool", "N", ";", "bool", "Z", ";", "bool", "C", ";", "bool", "V", ";", "UsedNZCV", "(", ")", ":", "N", "(", "false", ")", ",", "Z", "(", "false", ")", ",", "C", "(", "false", ")", "...
GCC
h8300
MD
stmt_completion
MPU
10,590
[ "(", "op", ")", "<", "=", "<NUM_LIT>", ")" ]
[ "{", "return", "(", "GET_CODE", "(", "op", ")", "=", "=", "CONST_INT", "&", "&", "TARGET_H8300SX", "&", "&", "INTVAL", "(", "op", ")", ">", "=", "<NUM_LIT>", "&", "&", "INTVAL" ]
LLVM
ARM
CPP
next_suggestion
CPU
10,591
[ "break", ";" ]
[ "}", "case", "Fragment", "::", "Region", ":", "{", "const", "RegionFragment", "&", "region_frag", "=", "llvm", "::", "cast", "<", "RegionFragment", ">", "(", "*", "frag_iter", ")", ";", "const", "char", "*", "start", "=", "region_frag", ".", "getRegion", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
10,592
[ "(", ")", "const", "{" ]
[ "virtual", "const", "SystemZRegisterInfo", "*", "getRegisterInfo" ]
LLVM
X86
CPP
next_suggestion
CPU
10,593
[ "}" ]
[ "if", "(", "Subtarget", ".", "isOSWindows", "(", ")", "||", "MF", ".", "getFunction", "(", ")", ".", "hasFnAttribute", "(", "<STR_LIT>", "no-stack-arg-probe", "<STR_LIT>", ")", ")", "return", "false", ";", "if", "(", "MF", ".", "getFunction", "(", ")", "...
LLVM
TPC
TD
next_suggestion
Virtual ISA
10,594
[ "bits", "<", "<NUM_LIT>", ">", "op2", ";" ]
[ "let", "InOperandList", "=", "!", "if", "(", "hasImm", ",", "(", "ins", "SRF", ":", "$", "op1", ",", "TPCImm", "<", "i32imm", ">", ":", "$", "op2", ",", "SwitchSet", ":", "$", "sw", ",", "SRF", ":", "$", "income", ",", "SPred", ":", "$", "pred"...
LLVM
PIC16
CPP
next_suggestion
MPU
10,595
[ "case", "<NUM_LIT>", ":", "return", "RomData32bitsDirective", ";" ]
[ "switch", "(", "Size", ")", "{", "case", "<NUM_LIT>", ":", "return", "RomData8bitsDirective", ";", "case", "<NUM_LIT>", ":", "return", "RomData16bitsDirective", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
10,596
[ "_", "_", "A", "[", "<NUM_LIT>", "]", ")", ";" ]
[ "_", "_", "c", "=", "(", "_", "_", "v2df", ")", "vec_cmplt", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";", "return", "(", "_", "_", "m128d", ")", "_", "mm_setr_pd", "(", "_", "_", "c", "[", "<NUM_LIT>", "]", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
10,597
[ "=", "<NUM_LIT>", ";" ]
[ "def", "C4_and_orn", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Ps4", ",", "PredRegs", ":", "$", "Pt4", ",", "PredRegs", ":", "$", "Pu4", ")", ",", "<STR_LIT>", ",", "tc_b31c2e97", ",",...
LLVM
ARM
TD
stmt_completion
CPU
10,598
[ "=", "Rn", "{", "<NUM_LIT>", "}", ";" ]
[ "class", "VLD4DUP", "<", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ">", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "DPR", ":", "$", "Vd", ",", "DPR", ":", "$", "dst2", ",",...
LLVM
SystemZ
CPP
next_suggestion
CPU
10,599
[ "Result", "=", "CurDAG", "->", "getNode", "(", "ISD", "::", "SHL", ",", "DL", ",", "VT", ",", "Result", ",", "CurDAG", "->", "getConstant", "(", "ShlAmt", ",", "DL", ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "SDValue", "Result", "=", "CurDAG", "->", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "i32", ",", "Glue", ")", ";", "if", "(", "IPM", ".", "XORValue", ")", "Result", "=", "CurDAG", "->", "getNode", "(", "ISD", "::", ...