Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | CPP | next_suggestion | CPU | 10,700 | [
"++",
"NumScalarInsnsUsed",
";"
] | [
"}",
"}",
"}",
"if",
"(",
"!",
"Src0",
")",
"{",
"SubReg0",
"=",
"<NUM_LIT>",
";",
"Src0",
"=",
"MRI",
"->",
"createVirtualRegister",
"(",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"insertCopy",
"(",
"TII",
",",
"MI",
",",
"Src0",
",",
"OrigSrc0... |
LLVM | AMDGPU | CPP | code_generation | GPU | 10,701 | [
"bool",
"SIInstrInfo",
"::",
"isInlineConstant",
"(",
"const",
"MachineOperand",
"&",
"MO",
",",
"uint8_t",
"OperandType",
")",
"const",
"{",
"if",
"(",
"!",
"MO",
".",
"isImm",
"(",
")",
"||",
"OperandType",
"<",
"AMDGPU",
"::",
"OPERAND_SRC_FIRST",
"||",
... | [
"returns",
"true",
"if",
"the",
"operand",
"OpIdx",
"in",
"MI",
"is",
"a",
"valid",
"inline",
"immediate",
"."
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 10,702 | [
"<FIXS>",
"using",
"namespace",
"llvm",
"::",
"AMDGPU",
"::",
"MTBUFFormat",
";",
"unsigned",
"Val",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
".",
"getImm",
"(",
")",
";",
"if",
"(",
"AMDGPU",
"::",
"isGFX10",
"(",
"STI",
")",
")",
"{",
"if",... | [
"void",
"AMDGPUInstPrinter",
"::",
"printFORMAT",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"<BUGS>",
"if",
"(",
"unsigned",
"Val",
"=",
"MI",
"->",
"g... |
GCC | powerpcspe | CPP | stmt_completion | CPU | 10,703 | [
",",
"NULL",
")",
";"
] | [
"const",
"char",
"*",
"cpu",
";",
"bool",
"arch",
";",
"if",
"(",
"argc",
"<",
"<NUM_LIT>",
")",
"return",
"NULL",
";",
"arch",
"=",
"strcmp",
"(",
"argv",
"[",
"<NUM_LIT>",
"]",
",",
"<STR_LIT>",
"cpu",
"<STR_LIT>",
")",
"==",
"<NUM_LIT>",
";",
"if"... |
GCC | sh | MD | stmt_completion | CPU | 10,704 | [
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"mult",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"emit_insn",
"(",
"gen_mulsf3_i",
"(",
"operand... |
GCC | nios2 | CPP | stmt_completion | MPU | 10,705 | [
"=",
"<NUM_LIT>",
";"
] | [
"emit_move_insn",
"(",
"arg",
",",
"ti",
")",
";",
"fn",
"=",
"gen_rtx_MEM",
"(",
"QImode",
",",
"nios2_tls_symbol",
")",
";",
"insn",
"=",
"emit_call_insn",
"(",
"gen_call_value",
"(",
"ret",
",",
"fn",
",",
"const0_rtx",
")",
")",
";",
"RTL_CONST_CALL_P"... |
LLVM | X86 | CPP | next_suggestion | CPU | 10,706 | [
"}"
] | [
"case",
"Triple",
"::",
"Win32",
":",
"if",
"(",
"TheTriple",
".",
"getEnvironment",
"(",
")",
"==",
"Triple",
"::",
"MachO",
")",
"return",
"createMachOStreamer",
"(",
"Ctx",
",",
"TAB",
",",
"_",
"OS",
",",
"_",
"Emitter",
",",
"RelaxAll",
")",
";",
... |
GCC | spu | CPP | next_suggestion | MPU | 10,707 | [
"if",
"(",
"isize",
"==",
"<NUM_LIT>",
")",
"shift",
"=",
"<NUM_LIT>",
";"
] | [
"rtx",
"gen_cpat_const",
"(",
"rtx",
"*",
"ops",
")",
"{",
"unsigned",
"char",
"dst",
"[",
"<NUM_LIT>",
"]",
";",
"int",
"i",
",",
"offset",
",",
"shift",
",",
"isize",
";",
"if",
"(",
"GET_CODE",
"(",
"ops",
"[",
"<NUM_LIT>",
"]",
")",
"!=",
"CONS... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 10,708 | [
"PPC",
"::",
"X31",
")",
";"
] | [
"Reserved",
".",
"set",
"(",
"PPC",
"::",
"R2",
")",
";",
"}",
"if",
"(",
"Subtarget",
".",
"isPPC64",
"(",
")",
")",
"{",
"Reserved",
".",
"set",
"(",
"PPC",
"::",
"R13",
")",
";",
"Reserved",
".",
"set",
"(",
"PPC",
"::",
"R31",
")",
";",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 10,709 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
GCC | i386 | CPP | program_repair | CPU | 10,710 | [
"<FIXS>",
"const",
"char",
"*",
"name",
";",
"char",
"*",
"string",
",",
"*",
"prefix",
";",
"<FIXE>"
] | [
"int",
"reloc",
";",
"{",
"int",
"len",
";",
"<BUGS>",
"char",
"*",
"name",
",",
"*",
"string",
",",
"*",
"prefix",
";",
"<BUGE>",
"name",
"=",
"IDENTIFIER_POINTER",
"(",
"DECL_ASSEMBLER_NAME",
"(",
"decl",
")",
")",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 10,711 | [
")",
"_",
"_",
"C",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256d",
")",
"_",
"_",
"builtin_ia32_vfnmaddpd256_mask",
"(",
"(",
"_",
"_",
"v4df",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4df",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v4df"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 10,712 | [
",",
"V1",
")",
";"
] | [
"ArrayRef",
"<",
"int",
">",
"Mask",
"=",
"SVOp",
"->",
"getMask",
"(",
")",
";",
"assert",
"(",
"Subtarget",
"->",
"hasAVX512",
"(",
")",
"&&",
"<STR_LIT>",
"Cannot lower 512-bit vectors w/o basic ISA!",
"<STR_LIT>",
")",
";",
"EVT",
"ExtVT",
";",
"switch",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 10,713 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_L... |
LLVM | AMDGPU | TD | program_repair | GPU | 10,714 | [
"<FIXS>",
"bits",
"<NUM_LIT>",
">",
"imm",
"=",
"!",
"if",
"(",
"ps",
".",
"has_offset",
",",
"ps",
".",
"offset_is_imm",
",",
"<NUM_LIT>",
")",
";",
"<FIXE>"
] | [
"bits",
"<NUM_LIT>",
">",
"sbase",
";",
"bits",
"<NUM_LIT>",
">",
"sdst",
";",
"bits",
"<NUM_LIT>",
">",
"offset",
";",
"<BUGS>",
"bits",
"<NUM_LIT>",
">",
"imm",
"=",
"!",
"if",
"(",
"ps",
".",
"has_offset",
",",
"ps",
".",
"offset_is_imm",
",",
"<NUM... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 10,715 | [
"::",
"J2_jumpfnew",
":"
] | [
"SrcReg",
"=",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"if",
"(",
"isIntRegForSubInst",
"(",
"DstReg",
")",
"&&",
"isIntRegForSubInst",
"(",
"SrcReg",
")",
")",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"break",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 10,716 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"-",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
... |
GCC | mips | CPP | code_generation | CPU | 10,717 | [
"bool",
"mips_split_symbol",
"(",
"rtx",
"temp",
",",
"rtx",
"addr",
",",
"machine_mode",
"mode",
",",
"rtx",
"*",
"low_out",
")",
"{",
"enum",
"mips_symbol_context",
"context",
";",
"enum",
"mips_symbol_type",
"symbol_type",
";",
"rtx",
"high",
";",
"context"... | [
"Return",
"a",
"LO_SUM",
"expression",
"for",
"ADDR",
".",
"TEMP",
"is",
"as",
"for",
"mips_force_temporary",
"and",
"is",
"used",
"to",
"load",
"the",
"high",
"part",
"into",
"a",
"register",
"."
] |
LLVM | Mips | CPP | next_suggestion | CPU | 10,718 | [
"return",
"HasHazard",
";"
] | [
"bool",
"HasHazard",
"=",
"Candidate",
".",
"isImplicitDef",
"(",
")",
";",
"HasHazard",
"|=",
"IM",
".",
"hasHazard",
"(",
"Candidate",
")",
";",
"HasHazard",
"|=",
"RegDU",
".",
"update",
"(",
"Candidate",
",",
"<NUM_LIT>",
",",
"Candidate",
".",
"getNum... |
GCC | alpha | MD | stmt_completion | MPU | 10,719 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 10,720 | [
"Parser",
".",
"Lex",
"(",
")",
";"
] | [
"SMLoc",
"S",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
"const",
"AsmToken",
"&",
"Tok",
"=",
"Parser",
".",
"getTok",
"(",
")",
";",
"if",
"(",
"Tok",
".",
"isNot",
"(",
"AsmToken",
"::",
"Identifier",
")",
")",
"retu... |
LLVM | X86 | CPP | program_repair | CPU | 10,721 | [
"<FIXS>",
"Register",
"Reg",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<FIXE>"
] | [
"case",
"X86",
"::",
"EH_RETURN",
":",
"case",
"X86",
"::",
"EH_RETURN64",
":",
"{",
"<BUGS>",
"unsigned",
"Reg",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"<BUGE>",
"OutStreamer",
"->",
"AddComment",
"(",
"Strin... |
LLVM | BPF | CPP | stmt_completion | Virtual ISA | 10,722 | [
")",
",",
"CTy",
")",
";"
] | [
"const",
"DINodeArray",
"Elements",
"=",
"CTy",
"->",
"getElements",
"(",
")",
";",
"uint32_t",
"VLen",
"=",
"Elements",
".",
"size",
"(",
")",
";",
"if",
"(",
"VLen",
">",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
";",
"bool",
"HasBitField",
"=",
... |
GCC | pa | MD | next_suggestion | CPU | 10,723 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 10,724 | [
"ret",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"(",
"poly8x16_t",
")",
"_",
"_",
"builtin_aarch64_get_qregxiv16qi",
"(",
"_",
"_",
"o",
",",
"<NUM_LIT>",
")",
";"
] | [
"vld4q_dup_p8",
"(",
"const",
"poly8_t",
"*",
"_",
"_",
"a",
")",
"{",
"poly8x16x4_t",
"ret",
";",
"_",
"_",
"builtin_aarch64_simd_xi",
"_",
"_",
"o",
";",
"_",
"_",
"o",
"=",
"_",
"_",
"builtin_aarch64_ld4rv16qi",
"(",
"(",
"const",
"_",
"_",
"builtin... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 10,725 | [
"return",
"constrainSelectedInstRegOperands",
"(",
"*",
"JumpTableInst",
",",
"TII",
",",
"TRI",
",",
"RBI",
")",
";"
] | [
"Register",
"JTAddr",
"=",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";",
"unsigned",
"JTI",
"=",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getIndex",
"(",
")",
";",
"Register",
"Index",
"=",
"I",
".",
"getOpe... |
GCC | sparc | CPP | code_generation | CPU | 10,726 | [
"static",
"void",
"vector_init_bshuffle",
"(",
"rtx",
"target",
",",
"rtx",
"elt",
",",
"machine_mode",
"mode",
",",
"machine_mode",
"inner_mode",
")",
"{",
"rtx",
"t1",
",",
"final_insn",
",",
"sel",
";",
"int",
"bmask",
";",
"t1",
"=",
"gen_reg_rtx",
"("... | [
"Subroutine",
"of",
"sparc_expand_vector_init",
".",
"Emit",
"code",
"to",
"initialize",
"all",
"fields",
"of",
"TARGET",
"to",
"ELT",
"by",
"means",
"of",
"VIS2",
"BSHUFFLE",
"insn",
".",
"MODE",
"and",
"INNER_MODE",
"are",
"the",
"modes",
"describing",
"TARG... |
LLVM | X86 | TD | next_suggestion | CPU | 10,727 | [
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] | [
"def",
"HWWriteResGroup104",
":",
"SchedWriteRes",
"<",
"[",
"HWPort1",
",",
"HWPort5",
",",
"HWPort23",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | TD | next_suggestion | CPU | 10,728 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
GCC | rs6000 | MD | stmt_completion | CPU | 10,729 | [
")",
")"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 10,730 | [
"<NUM_LIT>",
";"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"ByteAccess",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"mayLoad",
"=",
"<NUM_LI... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 10,731 | [
"if",
"(",
"Desc",
".",
"TSFlags",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{"
] | [
"if",
"(",
"Pos",
"+",
"sizeof",
"(",
"uint64_t",
")",
">",
"Bytes",
".",
"size",
"(",
")",
")",
"return",
"MCDisassembler",
"::",
"Fail",
";",
"uint64_t",
"Reg",
"=",
"support",
"::",
"endian",
"::",
"read64le",
"(",
"Bytes",
".",
"data",
"(",
")",
... |
GCC | sparc | MD | stmt_completion | CPU | 10,732 | [
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"VM64",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VM64",
"[",
"(",
"match_operand",
":",
"VM64",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VM64",
"<NUM_LIT>",
"<... |
LLVM | Kudeyar | CPP | stmt_completion | CPU | 10,733 | [
")",
"return",
"SmallBSSSection",
";"
] | [
"const",
"MCSection",
"*",
"KudeyarTargetObjectFile",
"::",
"SelectSectionForGlobal",
"(",
"const",
"GlobalValue",
"*",
"GV",
",",
"SectionKind",
"Kind",
",",
"Mangler",
"*",
"Mang",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"const",
"{",
"if",
"(",
"Kind... |
GCC | m68k | CPP | code_generation | MPU | 10,734 | [
"rtx_code",
"m68k_output_compare_fp",
"(",
"rtx",
"op0",
",",
"rtx",
"op1",
",",
"rtx_code",
"code",
")",
"{",
"rtx_code",
"tmp",
"=",
"m68k_find_flags_value",
"(",
"op0",
",",
"op1",
",",
"code",
")",
";",
"if",
"(",
"tmp",
"!=",
"UNKNOWN",
")",
"return... | [
"Emit",
"a",
"comparison",
"between",
"OP0",
"and",
"OP1",
".",
"CODE",
"is",
"the",
"code",
"of",
"the",
"comparison",
".",
"It",
"is",
"returned",
",",
"potentially",
"modified",
"if",
"necessary",
"."
] |
LLVM | XCore | CPP | next_suggestion | MPU | 10,735 | [
"SDValue",
"CP",
"=",
"DAG",
".",
"getConstantPool",
"(",
"GAI",
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"int64_t",
"Offset",
"=",
"GN",
"->",
"getOffset",
"(",
")",
";",
"if",
"(",
"IsSmallObject",
"(",
"GV",
",",
"*",
"this",
")",
")",
"{",
"int64_t",
"FoldedOffset",
"=",
"std",
"::",
"max",
"(",
"Offset",
"&",
"~",
"<NUM_LIT>",
",",
"(",
"int64_t",
... |
GCC | visium | CPP | next_suggestion | Virtual ISA | 10,736 | [
"default",
":"
] | [
"if",
"(",
"!",
"CONST_INT_P",
"(",
"op",
")",
"||",
"INTVAL",
"(",
"op",
")",
"<",
"<NUM_LIT>",
")",
"return",
"false",
";",
"switch",
"(",
"mode",
")",
"{",
"case",
"QImode",
":",
"return",
"INTVAL",
"(",
"op",
")",
"<=",
"<NUM_LIT>",
";",
"case"... |
LLVM | ARM | CPP | next_suggestion | CPU | 10,737 | [
"if",
"(",
"unsigned",
"ShImm",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"MO2",
".",
"getImm",
"(",
")",
")",
")",
"O",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
"<<",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"MO2",
".",
"... | [
"if",
"(",
"!",
"MO1",
".",
"getReg",
"(",
")",
")",
"{",
"unsigned",
"ImmOffs",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"MO2",
".",
"getImm",
"(",
")",
")",
";",
"assert",
"(",
"ImmOffs",
"&&",
"<STR_LIT>",
"Malformed indexed load / store!",
"<STR_LIT>"... |
LLVM | CellSPU | CPP | stmt_completion | MPU | 10,738 | [
"Static",
")",
"{"
] | [
"Constant",
"*",
"C",
"=",
"CP",
"->",
"getConstVal",
"(",
")",
";",
"SDValue",
"CPI",
"=",
"DAG",
".",
"getTargetConstantPool",
"(",
"C",
",",
"PtrVT",
",",
"CP",
"->",
"getAlignment",
"(",
")",
")",
";",
"SDValue",
"Zero",
"=",
"DAG",
".",
"getCons... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 10,739 | [
"unsigned",
"ReservedVGPRFirst",
"=",
"MaxWorkGroupVGPRCount",
"-",
"MFI",
"->",
"getDebuggerReservedVGPRCount",
"(",
")",
";"
] | [
"reserveRegisterTuples",
"(",
"Reserved",
",",
"AMDGPU",
"::",
"TTMP10_TTMP11",
")",
";",
"unsigned",
"MaxWorkGroupSGPRCount",
"=",
"getMaxWorkGroupSGPRCount",
"(",
"MF",
")",
";",
"unsigned",
"MaxWorkGroupVGPRCount",
"=",
"getMaxWorkGroupVGPRCount",
"(",
"MF",
")",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 10,740 | [
"const",
"{"
] | [
"bool",
"isVOP2",
"(",
"uint16_t",
"Opcode",
")"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 10,741 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"type",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
GCC | pa | MD | next_suggestion | CPU | 10,742 | [
"rtx",
"addr",
"=",
"convert_memory_address",
"(",
"Pmode",
",",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
")"
] | [
"{",
"rtx",
"libfunc",
"=",
"optab_libfunc",
"(",
"sync_lock_test_and_set_optab",
",",
"HImode",
")"
] |
GCC | i386 | CPP | next_suggestion | CPU | 10,743 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_fnmadd_sh",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U"... |
GCC | mn10300 | MD | next_suggestion | MPU | 10,744 | [
"(",
"CC_REG",
"<NUM_LIT>",
")"
] | [
"(",
"SP_REG",
"<NUM_LIT>",
")",
"(",
"MDR_REG",
"<NUM_LIT>",
")"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 10,745 | [
"(",
"fndecl",
")",
";"
] | [
"bool",
"rs6000_fndecl_pcrel_p",
"(",
"const_tree",
"fndecl",
")",
"{",
"if",
"(",
"DEFAULT_ABI",
"!=",
"ABI_ELFv2",
")",
"return",
"false",
";",
"struct",
"cl_target_option",
"*",
"opts",
"=",
"target_opts_for_fn"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 10,746 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_vaddhs",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 10,747 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"Offset",
")",
")",
";"
] | [
"static",
"DecodeStatus",
"decodeDirectBrTarget",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Imm",
",",
"uint64_t",
",",
"const",
"MCDisassembler",
"*",
")",
"{",
"int32_t",
"Offset",
"=",
"SignExtend32",
"<",
"<NUM_LIT>",
">",
"(",
"Imm",
")",
";"
] |
GCC | arm | MD | stmt_completion | CPU | 10,748 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | ARM | TD | next_suggestion | CPU | 10,749 | [
"}"
] | [
"class",
"VST2LNWB",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
">",
":",
"NLdStLn",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op7_4",
",",
"(",
"outs",
"GPR",
":",
"... |
LLVM | ARM | CPP | program_repair | CPU | 10,750 | [
"<FIXS>",
"SDValue",
"PICLabel",
"=",
"DAG",
".",
"getConstant",
"(",
"ARMPCLabelIndex",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
";",
"<FIXE>"
] | [
"false",
",",
"false",
",",
"false",
",",
"<NUM_LIT>",
")",
";",
"SDValue",
"Chain",
"=",
"Argument",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
";",
"<BUGS>",
"SDValue",
"PICLabel",
"=",
"DAG",
".",
"getConstant",
"(",
"ARMPCLabelIndex",
",",
"MVT",
"::",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 10,751 | [
")",
":",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"a",
")",
":",
")",
";"
] | [
"uint16_t",
"result",
";",
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"uaddlv %h0,%1.8b",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 10,752 | [
"MBB",
".",
"addLiveIn",
"(",
"Mips",
"::",
"V0",
")",
";"
] | [
"return",
";",
"}",
"if",
"(",
"!",
"MF",
".",
"getTarget",
"(",
")",
".",
"isPositionIndependent",
"(",
")",
")",
"{",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"Mips",
"::",
"LUi",
")",
",",
"V0",
")",
".",
"a... |
GCC | rs6000 | MD | next_suggestion | CPU | 10,753 | [
"<STR_LIT>"
] | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_IEEE128_MOVE",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 10,754 | [
"<FIXS>",
"|",
"|",
"REGNO",
"(",
"SET_DEST",
"(",
"elt",
")",
")",
"!",
"=",
"GET_SSE_REGNO",
"(",
"i",
")",
"<FIXE>"
] | [
"if",
"(",
"GET_CODE",
"(",
"elt",
")",
"!",
"=",
"SET",
"|",
"|",
"GET_CODE",
"(",
"SET_DEST",
"(",
"elt",
")",
")",
"!",
"=",
"REG",
"|",
"|",
"GET_MODE",
"(",
"SET_DEST",
"(",
"elt",
")",
")",
"!",
"=",
"V8SImode",
"<BUGS>",
"|",
"|",
"REGNO... |
LLVM | HSAIL | CPP | next_suggestion | Virtual ISA | 10,755 | [
"}"
] | [
"void",
"HSAILMCCodeEmitter",
"::",
"EmitRegModRMByte",
"(",
"const",
"MCOperand",
"&",
"ModRMReg",
",",
"unsigned",
"RegOpcodeFld",
",",
"unsigned",
"&",
"CurByte",
",",
"raw_ostream",
"&",
"OS",
")",
"const",
"{",
"llvm_unreachable",
"(",
"<STR_LIT>",
"When do w... |
LLVM | AArch64 | TD | stmt_completion | CPU | 10,756 | [
")",
",",
"$",
"Rn",
",",
"sub_16",
")",
")",
",",
"<NUM_LIT>",
")",
")",
",",
"sub_16",
")",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v1i64",
"(",
"zext",
"(",
"v1i16",
"FPR16",
":",
"$",
"Rn",
")",
")",
")",
",",
"(",
"v1i64",
"(",
"SUBREG_TO_REG",
"(",
"i64",
"<NUM_LIT>",
")",
",",
"(",
"v1i16",
"(",
"DUPhv_H",
"(",
"v8i16",
"(",
"SUBREG_TO_REG",
... |
LLVM | PowerPC | TD | stmt_completion | CPU | 10,757 | [
"$",
"dst",
")",
",",
"<STR_LIT>",
",",
"IIC_LdStSTFDU",
",",
"[",
"]",
">",
",",
"RegConstraint",
"<",
"<STR_LIT>",
">",
",",
"NoEncode",
"<",
"<STR_LIT>",
">",
",",
"PPC970_DGroup_Cracked",
";"
] | [
"def",
"STFDUX",
":",
"XForm_8_memOp",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"ptr_rc_nor0",
":",
"$",
"ea_res",
")",
",",
"(",
"ins",
"f8rc",
":",
"$",
"rS",
",",
"memrr",
":"
] |
LLVM | ARM64 | CPP | next_suggestion | CPU | 10,758 | [
"}"
] | [
"unsigned",
"Register",
"=",
"GPR64DecoderTable",
"[",
"RegNo",
"]",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
"(",
"Register",
")",
")",
";",
"return",
"Success",
";"
] |
LLVM | LC3 | CPP | code_generation | CPU | 10,759 | [
"SDValue",
"LC3TargetLowering",
"::",
"LowerOperation",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"switch",
"(",
"Op",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unimplemented op... | [
"LowerOperation",
"-",
"Provide",
"custom",
"lowering",
"hooks",
"for",
"some",
"operations",
"."
] |
LLVM | Mips | TD | stmt_completion | CPU | 10,760 | [
"{"
] | [
"def",
"uimm4_ptr",
":",
"Operand",
"<",
"iPTR",
">"
] |
LLVM | MOS | CPP | stmt_completion | MPU | 10,761 | [
";"
] | [
"case",
"MachineOperand",
"::",
"MO_MachineBasicBlock",
":",
"MCOp",
"=",
"MCOperand",
"::",
"createExpr",
"(",
"MCSymbolRefExpr",
"::",
"create",
"(",
"MO",
".",
"getMBB",
"(",
")",
"->",
"getSymbol",
"(",
")",
",",
"Ctx",
")",
")",
";",
"break",
";",
"... |
LLVM | X86 | CPP | program_repair | CPU | 10,762 | [
"<FIXS>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/GlobalISel/CallLowering.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/GlobalISel/InstructionSelector.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/GlobalISel/LegalizerInfo.h",
"<STR_LIT>",
"#",
"includ... | [
"#",
"include",
"<STR_LIT>",
"X86SelectionDAGInfo.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/StringRef.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/Triple.h",
"<STR_LIT>",
"<BUGS>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/GlobalISel/GISelAccessor.h",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 10,763 | [
"String",
":",
"{"
] | [
"if",
"(",
"!",
"getLexer",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"RParen",
")",
")",
"return",
"true",
";",
"S",
"=",
"Parser",
".",
"getTok",
"(",
")",
".",
"getLoc",
"(",
")",
";",
"Operands",
".",
"push_back",
"(",
"<STR_LIT>",
"::",
"<... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 10,764 | [
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"SW_AUTO_INC",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"SW_FORCE_SIGN0",
"=",
"<NUM_LIT>",
";",
"int",
"RM_DEFAULT",
"=",
"<NUM_LIT>",
";",
"int",
"RM_G1_RHNE",
"=",
"<NUM_LIT>",
";",
"int",
"RM_G1_RD",
"=",
"<NUM... |
LLVM | Hexagon | TD | stmt_completion | DSP | 10,765 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rtt32",
"{"
] |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 10,766 | [
"}"
] | [
"MCInstLowering",
".",
"lower",
"(",
"MI",
",",
"TmpInst",
",",
"MAI",
")",
";",
"outputMCInst",
"(",
"TmpInst",
")",
";"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 10,767 | [
"am_indexed8",
":",
"$",
"addr",
")",
")",
"]",
">",
";"
] | [
"def",
"LDRBui",
":",
"LoadUI",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"FPR8",
",",
"am_indexed8",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"FPR8",
":",
"$",
"Rt",
",",
"(",
"load"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 10,768 | [
"}"
] | [
"bool",
"hoistShapesInBB",
"(",
"MachineBasicBlock",
"*",
"MBB",
",",
"SmallVectorImpl",
"<",
"MIRef",
">",
"&",
"Shapes",
")",
"{",
"MIRef",
"&",
"FirstAMX",
"=",
"BBVisitedInfo",
"[",
"MBB",
"]",
".",
"FirstAMX",
";",
"auto",
"FirstShapeBelowAMX",
"=",
"ll... |
LLVM | R600 | CPP | stmt_completion | GPU | 10,769 | [
">",
"(",
"Op",
")",
";"
] | [
"const",
"SIInstrInfo",
"*",
"TII",
"=",
"static_cast",
"<",
"const",
"SIInstrInfo",
"*",
">",
"(",
"getTargetMachine",
"(",
")",
".",
"getInstrInfo",
"(",
")",
")",
";",
"const",
"SIRegisterInfo",
"&",
"TRI",
"=",
"TII",
"->",
"getRegisterInfo",
"(",
")",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 10,770 | [
"}"
] | [
"bool",
"SICacheControl",
"::",
"enableNamedBit",
"(",
"const",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"AMDGPU",
"::",
"CPol",
"::",
"CPol",
"Bit",
")",
"const",
"{",
"MachineOperand",
"*",
"CPol",
"=",
"TII",
"->",
"getNamedOperand",
"(",
"*",
"M... |
LLVM | LoongArch | CPP | stmt_completion | CPU | 10,771 | [
"<STR_LIT>",
":"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"CSR_ILP32S_LP64S_SaveList",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"CSR_ILP32F_LP64F_SaveList",
";",
"case",
"<STR_LIT>",
"::"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 10,772 | [
"unsigned",
"NumOps",
"=",
"MCID",
".",
"getNumOperands",
"(",
")",
";"
] | [
"if",
"(",
"!",
"NewMCID",
".",
"isPredicable",
"(",
")",
")",
"return",
"false",
";",
"}",
"else",
"{",
"SkipPred",
"=",
"!",
"NewMCID",
".",
"isPredicable",
"(",
")",
";",
"}",
"bool",
"HasCC",
"=",
"false",
";",
"bool",
"CCDead",
"=",
"false",
"... |
LLVM | X86 | CPP | next_suggestion | CPU | 10,773 | [
"for",
"(",
"int",
"Scale",
"=",
"MinSubLaneScale",
";",
"Scale",
"<=",
"MaxSubLaneScale",
";",
"Scale",
"*=",
"<NUM_LIT>",
")",
"if",
"(",
"SDValue",
"Shuffle",
"=",
"ShuffleSubLanes",
"(",
"Scale",
")",
")",
"return",
"Shuffle",
";"
] | [
"}",
"if",
"(",
"SrcLane",
"<",
"<NUM_LIT>",
")",
"continue",
";",
"for",
"(",
"int",
"SubLane",
"=",
"<NUM_LIT>",
";",
"SubLane",
"!=",
"SubLaneScale",
";",
"++",
"SubLane",
")",
"{",
"auto",
"MatchMasks",
"=",
"[",
"NumSubLaneElts",
"]",
"(",
"ArrayRef... |
GCC | rs6000 | MD | program_repair | CPU | 10,774 | [
"<FIXS>",
"emit_insn",
"(",
"gen_copysign",
"mode",
">",
"<NUM_LIT>",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"<FIXE>"
] | [
"emit_insn",
"(",
"gen_copysign",
"mode",
">",
"<NUM_LIT>",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"else",
"<BUGS>",
"{",
"rtx",
"tmp",
"=",
"gen_reg_rtx",
"(",
"M... |
LLVM | ARM64 | TD | next_suggestion | CPU | 10,775 | [
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] | [
"dag",
"InOperandList",
"=",
"iops",
";",
"let",
"Pattern",
"=",
"pattern",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 10,776 | [
"N",
")",
";"
] | [
"addSignedImmOperands",
"(",
"Inst",
","
] |
GCC | arm | CPP | stmt_completion | CPU | 10,777 | [
",",
"float32x4_t",
"_",
"_",
"b",
")",
"{"
] | [
"_",
"_",
"arm_vcmpneq",
"(",
"float32x4_t",
"_",
"_",
"a"
] |
GCC | iq2000 | CPP | stmt_completion | CPU | 10,778 | [
")",
";"
] | [
"int_arg_words",
"=",
"crtl",
"->",
"args",
".",
"info",
".",
"arg_words",
";",
"if",
"(",
"int_arg_words",
"<",
"<NUM_LIT>",
")",
"gpr_save_area_size",
"=",
"(",
"<NUM_LIT>",
"-",
"int_arg_words",
")",
"*",
"UNITS_PER_WORD",
";",
"else",
"gpr_save_area_size",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 10,779 | [
"SDValue",
"Vector",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BUILD_VECTOR",
",",
"DL",
",",
"MVT",
"::",
"v2f32",
",",
"MagLo",
",",
"HiOp",
")",
";"
] | [
"SelectionDAG",
"&",
"DAG",
"=",
"DCI",
".",
"DAG",
";",
"SDLoc",
"DL",
"(",
"N",
")",
";",
"if",
"(",
"MagnitudeOp",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f64",
")",
"{",
"SDValue",
"MagAsVector",
"=",
"DAG",
".",
"getNode",
"(",
"ISD... |
GCC | h8300 | MD | stmt_completion | MPU | 10,780 | [
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"pre_dec",
":",
"SI",
"(",
"reg",
":",
"SI",
"SP_REG",
")",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Alpha | CPP | program_repair | MPU | 10,781 | [
"<FIXS>",
"SDOperand",
"Offset",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SEXTLOAD",
",",
"MVT",
"::",
"i64",
",",
"Base",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
",",
"Tmp",
",",
"<FIXE>"
] | [
"SDOperand",
"Base",
"=",
"DAG",
".",
"getLoad",
"(",
"MVT",
"::",
"i64",
",",
"Chain",
",",
"VAList",
",",
"DAG",
".",
"getSrcValue",
"(",
"NULL",
")",
")",
";",
"SDOperand",
"Tmp",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ADD",
",",
"MVT",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 10,782 | [
"case",
"X86",
"::",
"SP",
":",
"DestReg",
"=",
"X86",
"::",
"RSP",
";",
"break",
";"
] | [
"case",
"'",
"l",
"'",
":",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"i8",
")",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"X86",
"::",
"GR8RegisterClass",
")",
";",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"i16",
")",
"return",
"std",... |
LLVM | X86 | TD | stmt_completion | CPU | 10,783 | [
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteVecStore",
"]",
">",
";"
] | [
"def",
"MOVPQIto64mr",
":",
"RS2I",
"<",
"<NUM_LIT>",
",",
"MRMDestMem",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"i64mem",
":",
"$",
"dst",
",",
"VR128"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 10,784 | [
"}"
] | [
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"return",
"false",
";",
"case",
"TargetOpcode",
"::",
"G_VAARG",
":",
"return",
"legalizeVaArg",
"(",
"MI",
",",
"MRI",
",",
"MIRBuilder",
")",
";",
"case",
"TargetOpcode",
"::",
... |
GCC | i386 | CPP | stmt_completion | CPU | 10,785 | [
"P",
"=",
"_",
"_",
"A",
";"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_store_ph",
"(",
"void",
"*",
"_",
"_",
"P",
",",
"_",
"_",
"m5... |
LLVM | ARM64 | TD | stmt_completion | CPU | 10,786 | [
"<NUM_LIT>",
",",
"FPR128",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"LDRQpre",
":",
"LoadPreIdx",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | J2 | CPP | next_suggestion | MPU | 10,787 | [
"}",
"(",
")",
";"
] | [
"SDValue",
"J2TargetLowering",
"::",
"LowerConstantPool",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"EVT",
"PtrVT",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"auto",
"*",
"CP",
"=... |
GCC | sh | MD | program_repair | CPU | 10,788 | [
"<FIXS>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<FIXE>"
] | [
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"\t",
"<STR_LIT>",
"<BUGE>",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_L... |
LLVM | Hexagon | TD | next_suggestion | DSP | 10,789 | [
"}"
] | [
"def",
"A2_abs",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_cf8126ae",
",",
"TypeS_2op",
">",
",",
"Enc_5e2823",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>"... |
LLVM | CellSPU | CPP | stmt_completion | MPU | 10,790 | [
"<STR_LIT>",
"Alignment is not power of 2",
"<STR_LIT>",
")",
";"
] | [
"MachineFrameInfo",
"*",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"unsigned",
"FrameSize",
"=",
"MFI",
"->",
"getStackSize",
"(",
")",
";",
"unsigned",
"TargetAlign",
"=",
"MF",
".",
"getTarget",
"(",
")",
".",
"getFrameInfo",
"(",
")",
"->"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 10,791 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 10,792 | [
")",
"+",
"i",
"]",
"=",
"uint8_t",
"(",
"Value",
">>",
"(",
"i",
"*",
"<NUM_LIT>",
")",
")",
";"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"!=",
"Size",
";",
"++",
"i",
")",
"Data",
"[",
"Fixup",
".",
"getOffset",
"("
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 10,793 | [
".",
"getExplicitKernArgSize",
"(",
"F",
",",
"MaxKernArgAlign",
")",
";"
] | [
"Attribute",
"MemBoundAttr",
"=",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>",
"amdgpu-memory-bound",
"<STR_LIT>",
")",
";",
"MemoryBound",
"=",
"MemBoundAttr",
".",
"isStringAttribute",
"(",
")",
"&&",
"MemBoundAttr",
".",
"getValueAsString",
"(",
")",
"==",
"<S... |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 10,794 | [
"}"
] | [
"bool",
"hasMBBRegister",
"(",
"const",
"MachineBasicBlock",
"&",
"MBB",
")",
"{",
"return",
"BBNumToRegMap",
".",
"contains",
"(",
"MBB",
".",
"getNumber",
"(",
")",
")",
";"
] |
GCC | c4x | MD | stmt_completion | DSP | 10,795 | [
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 10,796 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | ARM | TD | stmt_completion | CPU | 10,797 | [
",",
"[",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteVLD4",
"]",
">",
"{"
] | [
"def",
"_fixed",
":",
"NLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op7_4",
",",
"(",
"outs",
"VecListFourD",
":",
"$",
"Vd",
",",
"GPR",
":",
"$",
"wb",
")",
",",
"(",
"ins",
"AddrMode",
":",
"$",
"Rn",
")",
",",
"IIC_VLD1x2... |
LLVM | AArch64 | CPP | code_generation | CPU | 10,798 | [
"MachineInstr",
"*",
"AArch64InstrInfo",
"::",
"foldMemoryOperandImpl",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineInstr",
"*",
"MI",
",",
"ArrayRef",
"<",
"unsigned",
">",
"Ops",
",",
"MachineBasicBlock",
"::",
"iterator",
"InsertPt",
",",
"int",
"FrameIndex... | [
"foldMemoryOperand",
"-",
"Same",
"as",
"the",
"previous",
"version",
"except",
"it",
"allows",
"folding",
"of",
"any",
"load",
"and",
"store",
"from",
"/",
"to",
"any",
"address",
",",
"not",
"just",
"from",
"a",
"specific",
"stack",
"slot",
"."
] |
LLVM | Mips | CPP | program_repair | CPU | 10,799 | [
"<FIXS>",
"MachineBasicBlock",
"*",
"MipsTargetLowering",
"::",
"emitFEXT_CCRXI16_ins",
"(",
"<FIXE>"
] | [
"MI",
"->",
"eraseFromParent",
"(",
")",
";",
"return",
"BB",
";",
"}",
"<BUGS>",
"MachineBasicBlock",
"*",
"MipsTargetLowering",
"::",
"EmitFEXT_CCRXI16_ins",
"(",
"<BUGE>",
"unsigned",
"SltiOpc",
",",
"unsigned",
"SltiXOpc",
",",
"MachineInstr",
"*",
"MI",
","... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.