Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
CPP
stmt_completion
GPU
12,800
[ "<NUM_LIT>", ")", ".", "addReg", "(", "Src", ".", "getReg", "(", ")", ")", ";" ]
[ "MachineOperand", "&", "Src", "=", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "Register", "TmpReg", "=", "MRI", ".", "createVirtualRegister", "(", "&", "AMDGPU", "::", "VGPR_32RegClass", ")", ";", "Register", "ResultReg", "=", "MRI", ".", "create...
LLVM
PowerPC
CPP
next_suggestion
CPU
12,801
[ "fixupFuncForFI", "(", "DAG", ",", "FI", "->", "getIndex", "(", ")", ",", "N", ".", "getValueType", "(", ")", ")", ";" ]
[ "PPC", "::", "AddrMode", "PPCTargetLowering", "::", "SelectOptimalAddrMode", "(", "const", "SDNode", "*", "Parent", ",", "SDValue", "N", ",", "SDValue", "&", "Disp", ",", "SDValue", "&", "Base", ",", "SelectionDAG", "&", "DAG", ",", "MaybeAlign", "Align", ")...
LLVM
Mips
CPP
program_repair
CPU
12,802
[ "<FIXS>", "unsigned", "PCAdj", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "bool", "MipsConstantIslands", "::", "isBBInRange", "(", "MachineInstr", "*", "MI", ",", "MachineBasicBlock", "*", "DestBB", ",", "unsigned", "MaxDisp", ")", "{", "<BUGS>", "unsigned", "PCAdj", "=", "<NUM_LIT>", ";", "<BUGE>", "unsigned", "BrOffset", "=", "getOf...
GCC
aarch64
CPP
program_repair
CPU
12,803
[ "<FIXS>", "unsigned", "reg1", "=", "cfun", "->", "machine", "->", "frame", ".", "wb_push_candidate1", ";", "unsigned", "reg2", "=", "cfun", "->", "machine", "->", "frame", ".", "wb_push_candidate2", ";", "<FIXE>" ]
[ "poly_int64", "sve_callee_adjust", "=", "cfun", "->", "machine", "->", "frame", ".", "sve_callee_adjust", ";", "poly_int64", "below_hard_fp_saved_regs_size", "=", "cfun", "->", "machine", "->", "frame", ".", "below_hard_fp_saved_regs_size", ";", "<BUGS>", "unsigned", ...
LLVM
Hexagon
TD
next_suggestion
DSP
12,804
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ...
LLVM
ARM
CPP
next_suggestion
CPU
12,805
[ "if", "(", "M", "[", "i", "]", ">=", "<NUM_LIT>", "&&", "M", "[", "i", "]", "!=", "(", "int", ")", "(", "Off0", "+", "i", "/", "<NUM_LIT>", ")", ")", "return", "false", ";" ]
[ "unsigned", "Off0", "=", "rev", "?", "NumElts", "/", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "unsigned", "Off1", "=", "rev", "?", "<NUM_LIT>", ":", "NumElts", "/", "<NUM_LIT>", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "NumElts", "...
GCC
aarch64
CPP
next_suggestion
CPU
12,806
[ "}" ]
[ "vornq_u16", "(", "uint16x8_t", "_", "_", "a", ",", "uint16x8_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "|", "~", "_", "_", "b", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
12,807
[ "}" ]
[ "if", "(", "Cond", ".", "size", "(", ")", "!=", "<NUM_LIT>", ")", "return", ";", "if", "(", "!", "Cond", "[", "<NUM_LIT>", "]", ".", "isReg", "(", ")", ")", "return", ";", "Register", "CondReg", "=", "Cond", "[", "<NUM_LIT>", "]", ".", "getReg", ...
GCC
rs6000
MD
next_suggestion
CPU
12,808
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
MD
stmt_completion
CPU
12,809
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
GCC
rs6000
MD
stmt_completion
CPU
12,810
[ ":", "V1TI" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V1TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec" ]
LLVM
PIC16
CPP
next_suggestion
MPU
12,811
[ "SDValue", "ES", "=", "DAG", ".", "getTargetExternalSymbol", "(", "tmpName", ",", "MVT", "::", "i8", ")", ";" ]
[ "assert", "(", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "i8", "&&", "<STR_LIT>", "illegal value type to store on stack.", "<STR_LIT>", ")", ";", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "const", "Functi...
GCC
arm
CPP
stmt_completion
CPU
12,812
[ "_", "value", ",", "_", "_", "p", ")", ";" ]
[ "_", "_", "builtin_mve_vstrdq_scatter_offset_p_sv2di", "(", "(", "_", "_", "builtin_neon_di", "*", ")", "_", "_", "base", ",", "_", "_", "offset", ",", "_" ]
LLVM
ARM
CPP
next_suggestion
CPU
12,813
[ "SDValue", "ShuffleOps", "[", "]", "=", "{", "DAG", ".", "getUNDEF", "(", "ShuffleVT", ")", ",", "DAG", ".", "getUNDEF", "(", "ShuffleVT", ")", "}", ";" ]
[ "return", "SDValue", "(", ")", ";", "}", "SDValue", "SourceVec", "=", "V", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "auto", "Source", "=", "find", "(", "Sources", ",", "SourceVec", ")", ";", "if", "(", "Source", "==", "Sources", ".", "end", "("...
GCC
i386
CPP
stmt_completion
CPU
12,814
[ "m64", "_", "_", "m1", ",", "_", "_", "m64", "_", "_", "m2", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "m_packsswb", "(", "_", "_" ]
LLVM
X86
CPP
next_suggestion
CPU
12,815
[ "}" ]
[ "RegisterMCAsmParser", "<", "X86AsmParser", ">", "X", "(", "TheX86_32Target", ")", ";", "RegisterMCAsmParser", "<", "X86AsmParser", ">", "Y", "(", "TheX86_64Target", ")", ";" ]
GCC
aarch64
CPP
next_suggestion
CPU
12,816
[ "return", "costs", "->", "advsimd", ";" ]
[ "static", "const", "simd_vec_cost", "*", "aarch64_simd_vec_costs_for_flags", "(", "unsigned", "int", "flags", ")", "{", "const", "cpu_vector_cost", "*", "costs", "=", "aarch64_tune_params", ".", "vec_costs", ";", "if", "(", "(", "flags", "&", "VEC_ANY_SVE", ")", ...
LLVM
ARM64
TD
next_suggestion
CPU
12,817
[ "}" ]
[ "def", "BarrierAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
MSP430
CPP
next_suggestion
MPU
12,818
[ "}" ]
[ "MFI", "->", "setCalleeSavedFrameSize", "(", "CSI", ".", "size", "(", ")", "*", "<NUM_LIT>", ")", ";", "for", "(", "unsigned", "i", "=", "CSI", ".", "size", "(", ")", ";", "i", "!=", "<NUM_LIT>", ";", "--", "i", ")", "{", "unsigned", "Reg", "=", ...
LLVM
ARM
TD
next_suggestion
CPU
12,819
[ "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
[ "def", "VecListDPairAllLanesAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
12,820
[ "if", "(", "isPassEnabled", "(", "EnableVOPD", ",", "CodeGenOptLevel", "::", "Less", ")", ")", "DAG", "->", "addMutation", "(", "createVOPDPairingMutation", "(", ")", ")", ";" ]
[ "DAG", "->", "addMutation", "(", "createLoadClusterDAGMutation", "(", "DAG", "->", "TII", ",", "DAG", "->", "TRI", ")", ")", ";", "if", "(", "ST", ".", "shouldClusterStores", "(", ")", ")", "DAG", "->", "addMutation", "(", "createStoreClusterDAGMutation", "(...
LLVM
Hexagon
TD
next_suggestion
DSP
12,821
[ "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "A2_paddt", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
GCC
z8k
MD
next_suggestion
MPU
12,822
[ "<STR_LIT>" ]
[ "(", "and", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
sh
MD
program_repair
CPU
12,823
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "QIHISI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "QIHISI", "(", "and", ":", "QIHISI", "(", "mem", ":", "QIHISI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LI...
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "I124", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "I124", "(", "and", ":", "I124", "(...
GCC
arm
CPP
stmt_completion
CPU
12,824
[ "_", "o", ",", "(", "int8x8_t", ")", "_", "_", "b", ")", ";" ]
[ "vtbl2_p8", "(", "poly8x8x2_t", "_", "_", "a", ",", "uint8x8_t", "_", "_", "b", ")", "{", "union", "{", "poly8x8x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ti", "_", "_", "o", ";", "}", "_", "_", "au", "=", "{", "_", "_", "a", "}", ";"...
GCC
h8300
MD
next_suggestion
MPU
12,825
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
12,826
[ "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "immr", ";", "bits", "<", "<NUM_LIT>", ">", "imms", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "le...
GCC
arm
MD
next_suggestion
CPU
12,827
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ne", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":...
GCC
m32c
CPP
code_generation
MPU
12,828
[ "int", "m32c_prepare_shift", "(", "rtx", "*", "operands", ",", "int", "scale", ",", "int", "shift_code", ")", "{", "machine_mode", "mode", "=", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "shift_gen_func", "func", "=", "shift_gen_func_for", ...
[ "The", "m32c", "only", "has", "one", "shift", ",", "but", "it", "takes", "a", "signed", "count", ".", "GCC", "does", "n't", "want", "this", ",", "so", "we", "fake", "it", "by", "negating", "any", "shift", "count", "when", "we", "'re", "pretending", "...
GCC
pa
MD
stmt_completion
CPU
12,829
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
next_suggestion
CPU
12,830
[ "let", "ParserMatchClass", "=", "PCRelLabel19Operand", ";" ]
[ "def", "am_brcond", ":", "Operand", "<", "OtherVT", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
12,831
[ "_", "_", "m128", "_", "_", "C", ",", "_", "_", "m128", "_", "_", "D", ",", "const", "int", "_", "_", "imm", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_roundscale_round_ss", "(", "_", "_", "m128", "_", "_",...
LLVM
Hexagon
CPP
next_suggestion
DSP
12,832
[ "}" ]
[ "MachineInstr", "*", "PseudoMI", "=", "MF", "->", "CreateMachineInstr", "(", "QII", "->", "get", "(", "Hexagon", "::", "A4_ext", ")", ",", "MI", "->", "getDebugLoc", "(", ")", ")", ";", "if", "(", "ResourceTracker", "->", "canReserveResources", "(", "Pseud...
GCC
arm
CPP
stmt_completion
CPU
12,833
[ "_", "_", "addr", ")", "{" ]
[ "_", "_", "arm_vld2q", "(", "float32_t", "const", "*" ]
GCC
s390
MD
next_suggestion
MPU
12,834
[ "return", "<STR_LIT>" ]
[ "switch_to_section", "(", "targetm", ".", "asm_out", ".", "function_rodata_section", "(", "current_function_decl", ")", ")" ]
GCC
s390
CPP
stmt_completion
MPU
12,835
[ "TFmode", ")", ";" ]
[ "return", "m", "==", "FPRX2mode", "||", "(", "!", "TARGET_VXE", "&&", "m", "==" ]
GCC
pa
MD
next_suggestion
CPU
12,836
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "mem", ":", "QI", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<S...
LLVM
AArch64
TD
stmt_completion
CPU
12,837
[ ",", "Z_b", ">", ";" ]
[ "def", "_B", ":", "sve_int_perm_tbl", "<", "<NUM_LIT>", ",", "asm", ",", "ZPR8" ]
GCC
aarch64
MD
stmt_completion
CPU
12,838
[ ")", ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
12,839
[ "<STR_LIT>", ";" ]
[ "def", "A4_pzxtht", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_fb65...
GCC
mips
MD
next_suggestion
CPU
12,840
[ "<STR_LIT>" ]
[ "<STR_LIT>", "{", "return", "mips_must_initialize_gp_p", "(", ")", "?", "<STR_LIT>", ":", "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
12,841
[ "(", "State", ".", "getContext", "(", ")", ")", ";" ]
[ "State", ".", "addLoc", "(", "CCValAssign", "::", "getReg", "(", "ValNo", ",", "ValVT", ".", "getSimpleVT", "(", ")", ",", "Reg", ",", "LocVT", ".", "getSimpleVT", "(", ")", ",", "LocInfo", ")", ")", ";", "return", "false", ";", "}", "}", "if", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
12,842
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
avr
MD
program_repair
MPU
12,843
[ "<FIXS>", "(", "define_insn_and_split", "<STR_LIT>", "<FIXE>", "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "(", "define_insn_and_split", "<STR_LIT>", "<FIXE>", "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>",...
[ "avr_fix_inputs", "(", "operands", ",", "<NUM_LIT>", "<NUM_LIT>", ",", "regmask", "(", "HImode", ",", "<NUM_LIT>", ")", ")", "}", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "mu...
LLVM
X86
CPP
stmt_completion
CPU
12,844
[ "SignMask", ",", "BaseShAmt", ",", "Subtarget", ",", "DAG", ")", ";" ]
[ "}", "}", "MVT", "EltVT", "=", "VT", ".", "getVectorElementType", "(", ")", ";", "assert", "(", "EltVT", ".", "bitsLE", "(", "MVT", "::", "i64", ")", "&&", "<STR_LIT>", "Unexpected element type!", "<STR_LIT>", ")", ";", "if", "(", "EltVT", "!=", "MVT", ...
GCC
rs6000
CPP
next_suggestion
CPU
12,845
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpnle_sd", "(", "_", "_", "m128d", "_", "_", "A", ","...
LLVM
SystemZ
CPP
next_suggestion
CPU
12,846
[ "}" ]
[ "Node", "=", "emitIntrinsicWithCC", "(", "DAG", ",", "C", ".", "Op0", ",", "C", ".", "Opcode", ")", ";", "return", "SDValue", "(", "Node", ",", "Node", "->", "getNumValues", "(", ")", "-", "<NUM_LIT>", ")", ";", "default", ":", "llvm_unreachable", "(",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
12,847
[ ";" ]
[ "for", "(", "int", "I", "=", "<NUM_LIT>", ",", "E", "=", "Values", ".", "size", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "NewVal", "=", "Builder", ".", "CreateInsertElement", "(", "NewVal", ",", "Values", "[", "I", "]", ",", "I", ")"...
LLVM
SystemZ
CPP
stmt_completion
CPU
12,848
[ "Address", ",", "this", ",", "STI", ")", ";" ]
[ "Table", "=", "DecoderTable32", ";", "}", "else", "{", "Size", "=", "<NUM_LIT>", ";", "Table", "=", "DecoderTable48", ";", "}", "if", "(", "Size", ">", "<NUM_LIT>", "&&", "Region", ".", "readBytes", "(", "Address", "+", "<NUM_LIT>", ",", "Size", "-", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
12,849
[ "for", "(", "unsigned", "Idx", ":", "CoveringSubregs", ")", "{" ]
[ "Func", "(", "Idx", ")", ";", "return", ";", "}", "if", "(", "(", "SubRegMask", "&", "~", "LaneMask", ")", ".", "any", "(", ")", "||", "(", "SubRegMask", "&", "LaneMask", ")", ".", "none", "(", ")", ")", "continue", ";", "CoveringSubregs", ".", "...
LLVM
Hexagon
TD
next_suggestion
DSP
12,850
[ "let", "Uses", "=", "[", "P1", "]", ";" ]
[ "def", "J4_cmpeqi_fp1_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
12,851
[ "HexLines", ".", "push_back", "(", "<STR_LIT>", "<STR_LIT>", ")", ";" ]
[ "SmallString", "<", "<NUM_LIT>", ">", "SymbolName", ";", "getNameWithPrefix", "(", "SymbolName", ",", "&", "MF", "->", "getFunction", "(", ")", ")", ",", "getTargetStreamer", "(", ")", "->", "EmitAMDGPUSymbolType", "(", "SymbolName", ",", "ELF", "::", "STT_AMD...
LLVM
Hexagon
TD
next_suggestion
DSP
12,852
[ "}" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtended", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "DecoderNamespace", "=", "<STR_...
LLVM
AMDGPU
CPP
program_repair
GPU
12,853
[ "<FIXS>", "if", "(", "I", "->", "isBundle", "(", ")", "||", "!", "I", "->", "isBundled", "(", ")", ")", "{", "<FIXE>" ]
[ "for", "(", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", "->", "begin", "(", ")", ",", "E", "=", "MBB", "->", "end", "(", ")", ";", "NumInstr", "SkipThreshold", "&&", "I", "!=", "E", ";", "++", "I", ")", "{", "<BUGS>", "if", "(", "I", ...
GCC
i386
CPP
stmt_completion
CPU
12,854
[ "_", "_", "m256h", "_", "_", "a", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_castph_si256", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
12,855
[ "(", "AddrSymbol", ")", ";" ]
[ "if", "(", "TT", ".", "getArch", "(", ")", "==", "Triple", "::", "x86_64", "&&", "TM", ".", "getCodeModel", "(", ")", "==", "CodeModel", "::", "Large", ")", "{", "if", "(", "MCSymbol", "*", "AddrSymbol", "=", "OutContext", ".", "lookupSymbol", "(", "...
LLVM
PowerPC
TD
stmt_completion
CPU
12,856
[ "PredicateMethod", "=", "<STR_LIT>", ";" ]
[ "def", "PPCRegVSSRCAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let" ]
LLVM
Hexagon
TD
stmt_completion
DSP
12,857
[ ":", "InstrItinClass", ";" ]
[ "def", "tc_4b68bce4" ]
LLVM
Hexagon
TD
stmt_completion
DSP
12,858
[ ";" ]
[ "def", "tc_9ad9998f", ":", "InstrItinClass" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
12,859
[ "(", ")", ")", "continue", ";" ]
[ "unsigned", "TPCInstrInfo", "::", "removeBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "int", "*", "BytesRemoved", ")", "const", "{", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", ".", "end", "(", ")", ";", "unsigned", "Count", "=", "<NUM_LIT...
GCC
i386
CPP
stmt_completion
CPU
12,860
[ "_", "m128d", "_", "_", "B", ",", "int", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_range_sd", "(", "_", "_", "m128d", "_", "_", "A", ",",...
LLVM
AArch64
TD
next_suggestion
CPU
12,861
[ "bits", "<", "<NUM_LIT>", ">", "Ra", ";" ]
[ "class", "BaseThreeOperandFPData", "<", "bit", "isNegated", ",", "bit", "isSub", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pat", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "i...
LLVM
Hexagon
TD
next_suggestion
DSP
12,862
[ "}" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "USR_OVF", "]", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCommutable", "=", "<NU...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
12,863
[ "Device", ";" ]
[ "if", "(", "Ord", "==", "SyncScope", "::", "SingleThread", "||", "Ord", "==", "MMI", "->", "Work_ItemSSID", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", "::", "Invocation", ";", "else", "if", "(", "Ord", "==", "SyncScope", "::", "System", "||", "Ord", ...
GCC
aarch64
MD
next_suggestion
CPU
12,864
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "GPI", "(", "plus", ":", "GPI", "(", "ne", ":", "GPI", "(", "reg", ":", "CC_C", "CC_REGNUM", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "mat...
GCC
i386
CPP
program_repair
CPU
12,865
[ "<FIXS>", "fputs", "(", "ASSEMBLER_DIALECT", "==", "ASM_ATT", "?", "<STR_LIT>", "@GOTTPOFF(%rip)", "<STR_LIT>", ":", "<STR_LIT>", "@GOTTPOFF[rip]", "<STR_LIT>", ",", "file", ")", ";", "<FIXE>" ]
[ "case", "UNSPEC_GOTNTPOFF", ":", "output_addr_const", "(", "file", ",", "op", ")", ";", "if", "(", "TARGET_64BIT", ")", "<BUGS>", "fputs", "(", "<STR_LIT>", "@GOTTPOFF(%rip)", "<STR_LIT>", ",", "file", ")", ";", "<BUGE>", "elsefputs", "(", "<STR_LIT>", "@GOTNT...
GCC
arm
MD
next_suggestion
CPU
12,866
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
CPP
next_suggestion
CPU
12,867
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_setr_pd", "(", "double", "_", "_", "W", ",", "double", ...
LLVM
ARM
CPP
program_repair
CPU
12,868
[ "<FIXS>", "if", "(", "parseVectorLane", "(", "NextLaneKind", ",", "NextLaneIndex", ")", "!=", "MatchOperand_Success", ")", "<FIXE>", "<FIXS>", "if", "(", "NextLaneKind", "!=", "LaneKind", "||", "LaneIndex", "!=", "NextLaneIndex", ")", "{", "<FIXE>" ]
[ "Count", "+=", "<NUM_LIT>", ";", "VectorLaneTy", "NextLaneKind", ";", "SMLoc", "EndLoc", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "<BUGS>", "if", "(", "parseVectorLane", "(", "NextLaneKind", ")", "!=", "MatchOperand_Success", ")"...
GCC
i370
MD
next_suggestion
CPU
12,869
[ "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "if_then_else", "(", "lt", "(", "cc0", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "pc", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
12,870
[ "MBB", "->", "insert", "(", "InsertPt", ",", "NewMI", ")", ";" ]
[ "if", "(", "i", "==", "OpNo", ")", "{", "assert", "(", "MO", ".", "isReg", "(", ")", "&&", "<STR_LIT>", "Expected to fold into reg operand!", "<STR_LIT>", ")", ";", "addOperands", "(", "MIB", ",", "MOs", ",", "PtrOffset", ")", ";", "}", "else", "{", "M...
LLVM
Blackfin
CPP
next_suggestion
DSP
12,871
[ "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "getSubReg", "(", "Reg", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addImm", "(", "value", "&", "<NUM_LIT>", ")", ".", "add...
[ "}", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "getSubReg", "(", "Reg", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addImm", "(", "(", "value", ">>", "<NUM_LIT>", ")"...
LLVM
X86
TD
stmt_completion
CPU
12,872
[ ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "MOV64sr", ":", "RI", "<", "<NUM_LIT>", ",", "MRMSrcReg", ",", "(", "outs", "SEGMENT_REG", ":", "$", "dst", ")", ",", "(", "ins", "GR64" ]
LLVM
AArch64
TD
stmt_completion
CPU
12,873
[ "<NUM_LIT>", "}", "=", "op2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "cond", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<...
GCC
alpha
CPP
stmt_completion
MPU
12,874
[ "temp", ";" ]
[ "if", "(", "is_high", ")", "{", "byteloc", "=", "(", "<NUM_LIT>", "-", "(", "loc", "*", "<NUM_LIT>", ")", ")", "&", "<NUM_LIT>", ";", "if", "(", "byteloc", "==", "<NUM_LIT>", ")", "zap_op", "=", "op", ";", "else", "temp", ">>=", "byteloc", ";", "by...
GCC
ia64
CPP
stmt_completion
CPU
12,875
[ "mode", ",", "rtx", "x", ")", "{" ]
[ "static", "bool", "ia64_cannot_force_const_mem", "(", "machine_mode" ]
LLVM
X86
CPP
stmt_completion
CPU
12,876
[ "(", "Mask", ")", ";" ]
[ "static", "SDValue", "getGatherNode", "(", "unsigned", "Opc", ",", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ",", "SDValue", "Src", ",", "SDValue", "Mask", ",", "SDValue", "Base", ",", "SDValue", "Index", ",", "SDValue", "ScaleOp", ",", "SDValue", ...
GCC
alpha
MD
stmt_completion
MPU
12,877
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AVR
CPP
next_suggestion
MPU
12,878
[ "if", "(", "SubTM", "->", "hasEIJMPCALL", "(", ")", ")", "OutStreamer", "->", "emitAssignment", "(", "MMI", "->", "getContext", "(", ")", ".", "getOrCreateSymbol", "(", "StringRef", "(", "<STR_LIT>", "__EIND__", "<STR_LIT>", ")", ")", ",", "MCConstantExpr", ...
[ "if", "(", "!", "SubTM", "->", "hasSmallStack", "(", ")", ")", "OutStreamer", "->", "emitAssignment", "(", "MMI", "->", "getContext", "(", ")", ".", "getOrCreateSymbol", "(", "StringRef", "(", "<STR_LIT>", "__SP_H__", "<STR_LIT>", ")", ")", ",", "MCConstantE...
GCC
i386
MD
program_repair
CPU
12,879
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<FIXE>", "<FIXS>", "if", "(", "TARGET_APX_NDD", "&", "&", "nf_applied", ">", ")", "return",...
[ "(", "const_string", "<STR_LIT>", ")", ")", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(",...
LLVM
AArch64
CPP
next_suggestion
CPU
12,880
[ "}" ]
[ "AddrReg", "=", "constrainOperandRegClass", "(", "II", ",", "AddrReg", ",", "II", ".", "getNumDefs", "(", ")", ")", ";", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "II", ")", ".", "addReg", "(", ...
LLVM
AArch64
CPP
stmt_completion
CPU
12,881
[ "Loc", ")", ";" ]
[ "const", "MCObjectFileInfo", "::", "Environment", "Format", "=", "getContext", "(", ")", ".", "getObjectFileInfo", "(", ")", "->", "getObjectFileType", "(", ")", ";", "bool", "IsMachO", "=", "Format", "==", "MCObjectFileInfo", "::", "IsMachO", ";", "StringRef", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
12,882
[ "uint16_t", "NMB", "=", "NM", ".", "first", "(", ")", ",", "NME", "=", "NM", ".", "last", "(", ")", ";" ]
[ "void", "BT", "::", "subst", "(", "RegisterRef", "OldRR", ",", "RegisterRef", "NewRR", ")", "{", "assert", "(", "Map", ".", "count", "(", "OldRR", ".", "Reg", ")", ">", "<NUM_LIT>", "&&", "<STR_LIT>", "OldRR not present in map", "<STR_LIT>", ")", ";", "Bit...
LLVM
AMDGPU
CPP
stmt_completion
GPU
12,883
[ "nullptr", ";" ]
[ "MachineInstr", "*", "AMDGPUInstrInfo", "::", "convertToThreeAddress", "(", "MachineFunction", "::", "iterator", "&", "MFI", ",", "MachineBasicBlock", "::", "iterator", "&", "MBBI", ",", "LiveVariables", "*", "LV", ")", "const", "{", "return" ]
LLVM
AArch64
TD
next_suggestion
CPU
12,884
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx", ";" ]
[ "def", "i32", ":", "BaseSIMDScalarCPY", "<", "FPR32", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "VectorIndexS", ">", "{", "bits", "<", "<NUM_LIT>", ">", "idx", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
12,885
[ "EXEC", ",", "&", "RI", ")", ";" ]
[ "bool", "SIInstrInfo", "::", "mayReadEXEC", "(", "const", "MachineRegisterInfo", "&", "MRI", ",", "const", "MachineInstr", "&", "MI", ")", "const", "{", "if", "(", "MI", ".", "isMetaInstruction", "(", ")", ")", "return", "false", ";", "if", "(", "MI", "....
LLVM
FISC
CPP
stmt_completion
CPU
12,886
[ "Op", ",", "VT", ",", "TargetAddr", ")", ";" ]
[ "SDValue", "TargetAddr", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GlobalAddr", "->", "getGlobal", "(", ")", ",", "Op", ",", "MVT", "::", "i64", ",", "<NUM_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "return", "DAG", ".", "getNode", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
12,887
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vcmphgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "Enc...
LLVM
Sparc
CPP
next_suggestion
CPU
12,888
[ "RegisterTargetMachine", "<", "SparcelTargetMachine", ">", "Z", "(", "getTheSparcelTarget", "(", ")", ")", ";" ]
[ "LLVM_EXTERNAL_VISIBILITY", "void", "LLVMInitializeSparcTarget", "(", ")", "{", "RegisterTargetMachine", "<", "SparcV8TargetMachine", ">", "X", "(", "getTheSparcTarget", "(", ")", ")", ";", "RegisterTargetMachine", "<", "SparcV9TargetMachine", ">", "Y", "(", "getTheSpar...
LLVM
Hexagon
TD
stmt_completion
DSP
12,889
[ "P3", ",", "SA0", ",", "USR", "]", ";" ]
[ "def", "J2_ploop3sr", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "b30_2Imm", ":", "$", "Ii", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_32779c6f", ",", "TypeCR", ">", ",", "Enc_864a5a", "{", "let", "Inst", "{", "<N...
LLVM
Hexagon
CPP
next_suggestion
DSP
12,890
[ "}" ]
[ "bool", "HexagonInstrInfo", "::", "getMemOperandWithOffset", "(", "const", "MachineInstr", "&", "LdSt", ",", "const", "MachineOperand", "*", "&", "BaseOp", ",", "int64_t", "&", "Offset", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "const", "{", "unsigne...
GCC
rs6000
CPP
next_suggestion
CPU
12,891
[ "}" ]
[ "if", "(", "op", "[", "<NUM_LIT>", "]", "==", "const0_rtx", ")", "rawaddr", "=", "op", "[", "<NUM_LIT>", "]", ";", "else", "{", "op", "[", "<NUM_LIT>", "]", "=", "copy_to_mode_reg", "(", "Pmode", ",", "op", "[", "<NUM_LIT>", "]", ")", ";", "rawaddr",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
12,892
[ "Paired", ".", "I", "->", "eraseFromParent", "(", ")", ";" ]
[ "const", "unsigned", "SubRegIdx1", "=", "std", "::", "get", "<", "<NUM_LIT>", ">", "(", "SubRegIdx", ")", ";", "const", "MCInstrDesc", "&", "CopyDesc", "=", "TII", "->", "get", "(", "TargetOpcode", "::", "COPY", ")", ";", "const", "auto", "*", "Dest0", ...
LLVM
Hexagon
TD
next_suggestion
DSP
12,893
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
m68k
MD
stmt_completion
MPU
12,894
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
12,895
[ "return", "BestGrowth", "!=", "~", "<NUM_LIT>", "u", ";" ]
[ "if", "(", "CloserWater", "&&", "MinNoSplitDisp", ">", "U", ".", "getMaxDisp", "(", ")", "/", "<NUM_LIT>", ")", "return", "false", ";", "for", "(", "water_iterator", "IP", "=", "std", "::", "prev", "(", "WaterList", ".", "end", "(", ")", ")", ",", "B...
LLVM
Hexagon
TD
next_suggestion
DSP
12,896
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "USR", "]", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
12,897
[ ",", "SDNode", "*", "Node", ")", "const", "{" ]
[ "void", "HexagonTargetLowering", "::", "AdjustInstrPostInstrSelection", "(", "MachineInstr", "&", "MI" ]
GCC
i386
CPP
stmt_completion
CPU
12,898
[ "_", "mmask64", "_", "_", "U", ",", "_", "_", "m512i", "_", "_", "A", ",", "_", "_", "m512i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_avg_epu8", "(", "_", "_", "m512i", "_", "_", "W"...
GCC
rs6000
CPP
code_generation
CPU
12,899
[ "int", "rs6000_loop_align", "(", "rtx", "label", ")", "{", "basic_block", "bb", ";", "int", "ninsns", ";", "if", "(", "!", "can_override_loop_align", ")", "return", "align_loops_log", ";", "bb", "=", "BLOCK_FOR_INSN", "(", "label", ")", ";", "ninsns", "=", ...
[ "Implement", "LOOP_ALIGN", "." ]