Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Mips
CPP
stmt_completion
CPU
12,900
[ "Mips", "::", "GP", ",", "IDLoc", ",", "STI", ")", ";" ]
[ "void", "MipsTargetStreamer", "::", "emitGPRestore", "(", "int", "Offset", ",", "SMLoc", "IDLoc", ",", "const", "MCSubtargetInfo", "*", "STI", ")", "{", "emitLoadWithImmOffset", "(", "Mips", "::", "LW", ",", "Mips", "::", "GP", ",", "Mips", "::", "SP", ","...
LLVM
SystemZ
TD
next_suggestion
CPU
12,901
[ "}" ]
[ "let", "RowFields", "=", "[", "<STR_LIT>", "]", ";", "let", "ColFields", "=", "[", "<STR_LIT>", "]", ";", "let", "KeyCol", "=", "[", "<STR_LIT>", "]", ";", "let", "ValueCols", "=", "[", "[", "<STR_LIT>", "]", "]", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
12,902
[ "expandLoadStackGuardBase", "(", "MI", ",", "ARM", "::", "MOV_ga_pcrel", ",", "ARM", "::", "LDRi12", ",", "RM", ")", ";" ]
[ "if", "(", "!", "Subtarget", ".", "useMovt", "(", "MF", ")", ")", "{", "if", "(", "RM", "==", "Reloc", "::", "PIC_", ")", "expandLoadStackGuardBase", "(", "MI", ",", "ARM", "::", "LDRLIT_ga_pcrel", ",", "ARM", "::", "LDRi12", ",", "RM", ")", ";", "...
GCC
sh
CPP
program_repair
CPU
12,903
[ "<FIXS>", "trapa_attr", "=", "lookup_attribute", "(", "<STR_LIT>", "trap_exit", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "current_function_decl", ")", ")", ";", "if", "(", "trapa_attr", ")", "fprintf", "(", "stream", ",", "<STR_LIT>", "trapa #%ld", "<STR_LIT>", "...
[ "fprintf", "(", "stream", ",", "<STR_LIT>", "%s", "<STR_LIT>", ",", "LOCAL_LABEL_PREFIX", ")", ";", "break", ";", "case", "'", "@", "'", ":", "<BUGS>", "if", "(", "trap_exit", ")", "fprintf", "(", "stream", ",", "<STR_LIT>", "trapa #%d", "<STR_LIT>", ",", ...
LLVM
X86
CPP
stmt_completion
CPU
12,904
[ "<NUM_LIT>", ")", ";" ]
[ "static", "bool", "printAsmMRegister", "(", "X86AsmPrinter", "&", "P", ",", "const", "MachineOperand", "&", "MO", ",", "char", "Mode", ",", "raw_ostream", "&", "O", ")", "{", "unsigned", "Reg", "=", "MO", ".", "getReg", "(", ")", ";", "bool", "EmitPercen...
GCC
h8300
MD
stmt_completion
MPU
12,905
[ ")", ")", ")", "]" ]
[ "(", "ashiftrt", ":", "DI", "(", "mult", ":", "DI", "(", "zero_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
12,906
[ "default", ":" ]
[ "MachineBasicBlock", "::", "iterator", "End", "=", "MBB", ".", "end", "(", ")", ";", "--", "End", ";", "assert", "(", "End", "->", "getOpcode", "(", ")", "==", "WebAssembly", "::", "END_FUNCTION", ")", ";", "--", "End", ";", "if", "(", "&", "MI", "...
LLVM
X86
CPP
program_repair
CPU
12,907
[ "<FIXS>", "PICBaseOffset", "=", "(", "intptr_t", ")", "MCE", ".", "getCurrentPCOffset", "(", ")", ";", "<FIXE>" ]
[ "MCE", ".", "emitByte", "(", "BaseOpcode", ")", ";", "emitConstant", "(", "<NUM_LIT>", ",", "X86InstrInfo", "::", "sizeOfImm", "(", "Desc", ")", ")", ";", "<BUGS>", "PICBaseOffset", "=", "MCE", ".", "getCurrentPCOffset", "(", ")", ";", "<BUGE>", "X86JITInfo"...
GCC
aarch64
MD
stmt_completion
CPU
12,908
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "P", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LI...
GCC
mips
MD
next_suggestion
CPU
12,909
[ "else" ]
[ "{", "if", "(", "BYTES_BIG_ENDIAN", ")", "emit_insn", "(", "gen_vec_perm_const_ps", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "const1_rtx", ",", "const2_rtx", ")", ")" ]
GCC
stormy16
CPP
stmt_completion
CPU
12,910
[ "<STR_LIT>", "b%s %s,.+8 | jmpf %s", "<STR_LIT>", ";" ]
[ "}", "else", "operands", "=", "<STR_LIT>", "%2,%3", "<STR_LIT>", ";", "if", "(", "really_reversed", ")", "code", "=", "reverse_condition", "(", "code", ")", ";", "switch", "(", "code", ")", "{", "case", "EQ", ":", "ccode", "=", "<STR_LIT>", "z", "<STR_LI...
LLVM
Hexagon
CPP
stmt_completion
DSP
12,911
[ ")", ";" ]
[ "unsigned", "getUnits", "(", ")", "const", "{", "return", "(", "Slots" ]
GCC
mips
CPP
next_suggestion
CPU
12,912
[ "return", "false", ";" ]
[ "if", "(", "mips_use_pcrel_pool_p", "[", "(", "int", ")", "type", "]", ")", "return", "false", ";", "if", "(", "SMALL_INT", "(", "offset", ")", "&&", "mips_symbol_insns", "(", "type", ",", "MAX_MACHINE_MODE", ")", ">", "<NUM_LIT>", ")", "return", "true", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
12,913
[ "case", "MVT", "::", "f64", ":" ]
[ "VTIsi1", "=", "true", ";", "[", "[", "fallthrough", "]", "]", ";", "case", "MVT", "::", "i8", ":", "Opc", "=", "A64", "?", "WebAssembly", "::", "STORE8_I32_A64", ":", "WebAssembly", "::", "STORE8_I32_A32", ";", "break", ";", "case", "MVT", "::", "i16"...
LLVM
Hexagon
TD
next_suggestion
DSP
12,914
[ "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
12,915
[ "<NUM_LIT>", ">", ";" ]
[ "def", "FalseLanesNone", ":", "FalseLanesEnum", "<" ]
LLVM
Hexagon
TD
next_suggestion
DSP
12,916
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rss", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rtt", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MajOp", ";", "let", "Inst", ...
GCC
i386
MD
stmt_completion
CPU
12,917
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
12,918
[ "[", "]", ">", ";" ]
[ "def", "ro_Windexed16", ":", "ComplexPattern", "<", "i64", ",", "<NUM_LIT>", ",", "<STR_LIT>", "," ]
LLVM
PowerPC
CPP
program_repair
CPU
12,919
[ "<FIXS>", "makeRelocationInfo", "(", "MRE", ",", "FixupOffset", ",", "Index", ",", "IsPCRel", ",", "Log2Size", ",", "false", ",", "Type", ")", ";", "Writer", "->", "addRelocation", "(", "RelSymbol", ",", "Fragment", "->", "getParent", "(", ")", ",", "MRE",...
[ "MachO", "::", "any_relocation_info", "MRE", ";", "<BUGS>", "makeRelocationInfo", "(", "MRE", ",", "FixupOffset", ",", "Index", ",", "IsPCRel", ",", "Log2Size", ",", "IsExtern", ",", "Type", ")", ";", "Writer", "->", "addRelocation", "(", "Fragment", "->", "...
LLVM
AArch64
CPP
program_repair
CPU
12,920
[ "<FIXS>", "const", "unsigned", "Opc_rr", ",", "const", "unsigned", "Opc_ri", ")", "{", "<FIXE>", "<FIXS>", "unsigned", "Opc", ";", "SDValue", "Offset", ",", "Base", ";", "std", "::", "tie", "(", "Opc", ",", "Base", ",", "Offset", ")", "=", "findAddrModeS...
[ "ReplaceNode", "(", "N", ",", "St", ")", ";", "}", "void", "AArch64DAGToDAGISel", "::", "SelectPredicatedStore", "(", "SDNode", "*", "N", ",", "unsigned", "NumVecs", ",", "<BUGS>", "const", "unsigned", "Opc", ")", "{", "<BUGE>", "SDLoc", "dl", "(", "N", ...
GCC
aarch64
CPP
next_suggestion
CPU
12,921
[ "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "(", "uint64x1_t", ")", "_", "_", "builtin_aarch64_get_dregxidi", "(", "_", "_", "o", ",", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "o", "=", "_", "_", "builtin_aarch64_ld4rdi", "(", "(", "const", "_", "_", "builtin_aarch64_simd_di", "*", ")", "_", "_", "a", ")", ";", "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "(", "uint64x1_t", ")", "_", "_", "builtin_aarch64_get_dre...
LLVM
X86
CPP
program_repair
CPU
12,922
[ "<FIXS>", "int", "NumV2Elements", "=", "std", "::", "count_if", "(", "Mask", ".", "begin", "(", ")", ",", "Mask", ".", "end", "(", ")", ",", "[", "]", "(", "int", "M", ")", "{", "return", "M", ">=", "<NUM_LIT>", ";", "}", ")", ";", "if", "(", ...
[ "ArrayRef", "int", ">", "Mask", "=", "SVOp", "->", "getMask", "(", ")", ";", "assert", "(", "Mask", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected mask size for v4 shuffle!", "<STR_LIT>", ")", ";", "<BUGS>", "if", "(", "isSingleInpu...
GCC
m68k
MD
program_repair
MPU
12,923
[ "<FIXS>", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "{", "return", "MOTOROLA", "?", "<STR_LIT>", ":", "<STR_LIT>", "<BUGS>", "}", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")" ]
LLVM
X86
TD
stmt_completion
CPU
12,924
[ "<STR_LIT>", ",", "[", "]", ",", "IIC_PUSH_MEM", ">", ",", "OpSize16", ";" ]
[ "def", "PUSH16rmm", ":", "I", "<", "<NUM_LIT>", ",", "MRM6m", ",", "(", "outs", ")", ",", "(", "ins", "i16mem", ":", "$", "src", ")", "," ]
LLVM
Mips
CPP
program_repair
CPU
12,925
[ "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "#", "include", "<STR_LIT>", "llvm/GlobalValue.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/Instructions.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/Intrinsics.h", "<STR_LIT>", "#", "include", "<STR_LIT>", ...
[ "#", "define", "DEBUG_TYPE", "<STR_LIT>", "mips-isel", "<STR_LIT>", "#", "include", "<STR_LIT>", "Mips.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "MipsAnalyzeImmediate.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "MipsMachineFunction.h", "<STR_LIT>", "#", "include", ...
GCC
arm
MD
stmt_completion
CPU
12,926
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
X86
CPP
program_repair
CPU
12,927
[ "<FIXS>", "if", "(", "N0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "TRUNCATE", "&&", "N0", ".", "hasOneUse", "(", ")", "&&", "hasNoSignedComparisonUses", "(", "Node", ")", ")", "<FIXE>" ]
[ "SDValue", "N0", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "N1", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "MVT", "CmpVT", "=", "N0", ".", "getSimpleValueType", "(", ")", ";", "if", "(", "N0", ...
LLVM
Hexagon
TD
next_suggestion
DSP
12,928
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
GCC
mep
MD
stmt_completion
CPU
12,929
[ "<STR_LIT>", ")" ]
[ "]", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
PowerPC
CPP
code_generation
CPU
12,930
[ "void", "PPCFrameLowering", "::", "eliminateCallFramePseudoInstr", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "const", "PPCInstrInfo", "&", "TII", "=", "*", "static_c...
[ "This", "method", "is", "called", "during", "prolog/epilog", "code", "insertion", "to", "eliminate", "call", "frame", "setup", "and", "destroy", "pseudo", "instructions", "(", "but", "only", "if", "the", "Target", "is", "using", "them", ")", "." ]
LLVM
SystemZ
CPP
next_suggestion
CPU
12,931
[ "for", "(", "auto", "SI", "=", "MBB", "->", "succ_begin", "(", ")", ",", "SE", "=", "MBB", "->", "succ_end", "(", ")", ";", "SI", "!=", "SE", ";", "++", "SI", ")", "if", "(", "(", "*", "SI", ")", "->", "isLiveIn", "(", "<STR_LIT>", "::", "<ST...
[ "static", "bool", "checkCCKill", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "MBB", ")", "{", "MachineBasicBlock", "::", "iterator", "miI", "(", "std", "::", "next", "(", "MachineBasicBlock", "::", "iterator", "(", "MI", ")", ")", ")", "...
LLVM
ARM64
TD
next_suggestion
CPU
12,932
[ "let", "ParserMatchClass", "=", "MoveVecShifterOperand", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
GCC
i386
MD
stmt_completion
CPU
12,933
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
12,934
[ ")", "_", "_", "b", ")", ";" ]
[ "vraddhn_u64", "(", "uint64x2_t", "_", "_", "a", ",", "uint64x2_t", "_", "_", "b", ")", "{", "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vraddhnv2di", "(", "(", "int64x2_t", ")", "_", "_", "a", ",", "(", "int64x2_t" ]
LLVM
ARM
TD
next_suggestion
CPU
12,935
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "imm8", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm8", ";" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
12,936
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op", ";", "let", "OperandType", "=", "optype", ";", "let", "Switches", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "VectorPred", "=", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
12,937
[ "if", "(", "Helper", ".", "fewerElementsVector", "(", "MI", ",", "<NUM_LIT>", ",", "LoadSplitTy", ")", "!=", "LegalizerHelper", "::", "Legalized", ")", "return", "false", ";" ]
[ "if", "(", "PtrBank", "==", "&", "AMDGPU", "::", "SGPRRegBank", ")", "{", "if", "(", "LoadSize", "!=", "<NUM_LIT>", ")", "return", "false", ";", "MachineMemOperand", "*", "MMO", "=", "*", "MI", ".", "memoperands_begin", "(", ")", ";", "Register", "PtrReg...
GCC
rs6000
MD
next_suggestion
CPU
12,938
[ "DONE" ]
[ "<STR_LIT>", "{", "if", "(", "BYTES_BIG_ENDIAN", ")", "emit_insn", "(", "gen_altivec_vmuleuw", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "else", "emit_insn", "(", "gen_al...
LLVM
Hexagon
TD
next_suggestion
DSP
12,939
[ "bits", "<", "<NUM_LIT>", ">", "Rd32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
LLVM
ARM
TD
stmt_completion
CPU
12,940
[ ":", "$", "RdaLoDest", ",", "tGPROdd", ":", "$", "RdaHiDest", ")", ",", "iops", ",", "NoItinerary", ",", "iname", ",", "suffix", ",", "<STR_LIT>", ",", "cstr", ",", "pattern", ">", "{" ]
[ "class", "MVE_VMLALDAVBase", "<", "string", "iname", ",", "string", "suffix", ",", "dag", "iops", ",", "string", "cstr", ",", "bit", "sz", ",", "bit", "bit_28", ",", "bit", "A", ",", "bit", "X", ",", "bit", "bit_8", ",", "bit", "bit_0", ",", "list", ...
LLVM
X86
CPP
stmt_completion
CPU
12,941
[ "CMOV_V64I1", ":" ]
[ "case", "X86", "::", "CMOV_V16F32", ":", "case", "X86", "::", "CMOV_V8F32", ":", "case", "X86", "::", "CMOV_V8F64", ":", "case", "X86", "::", "CMOV_V8I64", ":", "case", "X86", "::", "CMOV_V8I1", ":", "case", "X86", "::", "CMOV_V16I1", ":", "case", "X86",...
GCC
mips
CPP
stmt_completion
CPU
12,942
[ ")", ";" ]
[ "struct", "mips_multi_member", "*", "member", ";", "va_list", "ap", ";", "unsigned", "int", "i", ";", "rtx", "op", ";", "member", "=", "mips_multi_add", "(", ")", ";", "member", "->", "is_label_p", "=", "false", ";", "member", "->", "format", "=", "forma...
GCC
s390
MD
next_suggestion
MPU
12,943
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
12,944
[ "return", "DAG", ".", "getMemcpy", "(", "Chain", ",", "dl", ",", "Dst", ",", "Src", ",", "SizeNode", ",", "Flags", ".", "getByValAlign", "(", ")", ",", "false", ",", "false", ",", "NULL", ",", "<NUM_LIT>", ",", "NULL", ",", "<NUM_LIT>", ")", ";" ]
[ "static", "SDValue", "CreateCopyOfByValArgument", "(", "SDValue", "Src", ",", "SDValue", "Dst", ",", "SDValue", "Chain", ",", "ISD", "::", "ArgFlagsTy", "Flags", ",", "SelectionDAG", "&", "DAG", ",", "DebugLoc", "dl", ")", "{", "SDValue", "SizeNode", "=", "D...
GCC
sh
CPP
code_generation
CPU
12,945
[ "static", "rtx_code_label", "*", "add_constant", "(", "rtx", "x", ",", "machine_mode", "mode", ",", "rtx", "last_value", ")", "{", "rtx_code_label", "*", "lab", ",", "*", "new", "_", "rtx", ";", "label_ref_list_t", "ref", ",", "new", "ref", ";", "for", "...
[ "Add", "a", "constant", "to", "the", "pool", "and", "return", "its", "label", "." ]
GCC
i386
CPP
next_suggestion
CPU
12,946
[ "}" ]
[ "extern", "_", "_", "inline", "_", "Float16", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_cvtsh_h", "(", "_", "_", "m512h", "_", "_", "A", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
12,947
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgt_tp1_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
AArch64
TD
next_suggestion
CPU
12,948
[ "}" ]
[ "def", "i64_imm0_65535", ":", "Operand", "<", "i64", ">", ",", "TImmLeaf", "<", "i64", ",", "[", "{", "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";", "}", "]", ">", ";" ]
GCC
aarch64
CPP
next_suggestion
CPU
12,949
[ "}" ]
[ "return", "AARCH64_BIG_LITTLE", "(", "core", "[", "<NUM_LIT>", "]", ",", "core", "[", "<NUM_LIT>", "]", ")", "==", "bL_core", "||", "AARCH64_BIG_LITTLE", "(", "core", "[", "<NUM_LIT>", "]", ",", "core", "[", "<NUM_LIT>", "]", ")", "==", "bL_core", ";", "...
LLVM
X86
TD
program_repair
CPU
12,950
[ "<FIXS>", "let", "hasSideEffects", "=", "<NUM_LIT>", "indef", "LEA16r", ":", "I", "<NUM_LIT>", ",", "MRMSrcMem", ",", "(", "outs", "GR16", ":", "$", "dst", ")", ",", "(", "ins", "anymem", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ...
[ "let", "SchedRW", "=", "[", "WriteLEA", "]", "in", "{", "<BUGS>", "let", "hasSideEffects", "=", "<NUM_LIT>", "indef", "LEA16r", ":", "I", "<NUM_LIT>", ",", "MRMSrcMem", ",", "(", "outs", "GR16", ":", "$", "dst", ")", ",", "(", "ins", "anymem", ":", "...
LLVM
X86
CPP
next_suggestion
CPU
12,951
[ "case", "X86", "::", "OR16rr", ":", "case", "X86", "::", "OR8rr", ":", "case", "X86", "::", "OR64rm", ":" ]
[ "case", "X86", "::", "ADD32rm", ":", "case", "X86", "::", "ADD16rm", ":", "case", "X86", "::", "ADD8rm", ":", "case", "X86", "::", "INC64r", ":", "case", "X86", "::", "INC32r", ":", "case", "X86", "::", "INC16r", ":", "case", "X86", "::", "INC8r", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
12,952
[ "}" ]
[ "return", "true", ";", "case", "Intrinsic", "::", "wasm_atomic_wait_i32", ":", "Info", ".", "opc", "=", "ISD", "::", "INTRINSIC_W_CHAIN", ";", "Info", ".", "memVT", "=", "MVT", "::", "i32", ";", "Info", ".", "ptrVal", "=", "I", ".", "getArgOperand", "(",...
LLVM
Mips
CPP
next_suggestion
CPU
12,953
[ "BuildMI", "(", "*", "BB", ",", "MI", ",", "DL", ",", "TII", "->", "get", "(", "Mips", "::", "COPY", ")", ",", "Fd", ")", ".", "addReg", "(", "Wt", ",", "<NUM_LIT>", ",", "Mips", "::", "sub_lo", ")", ";" ]
[ "unsigned", "Fd", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "Ws", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "Lane", "=", "MI", "->", "getOpera...
LLVM
Mips
TD
next_suggestion
CPU
12,954
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "funct", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rt", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rs", ";", "let", "Inst", "{", "<NUM_L...
GCC
m32c
CPP
next_suggestion
MPU
12,955
[ "return", "m32c_legitimize_address", "(", "x", ",", "oldx", ",", "mode", ")", ";" ]
[ "fprintf", "(", "stderr", ",", "<STR_LIT>", "\\033[36mm32c_addr_space_legitimize_address for mode %s\\033[0m\\n", "<STR_LIT>", ",", "mode_name", "[", "mode", "]", ")", ";", "debug_rtx", "(", "x", ")", ";", "fprintf", "(", "stderr", ",", "<STR_LIT>", "\\n", "<STR_LIT...
LLVM
Hexagon
TD
stmt_completion
DSP
12,956
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
GCC
aarch64
MD
next_suggestion
CPU
12,957
[ "(", "match_operand", ":", "VDQ_BHSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDQ_BHSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "VDQ_BHSI", "(", "mult", ":", "VDQ_BHSI", "(", "match_operand", ":", "VDQ_BHSI", "<NUM_LIT>", "<STR_LIT>", "<...
LLVM
AMDGPU
CPP
stmt_completion
GPU
12,958
[ ";" ]
[ "if", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "VALU", ";", "if", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "SALU", ";", "return", "OTHER" ]
LLVM
SystemZ
TD
stmt_completion
CPU
12,959
[ "<NUM_LIT>", ")", ",", "<NUM_LIT>", ",", "M4", "{", "<NUM_LIT>", "}", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "M3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "bits", "<", "<NUM_LIT>", ">", "M5", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "I...
LLVM
AArch64
CPP
stmt_completion
CPU
12,960
[ "::", "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LI...
LLVM
SystemZ
CPP
stmt_completion
CPU
12,961
[ "ATOMIC_LOAD_XOR", ":" ]
[ "case", "ISD", "::", "VACOPY", ":", "return", "lowerVACOPY", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "DYNAMIC_STACKALLOC", ":", "return", "lowerDYNAMIC_STACKALLOC", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "GET_DYNAMIC_AREA_OFFSET"...
GCC
i386
CPP
stmt_completion
CPU
12,962
[ "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "m256", ")", "_", "_", "builtin_ia32_broadcastss256_mask", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v8sf", ")", "_", "_", "O", ",", "_" ]
GCC
avr
CPP
stmt_completion
MPU
12,963
[ ")", ";" ]
[ "break", ";", "}", "specfile_name", "=", "concat", "(", "argv", "[", "<NUM_LIT>", "]", ",", "dir_separator_str", ",", "<STR_LIT>", "specs-", "<STR_LIT>", ",", "mmcu", ",", "NULL", ")", ";", "if", "(", "verbose_flag", ")", "fnotice", "(", "stderr", ",", "...
GCC
tilegx
CPP
next_suggestion
VLIW
12,964
[ "rtx", "mov", "=", "gen_movdi", "(", "mem", ",", "reg", ")", ";" ]
[ "static", "rtx", "frame_emit_store", "(", "int", "regno", ",", "int", "regno_note", ",", "rtx", "addr", ",", "rtx", "cfa", ",", "int", "cfa_offset", ")", "{", "rtx", "reg", "=", "gen_rtx_REG", "(", "DImode", ",", "regno", ")", ";", "rtx", "mem", "=", ...
LLVM
X86
CPP
program_repair
CPU
12,965
[ "<FIXS>", "const", "DebugLoc", "&", "dl", "=", "MI", ".", "getDebugLoc", "(", ")", ";", "<FIXE>" ]
[ "unsigned", "Op1", "=", "getFPReg", "(", "MI", ".", "getOperand", "(", "NumOperands", "-", "<NUM_LIT>", ")", ")", ";", "bool", "KillsOp0", "=", "MI", ".", "killsRegister", "(", "X86", "::", "FP0", "+", "Op0", ")", ";", "bool", "KillsOp1", "=", "MI", ...
LLVM
X86
CPP
stmt_completion
CPU
12,966
[ ")", "{" ]
[ "if", "(", "cast", "<", "RegisterSDNode", ">", "(", "UI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getReg", "(", ")", "!=", "X86", "::", "EFLAGS", ")", "return", "false", ";", "for", "(", "SDNode", "::", "use_iterator", "FlagUI", "=", "...
LLVM
ARM64
TD
next_suggestion
CPU
12,967
[ "bits", "<", "<NUM_LIT>", ">", "cond", ";" ]
[ "class", "BaseFPCondComparison", "<", "bit", "signalAllNans", ",", "RegisterClass", "regtype", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "regtype", ":", "$", "Rn", ",", "regtype", ":", "$", "Rm", ",", "imm0_15", ":", ...
GCC
i386
MD
stmt_completion
CPU
12,968
[ "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "symbol_ref", "<STR_LIT>", ")", ")" ]
GCC
i386
CPP
stmt_completion
CPU
12,969
[ ";" ]
[ "insn", "=", "emit_insn", "(", "gen_rtx_SET", "(", "target", ",", "dup", ")", ")", ";", "if", "(", "recog_memoized", "(", "insn", ")", "<", "<NUM_LIT>", ")", "{", "rtx_insn", "*", "seq", ";", "machine_mode", "innermode", "=", "GET_MODE_INNER", "(", "mode...
GCC
xtensa
MD
program_repair
MPU
12,970
[ "<FIXS>", "<FIXE>", "<FIXS>", "if", "(", "!", "xtensa_expand_conditional_move", "(", "operands", ",", "<NUM_LIT>", ")", ")", "FAIL", "<FIXE>", "<FIXS>", "}", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(...
LLVM
SystemZ
TD
next_suggestion
CPU
12,971
[ "}" ]
[ "class", "UnaryRX", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "SDPatternOperator", "operator", ",", "RegisterOperand", "cls", ",", "bits", "<", "<NUM_LIT>", ">", "bytes", ",", "AddressingMode", "mode", "=", "bdxaddr12only", ...
LLVM
Hexagon
TD
stmt_completion
DSP
12,972
[ ",", "TypeALU64", ">", ",", "Enc_fcf7a7", "{" ]
[ "def", "A2_vcmpbeq", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
12,973
[ "isPredicatedNew", "(", "MI", ")", ")", ")", "return", "true", ";" ]
[ "bool", "HexagonInstrInfo", "::", "isDotNewInst", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "if", "(", "isNewValueInst", "(", "MI", ")", "||", "(", "isPredicated", "(", "MI", ")", "&&" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
12,974
[ ")", ";" ]
[ "SystemZSubtarget", "::", "~", "SystemZSubtarget", "(", ")", "{", "delete", "getSpecialRegisters", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
12,975
[ "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getZExtValue", "(", ")", "/", "<NUM_LIT>", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";" ]
[ "def", "UImmS1XForm", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "N", "-", ">", "getZExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";", "}", "]", ">...
LLVM
Hexagon
CPP
stmt_completion
DSP
12,976
[ "(", ")", "<<", "'", ",", "'", ";" ]
[ "unsigned", "H", "=", "node_hash", "(", "N", ")", ";", "MaybeEq", "[", "H", "]", ".", "insert", "(", "N", ")", ";", "}", "NodeSymRel", "EqRel", ";", "NodePairSet", "Eq", ",", "Ne", ";", "for", "(", "auto", "&", "I", ":", "MaybeEq", ")", "{", "N...
GCC
epiphany
CPP
next_suggestion
MPU
12,977
[ "if", "(", "!", "TARGET_PREFER_SHORT_INSN_REGS", ")", "CLEAR_HARD_REG_SET", "(", "reg_class_contents", "[", "SHORT_INSN_REGS", "]", ")", ";" ]
[ "static", "void", "epiphany_conditional_register_usage", "(", "void", ")", "{", "int", "i", ";", "if", "(", "PIC_OFFSET_TABLE_REGNUM", "!=", "INVALID_REGNUM", ")", "{", "fixed_regs", "[", "PIC_OFFSET_TABLE_REGNUM", "]", "=", "<NUM_LIT>", ";", "call_used_regs", "[", ...
GCC
rs6000
CPP
stmt_completion
CPU
12,978
[ "shiftl", ";" ]
[ "const", "int", "_", "_", "shiftl", "=", "(", "_", "_", "N", "&", "<NUM_LIT>", ")", "*", "<NUM_LIT>", ";", "const", "_", "_", "m64", "_", "_", "shiftD", "=", "(", "const", "_", "_", "m64", ")", "_", "_", "D", "<<", "_", "_", "shiftl", ";", ...
GCC
m32r
CPP
stmt_completion
MPU
12,979
[ "<NUM_LIT>", ")", ";" ]
[ "gcc_assert", "(", "current_frame_info", ".", "total_size", "||", "!", "gmask", ")", ";", "if", "(", "current_frame_info", ".", "pretend_size", "!=", "<NUM_LIT>", ")", "{", "HOST_WIDE_INT", "pretend_size", "=", "current_frame_info", ".", "pretend_size", ";", "emit...
LLVM
Mips
CPP
stmt_completion
CPU
12,980
[ "&", "Base", ",", "SDValue", "&", "Offset", ")", "const", "{" ]
[ "bool", "MipsSEDAGToDAGISel", "::", "selectIntAddrSImm10", "(", "SDValue", "Addr", ",", "SDValue" ]
LLVM
Hexagon
TD
next_suggestion
DSP
12,981
[ "}" ]
[ "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "PredNot", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";", ...
LLVM
X86
CPP
next_suggestion
CPU
12,982
[ "}" ]
[ "bool", "X86AsmParser", "::", "OmitRegisterFromClobberLists", "(", "unsigned", "RegNo", ")", "{", "return", "X86MCRegisterClasses", "[", "X86", "::", "SEGMENT_REGRegClassID", "]", ".", "contains", "(", "RegNo", ")", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
12,983
[ "UMULO", ":" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "unimplemented operand", "<STR_LIT>", ")", ";", "return", "SDValue", "(", ")", ";", "case", "ISD", "::", "GlobalAddress", ":", "return", "LowerGlobalAddress", "(", "Op", ",", "DAG", ")", ";", "case", "ISD", "::", "GlobalTL...
LLVM
Hexagon
TD
stmt_completion
DSP
12,984
[ ",", "Enc_5e2823", ",", "PredNewRel", "{" ]
[ "def", "A2_sxth", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_57890846", ",", "TypeALU32_2op", ">" ]
LLVM
AMDGPU
TD
program_repair
GPU
12,985
[ "<FIXS>", "field", "Operand", "Src1ModVOP3DPP", "=", "getSrcModVOP3DPP", "Src1VT", ">", ".", "ret", ";", "<FIXE>" ]
[ "field", "Operand", "Src1ModDPP", "=", "getSrcModDPP", "Src1VT", ">", ".", "ret", ";", "field", "Operand", "Src2ModDPP", "=", "getSrcModDPP", "Src2VT", ">", ".", "ret", ";", "field", "Operand", "Src0ModVOP3DPP", "=", "getSrcModDPP", "Src0VT", ">", ".", "ret", ...
GCC
rs6000
MD
next_suggestion
CPU
12,986
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "mem", ":", "V2SI", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")"...
LLVM
AArch64
CPP
code_generation
CPU
12,987
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "AArch64PostLegalizerCombiner", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
ARM64
TD
next_suggestion
CPU
12,988
[ "let", "ParserMatchClass", "=", "MemoryIndexed128SImm7", ";" ]
[ "def", "am_indexed128simm7", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
program_repair
CPU
12,989
[ "<FIXS>", "return", "(", "!", "translateInstruction", "(", "instr", ",", "internalInstr", ",", "this", ")", ")", "?", "Success", ":", "Fail", ";", "<FIXE>" ]
[ "}", "else", "{", "size", "=", "internalInstr", ".", "length", ";", "<BUGS>", "return", "(", "!", "translateInstruction", "(", "instr", ",", "internalInstr", ")", ")", "?", "Success", ":", "Fail", ";", "<BUGE>", "}", "}" ]
LLVM
MBlaze
CPP
stmt_completion
MPU
12,990
[ ";" ]
[ "if", "(", "!", "ParseOperand", "(", "Operands", ")", ")", "return", "true", ";", "}", "if", "(", "Name", ".", "startswith", "(", "<STR_LIT>", "lw", "<STR_LIT>", ")", "||", "Name", ".", "startswith", "(", "<STR_LIT>", "sw", "<STR_LIT>", ")", "||", "Nam...
LLVM
ARM
TD
next_suggestion
CPU
12,991
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qm", "{", "<NUM_LIT>", "}", ";" ]
[ "class", "MVE_float", "<", "string", "iname", ",", "string", "suffix", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "ops", ",", "vpred_ops", "vpred", ",", "string", "cstr", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", ...
LLVM
X86
TD
next_suggestion
CPU
12,992
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
12,993
[ "return", "Align", "(", "cc128_get_required_alignment", "(", "Size", ")", ")", ";" ]
[ "Align", "MipsTargetLowering", "::", "getAlignmentForPreciseBounds", "(", "uint64_t", "Size", ")", "const", "{", "if", "(", "!", "Subtarget", ".", "isCheri", "(", ")", ")", "return", "Align", "(", ")", ";", "if", "(", "Subtarget", ".", "isCheri128", "(", "...
LLVM
ARM
CPP
stmt_completion
CPU
12,994
[ "<STR_LIT>", ";" ]
[ "CommentString", "=", "<STR_LIT>", "@", "<STR_LIT>", ";", "HasLEB128", "=", "true", ";", "PrivateGlobalPrefix", "=", "<STR_LIT>", ".L", "<STR_LIT>", ";", "WeakRefDirective", "=", "<STR_LIT>", "\\t.weak\\t" ]
LLVM
AArch64
TD
stmt_completion
CPU
12,995
[ "VPR64", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2i32", "(", "bitconvert", "(", "v4i16", "VPR64", ":", "$", "src", ")", ")", ")", ",", "(", "v2i32" ]
LLVM
SNES
CPP
next_suggestion
DSP
12,996
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<...
GCC
mips
MD
stmt_completion
CPU
12,997
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
12,998
[ "<", "shift", ">", "{" ]
[ "class", "t2addrmode_imm7", "<", "int", "shift", ">", ":", "T2AddrMode_Imm7" ]
LLVM
X86
CPP
stmt_completion
CPU
12,999
[ ":", "Intrinsic", "::", "x86_mmx_punpcklbw", ")", ")", ";" ]
[ "if", "(", "Subtarget", ".", "hasSSE1", "(", ")", "&&", "!", "isa", "<", "ConstantFPSDNode", ">", "(", "V", ")", ")", "{", "V", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SCALAR_TO_VECTOR", ",", "DL", ",", "MVT", "::", "v4f32", ",", "V", ")",...