Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
MD
stmt_completion
CPU
14,000
[ "V16SI", "<STR_LIT>", ")" ]
[ "(", "V8SI", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")", "(", "V8SF", "<STR_LIT>", ")", "(", "V4DF", "<STR_LIT>", ")", "(", "V64QI", "<STR_LIT>", ")", "(", "V32HI", "<STR_LIT>", ")", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
14,001
[ "let", "DiagnosticType", "=", "<STR_LIT>", "#", "Scale", "#", "<STR_LIT>", "#", "Width", ";" ]
[ "def", "SIMDImmType10Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "class", "UImmScaledMemoryIndexed", "<", "int", "Width", ",", "int", "Scale", ">", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", "#", "Width"...
GCC
arm
MD
next_suggestion
CPU
14,002
[ "]", ")" ]
[ "VQABSQ_M_S", "VQNEGQ_M_S" ]
LLVM
X86
CPP
next_suggestion
CPU
14,003
[ "}" ]
[ "MVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ".", "getSimpleVT", "(", ")", ";", "unsigned", "ElSize", "=", "VT", ".", "getVectorElementType", "(", ")", ".", "getSizeInBits", "(", ")", ";", "bool", "Result", "=", "(", "Index", "*"...
GCC
pdp11
MD
next_suggestion
MPU
14,004
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", "CC_REGNUM", ")", "(", "reg", "FCC_REGNUM", ")", ")", "]", "<STR_LIT>" ]
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
14,005
[ ")", ";" ]
[ "outputOpFunctionEnd", "(", ")", ";", "MAI", "->", "BBNumToRegMap", ".", "clear", "(" ]
GCC
tilepro
MD
stmt_completion
VLIW
14,006
[ "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "unspec_volatile", ":", "VOID", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
14,007
[ "Fast", ":" ]
[ "case", "CallingConv", "::", "AMDGPU_VS", ":", "case", "CallingConv", "::", "AMDGPU_GS", ":", "case", "CallingConv", "::", "AMDGPU_PS", ":", "case", "CallingConv", "::", "AMDGPU_CS", ":", "case", "CallingConv", "::", "AMDGPU_HS", ":", "return", "CC_AMDGPU", ";",...
LLVM
BPF
TD
stmt_completion
Virtual ISA
14,008
[ ">", "addr", ";" ]
[ "class", "LOAD", "<", "BPFWidthModifer", "SizeOp", ",", "string", "OpcodeStr", ",", "list", "<", "dag", ">", "Pattern", ">", ":", "TYPE_LD_ST", "<", "BPF_MEM", ".", "Value", ",", "SizeOp", ".", "Value", ",", "(", "outs", "GPR", ":", "$", "dst", ")", ...
LLVM
Mips
CPP
stmt_completion
CPU
14,009
[ ".", "addReg", "(", "TargetReg", ")", ".", "addReg", "(", "ZERO", ")", ";" ]
[ "unsigned", "ZERO", "=", "Subtarget", ".", "isGP64bit", "(", ")", "?", "Mips", "::", "ZERO_64", ":", "Mips", "::", "ZERO", ";", "Register", "OffsetReg", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "Tar...
LLVM
X86
CPP
stmt_completion
CPU
14,010
[ ")", ";" ]
[ "if", "(", "IsStrict", ")", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "{", "MVT", "::", "v2f64", ",", "MVT", "::", "Other", "}", ",", "{", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "N0", "}", ...
GCC
rx
CPP
next_suggestion
CPU
14,011
[ "}" ]
[ "case", "CODE_FOR_comparesi3_zero_extendqi", ":", "zero", "=", "true", ";", "factor", "=", "<NUM_LIT>", ";", "break", ";", "case", "CODE_FOR_plussi3_sign_extendqi", ":", "case", "CODE_FOR_andsi3_sign_extendqi", ":", "case", "CODE_FOR_iorsi3_sign_extendqi", ":", "case", ...
LLVM
AArch64
TD
next_suggestion
CPU
14,012
[ "}" ]
[ "def", "Xri", ":", "BaseBitfieldImm", "<", "opc", ",", "GPR64", ",", "imm0_63", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
nds32
MD
next_suggestion
CPU
14,013
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")",...
LLVM
PowerPC
CPP
stmt_completion
CPU
14,014
[ "&", "M", ")", "override", "{" ]
[ "bool", "runOnModule", "(", "Module" ]
LLVM
PowerPC
TD
stmt_completion
CPU
14,015
[ "xoaddr", ":", "$", "dst", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "store", "v2f64", ":", "$", "rS", ",", "xoaddr", ":", "$", "dst", ")", ",", "(", "STXVD2X", "$", "rS", "," ]
LLVM
ARM
CPP
program_repair
CPU
14,016
[ "<FIXS>", "LdVal", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "dl", ",", "VecTy", ",", "LdVal", ")", ";", "<FIXE>" ]
[ "if", "(", "AlignedVecTy", "!=", "VecTy", "&&", "N", "->", "getOpcode", "(", ")", "==", "ISD", "::", "LOAD", ")", "{", "SDValue", "&", "LdVal", "=", "NewResults", "[", "<NUM_LIT>", "]", ";", "<BUGS>", "LdVal", "=", "DAG", ".", "getNode", "(", "ISD", ...
LLVM
PowerPC
CPP
code_generation
CPU
14,017
[ "static", "MCSymbol", "*", "GetSymbolFromOperand", "(", "const", "MachineOperand", "&", "MO", ",", "AsmPrinter", "&", "AP", ")", "{", "const", "TargetMachine", "&", "TM", "=", "AP", ".", "TM", ";", "Mangler", "*", "Mang", "=", "AP", ".", "Mang", ";", "...
[ "Lower", "an", "MO_GlobalAddress", "or", "MO_ExternalSymbol", "operand", "to", "an", "MCSymbol", "." ]
LLVM
AArch64
CPP
program_repair
CPU
14,018
[ "<FIXS>", "bool", "emitLoad", "(", "MVT", "VT", ",", "unsigned", "&", "ResultReg", ",", "Address", "Addr", ",", "bool", "WantZExt", "=", "true", ",", "<FIXE>" ]
[ "bool", "emitICmp", "(", "MVT", "RetVT", ",", "const", "Value", "*", "LHS", ",", "const", "Value", "*", "RHS", ",", "bool", "IsZExt", ")", ";", "bool", "emitICmp_ri", "(", "MVT", "RetVT", ",", "unsigned", "LHSReg", ",", "bool", "LHSIsKill", ",", "uint6...
LLVM
AArch64
TD
stmt_completion
CPU
14,019
[ ">", "]", ">", ";" ]
[ "def", "SDT_AArch64TCRET", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisPtrTy", "<", "<NUM_LIT>" ]
GCC
powerpcspe
MD
stmt_completion
CPU
14,020
[ ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
14,021
[ "}" ]
[ "StringRef", "Name", "=", "Mapper", ".", "toString", "(", "MCE", "->", "getValue", "(", ")", ",", "getSTI", "(", ")", ".", "getFeatureBits", "(", ")", ",", "Valid", ")", ";", "Operands", ".", "push_back", "(", "AArch64Operand", "::", "CreateBarrier", "("...
GCC
arm
CPP
stmt_completion
CPU
14,022
[ "_", "a", ";" ]
[ "vreinterpret_f16_p64", "(", "poly64x1_t", "_", "_", "a", ")", "{", "return", "(", "float16x4_t", ")", "_" ]
GCC
arm
CPP
stmt_completion
CPU
14,023
[ "(", "a", ",", "b", ")", ";" ]
[ "vminnm_f32", "(", "float32x2_t", "a", ",", "float32x2_t", "b", ")", "{", "return", "(", "float32x2_t", ")", "_", "_", "builtin_neon_vminnmv2sf" ]
GCC
s390
MD
next_suggestion
MPU
14,024
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
ia64
MD
next_suggestion
CPU
14,025
[ "(", "not", "(", "match_test", "<STR_LIT>", ")", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
14,026
[ "JoinMBB", ")", ";" ]
[ "StoreOpcode", "=", "TII", "->", "getOpcodeForOffset", "(", "StoreOpcode", ",", "Disp", ")", ";", "if", "(", "!", "Invert", ")", "CCMask", "=", "CCMask", "^", "<STR_LIT>", "::", "<STR_LIT>", ";", "MachineBasicBlock", "*", "StartMBB", "=", "MBB", ";", "Mach...
LLVM
X86
TD
next_suggestion
CPU
14,027
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "]", ";" ]
[ "def", "SKLWriteResGroup14", ":", "SchedWriteRes", "<", "[", "SKLPort05", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
loongarch
MD
next_suggestion
CPU
14,028
[ "rtx", "tmp", "=", "gen_reg_rtx", "(", "<", "MODE", ">", "mode", ")" ]
[ "(", "unspec", ":", "ANYF", "[", "(", "abs", ":", "ANYF", "(", "match_operand", ":", "ANYF", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "UNSPEC_FLOGB", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
pa
MD
next_suggestion
CPU
14,029
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
14,030
[ "<STR_LIT>", ";" ]
[ "let", "Switches", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Switches", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "OutOfSlotData", "=", "<NUM_LIT>", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";"...
LLVM
Hexagon
TD
next_suggestion
DSP
14,031
[ "let", "Uses", "=", "[", "P0", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
GCC
i386
CPP
next_suggestion
CPU
14,032
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_extracti32x4_epi32", "(", "_", "_", "m256i", "_", "_", ...
GCC
bfin
MD
stmt_completion
DSP
14,033
[ ")" ]
[ "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
code_generation
CPU
14,034
[ "bool", "AArch64FrameLowering", "::", "canUseRedZone", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "if", "(", "!", "EnableRedZone", ")", "return", "false", ";", "if", "(", "MF", ".", "getFunction", "(", ")", "->", "getAttributes", "(", "...
[ "Can", "this", "function", "use", "the", "red", "zone", "for", "local", "allocations", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,035
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqi_f_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", "...
LLVM
Hexagon
TD
next_suggestion
DSP
14,036
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_jumprnz", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "b13_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_d9d43ecb", ",", "TypeCR", ">", ",", "Enc_0fa531", "{", "let", "Inst", "{", "<NU...
LLVM
TPC
TD
next_suggestion
Virtual ISA
14,037
[ "bits", "<", "<NUM_LIT>", ">", "PredAddress", "=", "<NUM_LIT>", ";" ]
[ "class", "LoadInstGenericPred", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asmstr", ">", ":", "LoadInstGeneric", "<", "opc", ",", "asmstr", ">", "{", "bits", "<", "<NUM_LIT>", ">", "PredPolarity", "=", "<NUM_LIT>", ";" ]
GCC
arm
MD
stmt_completion
CPU
14,038
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
14,039
[ "return", "false", ";" ]
[ "if", "(", "mode", "!=", "SFmode", "&&", "GET_MODE_CLASS", "(", "mode", ")", "!=", "MODE_INT", ")", "return", "true", ";", "if", "(", "!", "SUBREG_P", "(", "src", ")", "||", "!", "sf_subreg_operand", "(", "src", ",", "mode", ")", ")", "return", "true...
GCC
arm
MD
program_repair
CPU
14,040
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "float_extend", ":", "DF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>", "<STR_LIT>", "...
LLVM
X86
CPP
next_suggestion
CPU
14,041
[ "OutMI", ".", "setOpcode", "(", "X86", "::", "RET", ")", ";" ]
[ "llvm_unreachable", "(", "<STR_LIT>", "unknown operand type", "<STR_LIT>", ")", ";", "case", "MachineOperand", "::", "MO_Register", ":", "if", "(", "MO", ".", "isImplicit", "(", ")", ")", "continue", ";", "MCOp", "=", "MCOperand", "::", "CreateReg", "(", "MO",...
GCC
rs6000
MD
next_suggestion
CPU
14,042
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "VEC_F", "<NUM_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "VEC_F", "(", "match_operand", ":", "VEC_F", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
s390
CPP
code_generation
MPU
14,043
[ "static", "int", "s390_fn_types_compatible", "(", "enum", "s390_builtin_ov_type_index", "typeindex", ",", "vec", "<", "tree", ",", "va_gc", ">", "*", "arglist", ")", "{", "unsigned", "int", "i", ";", "int", "match_type", "=", "<NUM_LIT>", ";", "for", "(", "i...
[ "Check", "whether", "the", "arguments", "in", "ARGLIST", "match", "the", "function", "type", "DEF_TYPE", ".", "Return", "the", "number", "of", "argument", "types", "which", "required", "conversion/promotion", "in", "order", "to", "make", "it", "match", ".", "0...
GCC
c4x
MD
next_suggestion
DSP
14,044
[ "<STR_LIT>" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ...
GCC
sparc
MD
next_suggestion
CPU
14,045
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "reg", ":", "CCX", "CC_REG", ")", "(", "compare", ":", "CCX", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]" ]
GCC
arm
CPP
stmt_completion
CPU
14,046
[ "_", "_", "a", ";" ]
[ "vreinterpret_p64_u8", "(", "uint8x8_t", "_", "_", "a", ")", "{", "return", "(", "poly64x1_t", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
14,047
[ "}" ]
[ "if", "(", "II", ".", "getNumDefs", "(", ")", ">=", "<NUM_LIT>", ")", "AddOptionalDefs", "(", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DL", ",", "II", ",", "ResultReg", ")", ".", "addReg", "(", "Op0", ",", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
14,048
[ "let", "SrcA", "=", "src", ";" ]
[ "let", "Itinerary", "=", "IIC_ScalarOp", ";", "let", "isReMaterializable", "=", "<NUM_LIT>", ";", "let", "isAsCheapAsAMove", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>...
LLVM
AMDGPU
CPP
next_suggestion
GPU
14,049
[ "}" ]
[ "Policy", ".", "ShouldTrackPressure", "=", "true", ";", "Policy", ".", "OnlyTopDown", "=", "false", ";", "Policy", ".", "OnlyBottomUp", "=", "false", ";", "if", "(", "!", "enableSIScheduler", "(", ")", ")", "Policy", ".", "ShouldTrackLaneMasks", "=", "true",...
LLVM
Mips
TD
next_suggestion
CPU
14,050
[ "}" ]
[ "list", "<", "dag", ">", "Pattern", "=", "[", "]", ";", "bit", "mayLoad", "=", "<NUM_LIT>", ";", "string", "DecoderMethod", "=", "<STR_LIT>", ";", "InstrItinClass", "Itinerary", "=", "itin", ";" ]
LLVM
OR1K
CPP
stmt_completion
CPU
14,051
[ "createOR1KDisassembler", ")", ";" ]
[ "TargetRegistry", "::", "RegisterMCDisassembler", "(", "TheOR1KTarget", "," ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
14,052
[ ">", "<NUM_LIT>", ")", "return", "DataIdx", ";" ]
[ "if", "(", "TII", "->", "isMUBUF", "(", "MI", ")", "||", "TII", "->", "isMTBUF", "(", "MI", ")", ")", "{", "if", "(", "VDataIdx", "==", "-", "<NUM_LIT>", ")", "return", "-", "<NUM_LIT>", ";", "const", "MachineOperand", "*", "SOffset", "=", "TII", "...
LLVM
Hexagon
TD
next_suggestion
DSP
14,053
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
14,054
[ "}" ]
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
X86
TD
next_suggestion
CPU
14,055
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
14,056
[ "Sched", "<", "[", "WriteVLD3", "]", ">", ";" ]
[ "def", "VLD1q16HighTPseudo", ":", "VLDQQQQPseudo", "<", "IIC_VLD1x3", ">", "," ]
GCC
arm
MD
program_repair
CPU
14,057
[ "<FIXS>", "(", "if_then_else", ":", "SI", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "match_dup", "<NUM_LI...
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "if_then_else", ":", "SI", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "<BUGE>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_...
GCC
i386
MD
program_repair
CPU
14,058
[ "<FIXS>", "(", "V4HF", "<STR_LIT>", ")", "(", "V2HF", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "define_mode_attr", "mmxintvecmode", "[", "(", "V2SF", "<STR_LIT>", ")", "(", "V2SI", "<STR_LIT>", ")", "(", "V4HI", "<STR_LIT>", ")", "(", "V8QI", "<STR_LIT>", ")", "<BUGS>", "(", "V4HF", "<STR_LIT>", ")", "(", "V2HF", "<STR_LIT>", ")", "]", ")", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
14,059
[ "setTargetDAGCombine", "(", "ISD", "::", "FADD", ")", ";" ]
[ "setLoadExtAction", "(", "ISD", "::", "SEXTLOAD", ",", "VT", ",", "MVT", "::", "i16", ",", "Legal", ")", ";", "setLoadExtAction", "(", "ISD", "::", "SEXTLOAD", ",", "VT", ",", "MVT", "::", "i32", ",", "Expand", ")", ";", "setLoadExtAction", "(", "ISD",...
LLVM
AArch64
CPP
next_suggestion
CPU
14,060
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "MachineInstr", "*", "DefMI", "=", "getOperandDef", "(", "MI", ".", "getOperand"...
LLVM
ARM64
CPP
stmt_completion
CPU
14,061
[ "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";" ]
[ "}", "if", "(", "MI", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "if", "(", "isFPR64", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ",", "MI", "->", "getOperand", "(", "<NUM_LIT>", ...
GCC
rs6000
MD
next_suggestion
CPU
14,062
[ "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
14,063
[ "}", "else", "if", "(", "MO", ".", "isJTI", "(", ")", ")", "emitJumpTableAddress", "(", "MO", ".", "getIndex", "(", ")", ",", "ARM", "::", "reloc_arm_relative", ")", ";" ]
[ "else", "if", "(", "MO", ".", "isSymbol", "(", ")", ")", "emitExternalSymbolAddress", "(", "MO", ".", "getSymbolName", "(", ")", ",", "ARM", "::", "reloc_arm_branch", ")", ";", "else", "if", "(", "MO", ".", "isCPI", "(", ")", ")", "{", "const", "Targ...
GCC
nds32
CPP
stmt_completion
CPU
14,064
[ ",", "reg", ")", ";" ]
[ "if", "(", "update_base_reg_p", ")", "{", "*", "update_base_reg", "=", "gen_reg_rtx", "(", "SImode", ")", ";", "return", "gen_unaligned_store_update_base_w", "(", "*", "update_base_reg", ",", "base_addr", ",", "reg", ")", ";", "}", "else", "return", "gen_unalign...
GCC
i386
CPP
program_repair
CPU
14,065
[ "<FIXS>", "char", "internal_label_prefix", "[", "<NUM_LIT>", "]", ";", "int", "internal_label_prefix_len", ";", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "const", "char", "*", "ix86_align_funcs_string", ";", "<BUGS>", "static", "char", "internal_label_prefix", "[", "<NUM_LIT>", "]", ";", "static", "int", "internal_label_prefix_len", ";", "<BUGE>", "<BUGS>", "static", "int", "local_symbolic_operand", "(", "rtx", ",", ...
LLVM
ARM
TD
stmt_completion
CPU
14,066
[ "v1i64", ",", "NEONvsri", ">", ";" ]
[ "def", "v1i64", ":", "N2VDShIns", "<", "op24", ",", "op23", ",", "op11_8", ",", "<NUM_LIT>", ",", "op4", ",", "shr_imm64", ",", "N2RegVShRFrm", ",", "OpcodeStr", ",", "<STR_LIT>", "," ]
GCC
loongarch
CPP
next_suggestion
CPU
14,067
[ "return", "true", ";" ]
[ "if", "(", "TREE_CODE", "(", "rhs", ")", "!=", "SSA_NAME", ")", "return", "false", ";", "stmt_vec_info", "def_stmt_info", "=", "vinfo", "->", "lookup_def", "(", "rhs", ")", ";", "if", "(", "!", "def_stmt_info", "||", "STMT_VINFO_DEF_TYPE", "(", "def_stmt_inf...
LLVM
AMDGPU
CPP
stmt_completion
GPU
14,068
[ "{" ]
[ "if", "(", "MovOp", "==", "AMDGPU", "::", "COPY", ")", "return", ";", "UseMI", "->", "setDesc", "(", "TII", "->", "get", "(", "MovOp", ")", ")", ";", "CopiesToReplace", ".", "push_back", "(", "UseMI", ")", ";", "}", "else", "{", "const", "MCInstrDesc...
GCC
i386
CPP
next_suggestion
CPU
14,069
[ "basic_block", "new", "_", "bb", "=", "split_edge", "(", "e", ")", ";" ]
[ "}", "basic_block", "bb", "=", "BLOCK_FOR_INSN", "(", "after", ")", ";", "edge", "e", "=", "find_fallthru_edge", "(", "bb", "->", "succs", ")", ";", "gcc_assert", "(", "e", ")", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
14,070
[ "AddDefaultPred", "(", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "STRi12", ")", ")", ".", "addReg", "(", "NewVReg2", ",", "RegState", "::", "Kill", ")", ".", "addFrameIndex", "(", "FI", ")", ".", ...
[ "BuildMI", "(", "*", "MBB", ",", "MI", ",", "dl", ",", "TII", "->", "get", "(", "ARM", "::", "tPICADD", ")", ",", "NewVReg3", ")", ".", "addReg", "(", "NewVReg2", ",", "RegState", "::", "Kill", ")", ".", "addImm", "(", "PCLabelId", ")", ";", "Add...
LLVM
X86
CPP
stmt_completion
CPU
14,071
[ ")", "const", "{" ]
[ "bool", "isTargetLinux", "(" ]
GCC
avr
MD
program_repair
MPU
14,072
[ "<FIXS>", "[", "(", "set", "(", "zero_extract", ":", "QI", "(", "mem", ":", "QI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "Target", "RejectNegative", "Joined", "<FIXE>", "<FIXS>", "march", "=", "Target", "Re...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "zero_extract", ":", "QI", "(", "mem", ":", "QI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "(...
GCC
pdp11
CPP
next_suggestion
MPU
14,073
[ "reg_names", "[", "<NUM_LIT>", "]", "=", "<STR_LIT>", "fr5", "<STR_LIT>", ";" ]
[ "}", "if", "(", "TARGET_AC0", ")", "call_used_regs", "[", "AC0_REGNUM", "]", "=", "<NUM_LIT>", ";", "if", "(", "TARGET_UNIX_ASM", ")", "{", "reg_names", "[", "<NUM_LIT>", "]", "=", "<STR_LIT>", "fr0", "<STR_LIT>", ";", "reg_names", "[", "<NUM_LIT>", "]", "...
GCC
s390
MD
next_suggestion
MPU
14,074
[ "{" ]
[ "[", "(", "parallel", "[", "(", "match_operand", ":", "FPALL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "FPALL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")",...
LLVM
X86
TD
next_suggestion
CPU
14,075
[ "}" ]
[ "def", "ImmSExti64i32AsmOperand", ":", "ImmSExtAsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
14,076
[ ";" ]
[ "void", "setTCReturnAddrDelta", "(", "int", "delta", ")", "{", "TailCallReturnAddrDelta", "=", "delta" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
14,077
[ ",", "Operands", ",", "CostKind", ")", ";" ]
[ "std", "::", "pair", "<", "int", ",", "MVT", ">", "LT", "=", "TLI", "->", "getTypeLegalizationCost", "(", "DL", ",", "U", "->", "getType", "(", ")", ")", ";", "return", "LT", ".", "first", "*", "BaseT", "::", "getUserCost", "(", "U" ]
GCC
avr
CPP
stmt_completion
MPU
14,078
[ "<STR_LIT>", ",", "LINK_RELAX_SPEC", ")", ";" ]
[ "}", "int", "n_flash", "=", "<NUM_LIT>", "+", "(", "mcu", "->", "flash_size", "-", "<NUM_LIT>", ")", "/", "<NUM_LIT>", ";", "fprintf", "(", "f", ",", "<STR_LIT>", "*cc1_n_flash:\\n", "<STR_LIT>", "<STR_LIT>", "\\t%%{!mn-flash=*:-mn-flash=%d}\\n\\n", "<STR_LIT>", "...
LLVM
ARM
CPP
stmt_completion
CPU
14,079
[ "<STR_LIT>", "&&", "<STR_LIT>", "unexpected operand of FMSTAT", "<STR_LIT>", ")", ";" ]
[ "SDValue", "ARMTargetLowering", "::", "duplicateCmp", "(", "SDValue", "Cmp", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "unsigned", "Opc", "=", "Cmp", ".", "getOpcode", "(", ")", ";", "SDLoc", "DL", "(", "Cmp", ")", ";", "if", "(", "Opc", "=="...
LLVM
Sparc
CPP
next_suggestion
CPU
14,080
[ "return", "TheSparcelTarget", ";" ]
[ "Target", "&", "llvm", "::", "getTheSparcelTarget", "(", ")", "{", "static", "Target", "TheSparcelTarget", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
14,081
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
LC2200
TD
next_suggestion
CPU
14,082
[ "}" ]
[ "def", "LEA", ":", "ITypeInstr", "<", "<NUM_LIT>", ",", "(", "outs", "GRRegs", ":", "$", "dr", ")", ",", "(", "ins", "LC2200imm20", ":", "$", "offset", ")", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "i32", ":", "$", "dr", ",", "("...
GCC
arm
CPP
stmt_completion
CPU
14,083
[ "a", ",", "_", "_", "b", ")", ";" ]
[ "return", "_", "_", "arm_vrmlsldavhxq_s32", "(", "_", "_" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
14,084
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "PPCISD::CR6SET", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "PPCISD::CR6UNSET", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
14,085
[ "}" ]
[ "MCSection", "*", "getSectionForConstant", "(", "const", "DataLayout", "&", "DL", ",", "SectionKind", "Kind", ",", "const", "Constant", "*", "C", ")", "const", "override", "{", "return", "ReadOnlySection", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
14,086
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "Local Dynamic TLS Access Clean-up" ]
LLVM
ARM
TD
next_suggestion
CPU
14,087
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "addr", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
14,088
[ "MVT", "BroadcastVT", "=", "VT", ";" ]
[ "break", ";", "}", "}", "if", "(", "BroadcastIdx", "<", "<NUM_LIT>", ")", "return", "SDValue", "(", ")", ";", "assert", "(", "BroadcastIdx", "<", "(", "int", ")", "Mask", ".", "size", "(", ")", "&&", "<STR_LIT>", "We only expect to be called with ", "<STR_...
GCC
aarch64
CPP
next_suggestion
CPU
14,089
[ "}" ]
[ "vrbit_s8", "(", "int8x8_t", "_", "_", "a", ")", "{", "return", "_", "_", "builtin_aarch64_rbitv8qi", "(", "_", "_", "a", ")", ";" ]
GCC
bfin
MD
next_suggestion
DSP
14,090
[ "<STR_LIT>" ]
[ "(", "ss_neg", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
arm
CPP
next_suggestion
CPU
14,091
[ "}" ]
[ "_", "_", "arm_vcvtq_n_f32_u32", "(", "uint32x4_t", "_", "_", "a", ",", "const", "int", "_", "_", "imm6", ")", "{", "return", "_", "_", "builtin_mve_vcvtq_n_to_f_uv4sf", "(", "_", "_", "a", ",", "_", "_", "imm6", ")", ";" ]
GCC
spu
MD
stmt_completion
MPU
14,092
[ "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":" ]
LLVM
AMDGPU
CPP
program_repair
GPU
14,093
[ "<FIXS>", ".", "addMemOperand", "(", "combineKnownAdjacentMMOs", "(", "CI", ",", "Paired", ")", ")", ";", "<FIXE>" ]
[ ".", "addImm", "(", "CI", ".", "CPol", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", "<BUGS>", ".", "addMemOperand", "(", "combineKnownAdjacentMMOs", "(", "*", "MBB", "->", "getParent", "(", ")", ",", "MMOa", ",", "MM...
GCC
i386
MD
program_repair
CPU
14,094
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_expand", "<STR_LIT>", "[", "(", "parallel" ]
LLVM
SystemZ
TD
next_suggestion
CPU
14,095
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
GCC
xtensa
CPP
next_suggestion
MPU
14,096
[ "emit_insn", "(", "gen_addsi3", "(", "scratch", ",", "frame", ",", "scratch", ")", ")", ";" ]
[ "rtx", "not", "e", "=", "gen_rtx_SET", "(", "gen_frame_mem", "(", "SImode", ",", "a0_addr", ")", ",", "gen_rtx_REG", "(", "SImode", ",", "A0_REG", ")", ")", ";", "rtx", "insn", ";", "if", "(", "total_size", ">", "<NUM_LIT>", ")", "{", "emit_move_insn", ...
LLVM
M88k
CPP
stmt_completion
MPU
14,097
[ "(", "Kind", ",", "Expr", ")", ";" ]
[ "return", "new", "(", "Ctx", ")", "M88kMCExpr" ]
GCC
i386
MD
program_repair
CPU
14,098
[ "<FIXS>", "if", "(", "(", "TARGET_AVX512DQ", "&", "&", "TARGET_AVX512VL", ")", "|", "|", "TARGET_AVX10_1", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "ssehalfvecmode", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "<BUGS>", "if", "(", "TARGET_AVX512DQ", ")", "<BUGE>", "return", "<STR_LIT>", "else", "if", "(", "TARGET_AVX512VL", ")", "return", "<...
GCC
aarch64
CPP
next_suggestion
CPU
14,099
[ "}" ]
[ "vneg_s8", "(", "int8x8_t", "_", "_", "a", ")", "{", "return", "-", "_", "_", "a", ";" ]