Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
vax
MD
next_suggestion
CPU
13,800
[ "return", "external_symbolic_operand", "(", "addr", ",", "SImode", ")" ]
[ "{", "rtx", "addr", "=", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", "if", "(", "MEM_P", "(", "addr", ")", ")", "addr", "=", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", "if", "(", "GET_CODE", "(", "addr", ")", "=", "=", "PLUS", ")", "addr", "=", ...
GCC
aarch64
CPP
stmt_completion
CPU
13,801
[ "_", "builtin_aarch64_get_dregxidf", "(", "_", "_", "o", ",", "<NUM_LIT>", ")", "}", ";" ]
[ "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "(", "float64x1_t", ")", "{", "_", "_", "builtin_aarch64_get_dregxidf", "(", "_", "_", "o", ",", "<NUM_LIT>", ")", "}", ";", "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "(", "float64x1_t", ")", "{", ...
LLVM
ARM
TD
stmt_completion
CPU
13,802
[ ">", ";" ]
[ "return", "N", "-", ">", "hasOneUse", "(", ")", ";", "}", "]", ">", ";", "def", "fmul_su", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "lhs", ",", "node", ":", "$", "rhs", ")", ",", "(", "fmul", "node", ":", "$", "lhs", ",", "node", ...
LLVM
X86
CPP
stmt_completion
CPU
13,803
[ ";" ]
[ "X86ISelAddressMode", "AM", ";", "if", "(", "MatchAddress", "(", "N", ",", "AM", ")", ")", "return", "false", ";", "MVT", "VT", "=", "N", ".", "getValueType", "(", ")", ";", "if", "(", "AM", ".", "BaseType", "==", "X86ISelAddressMode", "::", "RegBase",...
LLVM
ARM
CPP
stmt_completion
CPU
13,804
[ "RHSMul", "->", "Exchange", ",", "InsertAfter", ")", ";" ]
[ "if", "(", "!", "Acc", ")", "{", "Acc", "=", "MulCand", "->", "Root", ";", "continue", ";", "}", "Acc", "=", "Builder", ".", "CreateAdd", "(", "MulCand", "->", "Root", ",", "Acc", ")", ";", "InsertAfter", "=", "cast", "<", "Instruction", ">", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
13,805
[ "}" ]
[ "bool", "hasV8MBaseline", "(", ")", "const", "{", "return", "getSTI", "(", ")", ".", "getFeatureBits", "(", ")", "[", "ARM", "::", "HasV8MBaselineOps", "]", ";" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
13,806
[ "const", "Function", "&", "F", "=", "MF", ".", "getFunction", "(", ")", ";" ]
[ "}", "const", "Function", "&", "F", "=", "MF", ".", "getFunction", "(", ")", ";", "DiagnosticInfoUnsupported", "DiagStackSize", "(", "F", ",", "<STR_LIT>", "Looks like the BPF stack limit is exceeded. ", "<STR_LIT>", "<STR_LIT>", "Please move large on stack variables into B...
LLVM
AArch64
TD
stmt_completion
CPU
13,807
[ "Rn", ",", "uimm12s1", ":", "$", "offset", ")", ",", "sub_32", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i64", "(", "zextloadi1", "(", "am_indexed8", "GPR64sp", ":", "$", "Rn", ",", "uimm12s1", ":", "$", "offset", ")", ")", ")", ",", "(", "SUBREG_TO_REG", "(", "i64", "<NUM_LIT>", ")", ",", "(", "LDRBBui", "GPR64sp", ":", ...
GCC
arm
MD
stmt_completion
CPU
13,808
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PIC16
CPP
stmt_completion
MPU
13,809
[ ",", "OptLevel", ",", "Verbose", ")", ")", ";" ]
[ "bool", "PIC16TargetMachine", "::", "addAssemblyEmitter", "(", "PassManagerBase", "&", "PM", ",", "CodeGenOpt", "::", "Level", "OptLevel", ",", "bool", "Verbose", ",", "raw_ostream", "&", "Out", ")", "{", "PM", ".", "add", "(", "createPIC16CodePrinterPass", "(",...
GCC
mips
CPP
next_suggestion
CPU
13,810
[ "remove_insn", "(", "insn", ")", ";" ]
[ "rtx_insn", "*", "insn", ";", "unsigned", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "nelt", ";", "++", "i", ")", "rperm", "[", "i", "]", "=", "GEN_INT", "(", "perm", "[", "i", "]", ")", ";", "x", "=", "gen_rtx_PARALLEL", "(", ...
GCC
i386
MD
stmt_completion
CPU
13,811
[ ")", ")", "]" ]
[ "(", "not", ":", "DI", "(", "zero_extract", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG" ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,812
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
X86
CPP
next_suggestion
CPU
13,813
[ "}" ]
[ "return", "Tmp", ";", "}", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "SDValue", "Src", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "unsigned", "NumSrcBits", "=", "Src", ".", "getScalarValueSizeInBits", "(", ")", ";", "assert", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
13,814
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rss32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "II", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM...
LLVM
Hexagon
TD
stmt_completion
DSP
13,815
[ "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LI...
GCC
i386
CPP
next_suggestion
CPU
13,816
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_fmsub_ps", "(", "_", "_", "m256", "_", "_", "A", ","...
LLVM
M88k
CPP
code_generation
MPU
13,817
[ "unsigned", "M88kInstrInfo", "::", "getInstSizeInBytes", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "if", "(", "MI", ".", "isInlineAsm", "(", ")", ")", "{", "const", "MachineFunction", "*", "MF", "=", "MI", ".", "getParent", "(", ")", "-...
[ "Returns", "the", "size", "in", "bytes", "of", "the", "specified", "MachineInstr", ",", "or", "~0U", "when", "this", "function", "is", "not", "implemented", "by", "a", "target", "." ]
GCC
visium
MD
stmt_completion
Virtual ISA
13,818
[ ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "any_return" ]
LLVM
AArch64
CPP
next_suggestion
CPU
13,819
[ "if", "(", "PhiInst", ")", "InsertionPoint", "=", "PhiInst", "->", "getIncomingBlock", "(", "Use", ".", "getOperandNo", "(", ")", ")", "->", "getTerminator", "(", ")", ";" ]
[ "PHINode", "*", "PhiInst", "=", "dyn_cast", "<", "PHINode", ">", "(", "*", "Use", ")", ";", "Instruction", "*", "InsertionPoint", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
13,820
[ "std", "::", "pair", "<", "SDValue", ",", "SDValue", ">", "AMDGPUTargetLowering", "::", "splitVector", "(", "const", "SDValue", "&", "N", ",", "const", "SDLoc", "&", "DL", ",", "const", "EVT", "&", "LoVT", ",", "const", "EVT", "&", "HiVT", ",", "Select...
[ "Split", "a", "vector", "value", "into", "two", "parts", "of", "types", "LoVT", "and", "HiVT", "." ]
LLVM
SystemZ
CPP
next_suggestion
CPU
13,821
[ "}" ]
[ "assert", "(", "Count", "<=", "<NUM_LIT>", ")", ";", "if", "(", "Count", ">", "<NUM_LIT>", ")", "return", "UINT64_MAX", ";", "return", "(", "uint64_t", "(", "<NUM_LIT>", ")", "<<", "Count", ")", "-", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
13,822
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "vecshiftR64Narrow", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_...
GCC
csky
MD
stmt_completion
CPU
13,823
[ "]", ")" ]
[ "(", "define_int_iterator", "FRMF", "[", "UNSPEC_FLOOR", "UNSPEC_CEIL", "UNSPEC_BTRUNC" ]
GCC
ia64
MD
next_suggestion
CPU
13,824
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "VECINT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "VECINT", "(", "match_operand", ":", "VECINT", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VECINT", "<NUM_LIT>", "<S...
GCC
ia64
MD
next_suggestion
CPU
13,825
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
nds32
MD
stmt_completion
CPU
13,826
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "V4QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")"...
GCC
i386
CPP
code_generation
CPU
13,827
[ "static", "void", "ix86_emit_save_regs_using_mov", "(", "HOST_WIDE_INT", "cfa_offset", ")", "{", "unsigned", "int", "regno", ";", "for", "(", "regno", "=", "<NUM_LIT>", ";", "regno", "<", "FIRST_PSEUDO_REGISTER", ";", "regno", "++", ")", "if", "(", "GENERAL_REGN...
[ "Emit", "code", "to", "save", "registers", "using", "MOV", "insns", ".", "First", "register", "is", "restored", "from", "POINTER", "+", "OFFSET", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,828
[ ",", "getKillRegState", "(", "IsKill", ")", ")", ";" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MF", "->", "getRegInfo", "(", ")", ";", "auto", "*", "TRI", "=", "static_cast", "<", "const", "SIRegisterInfo", "*", ">", "(", "MRI", ".", "getTargetRegisterInfo", "(", ")", ")", ";", "unsigned", "Dst", "=", "IsSt...
GCC
i386
CPP
program_repair
CPU
13,829
[ "<FIXS>", "if", "(", "TARGET_64BIT", ")", "return", "regparm", ";", "<FIXE>", "<FIXS>", "attr", "=", "lookup_attribute", "(", "<STR_LIT>", "regparm", "<STR_LIT>", ",", "TYPE_ATTRIBUTES", "(", "type", ")", ")", ";", "if", "(", "attr", ")", "return", "TREE_INT...
[ "{", "tree", "attr", ";", "int", "regparm", "=", "ix86_regparm", ";", "<BUGS>", "bool", "user_convention", "=", "false", ";", "if", "(", "!", "TARGET_64BIT", ")", "{", "attr", "=", "lookup_attribute", "(", "<STR_LIT>", "regparm", "<STR_LIT>", ",", "TYPE_ATTR...
LLVM
Hexagon
CPP
stmt_completion
DSP
13,830
[ ")", ".", "TSFlags", ";" ]
[ "const", "uint64_t", "F", "=", "getDesc", "(" ]
LLVM
Hexagon
TD
stmt_completion
DSP
13,831
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=" ]
LLVM
PowerPC
TD
next_suggestion
CPU
13,832
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "L", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RT", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=...
GCC
c6x
MD
stmt_completion
VLIW
13,833
[ ")", ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
13,834
[ "def", "sextloadi8_glue", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "ptr", ")", ",", "(", "sextload_glue", "node", ":", "$", "ptr", ")", ",", "[", "{" ]
[ "def", "az_extloadi16_glue", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "ptr", ")", ",", "(", "az_extload_glue", "node", ":", "$", "ptr", ")", ",", "[", "{", "return", "cast", "<", "LoadSDNode", ">", "(", "N", ")", "-", ">", "getMemoryVT", ...
LLVM
Z80
CPP
next_suggestion
MPU
13,835
[ "}" ]
[ "static", "MCAsmInfo", "*", "createZ80MCAsmInfo", "(", "const", "MCRegisterInfo", "&", "MRI", ",", "const", "Triple", "&", "TheTriple", ")", "{", "return", "new", "Z80MCAsmInfo", "(", "TheTriple", ")", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,836
[ "}" ]
[ "if", "(", "(", "II", ".", "Needs", "&", "Flag", ")", "==", "Flag", ")", "return", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "markInstruction ", "<STR_LIT>", "<<", "PrintState", "(", "Flag", ")", "<<", "<STR_LIT>", ": ", "<STR_LIT>", ...
LLVM
ARM
CPP
stmt_completion
CPU
13,837
[ ")", ";" ]
[ "void", "ARMAsmPrinter", "::", "printSOImmOperand", "(", "const", "MachineInstr", "*", "MI", ",", "int", "OpNum", ")", "{", "const", "MachineOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "OpNum", ")", ";", "assert", "(", "MO", ".", "isImm", "(...
LLVM
PowerPC
CPP
next_suggestion
CPU
13,838
[ "SDValue", "FPSIdx", "=", "getFramePointerFrameIndex", "(", "DAG", ")", ";" ]
[ "SDValue", "Size", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "EVT", "PtrVT", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ".", "getPointerTy", "(", ")", ";", "SDValu...
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,839
[ ")", ",", "EltTy", ")", ")", ";" ]
[ "const", "LLT", "Ty", "=", "Query", ".", "Types", "[", "TypeIdx", "]", ";", "const", "LLT", "EltTy", "=", "Ty", ".", "getElementType", "(", ")", ";", "unsigned", "Size", "=", "Ty", ".", "getSizeInBits", "(", ")", ";", "unsigned", "Pieces", "=", "(", ...
GCC
aarch64
CPP
stmt_completion
CPU
13,840
[ "b", ")", ";" ]
[ "vst1q_f64", "(", "float64_t", "*", "a", ",", "float64x2_t", "b", ")", "{", "_", "_", "builtin_aarch64_st1v2df", "(", "(", "_", "_", "builtin_aarch64_simd_df", "*", ")", "a", "," ]
LLVM
ARM
TD
stmt_completion
CPU
13,841
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "addr", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "offset", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "le...
GCC
alpha
CPP
next_suggestion
MPU
13,842
[ "}" ]
[ "enum", "reg_class", "rclass", "=", "(", "enum", "reg_class", ")", "rclass_i", ";", "if", "(", "!", "TARGET_BWX", "&&", "(", "mode", "==", "QImode", "||", "mode", "==", "HImode", "||", "mode", "==", "CQImode", ")", ")", "{", "if", "(", "any_memory_oper...
LLVM
AArch64
TD
stmt_completion
CPU
13,843
[ ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "ext", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", ...
LLVM
ARM
TD
next_suggestion
CPU
13,844
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "VecListFourDAllLanesAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
13,845
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
Lanai
CPP
next_suggestion
CPU
13,846
[ "}" ]
[ "unsigned", "LanaiRegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", ")", "const", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
program_repair
GPU
13,847
[ "<FIXS>", "MachineBasicBlock", "*", "MBB", "=", "&", "*", "BI", ";", "for", "(", "MachineBasicBlock", "::", "iterator", "I", "=", "MBB", "->", "begin", "(", ")", ",", "E", "=", "MBB", "->", "end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ...
[ "for", "(", "MachineFunction", "::", "iterator", "BI", "=", "MF", ".", "begin", "(", ")", ",", "BE", "=", "MF", ".", "end", "(", ")", ";", "BI", "!=", "BE", ";", "++", "BI", ")", "{", "<BUGS>", "MachineBasicBlock", "&", "MBB", "=", "*", "BI", "...
LLVM
AArch64
CPP
code_generation
CPU
13,848
[ "bool", "SVEIntrinsicOpts", "::", "runOnModule", "(", "Module", "&", "M", ")", "{", "bool", "Changed", "=", "false", ";", "SmallSetVector", "<", "Function", "*", ",", "<NUM_LIT>", ">", "Functions", ";", "for", "(", "auto", "&", "F", ":", "M", ".", "get...
[ "runOnModule", "-", "Virtual", "method", "overriden", "by", "subclasses", "to", "process", "the", "module", "being", "operated", "on", "." ]
LLVM
PIC16
CPP
next_suggestion
MPU
13,849
[ "SDValue", "ES", "=", "DAG", ".", "getTargetExternalSymbol", "(", "tmpName", ",", "MVT", "::", "i8", ")", ";" ]
[ "unsigned", "NumRet", "=", "Outs", ".", "size", "(", ")", ";", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "const", "Function", "*", "F", "=", "MF", ".", "getFunction", "(", ")", ";", "std", "::", "string", "Fu...
GCC
i386
MD
stmt_completion
CPU
13,850
[ "FLAGS_REG", ")", ")", "]", ")", "]" ]
[ "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "zero_extend", ":", "DI", "(", "udiv", ":", "SI", "(", "match_dup", "<...
LLVM
X86
CPP
next_suggestion
CPU
13,851
[ "CallingConv", "::", "ID", "CallingConvention", "=", "MF", ".", "getFunction", "(", ")", "->", "getCallingConv", "(", ")", ";" ]
[ "static", "unsigned", "GetScratchRegister", "(", "bool", "Is64Bit", ",", "const", "MachineFunction", "&", "MF", ",", "bool", "Primary", ")", "{", "if", "(", "Is64Bit", ")", "return", "Primary", "?", "X86", "::", "R11", ":", "X86", "::", "R12", ";" ]
GCC
loongarch
CPP
stmt_completion
CPU
13,852
[ "{" ]
[ "void", "loongarch_split_128bit_move", "(", "rtx", "dest", ",", "rtx", "src", ")", "{", "int", "byte", ",", "index", ";", "rtx", "low_dest", ",", "low_src", ",", "d", ",", "s", ";", "if", "(", "FP_REG_RTX_P", "(", "dest", ")", ")", "{", "gcc_assert", ...
LLVM
SystemZ
TD
next_suggestion
CPU
13,853
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "!", "if", "(", "!", "eq", "(", "m6or", "{", "<NUM_LIT>", "}", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ",", "M6", "{", "<NUM_LIT>", "}", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "V2", ";", "bits", "<", "<NUM_LIT>", ">", "V3", ";", "bits", "<", "<NUM_LIT>", ">", "V4", ";", "bits", "<", "<NUM_LIT>", ">", "M5", ";", "bits", "<", "<NUM_LIT>", ">", "M6", ...
GCC
s390
CPP
stmt_completion
MPU
13,854
[ ",", "NULL", ")", ";" ]
[ "static", "void", "s390_option_override_internal", "(", "bool", "main_args_p", ",", "struct", "gcc_options", "*", "opts", ",", "const", "struct", "gcc_options", "*", "opts_set", ")", "{", "const", "char", "*", "prefix", ";", "const", "char", "*", "suffix", ";"...
LLVM
Hexagon
TD
next_suggestion
DSP
13,855
[ "bits", "<", "<NUM_LIT>", ">", "Rx32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Os8", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
AArch64
TD
stmt_completion
CPU
13,856
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "LoadLiteral", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "bit", "V", ",", "RegisterOperand", "regtype", ",", "string", "asm", ",", "list", "<", "dag", ">", "pat", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rt", ")", ",", ...
LLVM
MSP430
CPP
next_suggestion
MPU
13,857
[ "else", "if", "(", "RC", "==", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addFrameIndex", "(", "FrameIdx", ")", ".", "addImm", "(", "<NUM_LIT...
[ "MachineMemOperand", "*", "MMO", "=", "MF", ".", "getMachineMemOperand", "(", "PseudoSourceValue", "::", "getFixedStack", "(", "FrameIdx", ")", ",", "MachineMemOperand", "::", "MOStore", ",", "<NUM_LIT>", ",", "MFI", ".", "getObjectSize", "(", "FrameIdx", ")", "...
GCC
aarch64
CPP
next_suggestion
CPU
13,858
[ "}" ]
[ "error_at", "(", "location", ",", "<STR_LIT>", "passing %qT to argument %d of %qE, which", "<STR_LIT>", "<STR_LIT>", " expects a scalar pointer", "<STR_LIT>", ",", "get_argument_type", "(", "argno", ")", ",", "argno", "+", "<NUM_LIT>", ",", "fndecl", ")", ";", "return",...
GCC
sparc
MD
program_repair
CPU
13,859
[ "<FIXS>", "gen_rtx_SET", "(", "operand0", ",", "<FIXE>" ]
[ "emit_insn", "(", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "<BUGS>", "gen_rtx_SET", "(", "VOIDmode", ",", "operand0", ",", "<BUGE>", "gen_rtx_NEG", "(", "DImode", ",", "operand1", ")", ")", ",", "gen_rtx_CLOBBER", "(", "VOI...
LLVM
AArch64
TD
stmt_completion
CPU
13,860
[ ":", "$", "Rm", ")", ")", "]", ">", "{" ]
[ "def", "Xrs", ":", "BaseLogicalSReg", "<", "opc", ",", "N", ",", "GPR64", ",", "logical_shifted_reg64", ",", "mnemonic", ",", "[", "(", "set", "GPR64", ":", "$", "Rd", ",", "(", "OpNode", "GPR64", ":", "$", "Rn", ",", "logical_shifted_reg64" ]
LLVM
Sparc
CPP
stmt_completion
CPU
13,861
[ "Unexpected return type!", "<STR_LIT>", ")", ";" ]
[ "Type", "*", "RetTy", "=", "Op", ".", "getValueType", "(", ")", ".", "getTypeForEVT", "(", "*", "DAG", ".", "getContext", "(", ")", ")", ";", "Type", "*", "RetTyABI", "=", "RetTy", ";", "SDValue", "Chain", "=", "DAG", ".", "getEntryNode", "(", ")", ...
GCC
nds32
MD
next_suggestion
CPU
13,862
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "match_opera...
GCC
stormy16
MD
next_suggestion
CPU
13,863
[ "}", ")" ]
[ "{", "xstormy16_expand_prologue", "(", ")", "DONE" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
13,864
[ "}" ]
[ "bool", "HexagonInstrInfo", "::", "isTC2", "(", "const", "MachineInstr", "&", "MI", ")", "const", "{", "unsigned", "SchedClass", "=", "MI", ".", "getDesc", "(", ")", ".", "getSchedClass", "(", ")", ";", "return", "is_TC2", "(", "SchedClass", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,865
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
13,866
[ ")", ";" ]
[ "if", "(", "(", "uint32_t", ")", "ImmVal", "!=", "(", "uint64_t", ")", "ImmVal", ")", "return", "false", ";", "Imm", "=", "CurDAG", "->", "getTargetConstant", "(", "ImmVal", ",", "SDLoc", "(", "N", ")", ",", "MVT", "::", "i64", ")", ";", "return", ...
GCC
s390
CPP
next_suggestion
MPU
13,867
[ "if", "(", "temp", "!=", "count", ")", "emit_move_insn", "(", "count", ",", "temp", ")", ";" ]
[ "for", "(", "l", "=", "INTVAL", "(", "len", ")", ",", "o", "=", "<NUM_LIT>", ";", "l", ">", "<NUM_LIT>", ";", "l", "-=", "<NUM_LIT>", ",", "o", "+=", "<NUM_LIT>", ")", "{", "rtx", "new", "dst", "=", "adjust_address", "(", "dst", ",", "BLKmode", "...
LLVM
Mips
CPP
next_suggestion
CPU
13,868
[ "}" ]
[ "unsigned", "Wt", "=", "RegInfo", ".", "createVirtualRegister", "(", "Subtarget", ".", "useOddSPReg", "(", ")", "?", "&", "Mips", "::", "MSA128WRegClass", ":", "&", "Mips", "::", "MSA128WEvensRegClass", ")", ";", "BuildMI", "(", "*", "BB", ",", "MI", ",", ...
GCC
alpha
CPP
next_suggestion
MPU
13,869
[ "}" ]
[ "if", "(", "GET_CODE", "(", "x", ")", "==", "CONST_VECTOR", ")", "x", "=", "simplify_subreg", "(", "DImode", ",", "x", ",", "GET_MODE", "(", "x", ")", ",", "<NUM_LIT>", ")", ";", "gcc_assert", "(", "CONST_INT_P", "(", "x", ")", ")", ";", "return", ...
LLVM
VE
TD
stmt_completion
CPU
13,870
[ "(", "PVSUBSrvl_v", "i64", ":", "$", "sy", ",", "v256f64", ":", "$", "vz", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_pvsubs_vsvvl", "i64", ":", "$", "sy", ",", "v256f64", ":", "$", "vz", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", "," ]
LLVM
ARM
CPP
code_generation
CPU
13,871
[ "void", "ARMBaseRegisterInfo", "::", "materializeFrameBaseRegister", "(", "MachineBasicBlock", "*", "MBB", ",", "unsigned", "BaseReg", ",", "int", "FrameIdx", ",", "int64_t", "Offset", ")", "const", "{", "ARMFunctionInfo", "*", "AFI", "=", "MBB", "->", "getParent"...
[ "Insert", "defining", "instruction", "(", "s", ")", "for", "a", "pointer", "to", "FrameIdx", "before", "insertion", "point", "I", "." ]
GCC
alpha
CPP
stmt_completion
MPU
13,872
[ ")", ")", ";" ]
[ "addr", "=", "force_reg", "(", "DImode", ",", "XEXP", "(", "mem", ",", "<NUM_LIT>", ")", ")", ";", "align", "=", "expand_simple_binop", "(", "Pmode", ",", "AND", ",", "addr", ",", "GEN_INT", "(", "-", "<NUM_LIT>", ")", ",", "NULL_RTX", ",", "<NUM_LIT>"...
GCC
rs6000
CPP
next_suggestion
CPU
13,873
[ "}" ]
[ "break", ";", "case", "ABI_ELFv2", ":", "gcc_assert", "(", "!", "TARGET_32BIT", ")", ";", "ret", "=", "<NUM_LIT>", ";", "break", ";", "case", "ABI_DARWIN", ":", "case", "ABI_V4", ":", "ret", "=", "(", "TARGET_32BIT", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT...
LLVM
R600
CPP
stmt_completion
GPU
13,874
[ "REGISTER_LOAD", ")", "NODE_NAME_CASE", "(", "REGISTER_STORE", ")", "NODE_NAME_CASE", "(", "LOAD_CONSTANT", ")", "NODE_NAME_CASE", "(", "LOAD_INPUT", ")", "NODE_NAME_CASE", "(", "SAMPLE", ")", "NODE_NAME_CASE", "(", "SAMPLEB", ")", "NODE_NAME_CASE", "(", "SAMPLED", ...
[ "NODE_NAME_CASE", "(", "RET_FLAG", ")", ";", "NODE_NAME_CASE", "(", "BRANCH_COND", ")", ";", "NODE_NAME_CASE", "(", "DWORDADDR", ")", "NODE_NAME_CASE", "(", "FRACT", ")", "NODE_NAME_CASE", "(", "FMAX", ")", "NODE_NAME_CASE", "(", "SMAX", ")", "NODE_NAME_CASE", "...
GCC
arm
CPP
next_suggestion
CPU
13,875
[ "if", "(", "type", "==", "<NUM_LIT>", "&&", "GET_CODE", "(", "ind", ")", "==", "PLUS", "&&", "REG_P", "(", "XEXP", "(", "ind", ",", "<NUM_LIT>", ")", ")", "&&", "REG_MODE_OK_FOR_BASE_P", "(", "XEXP", "(", "ind", ",", "<NUM_LIT>", ")", ",", "VOIDmode", ...
[ "rtx", "ind", ";", "if", "(", "strict", "&&", "!", "(", "reload_in_progress", "||", "reload_completed", ")", "&&", "(", "reg_mentioned_p", "(", "frame_pointer_rtx", ",", "op", ")", "||", "reg_mentioned_p", "(", "arg_pointer_rtx", ",", "op", ")", "||", "reg_m...
LLVM
Mips
CPP
next_suggestion
CPU
13,876
[ "}" ]
[ "void", "MipsTargetAsmStreamer", "::", "emitDirectiveSetNoMips16", "(", ")", "{", "OS", "<<", "<STR_LIT>", "\\t.set\\tnomips16\\n", "<STR_LIT>", ";", "MipsTargetStreamer", "::", "emitDirectiveSetNoMips16", "(", ")", ";" ]
GCC
arm
CPP
next_suggestion
CPU
13,877
[ "}" ]
[ "vreinterpret_p16_u16", "(", "uint16x4_t", "_", "_", "a", ")", "{", "return", "(", "poly16x4_t", ")", "_", "_", "a", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
13,878
[ "}" ]
[ "def", "FalkorWr_4VXVY_4cyc", ":", "SchedWriteRes", "<", "[", "FalkorUnitVXVY", ",", "FalkorUnitVXVY", ",", "FalkorUnitVXVY", ",", "FalkorUnitVXVY", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,879
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
PowerPC
CPP
stmt_completion
CPU
13,880
[ "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "return", "get", "(", "Opcode", ")", ".", "TSFlags", "&" ]
GCC
visium
MD
stmt_completion
Virtual ISA
13,881
[ ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
s390
MD
next_suggestion
MPU
13,882
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_ICM", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
13,883
[ "FS", ")", ";" ]
[ "if", "(", "TT", ".", "getArch", "(", ")", "==", "Triple", "::", "r600", ")", "return", "createR600MCSubtargetInfoImpl", "(", "TT", ",", "CPU", ",", "FS", ")", ";", "return", "createAMDGPUMCSubtargetInfoImpl", "(", "TT", ",", "CPU", "," ]
LLVM
ARM
CPP
stmt_completion
CPU
13,884
[ "(", "<NUM_LIT>", ")", ";" ]
[ "case", "MVT", "::", "i1", ":", "if", "(", "isZExt", ")", "{", "Opc", "=", "isThumb2", "?", "ARM", "::", "t2ANDri", ":", "ARM", "::", "ANDri", ";", "isBoolZext", "=", "true", ";", "break", ";", "}", "return", "<NUM_LIT>", ";", "}", "unsigned", "Res...
LLVM
SystemZ
TD
stmt_completion
CPU
13,885
[ "RI2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "RI3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
GCC
s390
CPP
program_repair
MPU
13,886
[ "<FIXS>", "-", "(", "TARGET_64BIT", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", "*", "<NUM_LIT>", ")", ")", ";", "<FIXE>", "<FIXS>", "build_int_cst", "(", "NULL_TREE", ",", "-", "RETURN_REGNUM", "*", "UNITS_PER_WORD", ")", ")", ";", "<FIXE>" ]
[ "t", "=", "build", "(", "PLUS_EXPR", ",", "TREE_TYPE", "(", "sav", ")", ",", "t", ",", "build_int_cst", "(", "NULL_TREE", ",", "<BUGS>", "(", "RETURN_REGNUM", "-", "<NUM_LIT>", ")", "*", "UNITS_PER_WORD", "-", "(", "TARGET_64BIT", "?", "<NUM_LIT>", ":", ...
GCC
v850
MD
next_suggestion
MPU
13,887
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "div", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sqrt", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(...
LLVM
AArch64
CPP
next_suggestion
CPU
13,888
[ "case", "MVT", "::", "nxv4i32", ":" ]
[ "static", "MVT", "getSVEContainerType", "(", "EVT", "ContentTy", ")", "{", "assert", "(", "ContentTy", ".", "isSimple", "(", ")", "&&", "<STR_LIT>", "No SVE containers for extended types", "<STR_LIT>", ")", ";", "switch", "(", "ContentTy", ".", "getSimpleVT", "(",...
LLVM
PowerPC
CPP
stmt_completion
CPU
13,889
[ "UseRC", ",", "Op0", ",", "Op0IsKill", ")", ";" ]
[ "const", "TargetRegisterClass", "*", "UseRC", "=", "(", "RC", "==", "&", "PPC", "::", "GPRCRegClass", "?", "&", "PPC", "::", "GPRC_and_GPRC_NOR0RegClass", ":", "(", "RC", "==", "&", "PPC", "::", "G8RCRegClass", "?", "&", "PPC", "::", "G8RC_and_G8RC_NOX0RegCl...
GCC
rs6000
MD
next_suggestion
CPU
13,890
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "set", "(", "match_operand", ":", "BLK", "<NUM_LIT>", ")", "(", "unspec", ":", "BLK", "[", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_HTM_FENCE", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
epiphany
CPP
code_generation
MPU
13,891
[ "static", "rtx", "frame_subreg_note", "(", "rtx", "set", ",", "int", "offset", ")", "{", "rtx", "src", "=", "simplify_gen_subreg", "(", "SImode", ",", "SET_SRC", "(", "set", ")", ",", "DImode", ",", "offset", ")", ";", "rtx", "dst", "=", "simplify_gen_su...
[ "For", "a", "DImode", "load", "/", "store", "SET", ",", "make", "a", "SImode", "set", "for", "a", "REG_FRAME_RELATED_EXPR", "note", ",", "using", "OFFSET", "to", "create", "a", "high", "or", "lowpart", "subreg", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
13,892
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
next_suggestion
CPU
13,893
[ "}" ]
[ "tree", "ix86_handle_shared_attribute", "(", "tree", "*", "node", ",", "tree", "name", ",", "tree", ",", "int", ",", "bool", "*", "no_add_attrs", ")", "{", "if", "(", "TREE_CODE", "(", "*", "node", ")", "!=", "VAR_DECL", ")", "{", "warning", "(", "OPT_...
GCC
spu
MD
stmt_completion
MPU
13,894
[ "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const", "(", "symbol_ref" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
13,895
[ "}" ]
[ "void", "setPrivateSegmentWaveByteOffset", "(", "Register", "Reg", ")", "{", "ArgInfo", ".", "PrivateSegmentWaveByteOffset", "=", "ArgDescriptor", "::", "createRegister", "(", "Reg", ")", ";" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
13,896
[ "const", "MCValue", "&", ")", "{" ]
[ "bool", "SystemZMCAsmBackend", "::", "shouldForceRelocation", "(", "const", "MCAssembler", "&", ",", "const", "MCFixup", "&", "Fixup", "," ]
GCC
s390
CPP
next_suggestion
MPU
13,897
[ "}" ]
[ "static", "void", "s390_optimize_register_info", "(", ")", "{", "char", "clobbered_regs", "[", "<NUM_LIT>", "]", ";", "int", "i", ";", "gcc_assert", "(", "epilogue_completed", ")", ";", "s390_regs_ever_clobbered", "(", "clobbered_regs", ")", ";", "for", "(", "i"...
LLVM
Tile64
CPP
next_suggestion
VLIW
13,898
[ "}" ]
[ "bool", "isVLIWEnabled", "(", ")", "const", "{", "return", "IsVLIWEnabled", ";" ]
GCC
arm
CPP
stmt_completion
CPU
13,899
[ ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vldrwq_gather_shifted_offset_z", "(", "float32_t", "const", "*", "_", "_", "base", ",", "uint32x4_t", "_", "_", "offset" ]