Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | X86 | CPP | stmt_completion | CPU | 14,200 | [
"true",
";"
] | [
"bool",
"X86AsmBackend",
"::",
"writeNopData",
"(",
"uint64_t",
"Count",
",",
"MCObjectWriter",
"*",
"OW",
")",
"const",
"{",
"static",
"const",
"uint8_t",
"Nops",
"[",
"<NUM_LIT>",
"]",
"[",
"<NUM_LIT>",
"]",
"=",
"{",
"{",
"<NUM_LIT>",
"}",
",",
"{",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,201 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"immr",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"imms",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT... |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,202 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op2",
";"
] | [
"class",
"TMBaseSystemI",
"<",
"bit",
"L",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"CRm",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
",",
"dag",
"oops",
",",
"dag",
"iops",
",",
"string",
"asm",
",",
"string",
"operands",
",",
"list",
"<",
"dag",
">",
... |
GCC | i386 | MD | next_suggestion | CPU | 14,203 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 14,204 | [
"SETOLT",
")",
")",
",",
"(",
"EXTRACT_SUBREG",
"(",
"EFDCMPLT",
"$",
"s1",
",",
"$",
"s2",
")",
",",
"sub_gt",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"i1",
"(",
"any_fsetccs",
"f64",
":",
"$",
"s1",
",",
"f64",
":",
"$",
"s2",
","
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,205 | [
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_7186d325",
",",
"TypeMAPPING",
">",
"{"
] | [
"def",
"L4_add_memopb_zomap",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$"
] |
GCC | vax | MD | stmt_completion | CPU | 14,206 | [
"DF",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VAXfp",
"[",
"SF",
"DF",
"]",
")",
"(",
"define_mode_attr",
"fsfx",
"[",
"(",
"SF",
"<STR_LIT>",
")",
"("
] |
LLVM | ARM | TD | next_suggestion | CPU | 14,207 | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"shift_so_reg_imm",
":",
"Operand",
"<",
"i32",
">",
",",
"ComplexPattern",
"<",
"i32",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"[",
"shl",
",",
"srl",
",",
"sra",
",",
"rotr",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 14,208 | [
"const",
"_",
"_",
"v16qu",
"_",
"_",
"evens",
"=",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
... | [
"_",
"_",
"C",
"=",
"vec_unpackl",
"(",
"(",
"_",
"_",
"v16qi",
")",
"_",
"_",
"C",
")",
";",
"const",
"_",
"_",
"v8hi",
"_",
"_",
"unsigned",
"=",
"vec_splats",
"(",
"(",
"signed",
"short",
")",
"<NUM_LIT>",
")",
";",
"_",
"_",
"C",
"=",
"ve... |
LLVM | LM32 | CPP | stmt_completion | MPU | 14,209 | [
"RI",
";"
] | [
"const",
"LM32RegisterInfo",
"&",
"getRegisterInfo",
"(",
")",
"const",
"{",
"return"
] |
LLVM | XCore | CPP | stmt_completion | MPU | 14,210 | [
"Decoder",
")",
";"
] | [
"DecodeStatus",
"S",
"=",
"Decode2OpInstruction",
"(",
"fieldFromInstruction",
"(",
"Insn",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
",",
"Op1",
",",
"Op2",
")",
";",
"if",
"(",
"S",
"==",
"MCDisassembler",
"::",
"Success",
")",
"{",
"DecodeGRRegsRegisterClass... |
LLVM | SystemZ | TD | next_suggestion | CPU | 14,211 | [
"}"
] | [
"field",
"bits",
"<",
"<NUM_LIT>",
">",
"SoftFail",
"=",
"<NUM_LIT>",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BD1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"I2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{"... |
LLVM | AArch64 | CPP | code_generation | CPU | 14,212 | [
"bool",
"AArch64CallLowering",
"::",
"LowerFormalArguments",
"(",
"MachineIRBuilder",
"&",
"MIRBuilder",
",",
"const",
"Function",
"::",
"ArgumentListType",
"&",
"Args",
",",
"const",
"SmallVectorImpl",
"<",
"unsigned",
">",
"&",
"VRegs",
")",
"const",
"{",
"Machi... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"incoming",
"(",
"formal",
")",
"arguments",
",",
"described",
"by",
"the",
"Ins",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
LLVM | R600 | CPP | stmt_completion | GPU | 14,213 | [
"Opcode",
";"
] | [
"unsigned",
"SIInstrInfo",
"::",
"commuteOpcode",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"int",
"NewOpc",
";",
"if",
"(",
"(",
"NewOpc",
"=",
"AMDGPU",
"::",
"getCommuteRev",
"(",
"Opcode",
")",
")",
"!=",
"-",
"<NUM_LIT>",
")",
"return",
"NewOpc",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,214 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mep | CPP | stmt_completion | CPU | 14,215 | [
"\\tlw\\t$0, ($sp)\\n",
"<STR_LIT>",
")",
";"
] | [
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tldc\\t$0, $lp\\n",
"<STR_LIT>",
")",
";",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tsw\\t$0, 4($sp)\\n",
"<STR_LIT>",
")",
";",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"\\tbsr\\t__mep_mcount\\n",
"<STR_LIT>",
")",
... |
GCC | sparc | MD | next_suggestion | CPU | 14,216 | [
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"if_then_else",
":",
"DF",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,217 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"M2_mpy_nac_sat_lh_s0",
":",
"T_M2_mpy_acc",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 14,218 | [
"_",
"b",
")",
";"
] | [
"vcltq_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"(",
"_",
"_",
"a",
"<",
"_"
] |
GCC | avr | CPP | stmt_completion | MPU | 14,219 | [
",",
"cfun",
"->",
"machine",
"->",
"stack_usage",
")",
";"
] | [
"}",
"else",
"fputs",
"(",
"<STR_LIT>",
"/* prologue: function */\\n",
"<STR_LIT>",
",",
"file",
")",
";",
"}",
"if",
"(",
"ACCUMULATE_OUTGOING_ARGS",
")",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"/* outgoing args size = %d */\\n",
"<STR_LIT>",
",",
"avr_outgoing_ar... |
LLVM | ARM64 | TD | stmt_completion | CPU | 14,220 | [
")",
",",
"<NUM_LIT>",
")",
";"
] | [
"return",
"ARM64_AM",
":",
":",
"isLogicalImmediate",
"(",
"N",
"-",
">",
"getZExtValue",
"("
] |
LLVM | ARM | CPP | next_suggestion | CPU | 14,221 | [
"return",
"OffsetIsInRange",
"(",
"UserOffset",
",",
"CPEOffset",
",",
"MaxDisp",
",",
"!",
"isThumb",
")",
";"
] | [
"if",
"(",
"DoDump",
")",
"{",
"DOUT",
"<<",
"<STR_LIT>",
"User of CPE#",
"<STR_LIT>",
"<<",
"CPEMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
"<<",
"<STR_LIT>",
" max delta=",
"<STR_LIT>",
"<<",
"MaxDisp",
"<<",
"<STR_LIT>",
" ins... |
LLVM | AArch64 | TD | stmt_completion | CPU | 14,222 | [
"<NUM_LIT>",
")",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"HINT"
] |
GCC | sparc | CPP | code_generation | CPU | 14,223 | [
"static",
"bool",
"sparc_vectorize_vec_perm_const",
"(",
"machine_mode",
"vmode",
",",
"machine_mode",
"op_mode",
",",
"rtx",
"target",
",",
"rtx",
"op0",
",",
"rtx",
"op1",
",",
"const",
"vec_perm_indices",
"&",
"sel",
")",
"{",
"if",
"(",
"vmode",
"!=",
"o... | [
"Implement",
"TARGET_VEC_PERM_CONST",
"."
] |
GCC | i386 | CPP | next_suggestion | CPU | 14,224 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_loadu_ps",
"(",
"float",
"const",
"*",
"_",
"_",
"P",
"... |
LLVM | ARM | TD | program_repair | CPU | 14,225 | [
"<FIXS>",
"let",
"D",
"=",
"VFPNeonDomain",
";",
"<FIXE>"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"let",
"Dom",
"=",
"VFPNeonDomain",
".",
"Value",
";",
"<BUGE>",
"}",
"class",
"ASI5",
"bits",
"<NUM_LIT>",
">",
"opcod1",
",",
"bits",
"<NUM_LIT>",
">",
"opcod2",
"... |
LLVM | ARM | TD | stmt_completion | CPU | 14,226 | [
"WriteVST3",
"]",
">",
";"
] | [
"def",
"VST1q16HighTPseudo",
":",
"VSTQQQQPseudo",
"<",
"IIC_VST1x3",
">",
",",
"Sched",
"<",
"["
] |
GCC | i386 | CPP | stmt_completion | CPU | 14,227 | [
"_",
"A",
",",
"_",
"_",
"mmask8",
"_",
"_",
"B",
",",
"_",
"_",
"m128i",
"_",
"_",
"C",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_expand_epi16",
"(",
"_",
"_",
"m128i",
"_"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,228 | [
",",
"tc_17e0d2cd",
",",
"TypeMAPPING",
">",
"{"
] | [
"def",
"L2_loadbsw2_zomap",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>"
] |
LLVM | PTX | CPP | next_suggestion | GPU | 14,229 | [
"i",
"!=",
"e",
";",
"++",
"i",
")",
"{"
] | [
"unsigned",
"Count",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"RegisterInfoMap",
"::",
"const_iterator",
"i",
"=",
"RegInfo",
".",
"begin",
"(",
")",
",",
"e",
"=",
"RegInfo",
".",
"end",
"(",
")",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 14,230 | [
")",
"const",
"{"
] | [
"bool",
"AMDGPUDAGToDAGISel",
"::",
"SelectSMRDSgpr",
"(",
"SDValue",
"Addr",
",",
"SDValue",
"&",
"SBase",
",",
"SDValue",
"&",
"SOffset"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 14,231 | [
"return",
"combineX86ShuffleChain",
"(",
"Op",
",",
"Root",
",",
"Mask",
",",
"Depth",
",",
"HasPSHUFB",
",",
"DAG",
",",
"DCI",
",",
"Subtarget",
")",
";"
] | [
"continue",
";",
"}",
"int",
"RootMaskedIdx",
"=",
"RootMask",
"[",
"RootIdx",
"]",
"*",
"RootRatio",
"+",
"i",
"%",
"RootRatio",
";",
"int",
"OpIdx",
"=",
"RootMaskedIdx",
"/",
"OpRatio",
";",
"if",
"(",
"OpMask",
"[",
"OpIdx",
"]",
"<",
"<NUM_LIT>",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,232 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Q",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 14,233 | [
"<STR_LIT>",
"Unexpected floating-point immediate as a non-fixed operand",
"<STR_LIT>",
")",
";"
] | [
"unsigned",
"WAReg",
"=",
"Op",
".",
"getReg",
"(",
")",
";",
"if",
"(",
"int",
"(",
"WAReg",
")",
">=",
"<NUM_LIT>",
")",
"printRegName",
"(",
"O",
",",
"WAReg",
")",
";",
"else",
"if",
"(",
"OpNo",
">=",
"MII",
".",
"get",
"(",
"MI",
"->",
"g... |
GCC | i386 | CPP | stmt_completion | CPU | 14,234 | [
"_",
"mmask8",
")",
"_",
"_",
"M",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_vpmadd52huq512_maskz",
"(",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"X",
",",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"Y",
",",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"Z",
",",
"(",
... |
GCC | h8300 | MD | next_suggestion | MPU | 14,235 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"plus",
":",
"SI",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | arm | CPP | next_suggestion | CPU | 14,236 | [
"}"
] | [
"unsigned",
"int",
"i",
",",
"parts",
"=",
"GET_MODE_SIZE",
"(",
"mode",
")",
"/",
"GET_MODE_SIZE",
"(",
"inner",
")",
";",
"rtx",
"tmpsum",
"=",
"op1",
";",
"for",
"(",
"i",
"=",
"parts",
"/",
"<NUM_LIT>",
";",
"i",
">=",
"<NUM_LIT>",
";",
"i",
"/... |
GCC | alpha | MD | next_suggestion | MPU | 14,237 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 14,238 | [
"createThumb2SizeReductionPass",
"(",
")",
"{"
] | [
"FunctionPass",
"*",
"llvm",
"::"
] |
LLVM | AArch64 | CPP | code_generation | CPU | 14,239 | [
"void",
"AArch64FrameLowering",
"::",
"emitEpilogue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"getLastNonDebugInstr",
"(",
")",
";",
"MachineFrameIn... | [
"Insert",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 14,240 | [
"<STR_LIT>",
";"
] | [
"bool",
"isExynosM1",
"(",
")",
"const",
"{",
"return",
"CPUString",
"==",
"<STR_LIT>",
"exynos-m1"
] |
LLVM | ARM | TD | next_suggestion | CPU | 14,241 | [
"let",
"ParserMatchClass",
"=",
"t_imm0_508s4_asmoperand",
";"
] | [
"def",
"t_imm0_508s4_asmoperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"}",
"def",
"t_imm0_508s4",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 14,242 | [
"for",
"(",
"NodeAddr",
"<",
"DefNode",
"*",
">",
"TA",
":",
"DFG",
".",
"getRelatedRefs",
"(",
"IA",
",",
"DA",
")",
")",
"LiveNodes",
".",
"insert",
"(",
"TA",
".",
"Id",
")",
";"
] | [
"void",
"DeadCodeElimination",
"::",
"processDef",
"(",
"NodeAddr",
"<",
"DefNode",
"*",
">",
"DA",
",",
"SetQueue",
"<",
"NodeId",
">",
"&",
"WorkQ",
")",
"{",
"NodeAddr",
"<",
"InstrNode",
"*",
">",
"IA",
"=",
"DA",
".",
"Addr",
"->",
"getOwner",
"("... |
LLVM | X86 | CPP | next_suggestion | CPU | 14,243 | [
"IRBuilder",
"<",
">",
"Builder",
"(",
"LD",
")",
";"
] | [
"unsigned",
"OpNo",
"=",
"U",
".",
"getOperandNo",
"(",
")",
";",
"auto",
"*",
"II",
"=",
"cast",
"<",
"IntrinsicInst",
">",
"(",
"U",
".",
"getUser",
"(",
")",
")",
";",
"if",
"(",
"!",
"isAMXIntrinsic",
"(",
"II",
")",
")",
"return",
";",
"std"... |
LLVM | M68k | CPP | code_generation | MPU | 14,244 | [
"SDValue",
"M68kTargetLowering",
"::",
"LowerReturn",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CCID",
",",
"bool",
"IsVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"OutputArg",
">",
"&",
"Outs",
",",
"const",
"SmallVectorImpl",
"... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"outgoing",
"return",
"values",
",",
"described",
"by",
"the",
"Outs",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
LLVM | PowerPC | CPP | program_repair | CPU | 14,245 | [
"<FIXS>",
"Fixups",
".",
"push_back",
"(",
"MCFixup",
"::",
"Create",
"(",
"<NUM_LIT>",
",",
"MO",
".",
"getExpr",
"(",
")",
",",
"<FIXE>"
] | [
"if",
"(",
"MO",
".",
"isReg",
"(",
")",
"||",
"MO",
".",
"isImm",
"(",
")",
")",
"return",
"getMachineOpValue",
"(",
"MI",
",",
"MO",
",",
"Fixups",
")",
";",
"<BUGS>",
"Fixups",
".",
"push_back",
"(",
"MCFixup",
"::",
"Create",
"(",
"<NUM_LIT>",
... |
LLVM | PowerPC | TD | next_suggestion | CPU | 14,246 | [
"}"
] | [
"def",
"PPCTLSRegOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 14,247 | [
";"
] | [
"getTargetStreamer",
"(",
")",
".",
"emitTextAttribute",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"CPU",
")",
";",
"if",
"(",
"!",
"STI",
".",
"isCPUStringValid",
"(",
"CPU",
")",
")",
"{",
"Error",
"(",
"L",
",",
"<STR_LIT>",
"Unknown CPU name",
"<STR_LI... |
LLVM | Mips | CPP | stmt_completion | CPU | 14,248 | [
"]",
")",
";"
] | [
"return",
"!",
"(",
"STI",
".",
"getFeatureBits",
"(",
")",
"[",
"Mips",
"::",
"FeatureNoOddSPReg"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,249 | [
"]",
";"
] | [
"def",
"J4_cmpeq_t_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"IntRegs",
":",
"$",
"Rt32",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_9bfd761f",
",",
"TypeNCJ",
">",
",",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 14,250 | [
"}"
] | [
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"SETCC",
",",
"DL",
",",
"MVT",
"::",
"i1",
",",
"Op",
",",
"DAG",
".",
"getConstantFP",
"(",
"-",
"<NUM_LIT>",
",",
"DL",
",",
"MVT",
"::",
"f32",
")",
",",... |
GCC | s390 | MD | program_repair | MPU | 14,251 | [
"<FIXS>",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<FIXE>",
"<FIXS>",
"lhi",
"\\\\t",
"%",
"<NUM_LIT>",
",",
"%",
"b1",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
... | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"matc... |
GCC | arm | CPP | stmt_completion | CPU | 14,252 | [
",",
"_",
"_",
"p",
")",
";"
] | [
"return",
"_",
"_",
"builtin_mve_vddupq_m_n_uv8hi",
"(",
"_",
"_",
"inactive",
",",
"_",
"_",
"a",
",",
"_",
"_",
"imm"
] |
GCC | microblaze | CPP | next_suggestion | MPU | 14,253 | [
"}"
] | [
"p",
"=",
"version",
";",
"v",
"=",
"tmpl",
";",
"while",
"(",
"*",
"p",
")",
"{",
"if",
"(",
"*",
"v",
"==",
"'",
"X",
"'",
")",
"{",
"if",
"(",
"*",
"p",
"==",
"'",
".",
"'",
")",
"{",
"*",
"v",
"++",
";",
"}",
"else",
"{",
"if",
... |
LLVM | Cpu0 | CPP | stmt_completion | CPU | 14,254 | [
"Node",
",",
"unsigned",
"Imm",
")",
"{"
] | [
"inline",
"SDValue",
"getImm",
"(",
"const",
"SDNode",
"*"
] |
GCC | avr | CPP | code_generation | MPU | 14,255 | [
"static",
"tree",
"avr_handle_progmem_attribute",
"(",
"tree",
"*",
"node",
",",
"tree",
"name",
",",
"tree",
"args",
"ATTRIBUTE_UNUSED",
",",
"int",
"flags",
"ATTRIBUTE_UNUSED",
",",
"bool",
"*",
"no_add_attrs",
")",
"{",
"if",
"(",
"DECL_P",
"(",
"*",
"nod... | [
"Handle",
"a",
"``",
"progmem",
"''",
"attribute",
";",
"arguments",
"as",
"in",
"struct",
"attribute_spec.handler",
"."
] |
LLVM | CSKY | CPP | next_suggestion | CPU | 14,256 | [
"}"
] | [
"}",
"if",
"(",
"Count",
")",
"OS",
".",
"write",
"(",
"<STR_LIT>",
"\\x6c\\x03",
"<STR_LIT>",
",",
"<NUM_LIT>",
")",
";",
"return",
"true",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 14,257 | [
"if",
"(",
"Constraint",
".",
"size",
"(",
")",
">",
"<NUM_LIT>",
")",
"{"
] | [
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"AMDGPU",
"::",
"SReg_256RegClass",
")",
";",
"case",
"<NUM_LIT>",
":",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"AMDGPU",
"::",
"SReg_512RegClass",
")",
";",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 14,258 | [
"MCOperand",
"&",
"ImmOp",
"=",
"Inst",
".",
"getOperand",
"(",
"i",
")",
";"
] | [
"MCInst",
"T",
";",
"T",
".",
"setOpcode",
"(",
"Inst",
".",
"getOpcode",
"(",
")",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
",",
"n",
"=",
"Inst",
".",
"getNumOperands",
"(",
")",
";",
"i",
"!=",
"n",
";",
"++",
"i",
")",
"{",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 14,259 | [
"return",
"Value",
";"
] | [
"if",
"(",
"SignedValue",
">",
"<NUM_LIT>",
"||",
"SignedValue",
"<",
"-",
"<NUM_LIT>",
")",
"report_fatal_error",
"(",
"<STR_LIT>",
"fixup value out of range",
"<STR_LIT>",
")",
";",
"return",
"AdrImmBits",
"(",
"Value",
"&",
"<NUM_LIT>",
"ULL",
")",
";",
"case... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 14,260 | [
"}"
] | [
"void",
"SIModeRegister",
"::",
"insertSetreg",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineInstr",
"*",
"MI",
",",
"const",
"SIInstrInfo",
"*",
"TII",
",",
"Status",
"InstrMode",
")",
"{",
"while",
"(",
"InstrMode",
".",
"Mask",
")",
"{",
"unsigned",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 14,261 | [
"ConstantFP",
"*",
">",
"(",
"OpMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getFPImm",
"(",
")",
")",
")",
";"
] | [
"if",
"(",
"OpMI",
")",
"Csts",
".",
"emplace_back",
"(",
"const_cast",
"<",
"ConstantInt",
"*",
">",
"(",
"OpMI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getCImm",
"(",
")",
")",
")",
";",
"else",
"if",
"(",
"(",
"OpMI",
"=",
"getOpcodeDef"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,262 | [
"let",
"hasCompleteDecoder",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"pstatefield",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"... |
GCC | rs6000 | MD | stmt_completion | CPU | 14,263 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | pa | CPP | code_generation | CPU | 14,264 | [
"int",
"pa_fmpyaddoperands",
"(",
"rtx",
"*",
"operands",
")",
"{",
"machine_mode",
"mode",
"=",
"GET_MODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"if",
"(",
"mode",
"!=",
"SFmode",
"&&",
"mode",
"!=",
"DFmode",
")",
"return",
"<NUM_LIT>",
";... | [
"Returns",
"1",
"if",
"the",
"6",
"operands",
"specified",
"in",
"OPERANDS",
"are",
"suitable",
"for",
"use",
"in",
"fmpyadd",
"instructions",
"."
] |
GCC | arm | MD | program_repair | CPU | 14,265 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"plus",
":",
"DI",
"(",
"mult",
":",
"DI",
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 14,266 | [
"let",
"horizontalReduction",
"=",
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Qn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"bit_28",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"RdaHiDest",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",... |
LLVM | ARM | TD | next_suggestion | CPU | 14,267 | [
"}"
] | [
"class",
"VST3D",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op11_8",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"op7_4",
",",
"string",
"Dt",
">",
":",
"NLdSt",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"op11_8",
",",
"op7_4",
",",
"(",
"outs",
")",
",",
"(",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,268 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_2d7491",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
GCC | tilepro | MD | stmt_completion | VLIW | 14,269 | [
")"
] | [
"(",
"define_code_iterator",
"netreg_binop",
"[",
"minus",
"]"
] |
LLVM | X86 | CPP | program_repair | CPU | 14,270 | [
"<FIXS>",
"if",
"(",
"Subtarget",
"->",
"hasXMMInt",
"(",
")",
"&&",
"VT",
".",
"isVector",
"(",
")",
")",
"{",
"<FIXE>"
] | [
"SDNode",
"*",
"Node",
"=",
"Op",
".",
"getNode",
"(",
")",
";",
"EVT",
"ExtraVT",
"=",
"cast",
"VTSDNode",
">",
"(",
"Node",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"getVT",
"(",
")",
";",
"EVT",
"VT",
"=",
"Node",
"->",
"getValueTyp... |
LLVM | SNES | CPP | stmt_completion | DSP | 14,271 | [
")",
";"
] | [
"default",
":",
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unknown condition code!",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"ret... |
GCC | i386 | CPP | stmt_completion | CPU | 14,272 | [
",",
"_",
"_",
"m128",
"_",
"_",
"B",
",",
"const",
"int",
"_",
"_",
"imm",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_shuffle_ps",
"(",
"_",
"_",
"m128",
"_",
"_",
"W",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,273 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rx32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"II",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rx32",
";"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 14,274 | [
"let",
"ParserMatchClass",
"=",
"MoveVecShifterOperand",
";"
] | [
"def",
"move_vec_shift",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 14,275 | [
"UNSPECV_MTVSCR",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"VSCR_REGNO",
")",
"(",
"unspec_volatile",
":",
"SI",
"[",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
LLVM | M680x0 | CPP | stmt_completion | MPU | 14,276 | [
"Unhandled symbol reference node.",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"!",
"foldOffsetIntoAddress",
"(",
"G",
"->",
"getOffset",
"(",
")",
",",
"AM",
")",
")",
"{",
"AM",
"=",
"Backup",
";",
"return",
"false",
";",
"}",
"}",
"else",
"if",
"(",
"ConstantPoolSDNode",
"*",
"CP",
"=",
"dyn_cast",
"<",
"ConstantP... |
LLVM | ARM | CPP | stmt_completion | CPU | 14,277 | [
"{"
] | [
"CCValAssign",
"&",
"VA",
"=",
"ArgLocs",
"[",
"i",
"]",
";",
"if",
"(",
"Ins",
"[",
"VA",
".",
"getValNo",
"(",
")",
"]",
".",
"isOrigArg",
"(",
")",
")",
"{",
"std",
"::",
"advance",
"(",
"CurOrigArg",
",",
"Ins",
"[",
"VA",
".",
"getValNo",
... |
GCC | pa | MD | next_suggestion | CPU | 14,278 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"if_then_else",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 14,279 | [
"getJumpTableEncoding",
"(",
")",
";"
] | [
"unsigned",
"X86TargetLowering",
"::",
"getJumpTableEncoding",
"(",
")",
"const",
"{",
"if",
"(",
"getTargetMachine",
"(",
")",
".",
"getRelocationModel",
"(",
")",
"==",
"Reloc",
"::",
"PIC_",
"&&",
"Subtarget",
".",
"isPICStyleGOT",
"(",
")",
")",
"return",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 14,280 | [
"return",
"frame",
"->",
"uc",
".",
"regs",
";"
] | [
"else",
"if",
"(",
"*",
"(",
"unsigned",
"int",
"*",
")",
"(",
"pc",
"+",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
"||",
"*",
"(",
"unsigned",
"int",
"*",
")",
"(",
"pc",
"+",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
"{",
"struct",
"rt_sigframe",
"{",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,281 | [
"}"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | TD | stmt_completion | CPU | 14,282 | [
"(",
"set",
"GR64",
":",
"$",
"dst",
",",
"(",
"atomic_load_max_64",
"addr",
":",
"$",
"ptr",
",",
"GR64",
":",
"$",
"val",
")",
")",
"]",
">",
";"
] | [
"def",
"ATOMMAX64",
":",
"I",
"<",
"<NUM_LIT>",
",",
"Pseudo",
",",
"(",
"outs",
"GR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"i64mem",
":",
"$",
"ptr",
",",
"GR64",
":",
"$",
"val",
")",
",",
"<STR_LIT>",
",",
"["
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,283 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"def",
"A4_psxtbfnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_1ae57e39",
",",
"TypeALU32_2op",
">",
",",
"Enc_f... |
LLVM | Mips | CPP | program_repair | CPU | 14,284 | [
"<FIXS>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/Optional.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/StringMap.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/StringRef.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/Support/CodeGen.h",
"<STR_LIT>",
... | [
"#",
"include",
"<STR_LIT>",
"MCTargetDesc/MipsABIInfo.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"MipsSubtarget.h",
"<STR_LIT>",
"<BUGS>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/BasicTTIImpl.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/Passes.h",
"<STR_... |
GCC | arm | MD | next_suggestion | CPU | 14,285 | [
"rtx",
"ops",
"[",
"<NUM_LIT>",
"]"
] | [
"(",
"unspec",
":",
"XI",
"[",
"(",
"match_operand",
":",
"V2BF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V8BF",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPEC_VSTRUCTDUMMY",
")",
"]",
"UNSPEC_VLD2_DUP",
")",
")",
"]",
"<STR... |
GCC | gcn | CPP | stmt_completion | GPU | 14,286 | [
")",
";"
] | [
"inline",
"bool",
"vgpr_4reg_mode_p",
"(",
"machine_mode",
"mode",
")",
"{",
"if",
"(",
"VECTOR_MODE_P",
"(",
"mode",
")",
")",
"mode",
"=",
"GET_MODE_INNER",
"(",
"mode",
")",
";",
"return",
"(",
"mode",
"==",
"TImode"
] |
GCC | visium | MD | stmt_completion | Virtual ISA | 14,287 | [
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
GCC | i386 | CPP | program_repair | CPU | 14,288 | [
"<FIXS>",
"if",
"(",
"m",
"->",
"fs",
".",
"cfa_reg",
"==",
"stack_pointer_rtx",
")",
"<FIXE>",
"<FIXS>",
"m",
"->",
"fs",
".",
"cfa_offset",
"+=",
"allocate",
";",
"<FIXE>",
"<FIXS>",
"t",
"=",
"choose_baseaddr",
"(",
"m",
"->",
"fs",
".",
"sp_offset",
... | [
"insn",
"=",
"emit_insn",
"(",
"ix86_gen_allocate_stack_worker",
"(",
"eax",
",",
"eax",
")",
")",
";",
"<BUGS>",
"if",
"(",
"ix86_cfa_state",
"->",
"reg",
"==",
"stack_pointer_rtx",
")",
"<BUGE>",
"{",
"<BUGS>",
"ix86_cfa_state",
"->",
"offset",
"+=",
"alloca... |
GCC | microblaze | CPP | next_suggestion | MPU | 14,289 | [
"}"
] | [
"info",
"->",
"symbol_type",
"=",
"SYMBOL_TYPE_GENERAL",
";",
"info",
"->",
"symbol",
"=",
"XVECEXP",
"(",
"x",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"XINT",
"(",
"x",
",",
"<NUM_LIT>",
")",
"==",
"UNSPEC_GOTOFF",
")",
"{",
"info",
"... |
GCC | aarch64 | MD | next_suggestion | CPU | 14,290 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"VQW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"ANY_EXTEND",
":",
"<",
"VWIDE",
">",
"(",
"vec_select",
":",
"<",
"VHALF",
">",
"(",
"match_operand",
":",
"VQW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",... |
GCC | nds32 | MD | stmt_completion | CPU | 14,291 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"ior",
"(",
"eq_attr"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,292 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"IsNeg",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 14,293 | [
"(",
")",
";"
] | [
"if",
"(",
"!",
"isImm",
"(",
")",
")",
"return",
"false",
";",
"const",
"MCConstantExpr",
"*",
"MCE",
"=",
"dyn_cast",
"<",
"MCConstantExpr",
">",
"(",
"getImm",
"(",
")",
")",
";",
"if",
"(",
"!",
"MCE",
")",
"return",
"false",
";",
"int64_t",
"V... |
GCC | rs6000 | CPP | stmt_completion | CPU | 14,294 | [
"int",
"_",
"_",
"L",
")",
"{"
] | [
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"bextr_u32",
"(",
"unsigned",
"int",
"_",
"_",
"X",
",",
"unsigned",
"int",
"_",
"_",
"P",
",",
"unsigned"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,295 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";... |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,296 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
... |
GCC | cris | MD | next_suggestion | MPU | 14,297 | [
"<STR_LIT>"
] | [
"(",
"compare",
"(",
"match_operand",
":",
"BW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 14,298 | [
")",
";"
] | [
"Error",
"(",
"StartLoc",
",",
"<STR_LIT>",
"eiz and riz can only be used as index registers",
"<STR_LIT>",
",",
"SMRange",
"(",
"StartLoc",
",",
"EndLoc",
")",
")",
";",
"return",
"<NUM_LIT>",
";",
"}",
"}",
"if",
"(",
"getLexer",
"(",
")",
".",
"is",
"(",
... |
LLVM | CellSPU | CPP | program_repair | MPU | 14,299 | [
"<FIXS>",
"MFI",
"->",
"CreateFixedObject",
"(",
"StackSlotSize",
",",
"ArgOffset",
",",
"true",
")",
")",
";",
"<FIXE>"
] | [
"for",
"(",
";",
"ArgRegIdx",
"!=",
"NumArgRegs",
";",
"++",
"ArgRegIdx",
")",
"{",
"FuncInfo",
"->",
"setVarArgsFrameIndex",
"(",
"<BUGS>",
"MFI",
"->",
"CreateFixedObject",
"(",
"StackSlotSize",
",",
"ArgOffset",
",",
"true",
",",
"false",
")",
")",
";",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.