Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AArch64
TD
stmt_completion
CPU
17,600
[ "Rn", ")", ")", ")", "]", ">", ";" ]
[ "def", "v8f16", ":", "BaseSIMDTwoSameVector", "<", "<NUM_LIT>", ",", "U", ",", "{", "S", ",", "<NUM_LIT>", "}", ",", "opc", ",", "<NUM_LIT>", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v8i16", "V128", ":"...
GCC
aarch64
MD
next_suggestion
CPU
17,601
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "VDQ_BHSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_operand", ":", "VDQ_BHSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
Hexagon
TD
stmt_completion
DSP
17,602
[ "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
AMDGPU
CPP
program_repair
GPU
17,603
[ "<FIXS>", "const", "TargetSubtargetInfo", "*", "GCNTargetMachine", "::", "getSubtargetImpl", "(", "const", "Function", "&", "F", ")", "const", "{", "<FIXE>" ]
[ "CodeGenOpt", "::", "Level", "OL", ",", "bool", "JIT", ")", ":", "AMDGPUTargetMachine", "(", "T", ",", "TT", ",", "CPU", ",", "FS", ",", "Options", ",", "RM", ",", "CM", ",", "OL", ")", "{", "}", "<BUGS>", "const", "GCNSubtarget", "*", "GCNTargetMach...
GCC
ia64
MD
stmt_completion
CPU
17,604
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_reservation" ]
GCC
rs6000
MD
stmt_completion
CPU
17,605
[ "operands", "[", "<NUM_LIT>", "]" ]
[ "(", "match_operand", ":", "VSX_L", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VSX_L", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "target", "=", "operands", "[", ...
GCC
rs6000
MD
next_suggestion
CPU
17,606
[ ":", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fp_minmax", ":", "SFDF", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_...
GCC
i386
CPP
stmt_completion
CPU
17,607
[ "_", "W", ",", "_", "_", "M", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_mullo_epi32", "(", "_", "_", "m256i", "_", "_", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
17,608
[ ";" ]
[ "const", "uint32_t", "*", "PPCRegisterInfo", "::", "getNoPreservedMask", "(", ")", "const", "{", "return", "CSR_NoRegs_RegMask" ]
LLVM
X86
CPP
next_suggestion
CPU
17,609
[ "Info", ".", "ptrVal", "=", "I", ".", "getArgOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "Info", ".", "ptrVal", "=", "I", ".", "getArgOperand", "(", "<NUM_LIT>", ")", ";", "Info", ".", "memVT", "=", "MVT", "::", "getVT", "(", "I", ".", "getArgOperand", "(", "<NUM_LIT>", ")", "->", "getType", "(", ")", ")", ";", "Info", ".", "align", "=...
LLVM
ARM
TD
stmt_completion
CPU
17,610
[ ":", "$", "amt2", ")", "]", ">", ";" ]
[ "def", "ADJCALLSTACKUP", ":", "PseudoInst", "<", "(", "outs", ")", ",", "(", "ins", "i32imm", ":", "$", "amt1", ",", "i32imm", ":", "$", "amt2", ",", "pred", ":", "$", "p", ")", ",", "NoItinerary", ",", "[", "(", "ARMcallseq_end", "timm", ":", "$",...
LLVM
X86
CPP
stmt_completion
CPU
17,611
[ "::", "XMM3", ",", "X86", "::", "XMM4", ",", "X86", "::", "XMM5", "}", ";" ]
[ "}", "if", "(", "ValVT", ".", "is256BitVector", "(", ")", ")", "{", "static", "const", "MCPhysReg", "RegListYMM", "[", "]", "=", "{", "X86", "::", "YMM0", ",", "X86", "::", "YMM1", ",", "X86", "::", "YMM2", ",", "X86", "::", "YMM3", ",", "X86", "...
LLVM
AVR
CPP
program_repair
MPU
17,612
[ "<FIXS>", "void", "AVRInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "Register", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIndex", ",", "const", "TargetRegisterClass", ...
[ "return", "<NUM_LIT>", ";", "}", "<BUGS>", "void", "AVRInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "Register", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIndex", ",...
LLVM
Hexagon
TD
next_suggestion
DSP
17,613
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
arm
CPP
stmt_completion
CPU
17,614
[ ")", "{" ]
[ "static", "tree", "arm_handle_notshared_attribute", "(", "tree", "*", "node", ",", "tree", "name", "ATTRIBUTE_UNUSED", ",", "tree", "args", "ATTRIBUTE_UNUSED", ",", "int", "flags", "ATTRIBUTE_UNUSED", ",", "bool", "*", "no_add_attrs", ")", "{", "tree", "decl", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,615
[ "return", "Changed", ";" ]
[ "bool", "promoteAllocasToVector", "(", "Function", "&", "F", ",", "TargetMachine", "&", "TM", ")", "{", "if", "(", "DisablePromoteAllocaToVector", ")", "return", "false", ";", "const", "AMDGPUSubtarget", "&", "ST", "=", "AMDGPUSubtarget", "::", "get", "(", "TM...
GCC
spu
MD
stmt_completion
MPU
17,616
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string" ]
LLVM
AArch64
CPP
stmt_completion
CPU
17,617
[ ">", "(", ")", ";" ]
[ "return", "getTM", "<", "AArch64TargetMachine" ]
GCC
i386
MD
next_suggestion
CPU
17,618
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
stmt_completion
CPU
17,619
[ "getLoc", "(", ")", ")", ")", ";" ]
[ "int", "RegNo", "=", "-", "<NUM_LIT>", ";", "RegNo", "=", "tryParseRegister", "(", "is64BitReg", ")", ";", "if", "(", "RegNo", "==", "-", "<NUM_LIT>", ")", "return", "true", ";", "Operands", ".", "push_back", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "Re...
GCC
rs6000
CPP
stmt_completion
CPU
17,620
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";" ]
[ "_", "_", "D", "=", "vec_unpackl", "(", "(", "_", "_", "v16qi", ")", "_", "_", "D", ")", ";", "_", "_", "D", "=", "vec_mul", "(", "_", "_", "C", ",", "_", "_", "D", ")", ";", "const", "_", "_", "v16qu", "_", "_", "odds", "=", "{", "<NUM...
GCC
visium
MD
stmt_completion
Virtual ISA
17,621
[ ")", "]", ")" ]
[ "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "reg", "R_FLAGS", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", ...
GCC
c4x
CPP
program_repair
DSP
17,622
[ "<FIXS>", "build_int_cst", "(", "NULL_TREE", ",", "int_size_in_bytes", "(", "type", ")", ",", "<NUM_LIT>", ")", ")", ";", "<FIXE>" ]
[ "type", "=", "build_pointer_type", "(", "type", ")", ";", "t", "=", "build", "(", "PREDECREMENT_EXPR", ",", "TREE_TYPE", "(", "valist", ")", ",", "valist", ",", "<BUGS>", "build_int_2", "(", "int_size_in_bytes", "(", "type", ")", ",", "<NUM_LIT>", ")", ")"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,623
[ "DCI", ")", ";" ]
[ "case", "ISD", "::", "ATOMIC_LOAD_MIN", ":", "case", "ISD", "::", "ATOMIC_LOAD_MAX", ":", "case", "ISD", "::", "ATOMIC_LOAD_UMIN", ":", "case", "ISD", "::", "ATOMIC_LOAD_UMAX", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_...
GCC
arm
MD
stmt_completion
CPU
17,624
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
stmt_completion
CPU
17,625
[ ";" ]
[ "int32_t", "BranchOffset", "=", "SignExtend32", "<", "<NUM_LIT>", ">", "(", "Offset", ")", "*", "<NUM_LIT>", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm", "(", "BranchOffset", ")", ")", ";", "return", "MCDisassembler", "::", "Success" ]
LLVM
X86
CPP
program_repair
CPU
17,626
[ "<FIXS>", "if", "(", "!", "SrcVT", ".", "isSimple", "(", ")", "||", "SrcVT", ".", "getScalarType", "(", ")", "!=", "MVT", "::", "i1", ")", "<FIXE>" ]
[ "const", "SDLoc", "&", "DL", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "EVT", "SrcVT", "=", "Src", ".", "getValueType", "(", ")", ";", "<BUGS>", "if", "(", "!", "VT", ".", "isScalarInteger", "(", ")", "||", "!", "SrcVT", ".", "isSimpl...
LLVM
ARM64
TD
next_suggestion
CPU
17,627
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "UXSri", ":", "BaseIntegerToFPUnscaled", "<", "isUnsigned", ",", "GPR64", ",", "FPR32", ",", "f32", ",", "asm", ",", "node", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
next_suggestion
CPU
17,628
[ "return", "false", ";" ]
[ "if", "(", "Opcode", "==", "Mips", "::", "JalOneReg", ")", "{", "if", "(", "inMicroMipsMode", "(", ")", ")", "{", "JalrInst", ".", "setOpcode", "(", "Mips", "::", "JALR16_MM", ")", ";", "JalrInst", ".", "addOperand", "(", "FirstRegOp", ")", ";", "}", ...
LLVM
Hexagon
TD
next_suggestion
DSP
17,629
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSi...
LLVM
ARM
TD
stmt_completion
CPU
17,630
[ "?", "}", ",", "<STR_LIT>", ">", ";" ]
[ "def", "VST3q32_UPD", ":", "VST3DWB", "<", "<NUM_LIT>", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
GCC
loongarch
MD
stmt_completion
CPU
17,631
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
GCC
gcn
MD
stmt_completion
GPU
17,632
[ ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,633
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vraddub", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_bafaade3", ",", "TypeM", ">", ",", "Enc...
GCC
rs6000
CPP
next_suggestion
CPU
17,634
[ "}" ]
[ "else", "return", "<NUM_LIT>", ";", "}", "if", "(", "insn_entry", "[", "i", "]", ".", "is_store", ")", "{", "if", "(", "GET_CODE", "(", "body", ")", "==", "SET", "&&", "GET_CODE", "(", "SET_SRC", "(", "body", ")", ")", "!=", "UNSPEC", ")", "{", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
17,635
[ "intToConst", "(", "CA", ")", ";" ]
[ "return", "true", ";", "}", "return", "false", ";", "}", "APInt", "A", ",", "CA", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "LS1", ".", "size", "(", ")", ";", "++", "i", ")", "{", "bool", "Eval", "=", "constToInt", "(",...
GCC
rs6000
CPP
stmt_completion
CPU
17,636
[ "_", "vector", "unsigned", "short", ")", "zero", ")", ";" ]
[ "_", "_", "vector", "unsigned", "int", "vi4", ";", "_", "_", "vector", "float", "vf1", ";", "vc16", "=", "(", "_", "_", "vector", "unsigned", "char", ")", "(", "_", "_", "vector", "unsigned", "long", "long", ")", "{", "_", "_", "A", ",", "_", "...
GCC
i386
CPP
stmt_completion
CPU
17,637
[ ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_add_ps", "(", "_", "_", "mmask16", "_", "_", "U"...
LLVM
M680x0
CPP
stmt_completion
MPU
17,638
[ ";" ]
[ "bool", "M680x0RegisterInfo", "::", "trackLivenessAfterRegAlloc", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "return", "true" ]
GCC
csky
MD
stmt_completion
CPU
17,639
[ ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
rs6000
MD
stmt_completion
CPU
17,640
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
rs6000
MD
stmt_completion
CPU
17,641
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "use", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "reg", ":", "P", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_operand", ":", "V2SI" ]
GCC
gcn
MD
next_suggestion
GPU
17,642
[ "(", "V32HF", "<STR_LIT>", ")", "(", "V32SF", "<STR_LIT>", ")", "(", "V32DI", "<STR_LIT>", ")", "(", "V32DF", "<STR_LIT>", ")" ]
[ "(", "V2QI", "<STR_LIT>", ")", "(", "V2HI", "<STR_LIT>", ")", "(", "V2SI", "<STR_LIT>", ")", "(", "V2TI", "<STR_LIT>", ")", "(", "V2HF", "<STR_LIT>", ")", "(", "V2SF", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")", "(", "V2DF", "<STR_LIT>", ")", "(",...
LLVM
ARM
CPP
stmt_completion
CPU
17,643
[ "startswith", "(", "<STR_LIT>", "vshr", "<STR_LIT>", ")", "||", "Mnemonic", ".", "startswith", "(", "<STR_LIT>", "vstrb", "<STR_LIT>", ")", "||", "Mnemonic", ".", "startswith", "(", "<STR_LIT>", "vldrb", "<STR_LIT>", ")", "||", "(", "Mnemonic", ".", "startswit...
[ "return", "Mnemonic", ".", "startswith", "(", "<STR_LIT>", "vabav", "<STR_LIT>", ")", "||", "Mnemonic", ".", "startswith", "(", "<STR_LIT>", "vaddv", "<STR_LIT>", ")", "||", "Mnemonic", ".", "startswith", "(", "<STR_LIT>", "vaddlv", "<STR_LIT>", ")", "||", "Mn...
LLVM
Z80
CPP
stmt_completion
MPU
17,644
[ "(", "M", ")", ";" ]
[ "bool", "Z80AsmPrinter", "::", "doFinalization", "(", "Module", "&", "M", ")", "{", "bool", "res", "=", "AsmPrinter", "::", "doFinalization" ]
LLVM
Mips
CPP
stmt_completion
CPU
17,645
[ ")", ";" ]
[ "getReservedRegs", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "static", "const", "uint16_t", "ReservedGPR32", "[", "]", "=", "{", "Mips", "::", "ZERO", ",", "Mips", "::", "K0", ",", "Mips", "::", "K1", ",", "Mips", "::", "SP", "}", ...
LLVM
PowerPC
CPP
program_repair
CPU
17,646
[ "<FIXS>", "PtrIP", "=", "I", "->", "Instr", ";", "<FIXE>", "<FIXS>", "I8Ty", ",", "PtrInc", ",", "I", "->", "Offset", "->", "getValue", "(", ")", ",", "I", "->", "Instr", "->", "hasName", "(", ")", "?", "I", "->", "Instr", "->", "getName", "(", "...
[ "else", "if", "(", "isa", "PHINode", ">", "(", "PtrIP", ")", ")", "PtrIP", "=", "&", "*", "PtrIP", "->", "getParent", "(", ")", "->", "getFirstInsertionPt", "(", ")", ";", "else", "if", "(", "!", "PtrIP", ")", "<BUGS>", "PtrIP", "=", "I", "->", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
17,647
[ "return", "Hexagon", "::", "V6_vL32b_cur_ppu", ";" ]
[ "case", "Hexagon", "::", "V6_vL32b_ai", ":", "return", "Hexagon", "::", "V6_vL32b_cur_ai", ";", "case", "Hexagon", "::", "V6_vL32b_nt_pi", ":", "return", "Hexagon", "::", "V6_vL32b_nt_cur_pi", ";", "case", "Hexagon", "::", "V6_vL32b_nt_ai", ":", "return", "Hexagon...
GCC
arm
MD
next_suggestion
CPU
17,648
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
17,649
[ "printInstruction", "(", "MI", ",", "OS", ")", ";" ]
[ "unsigned", "Flags", "=", "MI", "->", "getFlags", "(", ")", ";", "if", "(", "(", "TSFlags", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "(", "Flags", "&", "X86", "::", "IP_HAS_LOCK", ")", ")", "OS", "<<", "<STR_LIT>", "\\tlock\\t", "<STR_LIT>", ";"...
GCC
visium
CPP
next_suggestion
Virtual ISA
17,650
[ "dst", "=", "replace_equiv_address_nv", "(", "dst", ",", "dst_reg", ")", ";" ]
[ "emit_library_call", "(", "wrd_memset_libfunc", ",", "LCT_NORMAL", ",", "VOIDmode", ",", "dst_reg", ",", "Pmode", ",", "value_rtx", ",", "Pmode", ",", "convert_to_mode", "(", "TYPE_MODE", "(", "sizetype", ")", ",", "GEN_INT", "(", "bytes", ">>", "<NUM_LIT>", "...
LLVM
XCore
CPP
code_generation
MPU
17,651
[ "bool", "XCoreFrameLowering", "::", "restoreCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterInfo...
[ "restoreCalleeSavedRegisters", "-", "Issues", "instruction", "(", "s", ")", "to", "restore", "all", "callee", "saved", "registers", "and", "returns", "true", "if", "it", "is", "n't", "possible", "/", "profitable", "to", "do", "so", "by", "issuing", "a", "ser...
LLVM
PowerPC
CPP
stmt_completion
CPU
17,652
[ ")", ")", ";" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "VSSRegs", "[", "getVSReg", "(", ")", "]" ]
GCC
bfin
CPP
next_suggestion
DSP
17,653
[ "}" ]
[ "bool", "bfin_longcall_p", "(", "rtx", "op", ",", "int", "call_cookie", ")", "{", "gcc_assert", "(", "GET_CODE", "(", "op", ")", "==", "SYMBOL_REF", ")", ";", "if", "(", "SYMBOL_REF_WEAK", "(", "op", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "ca...
GCC
s390
CPP
stmt_completion
MPU
17,654
[ "<NUM_LIT>", "]", ")", "||", "(", "!", "reload_completed", "&&", "rtx_equal_p", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", ";" ]
[ "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "MEM", ")", "return", "rtx_equal_p", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[" ]
GCC
arm
MD
next_suggestion
CPU
17,655
[ ")" ]
[ "{", "neon_const_bounds", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "neon_element_bits", "(", "<", "MODE", ">", "mode", ")", ")", "return", "<STR_LIT>", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
17,656
[ "COPY", ")", "return", "false", ";" ]
[ "if", "(", "MII", "->", "getDesc", "(", ")", ".", "mayStore", "(", ")", ")", "return", "false", ";", "if", "(", "MII", "->", "getOpcode", "(", ")", "==", "Hexagon", "::", "J2_call", ")", "return", "false", ";", "if", "(", "!", "afterRA", ")", "{"...
LLVM
AArch64
TD
stmt_completion
CPU
17,657
[ ")", ")", ")", ")", ",", "(", "FCVTLv4i32", "V128", ":", "$", "Rn", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f64", "(", "fpextend", "(", "v2f32", "(", "extract_subvector", "(", "v4f32", "V128", ":", "$", "Rn", ")", ",", "(", "i64", "<NUM_LIT>", ")" ]
GCC
gcn
MD
program_repair
GPU
17,658
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ...
[ "(", "define_code_iterator", "vec_and_scalar64_com", "[", "and", "ior", "xor", "]", ")", "(", "define_insn_and_split", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "vec_and_scal...
GCC
mips
MD
next_suggestion
CPU
17,659
[ "mips_expand_vector_init", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "<STR_LIT>", "{" ]
LLVM
X86
TD
stmt_completion
CPU
17,660
[ ":", "$", "src3", ")", ")", ")", "]", ">", ",", "Sched", "<", "[", "sched", ".", "Folded", ",", "ReadAfterLd", "]", ">", ",", "VEX_4V", ";" ]
[ "def", "rmi", ":", "AVX2AIi8", "<", "opc", ",", "MRMSrcMem", ",", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "RC", ":", "$", "src1", ",", "x86memop", ":", "$", "src2", ",", "u8imm", ":", "$", "src3", ")", ",", "!", "strconcat", ...
LLVM
ARM64
TD
next_suggestion
CPU
17,661
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";" ]
[ "class", "BaseSIMDAcrossLanes", "<", "bit", "Q", ",", "bit", "U", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterClass", "regtype", ",", "RegisterOperand", "vectype", ",", "string", "asm", ",", "stri...
GCC
csky
MD
next_suggestion
CPU
17,662
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "clz", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
17,663
[ "let", "validForTailPredication", "=", "!", "eq", "(", "X", ",", "<NUM_LIT>", ")", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaDest", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "X", ";", "let", "Inst", "{", "<N...
LLVM
VE
TD
stmt_completion
CPU
17,664
[ "i64", ":", "$", "sy", ",", "i64", ":", "$", "sz", ",", "i32", ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vldlzx_vssl", "i64", ":", "$", "sy", ",", "i64", ":", "$", "sz", ",", "i32", ":", "$", "vl", ")", ",", "(", "VLDLZXrrl" ]
LLVM
AArch64
TD
stmt_completion
CPU
17,665
[ ";" ]
[ "class", "TSB", "<", "string", "name", ",", "bits", "<", "<NUM_LIT>", ">", "encoding", ">", ":", "SearchableTable", "{", "let", "SearchableFields", "=", "[", "<STR_LIT>", ",", "<STR_LIT>", "]", ";", "let", "EnumValueField", "=", "<STR_LIT>", ";", "string", ...
GCC
alpha
CPP
next_suggestion
MPU
17,666
[ "alpha_v4hi_u", "=", "build_vector_type", "(", "unsigned_intHI_type_node", ",", "<NUM_LIT>", ")", ";" ]
[ "const", "struct", "alpha_builtin_def", "*", "p", ";", "tree", "dimode_integer_type_node", ";", "tree", "ftype", ",", "attrs", "[", "<NUM_LIT>", "]", ";", "size_t", "i", ";", "dimode_integer_type_node", "=", "lang_hooks", ".", "types", ".", "type_for_mode", "(",...
GCC
aarch64
MD
stmt_completion
CPU
17,667
[ "]", ")" ]
[ "(", "V4HI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V2SI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")" ]
GCC
aarch64
MD
next_suggestion
CPU
17,668
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
17,669
[ "=", "S", ";" ]
[ "static", "std", "::", "unique_ptr", "<", "AArch64Operand", ">", "CreatePrefetch", "(", "unsigned", "Val", ",", "StringRef", "Str", ",", "SMLoc", "S", ",", "MCContext", "&", "Ctx", ")", "{", "auto", "Op", "=", "std", "::", "make_unique", "<", "AArch64Opera...
LLVM
IA64
TD
stmt_completion
CPU
17,670
[ "[", "<NUM_LIT>", "]", ">", ";" ]
[ "def", "p43", ":", "PR", "<", "<NUM_LIT>", ",", "<STR_LIT>", ">", ",", "DwarfRegNum", "<" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,671
[ "!", "(", "I", "->", "isCopy", "(", ")", "&&", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", "!=", "AMDGPU", "::", "EXEC", ")", ")", "return", ";" ]
[ "void", "SILowerControlFlow", "::", "findMaskOperands", "(", "MachineInstr", "&", "MI", ",", "unsigned", "OpNo", ",", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Src", ")", "const", "{", "MachineOperand", "&", "Op", "=", "MI", ".", "getOperand", "(", ...
GCC
arm
CPP
stmt_completion
CPU
17,672
[ ",", "_", "_", "value", ")", ";" ]
[ "_", "_", "arm_vstrwq_scatter_shifted_offset_f32", "(", "float32_t", "*", "_", "_", "base", ",", "uint32x4_t", "_", "_", "offset", ",", "float32x4_t", "_", "_", "value", ")", "{", "_", "_", "builtin_mve_vstrwq_scatter_shifted_offset_fv4sf", "(", "(", "_", "_", ...
GCC
aarch64
MD
program_repair
CPU
17,673
[ "<FIXS>", "(", "match_operand", ":", "VDCSIF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VDCSIF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDBL", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "vec_concat", ":", "VDBL", ">", "<BUGS>", "(", "match_operand", ":", "VDC", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
LLVM
Hexagon
TD
next_suggestion
DSP
17,674
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
i386
MD
next_suggestion
CPU
17,675
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_in...
LLVM
XCore
CPP
code_generation
MPU
17,676
[ "SDValue", "XCoreTargetLowering", "::", "LowerCallResult", "(", "SDValue", "Chain", ",", "SDValue", "InFlag", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "InputArg", ">", "&", "Ins", "...
[ "LowerCallResult", "-", "Lower", "the", "result", "values", "of", "an", "ISD", ":", ":CALL", "into", "the", "appropriate", "copies", "out", "of", "appropriate", "physical", "registers", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
17,677
[ "CurrInstr", ")", ";" ]
[ "bool", "Changed", "=", "false", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Running on MBB: ", "<STR_LIT>", "<<", "MBB", "<<", "<STR_LIT>", " - scanning instructions...\\n", "<STR_LIT>", ")", ";", "std", "::", "vector", "<", "MachineInstr", "*...
GCC
powerpcspe
CPP
next_suggestion
CPU
17,678
[ "else", "gcc_unreachable", "(", ")", ";" ]
[ "else", "if", "(", "GET_CODE", "(", "addis_value", ")", "==", "PLUS", ")", "{", "rtx", "op0", "=", "XEXP", "(", "addis_value", ",", "<NUM_LIT>", ")", ";", "rtx", "op1", "=", "XEXP", "(", "addis_value", ",", "<NUM_LIT>", ")", ";", "if", "(", "REG_P", ...
LLVM
ARM
TD
stmt_completion
CPU
17,679
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bit", "idx", ";", "bit", "idx2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>",...
LLVM
X86
TD
stmt_completion
CPU
17,680
[ "<NUM_LIT>", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=" ]
LLVM
ARM
CPP
next_suggestion
CPU
17,681
[ "}" ]
[ "else", "Name", "=", "(", "VT", "==", "MVT", "::", "i32", ")", "?", "<STR_LIT>", "__rt_udiv", "<STR_LIT>", ":", "<STR_LIT>", "__rt_udiv64", "<STR_LIT>", ";", "SDValue", "ES", "=", "DAG", ".", "getExternalSymbol", "(", "Name", ",", "TLI", ".", "getPointerTy...
GCC
rs6000
MD
stmt_completion
CPU
17,682
[ "V2DI", "V2DF", "]", ")" ]
[ "(", "define_mode_iterator", "VEC_64", "[" ]
LLVM
UPT
CPP
next_suggestion
CPU
17,683
[ "}" ]
[ "unsigned", "getNumFixupKinds", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
17,684
[ "}" ]
[ "const", "MCSymbol", "&", "Sym", "=", "A", "->", "getSymbol", "(", ")", ";", "if", "(", "Sym", ".", "isDefined", "(", ")", ")", "{", "MCSection", "&", "Section", "=", "Sym", ".", "getSection", "(", ")", ";", "const", "MCSectionELF", "*", "SectionELF"...
LLVM
ARM
CPP
program_repair
CPU
17,685
[ "<FIXS>", "const", "MachineInstr", "&", "MI", ",", "unsigned", "Reg", ",", "<FIXE>", "<FIXS>", "MachineBasicBlock", "::", "const_instr_iterator", "II", "=", "++", "MI", ".", "getIterator", "(", ")", ";", "<FIXE>", "<FIXS>", "MachineBasicBlock", "::", "const_inst...
[ "}", "static", "const", "MachineInstr", "*", "getBundledUseMI", "(", "const", "TargetRegisterInfo", "*", "TRI", ",", "<BUGS>", "const", "MachineInstr", "*", "MI", ",", "unsigned", "Reg", ",", "<BUGE>", "unsigned", "&", "UseIdx", ",", "unsigned", "&", "Dist", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,686
[ "}" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "SI optimize exec mask operations", "<STR_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
17,687
[ ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "KryoWrite_3cyc_XY_XY_X_X_27ln", "]", ",", "(", "instrs", "AESDrr", ",", "AESErr", ")" ]
GCC
frv
MD
stmt_completion
VLIW
17,688
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "clobber", "(", "match_operand", ":", "CC_CCR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,689
[ "}" ]
[ "def", "A2_psubt", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
Hexagon
TD
stmt_completion
DSP
17,690
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_satb", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_0ae0825c", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", "<NUM_LIT>...
GCC
i386
CPP
stmt_completion
CPU
17,691
[ "v2df", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128d", ")", "_", "_", "builtin_ia32_rndscalepd_128_mask", "(", "(", "_", "_", "v2df", ")", "_", "_", "A", ",", "_", "_", "imm", ",", "(", "_", "_" ]
LLVM
X86
CPP
next_suggestion
CPU
17,692
[ "if", "(", "SDValue", "V", "=", "lowerShuffleWithUNPCK", "(", "DL", ",", "MVT", "::", "v2f64", ",", "Mask", ",", "V1", ",", "V2", ",", "DAG", ")", ")", "return", "V", ";" ]
[ "int", "InverseMask", "[", "<NUM_LIT>", "]", "=", "{", "Mask", "[", "<NUM_LIT>", "]", "<", "<NUM_LIT>", "?", "-", "<NUM_LIT>", ":", "(", "Mask", "[", "<NUM_LIT>", "]", "^", "<NUM_LIT>", ")", ",", "Mask", "[", "<NUM_LIT>", "]", "<", "<NUM_LIT>", "?", ...
GCC
aarch64
CPP
stmt_completion
CPU
17,693
[ "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_crc32cx", "(", "_", "_", "a", ",", "_" ]
LLVM
M68k
CPP
next_suggestion
MPU
17,694
[ "}" ]
[ "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "MachineModuleInfo", "&", "MMI", "=", "MF", ".", "getMMI", "(", ")", ";", "const", "MCRegisterInfo", "*", "MRI", "=", "MMI", ".", "getContext", "(", ")", ".", "getRegisterInfo...
LLVM
SPIRV
CPP
program_repair
Virtual ISA
17,695
[ "<FIXS>", "return", "buildConstantIntReg32", "(", "Scope", ",", "MIRBuilder", ",", "GR", ")", ";", "<FIXE>" ]
[ "return", "CLScopeRegister", ";", "}", "}", "<BUGS>", "return", "buildConstantIntReg", "(", "Scope", ",", "MIRBuilder", ",", "GR", ")", ";", "<BUGE>", "}", "static", "Register", "buildMemSemanticsReg", "(", "Register", "SemanticsRegister", "," ]
LLVM
ARM
TD
stmt_completion
CPU
17,696
[ "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod" ]
GCC
arm
MD
stmt_completion
CPU
17,697
[ "V2DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "V_three_elem", "[", "(", "V8QI", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")", "(", "V4HI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4HF", "<STR_LIT>", ")", "(", "V8HF", "<STR_LIT>", ")", "(", "V2SI", "<STR_LIT>...
LLVM
AArch64
CPP
stmt_completion
CPU
17,698
[ "getMachineFunction", "(", ")", ";" ]
[ "SDValue", "AArch64TargetLowering", "::", "LowerVASTART", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "MachineFunction", "&", "MF", "=", "DAG", "." ]
GCC
i386
CPP
stmt_completion
CPU
17,699
[ ")", "_", "_", "B", ",", "(", "_", "_", "v8si", ")", "_", "mm256_avx512_setzero_si256", "(", ")", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_prorvd256_mask", "(", "(", "_", "_", "v8si", ")", "_", "_", "A", ",", "(", "_", "_", "v8si" ]