Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
PowerPC
CPP
stmt_completion
CPU
17,500
[ "addReg", "(", "mainDstReg", ")", ".", "addMBB", "(", "mainMBB", ")", ".", "addReg", "(", "restoreDstReg", ")", ".", "addMBB", "(", "thisMBB", ")", ";" ]
[ "MIB", "=", "BuildMI", "(", "*", "thisMBB", ",", "MI", ",", "DL", ",", "TII", "->", "get", "(", "PPC", "::", "EH_SjLj_Setup", ")", ")", ".", "addMBB", "(", "mainMBB", ")", ";", "MIB", "=", "BuildMI", "(", "*", "thisMBB", ",", "MI", ",", "DL", "...
LLVM
ARM
CPP
next_suggestion
CPU
17,501
[ "if", "(", "!", "isARMLowRegister", "(", "Reg", ")", ")", "return", "false", ";" ]
[ "if", "(", "!", "MO", ".", "isReg", "(", ")", "||", "MO", ".", "isImplicit", "(", ")", ")", "continue", ";", "unsigned", "Reg", "=", "MO", ".", "getReg", "(", ")", ";", "if", "(", "Reg", "==", "<NUM_LIT>", "||", "Reg", "==", "ARM", "::", "CPSR"...
LLVM
SystemZ
CPP
next_suggestion
CPU
17,502
[ "}" ]
[ "DCI", ".", "CombineTo", "(", "N0", ".", "getNode", "(", ")", ",", "TruncSelect", ")", ";", "}", "return", "NewSelect", ";", "}", "}", "if", "(", "N0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "XOR", "&&", "N0", ".", "hasOneUse", "(", ")", ...
LLVM
ARM
TD
program_repair
CPU
17,503
[ "<FIXS>", "OpcodeStr", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<FIXE>" ]
[ "string", "OpcodeStr", ",", "ValueType", "ResTy", ",", "ValueType", "OpTy", ",", "SDNode", "OpNode", ">", ":", "N2VImm", "op24", ",", "op23", ",", "op11_8", ",", "op7", ",", "op6", ",", "op4", ",", "(", "outs", "QPR", ":", "$", "dst", ")", ",", "("...
GCC
i386
CPP
stmt_completion
CPU
17,504
[ "C", ",", "(", "_", "_", "v16hf", ")", "_", "_", "D", ",", "_", "_", "A", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_fcmadd_pch", "(", "_", "_", "mmask8", "_", "_", ...
LLVM
PowerPC
CPP
code_generation
CPU
17,505
[ "std", "::", "pair", "<", "unsigned", ",", "const", "TargetRegisterClass", "*", ">", "PPCTargetLowering", "::", "getRegForInlineAsmConstraint", "(", "const", "std", "::", "string", "&", "Constraint", ",", "MVT", "VT", ")", "const", "{", "if", "(", "Constraint"...
[ "Given", "a", "physical", "register", "constraint", "(", "e.g", "." ]
GCC
tilegx
MD
stmt_completion
VLIW
17,506
[ ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "not", "(", "ior", "(", "match_code", "<STR_LIT>", ")", "(", "match_code", "<STR_LIT>", ")", "(", "match_code", "<STR_LIT>", ")", "(", "match_code", "<S...
LLVM
ARM
CPP
code_generation
CPU
17,507
[ "unsigned", "ARMBaseRegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "II", ",", "int", "SPAdj", ",", "int", "*", "Value", ",", "RegScavenger", "*", "RS", ")", "const", "{", "unsigned", "i", "=", "<NUM_LIT>", ";", "Machine...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
17,508
[ "}" ]
[ "return", ";", "}", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MI", ".", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<ST...
GCC
sh
CPP
next_suggestion
CPU
17,509
[ "if", "(", "msw_taken", "!=", "LAST_AND_UNUSED_RTX_CODE", ")", "expand_cbranchsi4", "(", "operands", ",", "msw_taken", ",", "msw_taken_prob", ")", ";" ]
[ "msw_taken", "=", "NE", ";", "msw_taken_prob", "=", "prob", ";", "lsw_taken", "=", "NE", ";", "lsw_taken_prob", "=", "profile_probability", "::", "guessed_never", "(", ")", ";", "break", ";", "case", "GTU", ":", "case", "GT", ":", "msw_taken", "=", "compar...
LLVM
ARM
TD
next_suggestion
CPU
17,510
[ "let", "DecoderMethod", "=", "rrDecoderMethod", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", ...
LLVM
Hexagon
TD
next_suggestion
DSP
17,511
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Nt8", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
LLVM
X86
CPP
code_generation
CPU
17,512
[ "SDValue", "X86SelectionDAGInfo", "::", "EmitTargetCodeForMemset", "(", "SelectionDAG", "&", "DAG", ",", "DebugLoc", "dl", ",", "SDValue", "Chain", ",", "SDValue", "Dst", ",", "SDValue", "Src", ",", "SDValue", "Size", ",", "unsigned", "Align", ",", "bool", "is...
[ "Emit", "target-specific", "code", "that", "performs", "a", "memset", "." ]
LLVM
ARCompact
CPP
program_repair
MPU
17,513
[ "<FIXS>", "EmitComment", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ",", "<STR_LIT>", "PROLOGUE START", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "assert", "(", "!", "MFI", "->", "hasVarSizedObjects", "(", ")", "&&", "<STR_LIT>", "Variadic functions not supported yet!", "<STR_LIT>", ")", ";", "<BUGS>", "MDNode", "*", "start_prologue_mdnode", "=", "MDNode", "::", "get", "(", "getGlobalContext", "(", ")", ","...
GCC
i386
CPP
code_generation
CPU
17,514
[ "static", "tree", "ix86_veclibabi_svml", "(", "enum", "built_in_function", "fn", ",", "tree", "type_out", ",", "tree", "type_in", ")", "{", "char", "name", "[", "<NUM_LIT>", "]", ";", "tree", "fntype", ",", "new", "_", "fndecl", ",", "args", ";", "unsigned...
[ "Handler", "for", "an", "SVML-style", "interface", "to", "a", "library", "with", "vectorized", "intrinsics", "." ]
GCC
rs6000
CPP
program_repair
CPU
17,515
[ "<FIXS>", "vec", "tree", ",", "va_gc", ">", "*", "arglist", "=", "static_cast", "vec", "tree", ",", "va_gc", ">", "*", ">", "(", "passed_arglist", ")", ";", "unsigned", "int", "nargs", "=", "vec_safe_length", "(", "arglist", ")", ";", "<FIXE>" ]
[ "altivec_resolve_overloaded_builtin", "(", "location_t", "loc", ",", "tree", "fndecl", ",", "void", "*", "passed_arglist", ")", "{", "<BUGS>", "VEC", "(", "tree", ",", "gc", ")", "*", "arglist", "=", "(", "VEC", "(", "tree", ",", "gc", ")", "*", ")", "...
GCC
arm
MD
stmt_completion
CPU
17,516
[ "V4HI", "V2SI", "]", ")" ]
[ "(", "define_mode_iterator", "VMMX2", "[" ]
LLVM
AArch64
TD
stmt_completion
CPU
17,517
[ ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
17,518
[ "b", ")", "{" ]
[ "vqshrn_n_u64", "(", "uint64x2_t", "_", "_", "a", ",", "const", "int", "_", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,519
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
nios2
MD
stmt_completion
MPU
17,520
[ ")", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
17,521
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(" ]
GCC
arm
CPP
stmt_completion
CPU
17,522
[ "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vbicq_m_n_s32", "(", "int32x4_t", "_", "_", "a", ",", "const", "int" ]
LLVM
AArch64
CPP
program_repair
CPU
17,523
[ "<FIXS>", "Register", "BaseReg", "=", "MI", ".", "getOperand", "(", "BaseRegIdx", ")", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "}", "<BUGS>", "unsigned", "BaseReg", "=", "MI", ".", "getOperand", "(", "BaseRegIdx", ")", ".", "getReg", "(", ")", ";", "<BUGE>", "if", "(", "BaseReg", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "BaseReg", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "r...
LLVM
ARM
TD
next_suggestion
CPU
17,524
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "ISB", ":", "AInoP", "<", "(", "outs", ")", ",", "(", "ins", "instsyncb_opt", ":", "$", "opt", ")", ",", "MiscFrm", ",", "NoItinerary", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "int_arm_isb", "(", "i32", "imm0_15", ":", "$", "opt", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
17,525
[ "getImm", "(", ")", ")", ")", "return", "false", ";" ]
[ "bool", "HexagonInstrInfo", "::", "predOpcodeHasNot", "(", "const", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond", ")", "const", "{", "if", "(", "Cond", ".", "empty", "(", ")", "||", "!", "isPredicated", "(", "Cond", "[", "<NUM_LIT>", "]", "."...
GCC
rs6000
CPP
next_suggestion
CPU
17,526
[ "}" ]
[ "}", "_", "_", "result", "=", "_", "_", "builtin_bpermd", "(", "_", "_", "p", ",", "_", "_", "X", ")", ";", "}", "else", "{", "_", "_", "p", "=", "<NUM_LIT>", "-", "_", "_", "builtin_popcountl", "(", "_", "_", "M", ")", ";", "_", "_", "resu...
LLVM
Hexagon
TD
next_suggestion
DSP
17,527
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
X86
TD
program_repair
CPU
17,528
[ "<FIXS>", "(", "memop", "addr", ":", "$", "src", ")", ",", "imm", ":", "$", "cc", ")", ")", "]", ">", ";", "<FIXE>" ]
[ "(", "outs", "VR128", ":", "$", "dst", ")", ",", "(", "ins", "VR128", ":", "$", "src1", ",", "f128mem", ":", "$", "src", ",", "SSECC", ":", "$", "cc", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "VR128", ":", "$", "dst", ",", "(", "int_x86_s...
LLVM
Hexagon
TD
next_suggestion
DSP
17,529
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPredicable", "=", "<NUM_LIT>",...
GCC
microblaze
CPP
stmt_completion
MPU
17,530
[ "(", "param", ")", ";" ]
[ "*", "cum", "=", "zero_cum", ";", "for", "(", "param", "=", "fntype", "?", "TYPE_ARG_TYPES", "(", "fntype", ")", ":", "<NUM_LIT>", ";", "param", "!=", "<NUM_LIT>", ";", "param", "=", "next_param", ")", "{", "next_param", "=", "TREE_CHAIN" ]
GCC
mips
MD
next_suggestion
CPU
17,531
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
17,532
[ "(", ")", ")", ";" ]
[ "initializePPCLoopInstrFormPrepPass", "(", "*", "PassRegistry", "::", "getPassRegistry" ]
GCC
alpha
MD
stmt_completion
MPU
17,533
[ ")", ")", "]" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
GCC
s390
MD
program_repair
MPU
17,534
[ "<FIXS>", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGE>", "(", "set", "(", "match_dup",...
LLVM
AArch64
CPP
next_suggestion
CPU
17,535
[ "uint64_t", "CalleePopBytes", "=", "DoesCalleeRestoreStack", "(", "CallConv", ",", "TailCallOpt", ")", "?", "NumBytes", ":", "<NUM_LIT>", ";" ]
[ "VA", ".", "getLocVT", "(", ")", ".", "getSizeInBits", "(", ")", ";", "OpSize", "=", "(", "OpSize", "+", "<NUM_LIT>", ")", "/", "<NUM_LIT>", ";", "int32_t", "Offset", "=", "VA", ".", "getLocMemOffset", "(", ")", "+", "FPDiff", ";", "int", "FI", "=", ...
LLVM
X86
TD
stmt_completion
CPU
17,536
[ "set", "RFP64", ":", "$", "dst", ",", "(", "loadf64", "addr", ":", "$", "src", ")", ")", "]", ">", ";" ]
[ "def", "LD_Fp64m", ":", "FpIf64", "<", "(", "outs", "RFP64", ":", "$", "dst", ")", ",", "(", "ins", "f64mem", ":", "$", "src", ")", ",", "ZeroArgFP", ",", "[", "(" ]
LLVM
TMS320C64X
CPP
stmt_completion
VLIW
17,537
[ "->", "c_str", "(", ")", ";" ]
[ "return", "Libcalls", ".", "insert", "(", "name", ")", ".", "first" ]
LLVM
X86
CPP
next_suggestion
CPU
17,538
[ "return", "Imm", "&", "ShiftCountMask", ";" ]
[ "inline", "static", "unsigned", "getTruncatedShiftCount", "(", "const", "MachineInstr", "&", "MI", ",", "unsigned", "ShiftAmtOperandIdx", ")", "{", "unsigned", "ShiftCountMask", "=", "(", "MI", ".", "getDesc", "(", ")", ".", "TSFlags", "&", "<STR_LIT>", "::", ...
LLVM
Hexagon
TD
next_suggestion
DSP
17,539
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
i386
CPP
stmt_completion
CPU
17,540
[ ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_expandloadu_pd", "(", "_", "_", "m512d", "_", "_",...
GCC
arm
CPP
code_generation
CPU
17,541
[ "static", "rtx", "arm_expand_binop_builtin", "(", "enum", "insn_code", "icode", ",", "tree", "arglist", ",", "rtx", "target", ")", "{", "rtx", "pat", ";", "tree", "arg0", "=", "TREE_VALUE", "(", "arglist", ")", ";", "tree", "arg1", "=", "TREE_VALUE", "(", ...
[ "Subroutine", "of", "arm_expand_builtin", "to", "take", "care", "of", "binop", "insns", "." ]
GCC
i386
CPP
stmt_completion
CPU
17,542
[ "!=", "ix86_arch", ")", "{" ]
[ "ix86_schedule", "=", "(", "enum", "attr_cpu", ")", "ptr", "->", "schedule", ";", "ix86_tune", "=", "(", "enum", "processor_type", ")", "ptr", "->", "tune", ";", "x86_prefetch_sse", "=", "ptr", "->", "prefetch_sse", ";", "opts", "->", "x_ix86_branch_cost", "...
GCC
rs6000
CPP
program_repair
CPU
17,543
[ "<FIXS>", "if", "(", "(", "INTVAL", "(", "cookie", ")", "&", "CALL_LONG", ")", "!=", "<NUM_LIT>", "&&", "GET_CODE", "(", "func_desc", ")", "==", "SYMBOL_REF", ")", "func", "=", "rs6000_longcall_ref", "(", "func_desc", ",", "tlsarg", ")", ";", "<FIXE>", "...
[ "tlsarg", "=", "global_tlsarg", ";", "<BUGS>", "if", "(", "INTVAL", "(", "cookie", ")", "&", "CALL_LONG", ")", "func_desc", "=", "rs6000_longcall_ref", "(", "func_desc", ")", ";", "<BUGE>", "<BUGS>", "if", "(", "GET_CODE", "(", "func_desc", ")", "!=", "SYM...
LLVM
X86
CPP
stmt_completion
CPU
17,544
[ "isOSCygMing", "(", ")", ";" ]
[ "bool", "isTargetCygMing", "(", ")", "const", "{", "return", "TargetTriple", "." ]
GCC
s390
MD
stmt_completion
MPU
17,545
[ ")", ")", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
M680x0
CPP
next_suggestion
MPU
17,546
[ "}" ]
[ "assert", "(", "End", "==", "nullptr", ")", ";", "End", "=", "MI", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
17,547
[ ":" ]
[ "bool", "PPCInstPrinter", "::", "showRegistersWithPercentPrefix", "(", "const", "char", "*", "RegName", ")", "const", "{", "if", "(", "!", "FullRegNamesWithPercent", "||", "TT", ".", "isOSDarwin", "(", ")", "||", "TT", ".", "getOS", "(", ")", "==", "Triple",...
GCC
visium
MD
stmt_completion
Virtual ISA
17,548
[ ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>" ]
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
17,549
[ "(", "<NUM_LIT>", ")", ".", "isImm", "(", ")", "&&", "<STR_LIT>", "Pointer type is expected", "<STR_LIT>", ")", ";" ]
[ "<STR_LIT>", "::", "<STR_LIT>", "SPIRVGlobalRegistry", "::", "getPointerStorageClass", "(", "Register", "VReg", ")", "const", "{", "SPIRVType", "*", "Type", "=", "getSPIRVTypeForVReg", "(", "VReg", ")", ";", "assert", "(", "Type", "&&", "Type", "->", "getOpcode"...
LLVM
X86
CPP
stmt_completion
CPU
17,550
[ ",", "cil", ")", ";" ]
[ "FastISel", "*", "X86TargetLowering", "::", "createFastISel", "(", "MachineFunction", "&", "mf", ",", "DenseMap", "<", "const", "Value", "*", ",", "unsigned", ">", "&", "vm", ",", "DenseMap", "<", "const", "BasicBlock", "*", ",", "MachineBasicBlock", "*", ">...
LLVM
ARM64
TD
next_suggestion
CPU
17,551
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "v4i32_indexed", ":", "BaseSIMDIndexedTied", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V128", ",", "V128", ",", "VectorIndexS", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",...
LLVM
AArch64
TD
stmt_completion
CPU
17,552
[ "GPR64", ":", "$", "src", ")", ">", ";" ]
[ "def", ":", "InstAlias", "<", "<STR_LIT>", ",", "(", "SBCXr", "GPR64", ":", "$", "dst", ",", "XZR", "," ]
GCC
i386
CPP
program_repair
CPU
17,553
[ "<FIXS>", "plus_constant", "(", "Pmode", ",", "other", ",", "INTVAL", "(", "constant", ")", ")", ")", ";", "<FIXE>" ]
[ "x", "=", "gen_rtx_PLUS", "(", "Pmode", ",", "gen_rtx_PLUS", "(", "Pmode", ",", "XEXP", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ",", "XEXP", "(", "XEXP", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", "...
LLVM
XNCM
CPP
next_suggestion
CPU
17,554
[ "}" ]
[ "unsigned", "XNCMInstrInfo", "::", "GetInstSizeInBytes", "(", "const", "MachineInstr", "*", "MI", ")", "const", "{", "llvm_unreachable", "(", "<NUM_LIT>", ")", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
17,555
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_STVLXL", ")", "]", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
17,556
[ ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
17,557
[ "SDValue", "Source", "=", "DAG", ".", "getIntPtrConstant", "(", "VA", ".", "getLocMemOffset", "(", ")", ")", ";" ]
[ "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "i", "]", ";", "EVT", "RegVT", "=", "VA", ".", "getLocVT", "(", ")", ";", "SDValue", "Arg", "=", "OutVals", "[", "i", "]", ";", "ISD", "::", "ArgFlagsTy", "Flags", "=", "Outs", "[", "i", "]", ".", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
17,558
[ "let", "Defs", "=", "[", "VCC", "]", ";" ]
[ "let", "isCodeGenOnly", "=", "<NUM_LIT>", ";", "let", "UseNamedOperandTable", "=", "<NUM_LIT>", ";", "string", "Mnemonic", "=", "opName", ";", "string", "AsmOperands", "=", "P", ".", "Asm32", ";", "let", "Size", "=", "<NUM_LIT>", ";", "let", "mayLoad", "=", ...
LLVM
X86
CPP
program_repair
CPU
17,559
[ "<FIXS>", "bool", "HasPSHUFB", ",", "SelectionDAG", "&", "DAG", ",", "<FIXE>" ]
[ "static", "bool", "combineX86ShufflesRecursively", "(", "SDValue", "Op", ",", "SDValue", "Root", ",", "ArrayRef", "int", ">", "IncomingMask", ",", "int", "Depth", ",", "<BUGS>", "SelectionDAG", "&", "DAG", ",", "<BUGE>", "TargetLowering", "::", "DAGCombinerInfo", ...
GCC
bpf
MD
next_suggestion
Virtual ISA
17,560
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "AM", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "AM", "(", "match_operand", ":", "AM", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "AM"...
GCC
s390
MD
next_suggestion
MPU
17,561
[ "rtx", "len0", "=", "gen_lowpart", "(", "Pmode", ",", "reg0", ")" ]
[ "<STR_LIT>", "{", "machine_mode", "sreg_mode", "=", "TARGET_ZARCH", "?", "DImode", ":", "SImode", "machine_mode", "dreg_mode", "=", "TARGET_ZARCH", "?", "TImode", ":", "DImode", "rtx", "reg0", "=", "gen_reg_rtx", "(", "dreg_mode", ")", "rtx", "reg1", "=", "gen...
LLVM
XNCM
CPP
stmt_completion
CPU
17,562
[ ")", ";" ]
[ "return", "&", "InstrInfo", ".", "getRegisterInfo", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,563
[ ")", "<", "<NUM_LIT>", "&&", "RHSImm", "->", "getSExtValue", "(", ")", ">", "-", "<NUM_LIT>", ")", ")", ")", "return", "true", ";" ]
[ "auto", "*", "RHSImm", "=", "cast", "<", "ConstantSDNode", ">", "(", "Addr", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "isNoUnsignedWrap", "(", "Base", ")", "&&", "(", "isNoUnsignedWrap", "(", "Addr", ")", "||", "(", "RHSImm", "->"...
LLVM
SNES
TD
stmt_completion
DSP
17,564
[ ",", "Requires", "<", "[", "]", ">", ";" ]
[ "def", "JMPk", ":", "F32BRk", "<", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "call_target", ":", "$", "k", ")", ",", "<STR_LIT>", ",", "[", "]", ">" ]
GCC
mmix
CPP
stmt_completion
CPU
17,565
[ ")", ";" ]
[ "rtx", "mmix_gen_compare_reg", "(", "RTX_CODE", "code", ",", "rtx", "x", ",", "rtx", "y", ")", "{", "machine_mode", "ccmode", "=", "SELECT_CC_MODE", "(", "code", ",", "x", ",", "y", ")", ";", "return", "gen_reg_rtx", "(", "ccmode" ]
LLVM
Patmos
CPP
next_suggestion
VLIW
17,566
[ "result", "+=", "<STR_LIT>", "style=\\\"bold\\\"", "<STR_LIT>", ";" ]
[ "std", "::", "string", "result", ";", "if", "(", "N", "->", "isDead", "(", ")", ")", "result", "+=", "<STR_LIT>", "color=\\\"red\\\"", "<STR_LIT>", ";", "if", "(", "N", "->", "isInSCC", "(", ")", ")", "{", "if", "(", "!", "result", ".", "empty", "(...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,567
[ "}" ]
[ "bool", "AMDGPUAsmParser", "::", "isRegister", "(", ")", "{", "return", "isRegister", "(", "getToken", "(", ")", ",", "peekToken", "(", ")", ")", ";" ]
GCC
arm
MD
stmt_completion
CPU
17,568
[ "<STR_LIT>", ")" ]
[ "(", "define_automaton" ]
GCC
rs6000
CPP
stmt_completion
CPU
17,569
[ ")", "d", ";" ]
[ "_", "_", "asm__", "(", "<STR_LIT>", "fctiwz %0,%1", "<STR_LIT>", ":", "<STR_LIT>", "=d", "<STR_LIT>", "(", "d", ")", ":", "<STR_LIT>", "d", "<STR_LIT>", "(", "a", ")", ")", ";", "return", "(", "int" ]
LLVM
AArch64
CPP
program_repair
CPU
17,570
[ "<FIXS>", "if", "(", "GV", "->", "isThreadLocal", "(", ")", ")", "return", "selectTLSGlobalValue", "(", "I", ",", "MRI", ")", ";", "<FIXE>" ]
[ "case", "TargetOpcode", "::", "G_GLOBAL_VALUE", ":", "{", "auto", "GV", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getGlobal", "(", ")", ";", "<BUGS>", "if", "(", "GV", "->", "isThreadLocal", "(", ")", ")", "{", "return", "false", ";", ...
LLVM
X86
TD
next_suggestion
CPU
17,571
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
ARM64
CPP
next_suggestion
CPU
17,572
[ "return", "(", "Val", ">=", "<NUM_LIT>", "&&", "Val", "<", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "isImm", "(", ")", ")", "return", "false", ";", "const", "MCConstantExpr", "*", "MCE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "getImm", "(", ")", ")", ";", "if", "(", "!", "MCE", ")", "return", "false", ";", "int64_t", "V...
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,573
[ ";" ]
[ "if", "(", "!", "IdxVal", ")", "return", "true", ";", "Register", "Dst", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "Vec", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ...
GCC
rs6000
CPP
next_suggestion
CPU
17,574
[ "return", "i", ";" ]
[ "unsigned", "long", "val", "=", "INT_LOWPART", "(", "op", ")", ";", "if", "(", "(", "val", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "{", "gcc_assert", "(", "val", "&", "<NUM_LIT>", ")", ";", "i", "=", "<NUM_LIT>", ";", "while", "(", "(", "(",...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,575
[ "}" ]
[ "Intrinsic", "::", "ID", "ID", "=", "F", ".", "getIntrinsicID", "(", ")", ";", "bool", "Changed", "=", "false", ";", "for", "(", "auto", "I", "=", "F", ".", "user_begin", "(", ")", ",", "E", "=", "F", ".", "user_end", "(", ")", ";", "I", "!=", ...
LLVM
Mips
CPP
stmt_completion
CPU
17,576
[ "BT_Uncond", ";" ]
[ "MipsInstrInfo", "::", "BranchType", "MipsInstrInfo", "::", "analyzeBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "*", "&", "TBB", ",", "MachineBasicBlock", "*", "&", "FBB", ",", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond"...
GCC
i386
CPP
stmt_completion
CPU
17,577
[ "(", "_", "_", "mmask16", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_movehdup_ps", "(", "_", "_", "m512", "_", "_", "A", ...
LLVM
PTX
CPP
stmt_completion
GPU
17,578
[ "IsVerboseAsm", ";" ]
[ "virtual", "bool", "isVerboseAsm", "(", ")", "const", "{", "return" ]
LLVM
ARM
CPP
program_repair
CPU
17,579
[ "<FIXS>", "<FIXE>", "<FIXS>", "return", "RegInfo", "->", "hasFP", "(", "MF", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "case", "ARM", "::", "GPRRegClassID", ":", "{", "unsigned", "FP", "=", "RegInfo", "->", "hasFP", "(", "MF", ")", "?", "<NUM_LIT>", ...
[ "unsignedARMTargetLowering", "::", "getRegPressureLimit", "(", "const", "TargetRegisterClass", "*", "RC", ",", "MachineFunction", "&", "MF", ")", "const", "{", "<BUGS>", "unsigned", "FPDiff", "=", "RegInfo", "->", "hasFP", "(", "MF", ")", "?", "<NUM_LIT>", ":", ...
LLVM
X86
CPP
stmt_completion
CPU
17,580
[ "<NUM_LIT>", ")", ";" ]
[ "getPackDemandedElts", "(", "Op", ".", "getValueType", "(", ")", ",", "DemandedElts", ",", "DemandedLHS", ",", "DemandedRHS", ")", ";", "unsigned", "SrcBits", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getScalarValueSizeInBits", "(", ")", ";", ...
LLVM
AArch64
TD
stmt_completion
CPU
17,581
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "vecshiftR32", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>",...
LLVM
AArch64
CPP
next_suggestion
CPU
17,582
[ "if", "(", "Symbol", "->", "isVariable", "(", ")", "&&", "!", "Base", ")", "{" ]
[ "const", "MCSymbolData", "*", "A_Base", "=", "Asm", ".", "getAtom", "(", "&", "A_SD", ")", ";", "const", "MCSymbol", "*", "B", "=", "&", "Target", ".", "getSymB", "(", ")", "->", "getSymbol", "(", ")", ";", "const", "MCSymbolData", "&", "B_SD", "=", ...
LLVM
ARM
CPP
stmt_completion
CPU
17,583
[ "(", "ARM", "::", "tPOP", ")", ")", ";" ]
[ "bool", "Thumb1FrameLowering", "::", "restoreCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterInf...
LLVM
Patmos
CPP
stmt_completion
VLIW
17,584
[ ";" ]
[ "BB", "->", "splice", "(", "RegionBegin", ",", "BB", ",", "FirstDbgValue", ")", ";", "RegionBegin", "=", "FirstDbgValue", ";", "}", "for", "(", "std", "::", "vector", "<", "std", "::", "pair", "<", "MachineInstr", "*", ",", "MachineInstr", "*", ">", ">...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
17,585
[ "void", "WebAssemblyFrameLowering", "::", "emitPrologue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "auto", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "assert", "(", "MFI", ".", "getCalleeSave...
[ "emitProlog/emitEpilog", "-", "These", "methods", "insert", "prolog", "and", "epilog", "code", "into", "the", "function", "." ]
LLVM
SystemZ
CPP
next_suggestion
CPU
17,586
[ "}" ]
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "hasSubClassEq", "(", "RC", ")", "||", "MO", ".", "getSubReg", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "MO", ".", "getSubReg", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", ...
GCC
aarch64
CPP
stmt_completion
CPU
17,587
[ "_", "a", ";" ]
[ "vreinterpret_f32_s8", "(", "int8x8_t", "_", "_", "a", ")", "{", "return", "(", "float32x2_t", ")", "_" ]
GCC
arm
CPP
stmt_completion
CPU
17,588
[ ",", "int16x8_t", "_", "_", "value", ")", "{" ]
[ "_", "_", "arm_vstrhq_scatter_shifted_offset_s16", "(", "int16_t", "*", "_", "_", "base", ",", "uint16x8_t", "_", "_", "offset" ]
LLVM
XCore
CPP
stmt_completion
MPU
17,589
[ ")", ",", "<NUM_LIT>", ",", "true", ")", ";" ]
[ "const", "TargetRegisterInfo", "&", "TRI", "=", "*", "MF", ".", "getSubtarget", "(", ")", ".", "getRegisterInfo", "(", ")", ";", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "if", "(", "!", "MF", ".", "getFunction", "(...
LLVM
SystemZ
CPP
stmt_completion
CPU
17,590
[ "i64", ")", ")", ";" ]
[ "SDValue", "NewSP", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SUB", ",", "DL", ",", "MVT", "::", "i64", ",", "OldSP", ",", "NeededSpace", ")", ";", "Chain", "=", "DAG", ".", "getCopyToReg", "(", "Chain", ",", "DL", ",", "SPReg", ",", "NewSP", ...
LLVM
VE
CPP
stmt_completion
CPU
17,591
[ "None", ";" ]
[ "if", "(", "isVVPBinaryOp", "(", "Opc", ")", ")", "return", "<NUM_LIT>", ";", "switch", "(", "Opc", ")", "{", "case", "ISD", "::", "MSTORE", ":", "return", "<NUM_LIT>", ";", "case", "ISD", "::", "MLOAD", ":", "return", "<NUM_LIT>", ";", "case", "<STR_L...
GCC
arm
CPP
stmt_completion
CPU
17,592
[ "}", "_", "_", "rv", ";" ]
[ "union", "{", "uint8x8x4_t", "_", "_", "i", ";", "_", "_", "builtin_neon_oi", "_", "_", "o", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
17,593
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", "#", "width", ";", "let", "DiagnosticType", "=", "<STR_LIT>", "#", "width", ";" ]
GCC
i386
MD
next_suggestion
CPU
17,594
[ "}", ")" ]
[ "(", "mult", ":", "VI1_AVX512", "(", "match_operand", ":", "VI1_AVX512", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI1_AVX512", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "ix86_expand_vecop_qihi", "(", "MULT", ",", "operands...
GCC
rl78
MD
next_suggestion
MPU
17,595
[ ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "ne", "(", "and", "(", "reg", ":", "QI", "A_REG", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_dup", "<NUM_LIT>", ")", ...
LLVM
AArch64
TD
next_suggestion
CPU
17,596
[ "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
[ "let", "ParserMatchClass", "=", "AsmImmRange", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
17,597
[ "}" ]
[ "static", "int64_t", "getWinAllocaAmount", "(", "MachineInstr", "*", "MI", ",", "MachineRegisterInfo", "*", "MRI", ")", "{", "assert", "(", "MI", "->", "getOpcode", "(", ")", "==", "X86", "::", "WIN_ALLOCA_32", "||", "MI", "->", "getOpcode", "(", ")", "=="...
GCC
visium
MD
next_suggestion
Virtual ISA
17,598
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_SUBREG", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")" ]
[ "(", "lshiftrt", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "R_FLAGS", ")", ")", "]", ")", "]", "{" ]
LLVM
ARM
CPP
next_suggestion
CPU
17,599
[ "}" ]
[ "unsigned", "int", "lsb", "=", "<NUM_LIT>", ",", "msb", "=", "<NUM_LIT>", ";", "while", "(", "v", "&", "(", "<NUM_LIT>", "<<", "msb", ")", ")", "--", "msb", ";", "while", "(", "v", "&", "(", "<NUM_LIT>", "<<", "lsb", ")", ")", "++", "lsb", ";", ...