Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
m68k
MD
next_suggestion
MPU
17,400
[ "]", ")" ]
[ "(", "A6_REG", "\t", "\t", "<NUM_LIT>", ")", "(", "SP_REG", "\t", "\t", "<NUM_LIT>", ")", "(", "FP0_REG", "\t", "\t", "<NUM_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,401
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<N...
LLVM
Sparc
CPP
stmt_completion
CPU
17,402
[ "MI", ",", "unsigned", "opIdx", ")", "const", "{" ]
[ "unsigned", "SparcCodeEmitter", "::", "getBranchTargetOpValue", "(", "const", "MachineInstr", "&" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,403
[ "}" ]
[ "unsigned", "NBytes", "=", "AMDGPU", "::", "getAMDHSACodeObjectVersion", "(", "*", "M", ")", ">=", "AMDGPU", "::", "AMDHSA_COV5", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "return", "F", ".", "getFnAttributeAsParsedInteger", "(", "<STR_LIT>", "amdgpu-implicitarg-num-...
LLVM
AMDGPU
CPP
program_repair
GPU
17,404
[ "<FIXS>", "if", "(", "indirectSrc", "(", "MI", ")", ")", "{", "NextBB", "=", "std", "::", "next", "(", "BI", ")", ";", "BE", "=", "MF", ".", "end", "(", ")", ";", "Next", "=", "MBB", ".", "end", "(", ")", ";", "}", "<FIXE>" ]
[ "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V4", ":", "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V8", ":", "case", "AMDGPU", "::", "SI_INDIRECT_SRC_V16", ":", "<BUGS>", "IndirectSrc", "(", "MI", ")", ";", "<BUGE>", "break", ";", "case", "AMDGPU", "::", "SI_INDIRECT_D...
LLVM
AArch64
TD
stmt_completion
CPU
17,405
[ "}", "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "immr", ";", "bits", "<", "<NUM_LIT>", ">", "imms", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT...
GCC
cris
MD
next_suggestion
MPU
17,406
[ "if", "(", "TARGET_V32", "&", "&", "!", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "[", "(", "set", "(", "cc0", ")", "(", "compare", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LI...
GCC
i386
CPP
stmt_completion
CPU
17,407
[ ":" ]
[ "case", "PROCESSOR_BTVER2", ":", "if", "(", "(", "insn_type", "==", "TYPE_PUSH", "||", "insn_type", "==", "TYPE_POP", ")", "&&", "(", "dep_insn_type", "==", "TYPE_PUSH", "||", "dep_insn_type", "==", "TYPE_POP", ")", ")", "return", "<NUM_LIT>", ";", "case", "...
GCC
i386
CPP
stmt_completion
CPU
17,408
[ "i", ")", ";" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "mm_set1_pi8", "(", "char", "_", "_", "b", ")", "{", "unsigned", "int", "_", "_", "w", "=", "(", "unsigned", "char", ")", "_", "_", "b", "<<", "<NUM_LIT>", "|", "(", "unsigned", "char", ")", "...
LLVM
AArch64
CPP
next_suggestion
CPU
17,409
[ "if", "(", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", "!=", "ExtractVec", ".", "getValueType", "(", ")", ")", "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "!", "ISD", "::", "isConstantSplatVectorAllZeros", "(", "InsertVec", ".", "getNode", "(", ")", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "InsertElt", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "EXTRACT_VECTOR_ELT", ")", "ret...
GCC
i386
MD
stmt_completion
CPU
17,410
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "and", "(" ]
LLVM
AMDGPU
CPP
program_repair
GPU
17,411
[ "<FIXS>", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "auto", "Opcode", "=", "MI", "->", "getOpcode", "(", ")", ";", "auto", "Flags", "=", "MII", ".", "get", "(", "Opcode", ")", ".", "TSFlags", ";", "<FIXE>", "<FIX...
[ "}", "void", "AMDGPUInstPrinter", "::", "printVOPDst", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "<BUGS>", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "<BUGE>", "if", "(", "OpNo", "==", "<NUM_LIT>"...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
17,412
[ "}" ]
[ "setOperationAction", "(", "ISD", "::", "SELECT_CC", ",", "VT", ",", "Custom", ")", ";", "}", "if", "(", "STI", ".", "getHasAlu32", "(", ")", ")", "{", "setOperationAction", "(", "ISD", "::", "BSWAP", ",", "MVT", "::", "i32", ",", "Promote", ")", ";"...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
17,413
[ "if", "(", "Inc", "!=", "<NUM_LIT>", "&&", "Inc", "!=", "<NUM_LIT>", "&&", "Inc", "!=", "<NUM_LIT>", "&&", "Inc", "!=", "<NUM_LIT>", ")", "return", "false", ";" ]
[ "if", "(", "ConstantSDNode", "*", "IncVal", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "Op", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "{", "int64_t", "Inc", "=", "IncVal", "->", "getSExtValue", "(", ")", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
17,414
[ "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<...
GCC
i386
MD
stmt_completion
CPU
17,415
[ ")", "]", ")", "]", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_op_dup", "<NUM_LIT>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", ")", ")", "(", "clobber", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
17,416
[ ",", "TGA", ")", ";" ]
[ "const", "Module", "*", "M", "=", "DAG", ".", "getMachineFunction", "(", ")", ".", "getFunction", "(", ")", ".", "getParent", "(", ")", ";", "PICLevel", "::", "Level", "picLevel", "=", "M", "->", "getPICLevel", "(", ")", ";", "TLSModel", "::", "Model",...
LLVM
AArch64
TD
next_suggestion
CPU
17,417
[ "}" ]
[ "def", "vi16", ":", "SIMDUMov", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "v8i16", ",", "GPR32", ",", "VectorIndexH", ">", "{", "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx", ";", "let", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,418
[ ")", ";" ]
[ "SDValue", "Ops", "[", "]", "=", "{", "CmpVal", ",", "VAddr", ",", "SRsrc", ",", "SOffset", ",", "Offset", ",", "SLC", ",", "Mem", "->", "getChain", "(", ")", "}", ";", "CmpSwap", "=", "CurDAG", "->", "getMachineNode", "(", "Opcode", ",", "SL", ","...
LLVM
ARM
CPP
stmt_completion
CPU
17,419
[ "getPointerTy", "(", ")", ")", ")", ";" ]
[ "}", "}", "}", "CCInfo", ".", "rewindByValRegsInfo", "(", ")", ";", "lastInsIndex", "=", "-", "<NUM_LIT>", ";", "if", "(", "isVarArg", "&&", "MFI", "->", "hasVAStart", "(", ")", ")", "{", "unsigned", "ExtraArgRegsSize", ";", "unsigned", "ExtraArgRegsSaveSize...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,420
[ "continue", ";" ]
[ "int", "UseCount", "=", "<NUM_LIT>", ";", "SmallVector", "<", "Use", "*", ">", "Worklist", ";", "for", "(", "Use", "&", "U", ":", "Arg", ".", "uses", "(", ")", ")", "Worklist", ".", "push_back", "(", "&", "U", ")", ";", "Type", "*", "StoredType", ...
LLVM
Mips
TD
stmt_completion
CPU
17,421
[ ",", "<NUM_LIT>", ">", ";" ]
[ "class", "FSOR_W_ENC", ":", "MSA_3RF_FMT", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
17,422
[ "PPCU7ImmAsmOperand", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=" ]
GCC
rx
CPP
next_suggestion
CPU
17,423
[ "}" ]
[ "if", "(", "(", "!", "REG_P", "(", "arg", ")", "&&", "!", "MEM_P", "(", "arg", ")", ")", "||", "GET_MODE", "(", "arg", ")", "!=", "SFmode", ")", "arg", "=", "force_reg", "(", "SFmode", ",", "arg", ")", ";", "if", "(", "target", "==", "NULL_RTX"...
GCC
aarch64
MD
next_suggestion
CPU
17,424
[ "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "set", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
GCC
rs6000
MD
stmt_completion
CPU
17,425
[ "op1", ",", "scale", ")" ]
[ "rtx", "op0", "=", "operands", "[", "<NUM_LIT>", "]", "rtx", "op1", "=", "operands", "[", "<NUM_LIT>", "]", "rtx", "tmp", "int", "scale", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "if", "(", "scale", "=", "=", "<NUM_LIT>", ")", "tmp...
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,426
[ "(", ")", ";" ]
[ "Src0RC", "=", "TRI", ".", "getSubClassWithSubReg", "(", "Src0RC", ",", "SubReg", ")", ";", "if", "(", "!", "Src0RC", ")", "return", "false", ";", "if", "(", "!", "RBI", ".", "constrainGenericRegister", "(", "DstReg", ",", "*", "DstRC", ",", "*", "MRI"...
GCC
mips
MD
stmt_completion
CPU
17,427
[ ",", "SYMBOL_CONTEXT_LEA", ",", "&", "type", ")" ]
[ "{", "enum", "mips_symbol_type", "type", "return", "(", "mips_symbolic_constant_p", "(", "op" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,428
[ "}" ]
[ "unsigned", "Instruction", "=", "IntrID", "==", "Intrinsic", "::", "amdgcn_ds_ordered_add", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "unsigned", "ShaderType", "=", "SIInstrInfo", "::", "getDSShaderTypeValue", "(", "*", "MF", ")", ";", "unsigned", "Offset0", "=", ...
GCC
cris
MD
next_suggestion
MPU
17,429
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "reg", ":", "SI", "CRIS_GOT_REGNUM", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "plus", ":", "SI", "(", "reg", ":", "SI", "CRIS_GOT_REGNUM", ")", "(", "const", ":", "SI",...
GCC
nios2
CPP
next_suggestion
MPU
17,430
[ "if", "(", "has_target_p", ")", "{" ]
[ "rtx", "ctlcode", "=", "expand_normal", "(", "CALL_EXPR_ARG", "(", "exp", ",", "<NUM_LIT>", ")", ")", ";", "struct", "expand_operand", "ops", "[", "MAX_RECOG_OPERANDS", "]", ";", "if", "(", "!", "rdwrctl_operand", "(", "ctlcode", ",", "VOIDmode", ")", ")", ...
GCC
i386
MD
next_suggestion
CPU
17,431
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_operand", ":", "V2DI", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
17,432
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "extend", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Ins...
GCC
rx
CPP
program_repair
CPU
17,433
[ "<FIXS>", "if", "(", "MUST_SAVE_ACC_REGISTER", ")", "<FIXE>" ]
[ "emit_insn", "(", "gen_addsi3", "(", "stack_pointer_rtx", ",", "stack_pointer_rtx", ",", "GEN_INT", "(", "total_size", ")", ")", ")", ";", "<BUGS>", "if", "(", "is_interrupt_func", "(", "NULL_TREE", ")", "&&", "TARGET_SAVE_ACC_REGISTER", ")", "<BUGE>", "{", "uns...
GCC
i386
CPP
stmt_completion
CPU
17,434
[ "(", "_", "_", "v8hi", ")", "_", "mm_avx512_setzero_si128", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pmulhrsw128_mask", "(", "(", "_", "_", "v8hi", ")", "_", "_", "X", ",", "(", "_", "_", "v8hi", ")", "_", "_", "Y", "," ]
LLVM
XCore
CPP
next_suggestion
MPU
17,435
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
17,436
[ ")", ";" ]
[ "return", "parseAddress", "(", "Operands", ",", "BDXMem", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "ADDR64Reg" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,437
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ru32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ru32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
GCC
m32r
CPP
next_suggestion
MPU
17,438
[ "}" ]
[ "current_frame_info", "=", "zero_frame_info", ";", "m32r_compute_function_type", "(", "NULL_TREE", ")", ";" ]
LLVM
X86
CPP
code_generation
CPU
17,439
[ "void", "X86ATTInstPrinter", "::", "printInst", "(", "const", "MCInst", "*", "MI", ",", "raw_ostream", "&", "OS", ",", "StringRef", "Annot", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "{", "const", "MCInstrDesc", "&", "Desc", "=", "MII", ".", "get",...
[ "Print", "the", "specified", "MCInst", "to", "the", "specified", "raw_ostream", "." ]
GCC
arm
CPP
next_suggestion
CPU
17,440
[ "}" ]
[ "_", "_", "arm_vclzq_m_u16", "(", "uint16x8_t", "_", "_", "inactive", ",", "uint16x8_t", "_", "_", "a", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vclzq_m_uv8hi", "(", "_", "_", "inactive", ",", "_", "_", "a", ",", ...
GCC
aarch64
MD
stmt_completion
CPU
17,441
[ "match_code", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(" ]
GCC
pa
CPP
stmt_completion
CPU
17,442
[ "<STR_LIT>", ";" ]
[ "gcc_assert", "(", "bs1", "==", "HOST_BITS_PER_WIDE_INT", "||", "(", "(", "unsigned", "HOST_WIDE_INT", ")", "<NUM_LIT>", "<<", "bs1", ")", ">", "mask", ")", ";", "p", "=", "<NUM_LIT>", "-", "bs0", ";", "len", "=", "bs1", "-", "bs0", ";", "operands", "[...
LLVM
AArch64
TD
stmt_completion
CPU
17,443
[ "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ">", ";" ]
[ "def", "v4i32", ":", "BaseSIMDVectorLShiftLongBySize", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "V128", ",", "<STR_LIT>", "," ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,444
[ "++", "Chan", ")", "{" ]
[ "if", "(", "End", "==", "-", "<NUM_LIT>", ")", "return", ";", "for", "(", "int", "Index", "=", "getIndirectIndexBegin", "(", "MF", ")", ";", "Index", "<=", "End", ";", "++", "Index", ")", "{", "for", "(", "unsigned", "Chan", "=", "<NUM_LIT>", ";", ...
GCC
sh
CPP
next_suggestion
CPU
17,445
[ "rtx", "op", "=", "gen_rtx_fmt_ee", "(", "code", ",", "SFmode", ",", "op1", ",", "op2", ")", ";" ]
[ "void", "sh_expand_binop_v2sf", "(", "enum", "rtx_code", "code", ",", "rtx", "op0", ",", "rtx", "op1", ",", "rtx", "op2", ")", "{", "rtx", "sel0", "=", "const0_rtx", ";", "rtx", "sel1", "=", "const1_rtx", ";", "rtx", "(", "*", "fn", ")", "(", "rtx", ...
GCC
loongarch
CPP
stmt_completion
CPU
17,446
[ "_", "m256i", "_", "_", "lasx_xvhaddw_w_h", "(", "_", "_", "m256i", "_", "<NUM_LIT>", ",", "_", "_", "m256i", "_", "<NUM_LIT>", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_" ]
LLVM
X86
CPP
program_repair
CPU
17,447
[ "<FIXS>", "BuildMI", "(", "*", "MBB", ",", "{", "MI", "}", ",", "MIMD", ",", "TII", "->", "get", "(", "TargetOpcode", "::", "COPY", ")", ",", "TmpStackPtr", ")", "<FIXE>", "<FIXS>", "BuildMI", "(", "*", "MBB", ",", "{", "MI", "}", ",", "MIMD", ",...
[ "Register", "FinalStackPtr", "=", "MRI", ".", "createVirtualRegister", "(", "TFI", ".", "Uses64BitFramePtr", "?", "&", "X86", "::", "GR64RegClass", ":", "&", "X86", "::", "GR32RegClass", ")", ";", "<BUGS>", "BuildMI", "(", "*", "MBB", ",", "{", "MI", "}", ...
LLVM
LoongArch
CPP
stmt_completion
CPU
17,448
[ ")", ")", "V2", "=", "OriV2", ";" ]
[ "SDValue", "OriV1", "=", "V1", ",", "OriV2", "=", "V2", ";", "if", "(", "fitsRegularPattern", "<", "int", ">", "(", "Begin", ",", "<NUM_LIT>", ",", "Mid", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "V1", "=", "OriV1", ";", "else", "if", "(", "fi...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
17,449
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Other", ",", "{", "Chain", ",", "MemIdx", ",", "MemIdx", ",", "Dst", ",", "Src", ",", "DAG", ".", "getZExtOrTrunc", "(", "Size", ",", "DL", ",", "MV...
[ "if", "(", "!", "DAG", ".", "getMachineFunction", "(", ")", ".", "getSubtarget", "<", "WebAssemblySubtarget", ">", "(", ")", ".", "hasBulkMemory", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SDValue", "MemIdx", "=", "DAG", ".", "getConstant", "("...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,450
[ "}", "else", "{" ]
[ "case", "Intrinsic", "::", "amdgcn_s_barrier_init", ":", "return", "AMDGPU", "::", "S_BARRIER_INIT_IMM", ";", "case", "Intrinsic", "::", "amdgcn_s_barrier_join", ":", "return", "AMDGPU", "::", "S_BARRIER_JOIN_IMM", ";", "case", "Intrinsic", "::", "amdgcn_s_wakeup_barrie...
GCC
alpha
MD
program_repair
MPU
17,451
[ "<FIXS>", "gen_rtx_MEM", "(", "Pmode", ",", "plus_constant", "(", "Pmode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ")", ")", "<FIXE>" ]
[ "else", "{", "emit_move_insn", "(", "gen_rtx_REG", "(", "Pmode", ",", "<NUM_LIT>", ")", ",", "<BUGS>", "gen_rtx_MEM", "(", "Pmode", ",", "plus_constant", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ")", ")", "<BUGE>", "operands", "[", "<...
LLVM
ARM64
CPP
stmt_completion
CPU
17,452
[ "nullptr", ";" ]
[ "if", "(", "Mem", ".", "Mode", "!=", "ImmediateOffset", ")", "return", "false", ";", "return", "Mem", ".", "OffsetImm", "==" ]
GCC
i386
MD
stmt_completion
CPU
17,453
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "and", "(", "match_operand", ":", "SI" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,454
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "l...
GCC
aarch64
CPP
program_repair
CPU
17,455
[ "<FIXS>", "{", "<STR_LIT>", "generic", "<STR_LIT>", ",", "cortexa53", ",", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ",", "AARCH64_FL_FPSIMD", "|", "AARCH64_FL_FOR_ARCH8", ",", "&", "generic_tunings", "}", ",", "<FIXE>" ]
[ "{", "NAME", ",", "IDENT", ",", "#", "ARCH", ",", "FLAGS", "|", "AARCH64_FL_FOR_ARCH", "#", "#", "ARCH", ",", "&", "COSTS", "#", "#", "_", "tunings", "}", ",", "#", "include", "<STR_LIT>", "aarch64-cores.def", "<STR_LIT>", "#", "undef", "AARCH64_CORE", "...
LLVM
PowerPC
CPP
next_suggestion
CPU
17,456
[ "return", "Builder", ".", "CreateOr", "(", "Lo", ",", "Builder", ".", "CreateShl", "(", "Hi", ",", "ConstantInt", "::", "get", "(", "ValTy", ",", "<NUM_LIT>", ")", ")", ",", "<STR_LIT>", "val64", "<STR_LIT>", ")", ";" ]
[ "Value", "*", "IncrHi", "=", "Builder", ".", "CreateTrunc", "(", "Builder", ".", "CreateLShr", "(", "Incr", ",", "<NUM_LIT>", ")", ",", "Int64Ty", ",", "<STR_LIT>", "incr_hi", "<STR_LIT>", ")", ";", "Value", "*", "Addr", "=", "Builder", ".", "CreateBitCast...
LLVM
AArch64
TD
stmt_completion
CPU
17,457
[ "<NUM_LIT>", ")", ";" ]
[ "let", "MCOperandPredicate", "=", "[", "{", "if", "(", "!", "MCOp", ".", "isImm", "(", ")", ")", "return", "false", ";", "int64_t", "Val", "=", "AArch64_AM", ":", ":", "decodeLogicalImmediate", "(", "MCOp", ".", "getImm", "(", ")", "," ]
GCC
mt
CPP
code_generation
CPU
17,458
[ "void", "mt_expand_eh_return", "(", "rtx", "*", "operands", ")", "{", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "!=", "REG", "||", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", "!=", "EH_RETURN_STACKADJ_REGNO", ")", "{", ...
[ "Generate", "code", "for", "the", "``", "eh_return", "''", "pattern", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
17,459
[ ">", ";" ]
[ "def", "AArch64fcvtzs_mt", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_AArch64FCVT" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,460
[ "(", ")", ";" ]
[ "const", "int64_t", "Value", "=", "Arg", ".", "getValue", "(", ")", ".", "Value", ";", "if", "(", "Value", "==", "<NUM_LIT>", ")", "{", "unsigned", "Opcode", "=", "Is64", "?", "AMDGPU", "::", "S_MOV_B64", ":", "AMDGPU", "::", "S_MOV_B32", ";", "BuildMI...
LLVM
Hexagon
TD
next_suggestion
DSP
17,461
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_sffma_sc", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ",", "PredRegs", ":", "$", "Pu4", ")", ","...
LLVM
AArch64
TD
next_suggestion
CPU
17,462
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "o...
LLVM
HSAIL
CPP
code_generation
Virtual ISA
17,463
[ "void", "HSAILImageHandles", "::", "finalize", "(", ")", "{", "char", "buf", "[", "<NUM_LIT>", "]", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "HSAILSamplers", ".", "size", "(", ")", ";", "i", "++", ")", "{", "if", "(", "get...
[ "Analyze", "the", "strings", "and", "build", "the", "final", "table", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
17,464
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,465
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "J2_jumprtnew", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_b51dc29a", ",", "TypeJ", ">", ",", "Enc_88d4d9", ",", "PredNewRel", "{", "let"...
GCC
aarch64
CPP
next_suggestion
CPU
17,466
[ "}" ]
[ "bool", "gate", "(", "function", "*", ")", "final", "override", "{", "if", "(", "!", "optimize", "||", "optimize_debug", ")", "return", "false", ";", "if", "(", "(", "aarch64_tune_params", ".", "ldp_policy_model", "==", "AARCH64_LDP_STP_POLICY_NEVER", ")", "&&...
LLVM
M88k
CPP
next_suggestion
MPU
17,467
[ "return", "MatchOperand_Success", ";" ]
[ "getParser", "(", ")", ".", "clearPendingErrors", "(", ")", ";", "if", "(", "PendingErrors", ")", "return", "MatchOperand_ParseFail", ";", "if", "(", "Result", ")", "return", "MatchOperand_NoMatch", ";" ]
LLVM
AArch64
CPP
next_suggestion
CPU
17,468
[ "return", "MemVT", ";" ]
[ "if", "(", "PredVT", "!=", "MVT", "::", "nxv16i1", "&&", "PredVT", "!=", "MVT", "::", "nxv8i1", "&&", "PredVT", "!=", "MVT", "::", "nxv4i1", "&&", "PredVT", "!=", "MVT", "::", "nxv2i1", ")", "return", "EVT", "(", ")", ";", "ElementCount", "EC", "=", ...
LLVM
X86
TD
program_repair
CPU
17,469
[ "<FIXS>", "let", "Predicates", "=", "[", "HasAVX2", ",", "NoVLX_Or_NoBWI", "]", "in", "{", "<FIXE>", "<FIXS>", "let", "Predicates", "=", "[", "HasAVX2", ",", "NoVLX", "]", "in", "{", "<FIXE>" ]
[ "multiclass", "SS41I_pmovx_avx2_patterns_base", "string", "OpcPrefix", ",", "SDNode", "ExtOp", ">", "{", "<BUGS>", "let", "Predicates", "=", "[", "HasAVX", ",", "NoVLX_Or_NoBWI", "]", "in", "{", "<BUGE>", "def", ":", "Pat", "(", "v16i16", "(", "ExtOp", "(", ...
GCC
i386
MD
next_suggestion
CPU
17,470
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
iq2000
MD
next_suggestion
CPU
17,471
[ "(", "nil", ")", "]", ")" ]
[ "[", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "nil", ")" ]
LLVM
MBlaze
TD
stmt_completion
MPU
17,472
[ "zextloadi8", ">", ";" ]
[ "def", "LBUI", ":", "LoadMI", "<", "<NUM_LIT>", ",", "<STR_LIT>", "," ]
GCC
avr
CPP
next_suggestion
MPU
17,473
[ "}" ]
[ "avr_pass_pre_proep", "(", "gcc", "::", "context", "*", "ctxt", ",", "const", "char", "*", "name", ")", ":", "rtl_opt_pass", "(", "avr_pass_data_pre_proep", ",", "ctxt", ")", "{", "this", "->", "name", "=", "name", ";" ]
GCC
i386
CPP
stmt_completion
CPU
17,474
[ ",", "_", "_", "q06", ",", "_", "_", "q05", ",", "_", "_", "q04", ",", "_", "_", "q03", ",", "_", "_", "q02", ",", "_", "_", "q01", ",", "_", "_", "q00", ")", ";" ]
[ "return", "_", "mm_set_epi8", "(", "_", "_", "q15", ",", "_", "_", "q14", ",", "_", "_", "q13", ",", "_", "_", "q12", ",", "_", "_", "q11", ",", "_", "_", "q10", ",", "_", "_", "q09", ",", "_", "_", "q08", ",", "_", "_", "q07" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
17,475
[ "<STR_LIT>", ";" ]
[ "CodePointerSize", "=", "CalleeSaveStackSlotSize", "=", "T", ".", "isArch64Bit", "(", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "UseDataRegionDirectives", "=", "true", ";", "ZeroDirective", "=", "<STR_LIT>", "\\t.skip\\t", "<STR_LIT>", ";", "Data8bitsDirective", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
17,476
[ ";" ]
[ "const", "DebugLoc", "&", "DL", "=", "I", ".", "getDebugLoc", "(", ")", ";", "unsigned", "BrOpcode", ";", "Register", "CondPhysReg", ";", "const", "TargetRegisterClass", "*", "ConstrainRC", ";", "if", "(", "!", "isVCC", "(", "CondReg", ",", "*", "MRI", "...
LLVM
Hexagon
TD
next_suggestion
DSP
17,477
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "def", "F2_conv_sf2d_chop", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_3a3d62", "{", "let", "Inst", "{"...
GCC
s390
MD
stmt_completion
MPU
17,478
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "UNSPECV_SPLIT_STACK_CALL", ")", ")", "(", "use", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "match_operand", ...
LLVM
Hexagon
TD
stmt_completion
DSP
17,479
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
m68hc11
CPP
code_generation
MPU
17,480
[ "int", "m68hc11_initial_elimination_offset", "(", "int", "from", ",", "int", "to", ")", "{", "int", "trap_handler", ";", "tree", "func_attr", ";", "int", "size", ";", "int", "regno", ";", "func_attr", "=", "TYPE_ATTRIBUTES", "(", "TREE_TYPE", "(", "current_fun...
[ "Define", "the", "offset", "between", "two", "registers", ",", "one", "to", "be", "eliminated", ",", "and", "the", "other", "its", "replacement", ",", "at", "the", "start", "of", "a", "routine", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
17,481
[ "Rt", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rxx", ";", "bits", "<", "<NUM_LIT>", ">", "Rs", ";", "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let...
LLVM
Hexagon
CPP
next_suggestion
DSP
17,482
[ "}", "else", "if", "(", "Hexagon", "::", "HvxQRRegClass", ".", "hasSubClassEq", "(", "RC", ")", ")", "{" ]
[ "void", "HexagonInstrInfo", "::", "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "DestReg", ",", "int", "FI", ",", "const", "TargetRegisterClass", "*", "RC", ",", "const", "TargetRegi...
LLVM
X86
CPP
stmt_completion
CPU
17,483
[ ")", ";" ]
[ "}", "unsigned", "RegNo", "=", "<NUM_LIT>", ";", "if", "(", "!", "ParseRegister", "(", "RegNo", ",", "Start", ",", "End", ")", ")", "{", "End", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "return", "<STR_LIT>", "::", "<STR...
GCC
i386
MD
stmt_completion
CPU
17,484
[ ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")" ]
GCC
m32r
CPP
next_suggestion
MPU
17,485
[ "offset", "=", "force_reg", "(", "Pmode", ",", "offset", ")", ";" ]
[ "reg", "=", "gen_reg_rtx", "(", "Pmode", ")", ";", "}", "if", "(", "GET_CODE", "(", "XEXP", "(", "or", "ig", ",", "<NUM_LIT>", ")", ")", "==", "PLUS", ")", "{", "base", "=", "m32r_legitimize_pic_address", "(", "XEXP", "(", "XEXP", "(", "or", "ig", ...
LLVM
R600
TD
program_repair
GPU
17,486
[ "<FIXS>", "<STR_LIT>", ">", ",", "AssemblerPredicate", "<STR_LIT>", ">", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "}", "def", "isGCN", ":", "Predicate", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ">", ";", "<BUGE>", "def", "isSI", ":", "Predicate", "<STR_LIT>", "<STR_LIT>", ">", ";", "<BUGS>", "def", "isSICI", ":", "Predicate", "<STR_LIT>", "<STR_LIT>", ">", ";", "def", "isCI"...
GCC
c4x
MD
next_suggestion
DSP
17,487
[ "(", "clobber", "(", "reg", ":", "QI", "<NUM_LIT>", ")", ")", "]" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
CPP
stmt_completion
CPU
17,488
[ "_", "A", ",", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "aand_i32", "(", "int", "*", "_", "_", "A", ",", "int", "_", "_", "...
LLVM
Sparc
CPP
next_suggestion
CPU
17,489
[ "}" ]
[ "SmallSet", "<", "unsigned", ",", "<NUM_LIT>", ">", "RegUses", ";", "bool", "sawLoad", "=", "false", ";", "bool", "sawStore", "=", "false", ";", "MachineBasicBlock", "::", "iterator", "I", "=", "slot", ";", "if", "(", "slot", "->", "getOpcode", "(", ")",...
GCC
arm
MD
next_suggestion
CPU
17,490
[ "rtx", "tmp3", "=", "gen_reg_rtx", "(", "SImode", ")" ]
[ "rtx", "tmp1", "=", "gen_reg_rtx", "(", "DImode", ")", "rtx", "tmp2", "=", "gen_reg_rtx", "(", "SImode", ")" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
17,491
[ "}" ]
[ "static", "void", "rs6000_print_isa_options", "(", "FILE", "*", "file", ",", "int", "indent", ",", "const", "char", "*", "string", ",", "HOST_WIDE_INT", "flags", ")", "{", "rs6000_print_options_internal", "(", "file", ",", "indent", ",", "string", ",", "flags"...
GCC
spu
CPP
next_suggestion
MPU
17,492
[ "return", "<NUM_LIT>", ";" ]
[ "r", "=", "DECL_FIELD_CONTEXT", "(", "t", ")", ";", "if", "(", "!", "r", "||", "TREE_CODE", "(", "r", ")", "!=", "RECORD_TYPE", ")", "return", "<NUM_LIT>", ";", "if", "(", "GET_MODE", "(", "x", ")", "!=", "TYPE_MODE", "(", "TREE_TYPE", "(", "t", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
17,493
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Patmos
CPP
stmt_completion
VLIW
17,494
[ ";" ]
[ "bool", "isUse", "(", "long", "pos", ")", "const", "{", "return", "uses", ".", "test", "(", "pos", ")" ]
GCC
i386
MD
stmt_completion
CPU
17,495
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,496
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LI...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,497
[ "}" ]
[ "return", "AMDGPU", "::", "SI_SPILL_S96_RESTORE", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "SI_SPILL_S128_RESTORE", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", "::", "SI_SPILL_S160_RESTORE", ";", "case", "<NUM_LIT>", ":", "return", "AMDGPU", ...
GCC
i386
CPP
next_suggestion
CPU
17,498
[ "if", "(", "decl", "&&", "DECL_P", "(", "decl", ")", "&&", "DECL_ONE_ONLY", "(", "decl", ")", ")", "flags", "|=", "SECTION_LINKONCE", ";" ]
[ "flags", "=", "SECTION_WRITE", ";", "if", "(", "decl", "&&", "TREE_CODE", "(", "decl", ")", "==", "VAR_DECL", "&&", "lookup_attribute", "(", "<STR_LIT>", "shared", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "decl", ")", ")", ")", "flags", "|=", "SECTION_PE_SH...
GCC
arm
CPP
stmt_completion
CPU
17,499
[ "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "DOM_CC_X_AND_Y", ")", ";" ]
[ "}", "if", "(", "GET_MODE", "(", "y", ")", "==", "SImode", "&&", "(", "REG_P", "(", "y", ")", "||", "(", "SUBREG_P", "(", "y", ")", ")", ")", "&&", "(", "GET_CODE", "(", "x", ")", "==", "ASHIFT", "||", "GET_CODE", "(", "x", ")", "==", "ASHIFT...