Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
next_suggestion
DSP
17,900
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
17,901
[ "Op", ")", ";" ]
[ "if", "(", "Tok", ".", "isNot", "(", "AsmToken", "::", "Integer", ")", ")", "return", "MatchOperand_NoMatch", ";", "unsigned", "IntVal", "=", "Tok", ".", "getIntVal", "(", ")", ";", "unsigned", "Reg", "=", "matchRegisterByNumber", "(", "IntVal", ",", "Mips...
GCC
arm
CPP
stmt_completion
CPU
17,902
[ "b", ")", "{" ]
[ "_", "_", "arm_vcaddq_rot270_u16", "(", "uint16x8_t", "_", "_", "a", ",", "uint16x8_t", "_", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,903
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
CPP
next_suggestion
DSP
17,904
[ "for", "(", "auto", "&", "Op", ":", "MI", ".", "operands", "(", ")", ")", "{" ]
[ "static", "unsigned", "getPredicatedRegister", "(", "MachineInstr", "&", "MI", ",", "const", "HexagonInstrInfo", "*", "QII", ")", "{", "assert", "(", "QII", "->", "isPredicated", "(", "MI", ")", "&&", "<STR_LIT>", "Must be predicated instruction", "<STR_LIT>", ")"...
GCC
m68k
MD
stmt_completion
MPU
17,905
[ "]", ")" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
17,906
[ "}" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "ARM Indirect Thunks", "<STR_LIT>", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
17,907
[ "const", "SDNode", "*", "N", ")", "{" ]
[ "Value", "*", "X86IREmitter", "::", "visitTESTM", "(" ]
LLVM
Sparc
CPP
next_suggestion
CPU
17,908
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Glue", ",", "Result", ",", "RHS", ")", ";" ]
[ "SDValue", "Chain", "=", "DAG", ".", "getEntryNode", "(", ")", ";", "Chain", "=", "LowerF128_LibCallArg", "(", "Chain", ",", "Args", ",", "LHS", ",", "DL", ",", "DAG", ")", ";", "Chain", "=", "LowerF128_LibCallArg", "(", "Chain", ",", "Args", ",", "RHS...
LLVM
AArch64
TD
stmt_completion
CPU
17,909
[ ";" ]
[ "def", "HasPerfMon", ":", "Predicate", "<", "<STR_LIT>", ">" ]
GCC
rs6000
MD
stmt_completion
CPU
17,910
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
bfin
CPP
next_suggestion
DSP
17,911
[ "return", "(", "v", "&", "~", "(", "<NUM_LIT>", "<<", "shift", ")", ")", "==", "<NUM_LIT>", ";" ]
[ "static", "bool", "bfin_valid_add", "(", "machine_mode", "mode", ",", "HOST_WIDE_INT", "value", ")", "{", "unsigned", "HOST_WIDE_INT", "v", "=", "value", ">", "<NUM_LIT>", "?", "value", ":", "-", "value", ";", "int", "sz", "=", "GET_MODE_SIZE", "(", "mode", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
17,912
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";", "let", "SrcA", "=", "<NUM_LIT>", ";", "let", "HasImm", "=", "<N...
LLVM
PowerPC
CPP
stmt_completion
CPU
17,913
[ "(", "<NUM_LIT>", ")", ".", "getSymbolName", "(", ")", ";" ]
[ "unsigned", "Opcode", "=", "MI", "->", "getOpcode", "(", ")", ";", "if", "(", "Opcode", "==", "PPC", "::", "INLINEASM", ")", "{", "const", "MachineFunction", "*", "MF", "=", "MI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const"...
LLVM
X86
CPP
next_suggestion
CPU
17,914
[ "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "x86mmx", "&&", "N0", ".", "getOpcode", "(", ")", "==", "ISD", "::", "BUILD_VECTOR", "&&", "SrcVT", "==", "MVT", "::", "v2i32", "&&", "isNullConstant", "(", "N0", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ")",...
GCC
sparc
MD
stmt_completion
CPU
17,915
[ "<STR_LIT>", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "P", "[", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
17,916
[ ")", ")", ";" ]
[ "raw_svector_ostream", "OS", "(", "Str", ")", ";", "OS", "<<", "<STR_LIT>", ") ;; end func ", "<STR_LIT>", "<<", "toSymbol", "(", "CurrentFnSym", "->", "getName", "(", ")", ")", "<<", "'", "\\n", "'", ";", "OutStreamer", "->", "EmitRawText", "(", "OS", "."...
LLVM
ARM64
TD
next_suggestion
CPU
17,917
[ "}" ]
[ "def", "v4i16_shift", ":", "BaseSIMDVectorShift", "<", "<NUM_LIT>", ",", "U", ",", "opc", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "?", ",", "?", ",", "?", "}", ",", "V64", ",", "V64", ",", "vecshiftR16", ",", "asm", ...
LLVM
X86
CPP
stmt_completion
CPU
17,918
[ ")", "return", ";" ]
[ "Value", "*", "I8Ptr", "=", "ST", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "std", "::", "array", "<", "Value", "*", ",", "<NUM_LIT>", ">", "Args", "=", "{", "Row", ",", "Col", ",", "I8Ptr", ",", "Stride", ",", "Tile", "}", ";", "Builder", ...
LLVM
MSP430
CPP
next_suggestion
MPU
17,919
[ "}" ]
[ "if", "(", "CSI", ".", "empty", "(", ")", ")", "return", "false", ";", "DebugLoc", "DL", ";", "if", "(", "MI", "!=", "MBB", ".", "end", "(", ")", ")", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "MachineFunction", "&", "MF", "=", "*", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
17,920
[ "}" ]
[ "for", "(", "int", "i", "=", "<NUM_LIT>", ",", "e", "=", "MFI", ".", "getObjectIndexEnd", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "if", "(", "!", "MFI", ".", "isSpillSlotObjectIndex", "(", "i", ")", "||", "MFI", ".", "isDeadObjec...
LLVM
X86
CPP
program_repair
CPU
17,921
[ "<FIXS>", "CC", "=", "DAG", ".", "getConstant", "(", "X86", "::", "COND_NE", ",", "DL", ",", "MVT", "::", "i8", ")", ";", "<FIXE>" ]
[ "}", "if", "(", "addTest", ")", "{", "<BUGS>", "CC", "=", "DAG", ".", "getConstant", "(", "X86", "::", "COND_NE", ",", "MVT", "::", "i8", ")", ";", "<BUGE>", "Cond", "=", "EmitTest", "(", "Cond", ",", "X86", "::", "COND_NE", ",", "DL", ",", "DAG"...
LLVM
AArch64
TD
next_suggestion
CPU
17,922
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "offset", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V", ";",...
LLVM
AArch64
CPP
stmt_completion
CPU
17,923
[ ";" ]
[ "assert", "(", "VT", ".", "isFixedLengthVector", "(", ")", "&&", "<STR_LIT>", "Expected fixed length vector type!", "<STR_LIT>", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "SDValue", "Val", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", ...
GCC
arm
MD
next_suggestion
CPU
17,924
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", ":", "OI", "[", "(", "match_operand", ":", "OI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VQ2", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_VSTRUCTDUMMY", ")", "]", "UNSPEC_VLD2", ")", ")", "]", "<STR_LIT>",...
LLVM
X86
CPP
stmt_completion
CPU
17,925
[ "(", ")", ";" ]
[ "if", "(", "I", "->", "isDebugValue", "(", ")", ")", "continue", ";", "if", "(", "I", "->", "getOpcode", "(", ")", "!=", "X86", "::", "JMP_1", "&&", "X86", "::", "getCondFromBranchOpc", "(", "I", "->", "getOpcode", "(", ")", ")", "==", "X86", "::",...
GCC
arm
MD
program_repair
CPU
17,926
[ "<FIXS>", "(", "const_int", "<NUM_LIT>", ")", ")", "<FIXE>" ]
[ "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "ior", "(", "and", "(", "lt", "(", "symbol_ref", "(", "<STR_LIT>", ")", ")", "<BUGS>", "(", "const_int", "<NUM_LIT>", ")", ")", "<BUGE>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
17,927
[ ")", "{" ]
[ "type_suffix_index", "new", "_", "type", "=", "infer_vector_type", "(", "argno", ")", ";", "if", "(", "new", "_", "type", "==", "NUM_TYPE_SUFFIXES", ")", "return", "false", ";", "if", "(", "type", "!=", "new", "_", "type" ]
LLVM
X86
CPP
next_suggestion
CPU
17,928
[ "SDValue", "RHS", "=", "Cond", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Cond", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op1", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "DebugLoc", "DL", "=", ...
GCC
rs6000
MD
next_suggestion
CPU
17,929
[ "<STR_LIT>" ]
[ "(", "bswap", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
X86
CPP
code_generation
CPU
17,930
[ "void", "X86TargetLowering", "::", "computeKnownBitsForTargetNode", "(", "const", "SDValue", "Op", ",", "APInt", "&", "KnownZero", ",", "APInt", "&", "KnownOne", ",", "const", "SelectionDAG", "&", "DAG", ",", "unsigned", "Depth", ")", "const", "{", "unsigned", ...
[ "Determine", "which", "of", "the", "bits", "specified", "in", "Mask", "are", "known", "to", "be", "either", "zero", "or", "one", "and", "return", "them", "in", "the", "KnownZero/KnownOne", "bitsets", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
17,931
[ "aarch64_crc32ch", ":" ]
[ "case", "Intrinsic", "::", "aarch64_neon_vcvtfxu2fp", ":", "return", "tryCombineFixedPointConvert", "(", "N", ",", "DCI", ",", "DAG", ")", ";", "break", ";", "case", "Intrinsic", "::", "aarch64_neon_fmax", ":", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", ...
LLVM
AArch64
TD
next_suggestion
CPU
17,932
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
i386
MD
stmt_completion
CPU
17,933
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smaxmin", ":", "V4HI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
arm
MD
stmt_completion
CPU
17,934
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
ARM64
TD
stmt_completion
CPU
17,935
[ ";" ]
[ "def", "HINT", ":", "HintI", "<", "<STR_LIT>", ">" ]
LLVM
AArch64
TD
next_suggestion
CPU
17,936
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "tvecshiftL64", ":", "Operand", "<", "i32", ">", ",", "TImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ")", ";", "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ...
LLVM
PowerPC
CPP
stmt_completion
CPU
17,937
[ ")", "{" ]
[ "void", "setFramePointerSaveIndex", "(", "int", "Idx" ]
GCC
i386
CPP
stmt_completion
CPU
17,938
[ "_", "v16si", ")", "_", "_", "C", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_dpwssd_epi32", "(", "_", "_", "m512i", "_", "_", "A",...
GCC
i386
CPP
stmt_completion
CPU
17,939
[ ")", ")", "_", "mm_move_epi64", "(", "_", "_", "m128i", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__" ]
GCC
i386
MD
program_repair
CPU
17,940
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", ...
GCC
rs6000
MD
program_repair
CPU
17,941
[ "<FIXS>", "XVECEXP", "(", "par", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "=", "gen_rtx_SET", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<FIXE>" ]
[ "rtx", "par", "=", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", "rtvec_alloc", "(", "<NUM_LIT>", ")", ")", "<BUGS>", "XVECEXP", "(", "par", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "=", "gen_rtx_SET", "(", "VOIDmode", ",", "operands", "[", "<NUM_LIT>", "]", "...
LLVM
X86
TD
next_suggestion
CPU
17,942
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
GCC
epiphany
MD
next_suggestion
MPU
17,943
[ "(", "fix", ":", "SI", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
pa
CPP
next_suggestion
CPU
17,944
[ "if", "(", "hexd", ">", "'", "<NUM_LIT>", "'", ")", "hexd", "-=", "'", "<NUM_LIT>", "'", "-", "'", "a", "'", "+", "<NUM_LIT>", ";" ]
[ "int", "chars_output", ";", "unsigned", "char", "partial_output", "[", "<NUM_LIT>", "]", ";", "fputs", "(", "<STR_LIT>", "\\t.STRING \\\"", "<STR_LIT>", ",", "file", ")", ";", "chars_output", "=", "<NUM_LIT>", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i"...
LLVM
Cpu0
CPP
next_suggestion
CPU
17,945
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Value", "=", "(", "(", "Value", "+", "<NUM_LIT>", ")", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ";", "b...
LLVM
AArch64
CPP
stmt_completion
CPU
17,946
[ "{" ]
[ "bool", "hardenSlsRetBr", "(", ")", "const" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,947
[ "}" ]
[ "unsigned", "getExpcntBitMask", "(", "IsaVersion", "Version", ")", "{", "return", "(", "<NUM_LIT>", "<<", "getExpcntBitWidth", "(", ")", ")", "-", "<NUM_LIT>", ";" ]
LLVM
ARM
TD
program_repair
CPU
17,948
[ "<FIXS>", "}", "<FIXE>" ]
[ "[", "(", "set", "HPR", ":", "$", "Sd", ",", "(", "f16", "(", "alignedload16", "addrmode5fp16", ":", "$", "addr", ")", ")", ")", "]", ">", ",", "Requires", "[", "HasFPRegs16", "]", ">", ";", "<BUGS>", "}", "<BUGE>", "def", ":", "Pat", "(", "bf16"...
LLVM
CellSPU
TD
stmt_completion
MPU
17,949
[ ">", ";" ]
[ "def", "v8i16", ":", "SHLQBYIVecInst", "<", "v8i16" ]
LLVM
ARM
TD
next_suggestion
CPU
17,950
[ "}" ]
[ "def", "VecListTwoQWordIndexAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
CPP
program_repair
DSP
17,951
[ "<FIXS>", "Register", "DstReg", "=", "Dst", ".", "getReg", "(", ")", ";", "Register", "SrcReg", "=", "Src", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "assert", "(", "MI", ".", "getNumOperands", "(", ")", "==", "<NUM_LIT>", ")", ";", "MachineOperand", "&", "Dst", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "MachineOperand", "&", "Src", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ...
LLVM
Hexagon
TD
stmt_completion
DSP
17,952
[ ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>" ]
GCC
aarch64
MD
stmt_completion
CPU
17,953
[ "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VSDQ_I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VSDQ_I", "[", "(", "match_operand", ":", "VSDQ_I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_o...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,954
[ "CCInfo", ".", "AllocateReg", "(", "Info", "->", "getFrameOffsetReg", "(", ")", ")", ";" ]
[ "VT", "=", "Ins", "[", "i", "]", ".", "VT", ";", "EVT", "MemVT", "=", "VA", ".", "getLocVT", "(", ")", ";", "const", "uint64_t", "Offset", "=", "VA", ".", "getLocMemOffset", "(", ")", ";", "unsigned", "Align", "=", "MinAlign", "(", "KernelArgBaseAlig...
GCC
powerpcspe
CPP
program_repair
CPU
17,955
[ "<FIXS>", "case", "E_TImode", ":", "<FIXE>" ]
[ "params", ")", ";", "}", "<BUGS>", "case", "TImode", ":", "<BUGE>", "{", "tree", "VADDECUQ_bii", "=", "rs6000_builtin_decls", "[", "P8V_BUILTIN_VEC_VADDECUQ", "]", ";", "return", "altivec_resolve_overloaded_builtin", "(", "loc", ",", "VADDECUQ_bii", "," ]
GCC
arm
MD
stmt_completion
CPU
17,956
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
MD
program_repair
CPU
17,957
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "UNSPEC_ROUND_TO_ODD", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>" ]
LLVM
Mips
CPP
stmt_completion
CPU
17,958
[ "::", "Implicit", "|", "RegState", "::", "Dead", ")", ";" ]
[ "assert", "(", "ABI", ".", "IsCheriPureCap", "(", ")", ")", ";", "MachineBasicBlock", "&", "MBB", "=", "MF", ".", "front", "(", ")", ";", "Register", "Tmp", "=", "MF", ".", "getRegInfo", "(", ")", ".", "createVirtualRegister", "(", "&", "Mips", "::", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
17,959
[ "SDLoc", "DL", "(", "Op", ")", ";" ]
[ "SDValue", "SystemZTargetLowering", "::", "lowerSTACKRESTORE", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "MF", ".", "getInfo", "<", "SystemZMach...
LLVM
Hexagon
TD
stmt_completion
DSP
17,960
[ "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
LLVM
Hexagon
TD
next_suggestion
DSP
17,961
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "USR", "]", ";", "let...
LLVM
AArch64
CPP
stmt_completion
CPU
17,962
[ "return", "false", ";" ]
[ "static", "bool", "splitBitmaskImm", "(", "T", "Imm", ",", "unsigned", "RegSize", ",", "T", "&", "Imm1Enc", ",", "T", "&", "Imm2Enc", ")", "{", "T", "UImm", "=", "static_cast", "<", "T", ">", "(", "Imm", ")", ";", "if", "(", "<STR_LIT>", "::", "<ST...
LLVM
ARM
CPP
next_suggestion
CPU
17,963
[ "if", "(", "Offs", "->", "hasNUses", "(", "<NUM_LIT>", ")", ")", "Offs", "->", "eraseFromParent", "(", ")", ";" ]
[ "if", "(", "IncrementingBlock", "==", "-", "<NUM_LIT>", ")", "return", "false", ";", "Instruction", "*", "IncInstruction", "=", "cast", "<", "Instruction", ">", "(", "Phi", "->", "getIncomingValue", "(", "IncrementingBlock", ")", ")", ";", "PHINode", "*", "N...
GCC
csky
CPP
stmt_completion
CPU
17,964
[ ")", ";" ]
[ "rtx", "mem", ",", "a_tramp", ";", "int", "pool", "=", "TRAMPOLINE_SIZE", "-", "<NUM_LIT>", ";", "emit_block_move", "(", "m_tramp", ",", "assemble_trampoline_template", "(", ")", ",", "GEN_INT", "(", "TRAMPOLINE_SIZE", ")", ",", "BLOCK_OP_NORMAL", ")", ";", "m...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
17,965
[ "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "Opc", ")", ")", ".", "addMBB", "(", "TBB", ")", ".", "addReg", "(", "CondReg", ")", ";" ]
[ "bool", "Not", ";", "unsigned", "CondReg", "=", "getRegForI1Value", "(", "Br", "->", "getCondition", "(", ")", ",", "Not", ")", ";", "if", "(", "CondReg", "==", "<NUM_LIT>", ")", "return", "false", ";", "unsigned", "Opc", "=", "WebAssembly", "::", "BR_IF...
GCC
gcn
MD
stmt_completion
GPU
17,966
[ "plus", "minus", "mult", "]", ")" ]
[ "(", "define_code_iterator", "cond_op", "[" ]
LLVM
Hexagon
TD
stmt_completion
DSP
17,967
[ ";" ]
[ "def", "L4_add_memoph_zomap", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_7186d325", ",", "TypeMAPPING", ">", "{", "let", "isPseudo", "=", "<NUM_LI...
GCC
arm
CPP
next_suggestion
CPU
17,968
[ "return", "false", ";" ]
[ "if", "(", "TREE_CODE", "(", "args", ")", "==", "TREE_LIST", ")", "{", "bool", "ret", "=", "true", ";", "for", "(", ";", "args", ";", "args", "=", "TREE_CHAIN", "(", "args", ")", ")", "if", "(", "TREE_VALUE", "(", "args", ")", "&&", "!", "arm_val...
LLVM
TVM
CPP
stmt_completion
Virtual ISA
17,969
[ "override", "{" ]
[ "StringRef", "getPassName", "(", ")", "const" ]
LLVM
ARM64
CPP
stmt_completion
CPU
17,970
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "ARM64 Collect Linker Optimization Hint (LOH)" ]
LLVM
X86
CPP
next_suggestion
CPU
17,971
[ "}" ]
[ "int", "ShuffleIdx", "=", "SVOp", "->", "getMaskElt", "(", "Idx", ")", ";", "if", "(", "isUndefOrInRange", "(", "ShuffleIdx", ",", "<NUM_LIT>", ",", "ShuffleVecVT", ".", "getVectorNumElements", "(", ")", ")", ")", "{", "ExtractedFromVec", "=", "ShuffleVec", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
17,972
[ "(", "Outs", ",", "RetCC_Hexagon_HVX", ")", ";" ]
[ "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "RVLocs", ";", "CCState", "CCInfo", "(", "CallConv", ",", "IsVarArg", ",", "MF", ",", "RVLocs", ",", "Context", ")", ";", "if", "(", "MF", ".", "getSubtarget", "<", "HexagonSubtarget", ">", "(", "...
GCC
aarch64
CPP
stmt_completion
CPU
17,973
[ "a", "==", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_" ]
LLVM
Hexagon
TD
stmt_completion
DSP
17,974
[ "<NUM_LIT>", "}", "=", "u5", ";" ]
[ "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "MajOp", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=...
LLVM
X86
TD
program_repair
CPU
17,975
[ "<FIXS>", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<FIXE>" ]
[ "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<BUGS>", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<BUGE>", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
17,976
[ "CI", ".", "I", "->", "eraseFromParent", "(", ")", ";" ]
[ "if", "(", "NewOffset0", ">", "NewOffset1", ")", "{", "std", "::", "swap", "(", "NewOffset0", ",", "NewOffset1", ")", ";", "std", "::", "swap", "(", "SubRegIdx0", ",", "SubRegIdx1", ")", ";", "}", "assert", "(", "(", "isUInt", "<", "<NUM_LIT>", ">", ...
LLVM
AMDGPU
TD
next_suggestion
GPU
17,977
[ "}", "]", ">", ";" ]
[ "def", "az_extloadi16_glue", ":", "PatFrag", "<", "(", "ops", "node", ":", "$", "ptr", ")", ",", "(", "az_extload_glue", "node", ":", "$", "ptr", ")", ",", "[", "{", "return", "cast", "<", "LoadSDNode", ">", "(", "N", ")", "-", ">", "getMemoryVT", ...
LLVM
AArch64
CPP
next_suggestion
CPU
17,978
[ "Changed", "|=", "runOnFunction", "(", "MF", ")", ";" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "getPassName", "(", ")", "<<", "'", "\\n", "'", ")", ";", "bool", "Changed", "=", "false", ";", "for", "(", "auto", "&", "MF", ":", "M", ")", "{" ]
LLVM
AArch64
CPP
stmt_completion
CPU
17,979
[ "(", ")", "{" ]
[ "FunctionPass", "*", "llvm", "::", "createFalkorMarkStridedAccessesPass" ]
GCC
ia64
MD
next_suggestion
CPU
17,980
[ "}", ")" ]
[ "if", "(", "ia64_expand_vecint_minmax", "(", "SMIN", ",", "<", "MODE", ">", "mode", ",", "operands", ")", ")", "DONE" ]
LLVM
SystemZ
CPP
code_generation
CPU
17,981
[ "bool", "SystemZInstrInfo", "::", "PredicateInstruction", "(", "MachineInstr", "&", "MI", ",", "ArrayRef", "<", "MachineOperand", ">", "Pred", ")", "const", "{", "assert", "(", "Pred", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid condi...
[ "Convert", "the", "instruction", "into", "a", "predicated", "instruction", "." ]
LLVM
PowerPC
CPP
next_suggestion
CPU
17,982
[ "return", "MF", ".", "getTarget", "(", ")", ".", "Options", ".", "DisableFramePointerElim", "(", "MF", ")", "||", "MFI", "->", "hasVarSizedObjects", "(", ")", "||", "MFI", "->", "hasStackMap", "(", ")", "||", "MFI", "->", "hasPatchPoint", "(", ")", "||",...
[ "const", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "if", "(", "MF", ".", "getFunction", "(", ")", "->", "hasFnAttribute", "(", "Attribute", "::", "Naked", ")", ")", "return", "false", ";" ]
LLVM
ARM
CPP
program_repair
CPU
17,983
[ "<FIXS>", "(", "(", "Mnemonic", "==", "<STR_LIT>", "add", "<STR_LIT>", "&&", "static_cast", "ARMOperand", "*", ">", "(", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "isReg", "(", ")", ")", "||", "<FIXE>" ]
[ "static_cast", "ARMOperand", "*", ">", "(", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "isReg", "(", ")", "&&", "static_cast", "ARMOperand", "*", ">", "(", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "getReg", "(", ")", "==", "ARM", "::", "SP", ...
GCC
i386
MD
program_repair
CPU
17,984
[ "<FIXS>", "output_asm_insn", "(", "<STR_LIT>", ",", "operands", ")", "<FIXE>" ]
[ "if", "(", "TARGET_DEST_FALSE_DEP_FOR_GLC", "&", "&", "mask10_dest_false_dep_for_glc_cond", ">", "&", "&", "!", "reg_mentioned_p", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "<BUGS>", "output_asm_insn", "(", "<STR_LIT...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
17,985
[ "case", "TargetOpcode", "::", "G_BITCAST", ":" ]
[ "return", "selectBitreverse", "(", "ResVReg", ",", "ResType", ",", "I", ")", ";", "case", "TargetOpcode", "::", "G_BUILD_VECTOR", ":", "return", "selectConstVector", "(", "ResVReg", ",", "ResType", ",", "I", ")", ";", "case", "TargetOpcode", "::", "G_SHUFFLE_V...
GCC
xtensa
CPP
stmt_completion
MPU
17,986
[ "(", "cst_min", ")", "+", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "&&", "max", "==", "min", ";" ]
[ "return", "IN_RANGE", "(", "max", "=", "exact_log2", "(", "-", "INTVAL", "(", "cst_max", ")", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "&&", "IN_RANGE", "(", "min", "=", "exact_log2", "(", "INTVAL" ]
LLVM
Alpha
CPP
next_suggestion
MPU
17,987
[ "}" ]
[ "std", "::", "string", "AlphaRegisterInfo", "::", "getPrettyName", "(", "unsigned", "reg", ")", "{", "std", "::", "string", "s", "(", "RegisterDescriptors", "[", "reg", "]", ".", "Name", ")", ";", "return", "s", ";" ]
LLVM
VE
TD
stmt_completion
CPU
17,988
[ "vm", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vsubul_vvvmvl", "v256f64", ":", "$", "vy", ",", "v256f64", ":", "$", "vz", ",", "v256i1", ":", "$", "vm", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", ",", "(", "VSUBULvvml_v", "v256f64", ...
LLVM
Sparc
CPP
next_suggestion
CPU
17,989
[ "case", "AsmToken", "::", "EndOfStatement", ":" ]
[ "SparcAsmParser", "::", "OperandMatchResultTy", "SparcAsmParser", "::", "parseMEMOperand", "(", "OperandVector", "&", "Operands", ")", "{", "SMLoc", "S", ",", "E", ";", "unsigned", "BaseReg", "=", "<NUM_LIT>", ";", "if", "(", "ParseRegister", "(", "BaseReg", ","...
LLVM
ARM
TD
stmt_completion
CPU
17,990
[ "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "lsb", ";", "bits", "<", "<NUM_LIT>", ">", "width", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<N...
GCC
sparc
CPP
stmt_completion
CPU
17,991
[ "_", "i64", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "i64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "vis_bshuffledi", "(", "_", "_", "i64", "_", "_", "A", ...
LLVM
X86
TD
stmt_completion
CPU
17,992
[ "]", ">", ";" ]
[ "def", "SDTX86FpToIMem", ":", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisFP", "<", "<NUM_LIT>", ">", ",", "SDTCisPtrTy", "<", "<NUM_LIT>", ">" ]
LLVM
ARM
CPP
program_repair
CPU
17,993
[ "<FIXS>", "<FIXE>", "<FIXS>", "getThumbAddrModeRegRegOpValue", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpIdx", ",", "SmallVectorImpl", "MCFixup", ">", "&", ")", "const", "{", "<FIXE>", "<FIXS>", "const", "MCOperand", "&", "MO2", "=", "MI", ".", ...
[ "Fixups", ")", ";", "}", "<BUGS>", "<BUGE>", "uint32_t", "ARMMCCodeEmitter", "::", "<BUGS>", "getTAddrModeRegRegOpValue", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpIdx", ",", "SmallVectorImpl", "MCFixup", ">", "&", "Fixups", ")", "const", "{", "<B...
LLVM
Hexagon
TD
next_suggestion
DSP
17,994
[ "}" ]
[ "def", "C2_and", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "PredRegs", ":", "$", "Ps4", ")", ",", "<STR_LIT>", ",", "tc_640086b5", ",", "TypeCR", ">", ",", "Enc_454a26", "{"...
LLVM
ARM
TD
next_suggestion
CPU
17,995
[ "let", "ParserMatchClass", "=", "PostIdxImm8s4AsmOperand", ";" ]
[ "def", "PostIdxImm8s4AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "postidx_imm8s4", ":", "MemOperand", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
VE
CPP
stmt_completion
CPU
17,996
[ "return", "status", ";" ]
[ "if", "(", "status", "!=", "MCDisassembler", "::", "Success", ")", "return", "status", ";", "}", "status", "=", "DecodeASX", "(", "MI", ",", "insn", ",", "Address", ",", "Decoder", ")", ";", "if", "(", "status", "!=", "MCDisassembler", "::", "Success", ...
GCC
mips
MD
next_suggestion
CPU
17,997
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V4HI", "[", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
17,998
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "let", "IClass", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT...
GCC
rs6000
CPP
code_generation
CPU
17,999
[ "void", "rs6000_expand_float128_convert", "(", "rtx", "dest", ",", "rtx", "src", ",", "bool", "unsigned_p", ")", "{", "machine_mode", "dest_mode", "=", "GET_MODE", "(", "dest", ")", ";", "machine_mode", "src_mode", "=", "GET_MODE", "(", "src", ")", ";", "con...
[ "Expand", "floating", "point", "conversion", "to/from", "__float128", "and", "__ibm128", "." ]