Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | CPP | next_suggestion | DSP | 18,100 | [
"return",
"true",
";"
] | [
"bool",
"HexagonFrameLowering",
"::",
"expandLoadInt",
"(",
"MachineBasicBlock",
"&",
"B",
",",
"MachineBasicBlock",
"::",
"iterator",
"It",
",",
"MachineRegisterInfo",
"&",
"MRI",
",",
"const",
"HexagonInstrInfo",
"&",
"HII",
",",
"SmallVectorImpl",
"<",
"Register"... |
LLVM | X86 | CPP | next_suggestion | CPU | 18,101 | [
"}"
] | [
"}",
"return",
"false",
";",
"}",
";",
"bool",
"NegA",
"=",
"invertIfNegative",
"(",
"A",
")",
";",
"bool",
"NegB",
"=",
"invertIfNegative",
"(",
"B",
")",
";",
"bool",
"NegC",
"=",
"invertIfNegative",
"(",
"C",
")",
";",
"if",
"(",
"!",
"NegA",
"&... |
GCC | rs6000 | CPP | next_suggestion | CPU | 18,102 | [
"}"
] | [
"rs6000_sched_context_t",
"sc",
"=",
"(",
"rs6000_sched_context_t",
")",
"_",
"sc",
";",
"if",
"(",
"clean_p",
")",
"{",
"sc",
"->",
"cached_can_issue_more",
"=",
"<NUM_LIT>",
";",
"sc",
"->",
"last_scheduled_insn",
"=",
"NULL_RTX",
";",
"sc",
"->",
"load_stor... |
GCC | m68hc11 | MD | stmt_completion | MPU | 18,103 | [
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"gtu",
"(",
"cc0",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc... |
LLVM | R600 | CPP | stmt_completion | GPU | 18,104 | [
"Arg",
";"
] | [
"void",
"SIInstrInfo",
"::",
"insertNOPs",
"(",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"int",
"Count",
")",
"const",
"{",
"while",
"(",
"Count",
">",
"<NUM_LIT>",
")",
"{",
"int"
] |
LLVM | Sparc | CPP | stmt_completion | CPU | 18,105 | [
"->",
"getTargetStreamer",
"(",
")",
")",
";"
] | [
"return",
"static_cast",
"<",
"SparcTargetStreamer",
"&",
">",
"(",
"*",
"OutStreamer"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,106 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | i386 | CPP | stmt_completion | CPU | 18,107 | [
"_",
"_",
"v16hi",
")",
"_",
"_",
"B",
",",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"mmask16",
")",
"_",
"_",
"builtin_ia32_ptestmw256",
"(",
"(",
"_",
"_",
"v16hi",
")",
"_",
"_",
"A",
",",
"("
] |
LLVM | X86 | CPP | next_suggestion | CPU | 18,108 | [
"for",
"(",
"MachineBasicBlock",
"::",
"succ_iterator",
"SI",
"=",
"MBB",
".",
"succ_begin",
"(",
")",
",",
"SE",
"=",
"MBB",
".",
"succ_end",
"(",
")",
";"
] | [
"BlockStates",
".",
"resize",
"(",
"MF",
".",
"getNumBlockIDs",
"(",
")",
")",
";",
"for",
"(",
"MachineFunction",
"::",
"iterator",
"I",
"=",
"MF",
".",
"begin",
"(",
")",
",",
"E",
"=",
"MF",
".",
"end",
"(",
")",
";",
"I",
"!=",
"E",
";",
"+... |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,109 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPredicable",
"=",
"<NUM_LIT>",
";",
"let",
"isAdd",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
... |
GCC | arm | CPP | next_suggestion | CPU | 18,110 | [
"}"
] | [
"int16x4x2_t",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint16x4_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",... |
GCC | aarch64 | CPP | next_suggestion | CPU | 18,111 | [
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"sp",
",",
"scratch",
")",
")",
";"
] | [
"rtx",
"sp",
"=",
"gen_rtx_REG",
"(",
"DImode",
",",
"SP_REGNUM",
")",
";",
"rtx",
"tracker",
"=",
"gen_rtx_REG",
"(",
"DImode",
",",
"SPECULATION_TRACKER_REGNUM",
")",
";",
"rtx",
"scratch",
"=",
"gen_rtx_REG",
"(",
"DImode",
",",
"SPECULATION_SCRATCH_REGNUM",
... |
GCC | xtensa | MD | next_suggestion | MPU | 18,112 | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"CC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"any_scc_sf",
":",
"CC",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | CPP | code_generation | CPU | 18,113 | [
"static",
"rtx",
"rs6000_function_value",
"(",
"const_tree",
"valtype",
",",
"const_tree",
"fn_decl_or_type",
"ATTRIBUTE_UNUSED",
",",
"bool",
"outgoing",
"ATTRIBUTE_UNUSED",
")",
"{",
"machine_mode",
"mode",
";",
"unsigned",
"int",
"regno",
";",
"machine_mode",
"elt_... | [
"Define",
"how",
"to",
"find",
"the",
"value",
"returned",
"by",
"a",
"function",
".",
"VALTYPE",
"is",
"the",
"data",
"type",
"of",
"the",
"value",
"(",
"as",
"a",
"tree",
")",
".",
"If",
"the",
"precise",
"function",
"being",
"called",
"is",
"known",... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 18,114 | [
"bit",
"Src2IsSRF",
"=",
"!",
"eq",
"(",
"!",
"cast",
"<",
"string",
">",
"(",
"Rsrc2",
")",
",",
"<STR_LIT>",
")",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"op1",
";",
"let",
... |
LLVM | M68k | TD | program_repair | MPU | 18,115 | [
"<FIXS>",
"<STR_LIT>",
"#",
"TO",
".",
"Prefix",
"#",
"<STR_LIT>",
",",
"[",
"]",
",",
"MxExtEncoding",
"!",
"cast",
"MxBead3Bits",
">",
"(",
"<STR_LIT>",
"#",
"TO",
".",
"Prefix",
"#",
"FROM",
".",
"Prefix",
")",
">",
">",
";",
"<FIXE>"
] | [
"let",
"Constraints",
"=",
"<STR_LIT>",
"inclass",
"MxExt",
"MxType",
"TO",
",",
"MxType",
"FROM",
">",
":",
"MxInst",
"(",
"outs",
"TO",
".",
"ROp",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"TO",
".",
"ROp",
":",
"$",
"src",
")",
",",
"<BUGS>",
"<... |
LLVM | ARM | TD | stmt_completion | CPU | 18,116 | [
",",
"i32imm",
":",
"$",
"align",
")",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"GPR",
":",
"$",
"addr"
] |
GCC | loongarch | CPP | stmt_completion | CPU | 18,117 | [
"leftover",
",",
"align",
")",
";"
] | [
"rtx",
"src_reg",
",",
"dest_reg",
",",
"final_src",
",",
"test",
";",
"HOST_WIDE_INT",
"bytes_per_iter",
"=",
"align",
"*",
"LARCH_MAX_MOVE_OPS_PER_LOOP_ITER",
";",
"HOST_WIDE_INT",
"leftover",
";",
"leftover",
"=",
"length",
"%",
"bytes_per_iter",
";",
"length",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 18,118 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Scalar",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 18,119 | [
",",
"VPR128",
">",
";"
] | [
"def",
":",
"NeonI_mov_imm_lsl_aliases",
"<",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"ORRvi_lsl_8H"
] |
LLVM | MOS | CPP | stmt_completion | MPU | 18,120 | [
"BytesRemoved",
"+=",
"getInstSizeInBytes",
"(",
"I",
")",
";"
] | [
"if",
"(",
"BytesRemoved",
")",
"{",
"*",
"BytesRemoved",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"const",
"auto",
"&",
"I",
":",
"make_range",
"(",
"Begin",
",",
"End",
")",
")",
"*"
] |
GCC | arm | MD | next_suggestion | CPU | 18,121 | [
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,122 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | Mips | CPP | stmt_completion | CPU | 18,123 | [
";"
] | [
"size_t",
"Mips64GNULDBackend",
"::",
"getRelaEntrySize",
"(",
")",
"{",
"return",
"<NUM_LIT>"
] |
GCC | spu | CPP | stmt_completion | MPU | 18,124 | [
",",
"mode",
")",
";"
] | [
"rtx",
"hwint_to_const_double",
"(",
"machine_mode",
"mode",
",",
"HOST_WIDE_INT",
"v",
")",
"{",
"long",
"tv",
"[",
"<NUM_LIT>",
"]",
";",
"REAL_VALUE_TYPE",
"rv",
";",
"gcc_assert",
"(",
"mode",
"==",
"SFmode",
"||",
"mode",
"==",
"DFmode",
")",
";",
"if... |
GCC | mep | MD | program_repair | CPU | 18,125 | [
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"unspec_volatile",
":",
"SI",
"[",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"(",
"un... | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"unspec",
":",
"SI",
"[",
"<BUGE>",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"<NUM_LIT>",
")",
")",
"<BUGS>",
"(",
"set",
"(",
"reg",
":",
"SI",... |
GCC | iq2000 | CPP | stmt_completion | CPU | 18,126 | [
"<NUM_LIT>",
";"
] | [
"int",
"eqne_p",
";",
"int",
"invert",
";",
"rtx",
"reg",
";",
"rtx",
"reg2",
";",
"test",
"=",
"map_test_to_internal_test",
"(",
"test_code",
")",
";",
"gcc_assert",
"(",
"test",
"!=",
"ITEST_MAX",
")",
";",
"p_info",
"=",
"&",
"info",
"[",
"(",
"int"... |
LLVM | X86 | CPP | next_suggestion | CPU | 18,127 | [
"MVT",
"EltVT",
"=",
"Subtarget",
".",
"hasVLX",
"(",
")",
"?",
"MVT",
"::",
"i32",
":",
"MVT",
"::",
"getIntegerVT",
"(",
"<NUM_LIT>",
"/",
"NumElts",
")",
";"
] | [
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"MVT",
"VT",
"=",
"Op",
".",
"getSimpleValueType",
"(",
")",
";",
"SDValue",
"In",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"MVT",
"InVT",
"=",
"In",
".",
"getSimpleValueType",
"(",
")",
";",
"as... |
GCC | ia64 | MD | stmt_completion | CPU | 18,128 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"match_test",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 18,129 | [
";"
] | [
"bool",
"getHasSEHFramePtrSave",
"(",
")",
"const",
"{",
"return",
"HasSEHFramePtrSave"
] |
GCC | loongarch | CPP | next_suggestion | CPU | 18,130 | [
"insn",
"=",
"loongarch_output_move_index_float",
"(",
"XEXP",
"(",
"src",
",",
"<NUM_LIT>",
")",
",",
"GET_MODE",
"(",
"src",
")",
",",
"true",
")",
";"
] | [
"}",
"}",
"if",
"(",
"dest_code",
"==",
"REG",
"&&",
"GP_REG_P",
"(",
"REGNO",
"(",
"dest",
")",
")",
")",
"{",
"if",
"(",
"src_code",
"==",
"REG",
")",
"if",
"(",
"FP_REG_P",
"(",
"REGNO",
"(",
"src",
")",
")",
")",
"{",
"gcc_assert",
"(",
"!"... |
LLVM | X86 | TD | stmt_completion | CPU | 18,131 | [
"Sched",
"<",
"[",
"sched",
".",
"Folded",
",",
"ReadAfterLd",
"]",
">",
";"
] | [
"def",
"rm",
":",
"PI",
"<",
"opc",
",",
"MRMSrcMem",
",",
"(",
"outs",
"RC",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"RC",
":",
"$",
"src1",
",",
"x86memop",
":",
"$",
"src2",
")",
",",
"!",
"if",
"(",
"Is2Addr",
",",
"!",
"strconcat",
"(",
... |
LLVM | XCore | CPP | code_generation | MPU | 18,132 | [
"void",
"XCoreRegisterInfo",
"::",
"emitPrologue",
"(",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"MachineBasicBlock",
"&",
"MBB",
"=",
"MF",
".",
"front",
"(",
")",
";",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"MBB",
".",
"begin",
"(",
... | [
"emitProlog/emitEpilog",
"-",
"These",
"methods",
"insert",
"prolog",
"and",
"epilog",
"code",
"into",
"the",
"function",
"."
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 18,133 | [
"let",
"ParserMatchClass",
"=",
"Imm0_15Operand",
";"
] | [
"def",
"vecshiftL16",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
"{",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
... |
GCC | avr | CPP | program_repair | MPU | 18,134 | [
"<FIXS>",
"if",
"(",
"AVR_TINY",
")",
"avr_asm_len",
"(",
"TINY_SBIW",
"(",
"%",
"A0",
",",
"%",
"B0",
",",
"%",
"<NUM_LIT>",
")",
",",
"xop",
",",
"plen",
",",
"<NUM_LIT>",
")",
";",
"elseavr_asm_len",
"(",
"<STR_LIT>",
"sbiw %0,%1",
"<STR_LIT>",
",",
... | [
"&&",
"(",
"val8",
"==",
"<NUM_LIT>",
"||",
"reg_unused_after",
"(",
"insn",
",",
"xreg",
")",
")",
")",
"{",
"<BUGS>",
"avr_asm_len",
"(",
"<STR_LIT>",
"sbiw %0,%1",
"<STR_LIT>",
",",
"xop",
",",
"plen",
",",
"<NUM_LIT>",
")",
";",
"<BUGE>",
"i",
"++",
... |
LLVM | Mips | CPP | program_repair | CPU | 18,135 | [
"<FIXS>",
"if",
"(",
"!",
"isIdentifiedObject",
"(",
"V",
")",
")",
"<FIXE>"
] | [
"for",
"(",
"SmallVectorImpl",
"Value",
"*",
">",
"::",
"iterator",
"I",
"=",
"Objs",
".",
"begin",
"(",
")",
",",
"E",
"=",
"Objs",
".",
"end",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"{",
"<BUGS>",
"if",
"(",
"const",
"PseudoSourc... |
GCC | nds32 | CPP | program_repair | CPU | 18,136 | [
"<FIXS>",
"case",
"E_QImode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_HImode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_SImode",
":",
"case",
"E_SFmode",
":",
"case",
"E_DFmode",
":",
"<FIXE>"
] | [
"switch",
"(",
"mode_test",
")",
"{",
"<BUGS>",
"case",
"QImode",
":",
"<BUGE>",
"if",
"(",
"val",
">=",
"<NUM_LIT>",
"&&",
"val",
"<NUM_LIT>",
"&&",
"regno",
"<NUM_LIT>",
")",
"return",
"ADDRESS_LO_REG_IMM3U",
";",
"break",
";",
"<BUGS>",
"case",
"HImode",
... |
LLVM | X86 | TD | next_suggestion | CPU | 18,137 | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"SKXWriteResGroup167",
":",
"SchedWriteRes",
"<",
"[",
"SKXPort5",
",",
"SKXPort23",
",",
"SKXPort015",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 18,138 | [
"!=",
"nullptr",
")",
"return",
";"
] | [
"const",
"X86RegisterInfo",
"&",
"RegInfo",
"=",
"*",
"static_cast",
"<",
"const",
"X86RegisterInfo",
"*",
">",
"(",
"MF",
".",
"getSubtarget",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
")",
";",
"unsigned",
"FrameDestroyOpcode",
"=",
"TII",
"->",
"getCall... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 18,139 | [
"}"
] | [
"MCContext",
"&",
"getContext",
"(",
")",
"const",
"{",
"return",
"Streamer",
".",
"getContext",
"(",
")",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 18,140 | [
"if",
"(",
"pred",
"==",
"<NUM_LIT>",
")",
"return",
"DecodeCPSInstruction",
"(",
"Inst",
",",
"Insn",
",",
"Address",
",",
"Decoder",
")",
";"
] | [
"static",
"DecodeStatus",
"DecodeSMLAInstruction",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Insn",
",",
"uint64_t",
"Address",
",",
"const",
"MCDisassembler",
"*",
"Decoder",
")",
"{",
"DecodeStatus",
"S",
"=",
"MCDisassembler",
"::",
"Success",
";",
"unsig... |
GCC | loongarch | MD | program_repair | CPU | 18,141 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"GPR",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<ST... | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn_and_split",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"GPR",
"(",
"match_operand",
":",
"GPR",
"<NUM_L... |
GCC | sh | MD | next_suggestion | CPU | 18,142 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"GBR_REG",
")",
"(",
"unspec_volatile",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPECV_GBR",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | s390 | CPP | program_repair | MPU | 18,143 | [
"<FIXS>",
"case",
"E_DFmode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_DImode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_SImode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_HImode",
":",
"<FIXE>",
"<FIXS>",
"case",
"E_QImode",
":",
"<FIXE>"
] | [
"if",
"(",
"TARGET_VX",
")",
"switch",
"(",
"mode",
")",
"{",
"<BUGS>",
"case",
"DFmode",
":",
"<BUGE>",
"return",
"V2DFmode",
";",
"<BUGS>",
"case",
"DImode",
":",
"<BUGE>",
"return",
"V2DImode",
";",
"<BUGS>",
"case",
"SImode",
":",
"<BUGE>",
"return",
... |
LLVM | ARM64 | TD | next_suggestion | CPU | 18,144 | [
"}"
] | [
"let",
"ParserMatchClass",
"=",
"SImm7s8Operand",
";",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 18,145 | [
"ARMExSectionTuple",
"*",
"exTuple",
"=",
"it",
"->",
"second",
".",
"get",
"(",
")",
";"
] | [
"m_Inputs",
".",
"insert",
"(",
"std",
"::",
"make_pair",
"(",
"pInput",
",",
"std",
"::",
"move",
"(",
"pExMap",
")",
")",
")",
";",
"for",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"it",
"=",
"exMap",
"->",
"begin",
"(",
")",
",",
"end",
"=",
"exMap",... |
GCC | i386 | MD | stmt_completion | CPU | 18,146 | [
")"
] | [
"[",
"(",
"V64QI",
"<STR_LIT>",
")",
"(",
"V32QI",
"<STR_LIT>",
")",
"(",
"V16QI",
"<STR_LIT>",
")",
"(",
"V32HI",
"<STR_LIT>",
")",
"(",
"V16HI",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 18,147 | [
"let",
"Uses",
"=",
"[",
"P0",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 18,148 | [
",",
"DL",
")",
";"
] | [
"SDValue",
"Elt0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Elt1",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Elt0",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"EXTRACT_VECTOR_ELT",
"&&",
"Elt1",
"->",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 18,149 | [
">",
"Rn",
";"
] | [
"class",
"BaseCondSetFlagsReg",
"<",
"bit",
"op",
",",
"RegisterClass",
"regtype",
",",
"string",
"asm",
">",
":",
"I",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"regtype",
":",
"$",
"Rn",
",",
"regtype",
":",
"$",
"Rm",
",",
"imm0_15",
":",
"$",
"nz... |
GCC | arm | MD | next_suggestion | CPU | 18,150 | [
")"
] | [
"(",
"and",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_... |
LLVM | ARM | TD | next_suggestion | CPU | 18,151 | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"VecListThreeDAllLanesAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 18,152 | [
"true",
";"
] | [
"AssemblerDialect",
"=",
"AsmWriterVariant",
"==",
"Default",
"?",
"Apple",
":",
"AsmWriterVariant",
";",
"PrivateGlobalPrefix",
"=",
"<STR_LIT>",
"L",
"<STR_LIT>",
";",
"PrivateLabelPrefix",
"=",
"<STR_LIT>",
"L",
"<STR_LIT>",
";",
"SeparatorString",
"=",
"<STR_LIT>"... |
GCC | arm | MD | next_suggestion | CPU | 18,153 | [
"}",
")"
] | [
"{",
"emit_insn",
"(",
"gen_one_cmpl",
"<",
"mode",
">",
"<NUM_LIT>",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"DONE"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 18,154 | [
">",
";"
] | [
"def",
"SImm6Operand",
":",
"SImmOperand",
"<",
"<NUM_LIT>"
] |
GCC | eco32 | MD | stmt_completion | MPU | 18,155 | [
"MMODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":"
] |
GCC | m68k | MD | next_suggestion | MPU | 18,156 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 18,157 | [
"}"
] | [
"ArrayRef",
"<",
"std",
"::",
"pair",
"<",
"unsigned",
",",
"const",
"char",
"*",
">>",
"AArch64InstrInfo",
"::",
"getSerializableDirectMachineOperandTargetFlags",
"(",
")",
"const",
"{",
"using",
"namespace",
"AArch64II",
";",
"static",
"const",
"std",
"::",
"p... |
LLVM | AArch64 | TD | stmt_completion | CPU | 18,158 | [
"{"
] | [
"def",
"MovWSymbolG0AsmOperand",
":",
"AsmOperandClass"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 18,159 | [
";"
] | [
"def",
"A2_vavguwr",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
",",
"DoubleRegs",
":",
"$",
"Rtt32",
")",
",",
"<STR_LIT>",
",",
"tc_e4a7f9f0",
",",
"TypeALU64",
">",
",",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 18,160 | [
";"
] | [
"let",
"RenderMethod",
"=",
"<STR_LIT>"
] |
LLVM | HSAIL | CPP | next_suggestion | Virtual ISA | 18,161 | [
"}"
] | [
"return",
"Signed",
"?",
"BRIG_TYPE_S16",
":",
"BRIG_TYPE_U16",
";",
"case",
"MVT",
"::",
"i64",
":",
"return",
"Signed",
"?",
"BRIG_TYPE_S64",
":",
"BRIG_TYPE_U64",
";",
"case",
"MVT",
"::",
"f64",
":",
"return",
"BRIG_TYPE_F64",
";",
"case",
"MVT",
"::",
... |
GCC | i386 | MD | next_suggestion | CPU | 18,162 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"VF_128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"VF_128",
"(",
"match_operand",
":",
"VF_128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":"... |
GCC | m68k | CPP | next_suggestion | MPU | 18,163 | [
"}"
] | [
"long",
"double",
"_",
"_",
"negxf2",
"(",
"long",
"double",
"x1",
")",
"{",
"return",
"-",
"(",
"double",
")",
"x1",
";"
] |
LLVM | Teak | CPP | program_repair | DSP | 18,164 | [
"<FIXS>",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
".",
"addReg",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
".",
"addImm",
"(",
"frameOffset",
")",
";",
"<BUGS>",... |
LLVM | ARM | TD | next_suggestion | CPU | 18,165 | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"BitfieldAsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 18,166 | [
"reg",
":",
"SI",
"SP_REG",
")",
")",
")"
] | [
"[",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"SP_REG",
")",
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI"... |
GCC | i386 | CPP | stmt_completion | CPU | 18,167 | [
"_",
"_",
"w1",
",",
"short",
"_",
"_",
"w2",
",",
"short",
"_",
"_",
"w3",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_setr_pi16",
"(",
"short",
"_",
"_",
"w0",
",",
"short"
] |
LLVM | SIC | CPP | stmt_completion | CPU | 18,168 | [
")",
";"
] | [
"void",
"SICInstPrinter",
"::",
"printUnsignedImm",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"int",
"opNum",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"const",
"MCOperand",
"&",
"MO",
"=",
"MI",
"->",
"getOperand",
"(",
"opNum",
")",
";",
"if",
"(",
"MO",... |
LLVM | Lanai | CPP | next_suggestion | CPU | 18,169 | [
"}"
] | [
"if",
"(",
"Lexer",
".",
"getKind",
"(",
")",
"!=",
"AsmToken",
"::",
"LParen",
")",
"{",
"Error",
"(",
"Lexer",
".",
"getLoc",
"(",
")",
",",
"<STR_LIT>",
"Expected '('",
"<STR_LIT>",
")",
";",
"return",
"nullptr",
";",
"}",
"Lexer",
".",
"Lex",
"("... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 18,170 | [
"if",
"(",
"TM",
".",
"getRelocationModel",
"(",
")",
"==",
"Reloc",
"::",
"PIC_",
")",
"{"
] | [
"static",
"const",
"char",
"*",
"const",
"CPUDirectives",
"[",
"]",
"=",
"{",
"<STR_LIT>",
"<STR_LIT>",
",",
"<STR_LIT>",
"ppc",
"<STR_LIT>",
",",
"<STR_LIT>",
"ppc601",
"<STR_LIT>",
",",
"<STR_LIT>",
"ppc602",
"<STR_LIT>",
",",
"<STR_LIT>",
"ppc603",
"<STR_LIT>... |
GCC | cris | MD | stmt_completion | MPU | 18,171 | [
")",
"]",
")"
] | [
"(",
"define_code_attr",
"u",
"[",
"(",
"sign_extend",
"<STR_LIT>",
")",
"(",
"zero_extend",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 18,172 | [
")",
"||",
"Flag",
".",
"isSwiftAsync",
"(",
")",
"||",
"Flag",
".",
"isSwiftError",
"(",
")",
")",
"return",
"false",
";"
] | [
"bool",
"AArch64FastISel",
"::",
"fastLowerCall",
"(",
"CallLoweringInfo",
"&",
"CLI",
")",
"{",
"CallingConv",
"::",
"ID",
"CC",
"=",
"CLI",
".",
"CallConv",
";",
"bool",
"IsTailCall",
"=",
"CLI",
".",
"IsTailCall",
";",
"bool",
"IsVarArg",
"=",
"CLI",
".... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 18,173 | [
"if",
"(",
"getTargetMachine",
"(",
")",
".",
"getOptLevel",
"(",
")",
"==",
"CodeGenOpt",
"::",
"None",
")",
"return",
"AtomicExpansionKind",
"::",
"None",
";"
] | [
"TargetLowering",
"::",
"AtomicExpansionKind",
"AArch64TargetLowering",
"::",
"shouldExpandAtomicCmpXchgInIR",
"(",
"AtomicCmpXchgInst",
"*",
"AI",
")",
"const",
"{",
"if",
"(",
"Subtarget",
"->",
"hasLSE",
"(",
")",
")",
"return",
"AtomicExpansionKind",
"::",
"None",... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 18,174 | [
"Builder",
".",
"SetInsertPoint",
"(",
"&",
"II",
")",
";"
] | [
"static",
"Optional",
"<",
"Instruction",
"*",
">",
"instCombineSVEDupX",
"(",
"InstCombiner",
"&",
"IC",
",",
"IntrinsicInst",
"&",
"II",
")",
"{",
"IRBuilder",
"<",
">",
"Builder",
"(",
"II",
".",
"getContext",
"(",
")",
")",
";"
] |
GCC | loongarch | CPP | next_suggestion | CPU | 18,175 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"m256i",
"_",
"_",
"lasx_xvsrln_h_w",
"(",
"_",
"_",
"m256i",
"_",
"<NUM_L... |
GCC | rs6000 | CPP | next_suggestion | CPU | 18,176 | [
"}"
] | [
"_",
"_",
"v4sf",
"temp",
";",
"_",
"_",
"v2df",
"result",
";",
"temp",
"=",
"_",
"_",
"builtin_vsx_xxsldwi",
"(",
"a",
",",
"a",
",",
"<NUM_LIT>",
")",
";",
"temp",
"=",
"_",
"_",
"builtin_vsx_xxsldwi",
"(",
"a",
",",
"temp",
",",
"<NUM_LIT>",
")"... |
GCC | visium | MD | stmt_completion | Virtual ISA | 18,177 | [
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sign_extend",
":",
"HI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 18,178 | [
"<NUM_LIT>",
";"
] | [
"void",
"HexagonInstPrinter",
"::",
"printNOneImmOperand",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"raw_ostream",
"&",
"O",
")",
"const",
"{",
"O",
"<<",
"-"
] |
GCC | sparc | MD | next_suggestion | CPU | 18,179 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"UNSPEC_MEMBAR",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 18,180 | [
"_",
"_",
"c",
"=",
"vec_max",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] | [
"_",
"_",
"v4sf",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"_",
"_",
"c",
";",
"static",
"const",
"_",
"_",
"vector",
"unsigned",
"int",
"_",
"_",
"mask",
"=",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
";",
"_"... |
GCC | aarch64 | MD | next_suggestion | CPU | 18,181 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"<",
"VWIDE",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ss_ashift",
":",
"<",
"VWIDE",
">",
"(",
"mult",
":",
"<",
"VWIDE",
">",
"(",
"sign_extend",
":",
"<",
"VWIDE",
">",
"(",
"match_operand",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 18,182 | [
"(",
")",
".",
"isThumb1Only",
"(",
")",
";"
] | [
"if",
"(",
"getOptLevel",
"(",
")",
"!=",
"CodeGenOpt",
"::",
"None",
")",
"{",
"addPass",
"(",
"createThumb2SizeReductionPass",
"(",
"[",
"this",
"]",
"(",
"const",
"Function",
"&",
"F",
")",
"{",
"return",
"this",
"->",
"TM",
"->",
"getSubtarget",
"<",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 18,183 | [
"}"
] | [
"const",
"SIMachineFunctionInfo",
"*",
"MFI",
"=",
"MF",
".",
"getInfo",
"<",
"SIMachineFunctionInfo",
">",
"(",
")",
";",
"handleImplicitCallArguments",
"(",
"MIRBuilder",
",",
"MIB",
",",
"ST",
",",
"*",
"MFI",
",",
"Info",
".",
"CallConv",
",",
"ImplicitA... |
LLVM | SystemZ | TD | stmt_completion | CPU | 18,184 | [
"=",
"enc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"enc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}"
] |
LLVM | X86 | TD | stmt_completion | CPU | 18,185 | [
"<NUM_LIT>",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"="
] |
LLVM | Mips | CPP | stmt_completion | CPU | 18,186 | [
"MatchOperand_NoMatch",
";"
] | [
"MipsAsmParser",
"::",
"OperandMatchResultTy",
"MipsAsmParser",
"::",
"parseCCRRegs",
"(",
"SmallVectorImpl",
"<",
"MCParsedAsmOperand",
"*",
">",
"&",
"Operands",
")",
"{",
"unsigned",
"RegNum",
";",
"if",
"(",
"Parser",
".",
"getTok",
"(",
")",
".",
"isNot",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 18,187 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",... |
LLVM | Mips | CPP | stmt_completion | CPU | 18,188 | [
";"
] | [
"MachineBasicBlock",
"*",
"MipsSETargetLowering",
"::",
"emitFILL_FD",
"(",
"MachineInstr",
"*",
"MI",
",",
"MachineBasicBlock",
"*",
"BB",
")",
"const",
"{",
"return",
"BB"
] |
LLVM | X86 | TD | program_repair | CPU | 18,189 | [
"<FIXS>",
"SchedWriteShuffle",
".",
"XMM",
",",
"<NUM_LIT>",
">",
",",
"VEX",
",",
"VVVV",
",",
"WIG",
";",
"<FIXE>",
"<FIXS>",
"SchedWriteShuffle",
".",
"YMM",
",",
"<NUM_LIT>",
">",
",",
"VEX",
",",
"VVVV",
",",
"VEX_L",
",",
"WIG",
";",
"<FIXE>"
] | [
"let",
"Predicates",
"=",
"[",
"HasAVX",
",",
"NoVLX_Or_NoBWI",
"]",
"indefm",
"VPALIGNR",
":",
"ssse3_palignr",
"<STR_LIT>",
",",
"v16i8",
",",
"VR128",
",",
"load",
",",
"i128mem",
",",
"<BUGS>",
"SchedWriteShuffle",
".",
"XMM",
",",
"<NUM_LIT>",
">",
",",... |
LLVM | ARM | CPP | stmt_completion | CPU | 18,190 | [
"<NUM_LIT>",
";"
] | [
"static",
"DecodeStatus",
"DecodeQPRRegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{",
"if",
"(",
"RegNo",
">",
"<NUM_LIT>",
")",
"return",
"MCDisassembler",
"::",
... |
GCC | i386 | CPP | program_repair | CPU | 18,191 | [
"<FIXS>",
"gcc_unreachable",
"(",
")",
";",
"<FIXE>"
] | [
"case",
"USE",
":",
"return",
"CCmode",
";",
"default",
":",
"<BUGS>",
"abort",
"(",
")",
";",
"<BUGE>",
"}",
"}"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 18,192 | [
",",
"Expr",
",",
"IsDarwin",
")",
";"
] | [
"return",
"new",
"(",
"Ctx",
")",
"PPCMCExpr",
"(",
"Kind"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 18,193 | [
"if",
"(",
"ACPV",
"->",
"getPCAdjustment",
"(",
")",
")",
"{"
] | [
"}",
"else",
"if",
"(",
"ACPV",
"->",
"isBlockAddress",
"(",
")",
")",
"{",
"const",
"BlockAddress",
"*",
"BA",
"=",
"cast",
"<",
"ARMConstantPoolConstant",
">",
"(",
"ACPV",
")",
"->",
"getBlockAddress",
"(",
")",
";",
"MCSym",
"=",
"GetBlockAddressSymbol... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 18,194 | [
"}",
"else",
"if",
"(",
"ST",
"->",
"hasQPX",
"(",
")",
"&&",
"Val",
"->",
"getScalarType",
"(",
")",
"->",
"isFloatingPointTy",
"(",
")",
")",
"{"
] | [
"assert",
"(",
"ISD",
"&&",
"<STR_LIT>",
"Invalid opcode",
"<STR_LIT>",
")",
";",
"int",
"Cost",
"=",
"BaseT",
"::",
"getVectorInstrCost",
"(",
"Opcode",
",",
"Val",
",",
"Index",
")",
";",
"Cost",
"=",
"vectorCostAdjustment",
"(",
"Cost",
",",
"Opcode",
"... |
GCC | m88k | MD | next_suggestion | MPU | 18,195 | [
"<STR_LIT>"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 18,196 | [
"return",
"Ret",
";"
] | [
"unsigned",
"Offset0",
"=",
"OrderedCountIndex",
"<<",
"<NUM_LIT>",
";",
"unsigned",
"Offset1",
"=",
"WaveRelease",
"|",
"(",
"WaveDone",
"<<",
"<NUM_LIT>",
")",
"|",
"(",
"Instruction",
"<<",
"<NUM_LIT>",
")",
";",
"if",
"(",
"STI",
".",
"getGeneration",
"(... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 18,197 | [
"if",
"(",
"SwizzleCounts",
".",
"size",
"(",
")",
")",
"std",
"::",
"forward_as_tuple",
"(",
"std",
"::",
"tie",
"(",
"SwizzleSrc",
",",
"SwizzleIndices",
")",
",",
"NumSwizzleLanes",
")",
"=",
"GetMostCommon",
"(",
"SwizzleCounts",
")",
";"
] | [
"if",
"(",
"IndexExt",
"->",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"SIGN_EXTEND_INREG",
")",
"return",
"Bail",
";",
"const",
"SDValue",
"&",
"Index",
"=",
"IndexExt",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"Index",
"->",
"getOpcod... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 18,198 | [
"default",
":"
] | [
"case",
"Intrinsic",
"::",
"amdgcn_interp_p1",
":",
"{",
"SDValue",
"M0",
"=",
"copyToM0",
"(",
"DAG",
",",
"DAG",
".",
"getEntryNode",
"(",
")",
",",
"DL",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"SDValue",
"Glue",
"=",
"M0",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 18,199 | [
"}"
] | [
"}",
"const",
"MipsInstrInfo",
"*",
"TII",
"=",
"static_cast",
"<",
"const",
"MipsInstrInfo",
"*",
">",
"(",
"TM",
".",
"getInstrInfo",
"(",
")",
")",
";",
"BuildMI",
"(",
"MBB",
",",
"llvm",
"::",
"next",
"(",
"I",
")",
",",
"I",
"->",
"getDebugLoc"... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.